TW202243420A - 發送器電路、補償值校正裝置與同相與正交不平衡補償值校正方法 - Google Patents

發送器電路、補償值校正裝置與同相與正交不平衡補償值校正方法 Download PDF

Info

Publication number
TW202243420A
TW202243420A TW110114733A TW110114733A TW202243420A TW 202243420 A TW202243420 A TW 202243420A TW 110114733 A TW110114733 A TW 110114733A TW 110114733 A TW110114733 A TW 110114733A TW 202243420 A TW202243420 A TW 202243420A
Authority
TW
Taiwan
Prior art keywords
compensation value
signal
compensation
feedback signal
energy
Prior art date
Application number
TW110114733A
Other languages
English (en)
Other versions
TWI783459B (zh
Inventor
高子銘
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW110114733A priority Critical patent/TWI783459B/zh
Priority to US17/709,356 priority patent/US11626897B2/en
Publication of TW202243420A publication Critical patent/TW202243420A/zh
Application granted granted Critical
Publication of TWI783459B publication Critical patent/TWI783459B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/0003Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain
    • H04B1/0028Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain wherein the AD/DA conversion occurs at baseband stage
    • H04B1/0039Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain wherein the AD/DA conversion occurs at baseband stage using DSP [Digital Signal Processor] quadrature modulation and demodulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/12Neutralising, balancing, or compensation arrangements
    • H04B1/123Neutralising, balancing, or compensation arrangements using adaptive balancing or compensation means
    • H04B1/126Neutralising, balancing, or compensation arrangements using adaptive balancing or compensation means having multiple inputs, e.g. auxiliary antenna for receiving interfering signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers
    • H04B2001/305Circuits for homodyne or synchrodyne receivers using dc offset compensation techniques

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Transmitters (AREA)

Abstract

一種發送器電路包括至少一發送訊號處理裝置、補償裝置以及補償值校正裝置。補償裝置根據第一補償值與第二補償值處理輸入訊號以分別產生第一補償過的輸入訊號與第二補償過的輸入訊號。至少一發送訊號處理裝置處理第一補償過的輸入訊號與第二補償過的輸入訊號,以分別產生第一輸出訊號與第二輸出訊號。補償值校正裝置接收第一輸出訊號與第二輸出訊號分別作為第一回授訊號與第二回授訊號,並包括一數位訊號處理器。數位訊號處理器根據第一回授訊號與第二回授訊號於既定頻率之能量、以及第一補償值與第二補償值決定校正過的補償值。

Description

發送器電路、補償值校正裝置與同相與正交不平衡補償值校正方法
本發明係關於一種校正同相與正交(In-phase and Quadrature–phase,縮寫IQ)不平衡補償值的方法與應用所述補償方法之發送器電路。
零中頻(Zero Intermediate Frequency,縮寫Zero-IF)發送器或零中頻接收器的設計因僅使用一個混頻級就將基頻訊號轉換至射頻,或者僅使用一個混頻級就將接收到的射頻訊號直接轉換為基頻訊號,而存在著IQ不平衡的性能限制。形成IQ不平衡原因在於,當同相通道與正交通道的響應有差異時,就會使通過同相通道與正交通道的兩個訊號具有不等的振幅或相位增益。
為解決零中頻發送器或零中頻接收器中存在的IQ不平衡問題,需要一種可有效校正IQ不平衡補償值的方法。
本發明之一目的在於藉由有效校正IQ不平衡補償值解決零中頻發送器或零中頻接收器中存在的IQ不平衡問題。
根據本發明之一實施例,一種發送器電路包括至少一發送訊號處理裝置、補償裝置以及補償值校正裝置。補償裝置用以接收輸入訊號,並根據第一補償值處理輸入訊號以產生第一補償過的輸入訊號,以及根據第二補償值處理輸入訊號以產生第二補償過的輸入訊號。至少一發送訊號處理裝置用以接收並處理第一補償過的輸入訊號與第二補償過的輸入訊號,以分別產生第一輸出訊號與第二輸出訊號。補償值校正裝置耦接至至少一發送訊號處理裝置之一輸出端,用以接收第一輸出訊號與第二輸出訊號分別作為第一回授訊號與第二回授訊號,並執行一校正操作。補償值校正裝置包括一數位訊號處理器,耦接至補償裝置,於校正操作中,數位訊號處理器根據第一回授訊號於既定頻率之能量、第二回授訊號於既定頻率之能量、第一補償值以及第二補償值決定校正過的補償值,以及將校正過的補償值提供給補償裝置。
根據本發明之另一實施例,一種補償值校正裝置,用以校正一發送器之一補償裝置所使用之一或多個補償值,包括:功率頻譜密度估算裝置以及數位訊號處理器。功率頻譜密度估算裝置用以估算接收自發送器之第一回授訊號於既定頻率之能量與第二回授訊號於既定頻率之能量,其中第一回授訊號係根據第一補償值被產生,第二回授訊號係根據第二補償值被產生。數位訊號處理器耦接至功率頻譜密度估算裝置與補償裝置,用以於一校正操作中根據第一回授訊號於既定頻率之能量、第二回授訊號於既定頻率之能量、第一補償值以及第二補償值決定校正過的補償值,以及將校正過的補償值提供給補償裝置。
根據本發明之另一實施例,一種同相與正交不平衡補償值校正方法,包括:估算接收自一發送器之一第一回授訊號於一既定頻率之能量與一第二回授訊號於既定頻率之能量,其中第一回授訊號係根據一第一補償值被產生,第二回授訊號係根據一第二補償值被產生; 根據第一回授訊號於既定頻率之能量、第二回授訊號於既定頻率之能量、第一補償值以及第二補償值決定一校正過的補償值;以及根據校正過的補償值處理後續接收到之一輸入訊號。
第1圖係顯示根據本發明之一實施例所述之發送器電路。發送器電路100可包括發送訊號處理路徑110與回授訊號處理路徑120。發送訊號處理路徑110中可包括複數級發送訊號處理裝置,用以處理發送訊號,例如,將基頻訊號轉換為射頻訊號。根據本發明之一實施例,發送訊號處理路徑110可包括補償裝置111、分別位於同相通道與正交通道上的數位類比轉換器(Digital to Analog Converter,縮寫DAC)112-1與112-2、濾波器113-1與113-2、混頻器114-1與114-2、以及加法器115與緩衝電路116。補償裝置111可接收測試訊號或原始輸入訊號,根據IQ補償值對接收到的訊號執行IQ不平衡的補償,以產生補償過的輸入訊號。其中,IQ補償值可以是針對同相通道與正交通道的振幅與相位進行補償的補償值,例如,補償裝置111可根據IQ補償值調整接收到的訊號的振幅與相位,用以去除發送訊號處理路徑上的IQ不平衡。
數位類比轉換器112-1與112-2分別用以於同相通道及正交通道上將補償過的複數輸入訊號由數位域轉為類比域。濾波器113-1與113-2分別用以對接收到的訊號執行濾波操作。混頻器114-1與114-2分別用以將接收到的訊號與一震盪訊號LO相乘,用以將接收到的訊號自基頻轉換為射頻訊號,其中提供給混頻器114-1與114-2的震盪訊號LO可為頻率相同相位正交的兩訊號。加法器115用以將同相通道與正交通道上的訊號合併。緩衝電路116可以是功率放大器117之驅動電路,用以緩衝接收到的射頻訊號並推動後級的功率放大器117。功率放大器117用以於射頻訊號透過天線被發送出去前將之放大。
於本發明之實施例中,可利用一零中頻接收器作為回授訊號處理路徑120的基本架構。例如,回授訊號處理路徑120可包括複數回授訊號處理裝置,例如,衰減器126、分別位於同相通道與正交通道上的混頻器124-1與124-2、濾波器123-1與123-2、以及類比數位轉換器(Analog to Digital Converter,縮寫ADC)122-1與122-2、功率頻譜密度估算裝置121與數位訊號處理器125。其中衰減器、混頻器、濾波器、類比數位轉換器與數位訊號處理器125皆為一般零中頻接收器所具有的元件。
回授訊號處理路徑120可耦接至至少一發送訊號處理裝置之一輸出端,例如,緩衝電路116之輸出端,用以自輸出端接收由發送訊號處理裝置所產生之輸出訊號作為回授訊號,並處理回授訊號。衰減器126用以衰減接收到的回授訊號。混頻器124-1與124-2分別用以將接收到的回授訊號與震盪訊號LO相乘,用以將接收到的回授訊號自射頻轉換為基頻訊號。濾波器123-1與123-2分別用以對接收到的回授訊號執行濾波操作。類比數位轉換器122-1與122-2分別用以將回授訊號由類比域轉為數位域。功率頻譜密度估算裝置121可對接收到的回授訊號執行快速傅立葉轉換,以產生頻域的回授訊號,並估算回授訊號之功率在頻域的分布狀況。數位訊號處理器125耦接至功率頻譜密度估算裝置121與補償裝置111,用以根據回授訊號的頻域功率資訊執行一校正操作,以校正由補償裝置111所使用之一或多個補償值。
於本發明之實施例中,於發送訊號處理路徑110上的元件以及功率放大器117與天線可作為一個整體被視為一發送器,而於回授訊號處理路徑120上的一或多個元件可作為一個整體被視為一補償值校正裝置,用以輔助校正操作之執行,以校正發送器之補償裝置111所使用之一或多個補償值。
根據本發明之一實施例,校正操作可包括一或多次迭代的操作。於校正操作的開始,數位訊號處理器125可先設定補償裝置111所使用之複數初始補償值,其至少包括一第一補償值與一第二補償值,並將測試訊號送入發送器之接收端,例如,補償裝置111之接收端。其中,初始補償值可以是任意選定的數值,或者適當調整先前所得之一較佳補償值後產生的數值。而送入發送器的測試訊號可以是包括/結合一同相成分與一正交成分之一單頻訊號,或者可以是頻率相同且相位正交的兩個單頻訊號,例如,角頻率為
Figure 02_image001
的正弦訊號
Figure 02_image003
與餘弦訊號
Figure 02_image005
。需注意的是,本發明並不限定產生/提供測試訊號的裝置。例如,測試訊號亦可由耦接至補償裝置111接收端之另一訊號產生裝置(圖未示)產生。
此外,需注意的是,所述之補償值可以是一複數 (Complex number),其中實部的數值為振幅補償值,虛部的數值為相位補償值,也可以僅是一振幅補償值或一相位補償值。
於本發明之實施例中,假設回授訊號處理路徑120上的節點C與P之間的傳輸路徑為理想的傳輸路徑,即,不存在IQ不平衡,或者回授訊號處理路徑120上IQ不平衡已被校正完好而接近於0了,則輸入訊號自補償裝置111之接收端經由發送訊號處理路徑110與回授訊號處理路徑120所經歷的訊號處理可由一數學模型表示。
第2圖係顯示根據本發明之一實施例所述之發送器電路自補償裝置111之輸入端起至節點P的訊號處理所對應的數學模型,其中運算方塊201與202用以表示取共軛複數(complex conjugate)的運算。於數學模型200之輸入端的訊號
Figure 02_image007
用以代表前述送入發送器的正弦訊號
Figure 02_image003
與餘弦訊號
Figure 02_image005
之一結合,其中
Figure 02_image009
,經補償裝置111根據補償值
Figure 02_image011
對輸入訊號之振幅與相位執行IQ不平衡補償(例如,調整輸入訊號的振幅與相位)後,輸入訊號會被傳遞至發送訊號處理路徑110上的後續裝置,由各裝置依序根據接收到的輸入訊號作對應的處理(例如,於先前段落所介紹過的訊號處理,包含分別於同相通道與正交通道上所為的訊號處理),並且於節點B產生對應之輸出訊號。其中,
Figure 02_image013
代表因自節點A起同相通道與正交通道的不匹配而產生的IQ不平衡,
Figure 02_image015
Figure 02_image017
代表自節點A至節點B之訊號處理路徑上的增益值,於進入節點B之前將訊號與訊號
Figure 02_image019
的運算代表混頻器114-1與114-2所為之升頻操作,
Figure 02_image021
代表衰減器的增益值,於進入節點P之前將訊號與訊號
Figure 02_image023
的運算代表混頻器124-1與124-2所為之降頻操作,
Figure 02_image025
代表訊號處理路徑上的總延遲。
利用數學模型200,於A、B、P節點的各訊號的數學表示式可被推導如下:
Figure 02_image027
+
Figure 02_image029
式(1)
Figure 02_image031
Figure 02_image033
式(2)
Figure 02_image035
Figure 02_image037
式(3)
若取節點P於角頻率為
Figure 02_image039
的訊號
Figure 02_image041
係數並將之整理如下:
Figure 02_image043
式(4)
其中因增益值
Figure 02_image015
為實數,
Figure 02_image045
,且可假設
Figure 02_image047
其中角頻率
Figure 02_image039
即為因發送訊號處理路徑上存在IQ不平衡而產生不想要的鏡像訊號所在的頻率。
藉由數學模型200的推導,可得知當測試訊號為角頻率為
Figure 02_image001
的一對正弦訊號
Figure 02_image003
與餘弦訊號
Figure 02_image005
時,若能將
Figure 02_image011
校正至一最佳值
Figure 02_image049
,使
Figure 02_image051
,則可使鏡像訊號的能量降至0,如此便可有效去除發送訊號處理路徑上的IQ不平衡,其中最佳值
Figure 02_image049
可以是一複數,實部的數值為振幅補償值,虛部的數值為相位補償值。
根據本發明之一實施例,於校正操作中,可分別於發送訊號處理路徑110上分別設定兩個不同的初始補償值,例如,補償值
Figure 02_image053
Figure 02_image055
,其中補償值
Figure 02_image053
Figure 02_image055
可以是複數,用以處理測試訊號,並且利用功率頻譜密度估算裝置112估算對應於初始補償值
Figure 02_image053
Figure 02_image055
的兩個回授訊號於既定頻率,即,前述之鏡像訊號所在的頻率(例如,角頻率
Figure 02_image039
)之能量,例如,
Figure 02_image057
Figure 02_image059
。若將 補償值
Figure 02_image053
Figure 02_image055
以及能量
Figure 02_image057
Figure 02_image059
分別帶入式(4),可得以下兩式:
Figure 02_image061
式(5)
Figure 02_image063
式(6)
利用式(5)與式(6)可推導出式(7)與式(8)如下:
Figure 02_image065
式(7)
Figure 02_image067
式(8)
利用式(8)可進一步推導出式(9)如下:
Figure 02_image069
式(9)
更具體的說,於校正操作中,補償裝置111可分別根據補償值
Figure 02_image053
Figure 02_image055
處理輸入訊號,例如,角頻率為
Figure 02_image001
的一對正弦訊號
Figure 02_image003
與餘弦訊號
Figure 02_image005
,以分別產生第一補償過的輸入訊號,以及第二補償過的輸入訊號,其中第一補償過的輸入訊號可以是由補償裝置111根據補償值
Figure 02_image053
執行過振福及/或相位補償後產生的一對相位正交的訊號,第二補償過的輸入訊號可以是由補償裝置111根據補償值
Figure 02_image055
執行過振福及/或相位補償後產生的一對相位正交的訊號。
補償過的輸入訊號在經由具有同相通道與正交通道的發送訊號處理路徑110上的後續裝置作對應的處理後產生對應之第一輸出訊號與第二輸出訊號。接著,補償值校正裝置可自緩衝電路116之輸出端接收第一輸出訊號與第二輸出訊號分別作為第一回授訊號與第二回授訊號,並且由功率頻譜密度估算裝置121估算第一回授訊號於既定頻率之能量
Figure 02_image057
與第二回授訊號於既定頻率之能量
Figure 02_image059
,其中既定頻率可以是輸入頻率(例如,
Figure 02_image001
)的鏡射頻率(例如,
Figure 02_image039
),因此,於本發明之實施例中,既定頻率之一絕對值與輸入頻率之一絕對值相等。於分別取得能量
Figure 02_image057
Figure 02_image059
的資訊後,數位訊號處理器125可利用式(9)根據補償值
Figure 02_image053
Figure 02_image055
及能量
Figure 02_image057
Figure 02_image059
計算出最佳值
Figure 02_image049
作為校正過的補償值,以及將校正過的補償值提供給補償裝置111。其中,如式(9)所示,數位訊號處理器125可根據補償值
Figure 02_image053
Figure 02_image055
之一差值以及能量
Figure 02_image057
Figure 02_image059
之一差值決定校正過的補償值。
需注意的是,於本發明之一些實施例中,第1圖中類比數位轉換器122-1與122-2的輸出也可直接被提供給功率頻譜密度估算裝置121以分別做為其輸入之實部訊號與虛部訊號,並且可由功率頻譜密度估算裝置121計算出前述於節點P的訊號。
於本發明之實施例中,補償值校正裝置可於計算出最佳值
Figure 02_image049
後,便結束校正操作,也可將以上操作視為校正操作之第一次迭代(iteration),並基於第一次迭代中所計算出的最佳值
Figure 02_image049
再執行一或多次的迭代。於第二次迭代中,補償值校正裝置可根據最佳值
Figure 02_image049
重新產生補償值
Figure 02_image053
Figure 02_image055
,例如,藉由微調最佳值
Figure 02_image049
重新產生補償值
Figure 02_image053
Figure 02_image055
,並由補償裝置111可根據新的補償值
Figure 02_image053
Figure 02_image055
處理輸入訊號,以分別產生第三補償過的輸入訊號以及第四補償過的輸入訊號,其中第三補償過的輸入訊號可以是由補償裝置111根據新的補償值
Figure 02_image053
執行過振福及/或相位補償後產生的一對相位正交的訊號,第四補償過的輸入訊號可以是由補償裝置111根據新的補償值
Figure 02_image055
執行過振福及/或相位補償後產生的一對相位正交的訊號。
於發送訊號處理路徑110上的裝置接收並處理補償過的輸入訊後產生對應之第三輸出訊號與第四輸出訊號。接著,補償值校正裝置可自緩衝電路116之輸出端接收第三輸出訊號與第四輸出訊號分別作為第三回授訊號與第四回授訊號,並且由功率頻譜密度估算裝置121估算第三回授訊號於既定頻率之能量
Figure 02_image057
與第四回授訊號於既定頻率之能量
Figure 02_image059
。於分別取得能量
Figure 02_image057
Figure 02_image059
的資訊後,數位訊號處理器125可再次利用式(9)根據補償值
Figure 02_image053
Figure 02_image055
及能量
Figure 02_image057
Figure 02_image059
計算出新的最佳值
Figure 02_image049
以更新校正過的補償值,以及將此(更新過的)校正過的補償值提供給補償裝置111。
於計算出新的最佳值
Figure 02_image049
後,數位訊號處理器125可判斷是否需進行校正操作之次一迭代,或者結束校正操作。當數位訊號處理器125判斷可結束校正操作時,數位訊號處理器125可不再更新提供給補償裝置111的補償值,並使補償裝置111不再接收測試訊號。數位訊號處理器125也可控制回授訊號處理路徑上的其他元件停止運作。於校正操作完成後,補償裝置111於爾後操作中可接收一般的輸入訊號作為原始輸入訊號,並且根據最新取得的補償值對後續接收到的輸入訊號執行IQ不平衡的補償,以產生補償過的輸入訊號。
第3圖係顯示根據本發明之一實施例所述之同相與正交不平衡補償值校正方法流程圖,包括由補償值校正裝置執行之以下步驟:
步驟S302: 估算接收自發送器之第一回授訊號於既定頻率之能量與第二回授訊號於既定頻率之能量,其中第一回授訊號係根據第一補償值被產生,並且為經由具有同相通道與正交通道的發送訊號處理路徑110上的一或多個發送訊號處理裝置作對應的處理後所產生的輸出訊號,第二回授訊號係根據第二補償值被產生,並且為經由具有同相通道與正交通道的發送訊號處理路徑110上的一或多個發送訊號處理裝置作對應的處理後所產生的輸出訊號。
步驟S304: 根據第一回授訊號於既定頻率之能量、第二回授訊號於既定頻率之能量、第一補償值以及第二補償值決定一校正過的補償值。
步驟S306: 根據校正過的補償值處理後續接收到之一輸入訊號。
根據本發明之一實施例,步驟S306可更包括根據校正過的補償值產生新的兩個補償值,並重複執行步驟S302、S304與S306,直到數位訊號處理器125判斷預設的迭代次數已到達或者回授訊號於既定頻率之能量已滿足既定條件(例如,小於一臨界值)時,數位訊號處理器125可結束校正操作。待校正操作結束後,發射器可於爾後操作中根據最新取得的補償值執行IQ不平衡的補償。
經由於校正操作中執行本發明所提出之補償值校正方法,鏡像訊號的能量可在校正操作中逐漸被降低,因此可有效地藉由校正補償裝置所使用的補償裝置消除發送器內的IQ不平衡。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:發送器電路 110:發送訊號處理路徑 120:回授訊號處理路徑 111:補償裝置 112-1, 112-2:數位類比轉換器 113-1, 113-2, 123-1, 123-2:濾波器 114-1, 114-2, 124-1, 124-2:混頻器 115:加法器 116:緩衝電路 117:功率放大器 121:功率頻譜密度估算裝置 122-1, 122-2:類比數位轉換器 125:數位訊號處理器 126:衰減器 200:數學模型 201, 202:運算方塊 A, B, C, P:節點
Figure 02_image011
:補償值
Figure 02_image013
:IQ不平衡
Figure 02_image007
,
Figure 02_image019
,
Figure 02_image023
:訊號
Figure 02_image015
,
Figure 02_image017
,
Figure 02_image021
:增益值 LO:震盪訊號
第1圖係顯示根據本發明之一實施例所述之發送器電路。 第2圖係顯示根據本發明之一實施例所述之發送器電路的數學模型。 第3圖係顯示根據本發明之一實施例所述之同相與正交不平衡補償值校正方法流程圖。
100:發送器電路
110:發送訊號處理路徑
120:回授訊號處理路徑
111:補償裝置
112-1,112-2:數位類比轉換器
113-1,113-2,123-1,123-2:濾波器
114-1,114-2,124-1,124-2:混頻器
115:加法器
116:緩衝電路
117:功率放大器
121:功率頻譜密度估算裝置
122-1,122-2:類比數位轉換器
125:數位訊號處理器
126:衰減器
LO:震盪訊號

Claims (10)

  1. 一種發送器電路,包括: 一補償裝置,用以接收一輸入訊號,並根據一第一補償值處理該輸入訊號以產生一第一補償過的輸入訊號,以及根據一第二補償值處理該輸入訊號以產生一第二補償過的輸入訊號; 至少一發送訊號處理裝置,用以接收並處理該第一補償過的輸入訊號與該第二補償過的輸入訊號,以分別產生一第一輸出訊號與一第二輸出訊號;以及 一補償值校正裝置,耦接至該至少一發送訊號處理裝置之一輸出端,用以接收該第一輸出訊號與該第二輸出訊號分別作為一第一回授訊號與一第二回授訊號,並執行一校正操作, 其中該補償值校正裝置包括: 一數位訊號處理器,耦接至該補償裝置,於該校正操作中,該數位訊號處理器根據該第一回授訊號於一既定頻率之能量、該第二回授訊號於該既定頻率之能量、該第一補償值以及該第二補償值決定一校正過的補償值,以及將該校正過的補償值提供給該補償裝置。
  2. 如請求項1所述之發送器電路,其中該輸入訊號為具有一輸入頻率之一單頻訊號。
  3. 如請求項2所述之發送器電路,其中該既定頻率之一絕對值與該輸入頻率之一絕對值相等。
  4. 如請求項1所述之發送器電路,其中於接收到該校正過的補償值校正後,該補償裝置更根據該校正過的補償值處理後續接收到之該輸入訊號。
  5. 如請求項1所述之發送器電路,其中該補償值校正裝置更包括一功率頻譜密度估算裝置,用以估算該第一回授訊號於該既定頻率之能量與該第二回授訊號於該既定頻率之能量。
  6. 一種補償值校正裝置,用以校正一發送器之一補償裝置所使用之一或多個補償值,包括: 一功率頻譜密度估算裝置,用以估算接收自該發送器之一第一回授訊號於一既定頻率之能量與一第二回授訊號於該既定頻率之能量,其中該第一回授訊號係根據一第一補償值被產生,該第二回授訊號係根據一第二補償值被產生;以及 一數位訊號處理器,耦接至該功率頻譜密度估算裝置與該補償裝置,用以於一校正操作中根據該第一回授訊號於該既定頻率之能量、該第二回授訊號於該既定頻率之能量、該第一補償值以及該第二補償值決定一校正過的補償值,以及將該校正過的補償值提供給該補償裝置。
  7. 如請求項6所述之補償值校正裝置,其中該既定頻率之一絕對值與該補償裝置接收之一輸入訊號之一輸入頻率之一絕對值相等。
  8. 請求項7所述之補償值校正裝置,其中該輸入訊號為一單頻訊號並且包括一同相成分與一正交成分,該第一回授訊號係對應於由該補償裝置根據該第一補償值處理該輸入訊號以產生之一第一補償過的輸入訊號,該第二回授訊號係對應於由該補償裝置根據該第二補償值處理該輸入訊號以產生之一第二補償過的輸入訊號。
  9. 如請求項6所述之補償值校正裝置,其中該第一補償值、該第二補償值與該校正過的補償值為振幅或相位補償值。
  10. 一種同相與正交不平衡補償值校正方法,包括: 估算接收自一發送器之一第一回授訊號於一既定頻率之能量與一第二回授訊號於該既定頻率之能量,其中該第一回授訊號係根據一第一補償值被產生,該第二回授訊號係根據一第二補償值被產生; 根據該第一回授訊號於該既定頻率之能量、該第二回授訊號於該既定頻率之能量、該第一補償值以及該第二補償值決定一校正過的補償值;以及 根據該校正過的補償值處理後續接收到之一輸入訊號。
TW110114733A 2021-04-23 2021-04-23 發送器電路、補償值校正裝置與同相與正交不平衡補償值校正方法 TWI783459B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110114733A TWI783459B (zh) 2021-04-23 2021-04-23 發送器電路、補償值校正裝置與同相與正交不平衡補償值校正方法
US17/709,356 US11626897B2 (en) 2021-04-23 2022-03-30 Transmitter circuit, compensation value calibration device and method for calibrating IQ imbalance compensation values

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110114733A TWI783459B (zh) 2021-04-23 2021-04-23 發送器電路、補償值校正裝置與同相與正交不平衡補償值校正方法

Publications (2)

Publication Number Publication Date
TW202243420A true TW202243420A (zh) 2022-11-01
TWI783459B TWI783459B (zh) 2022-11-11

Family

ID=83693602

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110114733A TWI783459B (zh) 2021-04-23 2021-04-23 發送器電路、補償值校正裝置與同相與正交不平衡補償值校正方法

Country Status (2)

Country Link
US (1) US11626897B2 (zh)
TW (1) TWI783459B (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2386477C (en) * 2001-05-15 2004-11-23 Research In Motion Limited Feedback compensation detector for a direct conversion transmitter
US8010064B2 (en) * 2008-03-13 2011-08-30 Samsung Electro—Mechanics Company, Ltd. Systems and methods for transmitter calibration
US8514019B2 (en) * 2008-12-22 2013-08-20 Hitachi Kokusai Electric Inc. Distortion compensation amplifier
US8588353B2 (en) * 2011-04-01 2013-11-19 Texas Instruments Incorporated Frequency selective IQ correction
US9276798B2 (en) * 2014-03-26 2016-03-01 University Of Macau Non-recursive digital calibration for joint-elimination of transmitter and receiver I/Q imbalances with minimized add-on hardware
US9491029B2 (en) * 2014-12-15 2016-11-08 Apple Inc. Devices and methods for reducing signal distortion in I/Q modulation transceivers

Also Published As

Publication number Publication date
TWI783459B (zh) 2022-11-11
US20220345166A1 (en) 2022-10-27
US11626897B2 (en) 2023-04-11

Similar Documents

Publication Publication Date Title
JP4206090B2 (ja) 送信機および送信方法
TWI826357B (zh) Iq失配校準與補償的系統與裝置
TWI761186B (zh) 發送器電路、補償值校正裝置與同相與正交不平衡補償值校正方法
TWI536779B (zh) 校正傳送器/接收器的第一、第二訊號路徑之間的不匹配的校正方法與校正裝置
KR102500150B1 (ko) 낮은 복잡성의 주파수 의존형 iq 불균형 보상을 위한 방법 및 장치
TWI513248B (zh) 補償同相正交不匹配的方法與裝置
CN110336572B (zh) 一种收发信机的增益平坦度补偿方法
CN105282062B (zh) 传送器/接收器的信号路径之间不匹配的校正方法与装置
CN101107797A (zh) 确定取决于输入信号幅度的传输链路的输出信号幅度和/或相位的方法和系统
WO2015100603A1 (zh) 一种零中频校正的方法、装置及设备
TWI739663B (zh) 校正傳送器的方法
TWI783459B (zh) 發送器電路、補償值校正裝置與同相與正交不平衡補償值校正方法
US9813134B1 (en) Base station and antenna calibration method
TWI806401B (zh) 發送器電路、補償值校正裝置與補償值校正方法
JP6241789B2 (ja) 送信機
TWI645687B (zh) 訊號收發裝置與其校正方法
TWI806016B (zh) 收發裝置及其校正方法
CN115277342A (zh) 发送器电路、补偿值校正装置与同相与正交不平衡补偿值校正方法
TWI819710B (zh) 發送器電路、補償值校正裝置與補償值校正方法
CN115276676B (zh) 发送器电路、补偿值校正装置与同相与正交不平衡补偿值校正方法
CN113162704B (zh) 基于镜像抑制的信号校准方法、装置、系统和电子设备
JP6512092B2 (ja) 周波数特性補正回路
CN117526976A (zh) 发送器电路、补偿值校正装置与补偿值校正方法
CN109412709B (zh) 信号收发装置与其校正方法
CN114520631A (zh) 校正传送器的方法