TW202226485A - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TW202226485A
TW202226485A TW110138119A TW110138119A TW202226485A TW 202226485 A TW202226485 A TW 202226485A TW 110138119 A TW110138119 A TW 110138119A TW 110138119 A TW110138119 A TW 110138119A TW 202226485 A TW202226485 A TW 202226485A
Authority
TW
Taiwan
Prior art keywords
thickness direction
semiconductor device
leads
electrodes
main surface
Prior art date
Application number
TW110138119A
Other languages
English (en)
Inventor
大森謙伍
Original Assignee
日商羅姆股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商羅姆股份有限公司 filed Critical 日商羅姆股份有限公司
Publication of TW202226485A publication Critical patent/TW202226485A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/291Oxides or nitrides or carbides, e.g. ceramics, glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3185Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/4952Additional leads the additional leads being a bump or a wire
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13016Shape in side view
    • H01L2224/13018Shape in side view comprising protrusions or indentations
    • H01L2224/13019Shape in side view comprising protrusions or indentations at the bonding interface of the bump connector, i.e. on the surface of the bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/1354Coating
    • H01L2224/1357Single coating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16245Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3737Organic materials with or without a thermoconductive filler
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip

Abstract

本發明提供一種能夠謀求裝置之散熱性提高之半導體裝置。 半導體裝置A10具備:導電構件10,其具有朝向厚度方向z之主面101;半導體元件20,其具有元件本體21、及於厚度方向z上位於與主面101對向之側且與元件本體21相連之複數個電極22,並且複數個電極22接合於主面101;及密封樹脂40,其覆蓋半導體元件20。密封樹脂40具有於厚度方向z上朝向與主面101相同之側之頂面41、及於厚度方向z貫通頂面41之開口45。元件本體21自開口45露出。

Description

半導體裝置
本發明係關於一種具備覆晶安裝之半導體元件之半導體裝置。
先前,藉由倒裝安裝將半導體元件接合於導電構件(引線框架等)之半導體裝置廣為人知。專利文獻1中揭示有此種半導體裝置之一例。
於該半導體裝置中,半導體元件(於專利文獻1中為半導體晶片)之複數個電極藉由接合層(於專利文獻1中為導體凸塊)而接合於導電構件(於專利文獻1中為引出配線)。半導體元件之複數個電極與導電構件對向。
於使用該半導體裝置時,自半導體元件發出之熱會經由複數個電極、及導電構件釋放至外部。於半導體元件為MOSFET(Metal-Oxide-Semiconductor Field Effect Transistor,金屬氧化物半導體場效電晶體)等開關元件之情形時,必須將自該半導體元件發出之熱更迅速地釋放至外部。因此,要求能提高該半導體裝置之散熱性。 [先前技術文獻] [專利文獻]
[專利文獻1]日本專利特開2018-85522號公報
[發明所欲解決之問題]
本發明係鑒於上述情況,其一個課題在於提供能夠謀求散熱性之提高之半導體裝置。 [解決問題之技術手段]
由本發明提供之半導體裝置之特徵在於具備:導電構件,其具有朝向厚度方向之主面;半導體元件,其具有元件本體、及於上述厚度方向上位於與上述主面對向之側且連接於上述元件本體之複數個電極,並且上述複數個電極接合於上述主面;以及密封樹脂,其覆蓋上述半導體元件;上述密封樹脂具有於上述厚度方向上朝向與上述主面相同之側之頂面、及於上述厚度方向上貫通上述頂面之開口,上述元件本體自上述開口露出。
於本發明之實施中,較佳為,上述元件本體具有由半導體材料構成之基板、及於上述厚度方向上位於相對於上述基板與上述主面對向之側且與上述複數個電極導通之半導體層,上述基板具有於上述厚度方向上朝向與上述主面相同之側之基面,上述基面自上述開口露出。
於本發明之實施中,較佳為,上述基面與上述頂面為同一平面。
於本發明之實施中,較佳為,上述基面於上述厚度方向上位於相對於上述頂面遠離上述主面之側。
於本發明之實施中,較佳為,上述基面於上述厚度方向上位於相對於上述頂面接近上述主面之側。
於本發明之實施中,較佳為,上述頂面包含界定上述開口之開口緣,沿著上述厚度方向觀察,上述開口緣自上述基面向外側離開而配置。
於本發明之實施中,較佳為,上述密封樹脂具有與上述開口緣相連且界定上述開口之開口面,上述開口面與上述基面之周緣相接。
於本發明之實施中,較佳為,上述開口面包含了於上述厚度方向上位於上述頂面與上述主面之間且相對於上述頂面平行之第1區域、及與上述第1區域及上述開口緣相連之第2區域,上述第1區域與上述基面之上述周緣相接。
於本發明之實施中,較佳為,上述第2區域相對於上述第1區域及上述頂面之兩者傾斜。
於本發明之實施中,較佳為,沿著上述厚度方向觀察時,上述開口之面積隨著自上述頂面朝向上述主面而逐漸變小。
於本發明之實施中,較佳為,進而具備具有導電性且將上述主面與上述複數個電極接合之接合層,上述複數個電極之各者具有與上述元件本體相接之焊墊部、及自上述焊墊部朝向上述厚度方向突出之柱狀部,上述柱狀部與上述接合層相接。
於本發明之實施中,較佳為,上述複數個電極各自之上述柱狀部具有與上述主面對向之前端面、及與上述前端面相連且朝向相對於上述厚度方向正交之方向之側面,上述接合層與上述前端面及上述側面相接。
於本發明之實施中,較佳為,上述半導體元件具有於上述厚度方向上位於與上述主面對向之側且覆蓋上述元件本體之表面保護膜,上述複數個電極各自之上述前端面於上述厚度方向上位於上述主面與上述表面保護膜之間。
於本發明之實施中,較佳為,於上述複數個電極之各者中,上述焊墊部及上述柱狀部與上述表面保護膜相接。
於本發明之實施中,較佳為,上述複數個電極各自之上述柱狀部具有自上述前端面朝向上述厚度方向凹陷之凹部,上述接合層陷入至上述凹部。
於本發明之實施中,較佳為,上述導電構件包含複數個第1引線及複數個第2引線,上述複數個第1引線沿著相對於上述厚度方向正交之第1方向延伸,且沿著相對於上述厚度方向及上述第1方向之兩者正交之第2方向排列,上述複數個第2引線自上述複數個第1引線向上述第2方向離開而配置,於上述半導體層,構成有開關電路、及與上述開關電路導通之控制電路,上述複數個電極之任一者與上述開關電路導通,且與上述複數個第1引線之任一者之上述主面接合,上述複數個電極之任一者與上述控制電路導通,且與上述複數個第2引線之任一者之上述主面接合。
於本發明之實施中,較佳為,上述密封樹脂覆蓋上述複數個第1引線、及上述複數個第2引線之各者之一部分,上述複數個第1引線、及上述複數個第2引線之各者具有於上述厚度方向上朝向與上述主面相反側之背面、及與上述主面及上述背面相連且朝向相對於上述厚度方向正交之方向之端面,於上述複數個第1引線、及上述複數個第2引線之各者中,上述背面及上述端面自上述密封樹脂露出。 [發明之效果]
根據本發明之半導體裝置,能夠謀求該裝置之散熱性之提高。
本發明之其他特徵及優點根據隨附圖式藉由以下將進行之詳細之說明而更明了。
根據隨附圖式對用以實施本發明之形態進行說明。
[第1實施方式] 根據圖1~圖17,對本發明之第1實施方式之半導體裝置A10進行說明。半導體裝置A10具備導電構件10、半導體元件20、接合層30及密封樹脂40。如圖1所示,半導體裝置A10之封裝形式為QFN(Quad Flat Non-Lead Package,方形扁平無引腳封裝)。半導體元件20為覆晶型之LSI(Large Scale Integration,大型積體電路)。於半導體元件20之內部構成有開關電路212A及控制電路212B(詳細情況分別於下文敍述)。於半導體裝置A10中,藉由開關電路212A而將直流電力(電壓)轉換為交流電力(電壓)。半導體裝置A10例如用於構成DC(direct current,直流)/DC轉換器之電路之一要素。此處,圖2中為了方便理解,透視密封樹脂40。圖3中為了方便理解,透視密封樹脂40及半導體元件20(除了下述複數個電極22之柱狀部222以外)。於該等圖中,由想像線(二點鏈線)表示所透視之半導體元件20及密封樹脂40之各者。
於半導體裝置A10之說明中,將導電構件10之厚度方向z稱為「厚度方向z」。將相對於厚度方向z正交之方向稱為「第1方向x」。將相對於厚度方向z及第1方向x之兩者正交之方向稱為「第2方向y」。如圖1及圖2所示,半導體裝置A10沿著厚度方向z觀察時呈矩形狀。又,於半導體裝置A10之說明中,為了方便起見,將於第2方向y上複數個第2引線12(詳細情況將於下文敍述)所處之側稱為「第2方向y之一側」。將於第2方向y上複數個第1引線11(詳細情況將於下文敍述)所處之側稱為「第2方向y之另一側」。
如圖2所示,導電構件10形成支持半導體元件20並且用以將半導體裝置A10安裝於配線基板之端子。如圖11~圖14所示,導電構件10之一部分被密封樹脂40覆蓋。導電構件10具有於厚度方向z上朝向相互相反側之主面101及背面102。主面101朝向厚度方向z之一側,且與半導體元件20對向。半導體元件20支持於主面101。主面101被密封樹脂40覆蓋。背面102朝向厚度方向z之另一側。導電構件10由單一之引線框架構成。該引線框架例如由包含銅(Cu)或銅合金之材料構成。導電構件10包含複數個第1引線11、複數個第2引線12及一對第3引線13。
如圖3及圖4所示,複數個第1引線11沿著厚度方向z觀察時為沿第2方向y延伸之帶狀。複數個第1引線11沿著第2方向y排列。於半導體裝置A10所示之例子中,複數個第1引線11由第1輸入端子11A、第2輸入端子11B及輸出端子11C之3個端子構成。複數個第1引線11自第2方向y之一側朝向另一側按照第1輸入端子11A、輸出端子11C、第2輸入端子11B之順序排列。第1輸入端子11A及第2輸入端子11B將於半導體裝置A10中成為電力轉換對象之直流電力(電壓)輸入。第1輸入端子11A為正極(P端子)。第2輸入端子11B為負極(N端子)。自輸出端子11C,輸出藉由構成於半導體元件20之開關電路212A電力轉換後之交流電力(電壓)。
如圖3所示,第1輸入端子11A於第2方向y上位於複數個第2引線12與輸出端子11C之間。輸出端子11C於第2方向y上位於第1輸入端子11A與第2輸入端子11B之間。第1輸入端子11A及輸出端子11C之各者包含主部111及一對側部112。如圖3及圖4所示,主部111沿第1方向x延伸。於複數個第1引線11中,半導體元件20支持於主部111之主面101。一對側部112與主部111之第1方向x之兩端相連。如圖3、圖4、圖12及圖13所示,一對側部112之各者具有第1端面112A。第1端面112A與第1引線11之主面101及背面102之兩者相連,且朝向第1方向x。第1端面112A自密封樹脂40露出。
如圖9所示,於第1輸入端子11A及輸出端子11C之一對側部112之各者,形成有收縮部112B。收縮部112B自第1引線11之主面101到達至背面102,且自第2方向y之兩側朝向側部112之內側凹陷。收縮部112B與密封樹脂40相接。藉由收縮部112B,而於第1輸入端子11A及輸出端子11C中,一對第1端面112A各自之第2方向y之尺寸b小於主部111之背面102之第2方向y的尺寸B。
如圖3所示,第2輸入端子11B位於較輸出端子11C靠第2方向y之另一側。因此,第2輸入端子11B位於複數個第1引線11中第2方向y之另一側。第2輸入端子11B包含主部111、一對側部112及複數個突出部113。複數個突出部113自主部111之第2方向y之另一側突出。於相鄰之2個突出部113之間,填充有密封樹脂40。如圖11所示,複數個突出部113之各者具有副端面113A。副端面113A與第2輸入端子11B之主面101及背面102之兩者相連,且朝向第2方向y之另一側。副端面113A自密封樹脂40露出。如圖7所示,複數個副端面113A沿著第1方向x以特定之間隔排列。
如圖10所示,於第2輸入端子11B之一對側部112之各者,形成有切入部112C。切入部112C自第2輸入端子11B之主面101到達至背面102,且自第1端面112A向第1方向x凹陷。藉此,第1端面112A被分斷為於第2方向y上相互離開之2個區域。藉由切入部112C,而於第2輸入端子11B中,一對第1端面112A各自之第2方向y之尺寸b亦小於主部111之背面102之第2方向y的尺寸B。再者,此處之尺寸b係將第1端面112A之一個區域之第2方向y之尺寸b1與第1端面112A之另一個區域之第2方向y之尺寸b2相加所得者(b=b1+b2)。於切入部112C填充有密封樹脂40。
如圖3及圖4所示,於複數個第1引線11之各者中,主面101之面積大於背面102之面積。於半導體裝置A10所示之例子中,第1輸入端子11A及輸出端子11C各自之背面102之面積均相等。第2輸入端子11B之背面102之面積大於第1輸入端子11A及輸出端子11C各自之背面102的面積。
於第1輸入端子11A、第2輸入端子11B及輸出端子11C之各者中,對支持半導體元件20之主部111之主面101,例如亦可實施鍍銀(Ag)。進而,於第1輸入端子11A、第2輸入端子11B及輸出端子11C之各者中,對自密封樹脂40露出之背面102、一對第1端面112A及複數個副端面113A,例如亦可實施鍍錫(Sn)。再者,亦可代替鍍錫,例如採用按照鎳(Ni)、鈀(Pd)、金(Au)之順序積層之複數個金屬鍍覆。
如圖3所示,複數個第2引線12位於較複數個第1引線11靠第2方向y之一側。複數個第2引線12之任一個引線係構成於半導體元件20之控制電路212B之接地端子。對其他複數個第2引線12之各者,輸入用以驅動控制電路212B之電力(電壓)、或用以傳遞至控制電路212B之電氣信號。如圖3、圖4及圖11所示,複數個第2引線12之各者具有第2端面121。第2端面121與第2引線12之主面101及背面102之兩者相連,且朝向第2方向y之一側。第2端面121自密封樹脂40露出。如圖8所示,複數個第2端面121沿著第1方向x以特定之間隔排列。
如圖3及圖4所示,於複數個第2引線12之各者中,主面101之面積大於背面102之面積。再者,複數個第2引線12之背面102之面積均相等。對支持半導體元件20之複數個第2引線12之背面102,例如亦可實施鍍銀。進而,對自密封樹脂40露出之複數個第2引線12之背面102及第2端面121,例如亦可實施鍍錫。再者,亦可代替鍍錫,例如採用按照鎳、鈀、金之順序積層之複數個金屬鍍覆。
如圖3所示,一對第3引線13於第2方向y上位於第1引線11(第1輸入端子11A)與複數個第2引線12之間。一對第3引線13於第1方向x上相互隔開。對一對第3引線13之各者,輸入用以傳遞至構成於半導體元件20之控制電路212B之電氣信號等。如圖3、圖4及圖14所示,一對第3引線13之各者具有第3端面131。第3端面131與主面101及背面102之兩者相連,且朝向第1方向x。第3端面131自密封樹脂40露出。第3端面131與複數個第1引線11之第1端面112A一起沿著第2方向y排列。
如圖3及圖4所示,於一對第3引線13之各者中,主面101之面積大於背面102之面積。對支持半導體元件20之一對第3引線13之主面101,例如亦可實施鍍銀。進而,對自密封樹脂40露出之一對第3引線13之背面102及第3端面131,例如亦可實施鍍錫。再者,亦可代替鍍錫,例如採用按照鎳、鈀、金之順序積層之複數個金屬鍍覆。
如圖11~圖14所示,半導體元件20藉由覆晶接合而接合於導電構件10(複數個第1引線11、複數個第2引線12、及一對第3引線13),且由該等支持。半導體元件20被密封樹脂40覆蓋。如圖15及圖16所示,半導體元件20具有元件本體21、複數個電極22、及表面保護膜23。
元件本體21形成半導體元件20之主要部。如圖15及圖16所示,元件本體21具有基板211、半導體層212及鈍化膜213。
如圖15及圖16所示,基板211於其下方支持半導體層212、鈍化膜213、複數個電極22、及表面保護膜23。基板211由半導體材料構成。該半導體材料例如以矽(Si)或碳化矽(SiC)為主成分。基板211之厚度例如為100 μm以上300 μm以下。
如圖11~圖14所示,基板211具有基面211A。基面211A於厚度方向z上朝向與導電構件10之主面101相同之側。
如圖11~圖14所示,半導體層212於厚度方向z上位於相對於基板211與導電構件10之主面101對向之側。半導體層212於厚度方向z上積層於基板211之朝向與基面211A相反側之面。半導體層212包含基於摻雜元素量之差異之複數種p型半導體及n型半導體。於半導體層212,構成有開關電路212A及與開關電路212A導通之控制電路212B。開關電路212A為MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor,金屬氧化物半導體場效電晶體)或IGBT(Insulated Gate Bipolar Transistor,絕緣閘雙極性電晶體)等。於半導體裝置A10所示之例子中,開關電路212A被區分為高電壓區域(上臂電路)與低電壓區域(下臂電路)之2個區域。各個區域由1個n通道型之MOSFET構成。控制電路212B構成有用以驅動開關電路212A之閘極驅動器或與開關電路212A之高電壓區域對應之自舉電路等,並且進行用以使開關電路212A正常驅動之控制。再者,於半導體層212,構成有配線層(省略圖示)。開關電路212A與控制電路212B藉由該配線層而相互導通。
如圖15及圖16所示,鈍化膜213覆蓋半導體層212之下表面。鈍化膜213具有電絕緣性。鈍化膜213例如由與半導體層212之下表面相接之氧化矽膜(SiO 2)與積層於該氧化矽膜之氮化矽膜(Si 3N 4)構成。於鈍化膜213,設置有於厚度方向z貫通之複數個開口213A。
如圖11~圖14所示,複數個電極22於厚度方向z上位於與導電構件10之主面101對向之側。複數個電極22與元件本體21相連。於半導體裝置A10中,複數個電極22自元件本體21朝向厚度方向z突出。複數個電極22接合於導電構件10之主面101。複數個電極22包含複數個第1電極22A、及複數個第2電極22B。如圖2及圖3所示,沿著厚度方向z觀察時,複數個第2電極22B之各者位於較複數個第1電極22A之任一者靠半導體元件20之周緣之附近。複數個電極22之任一者與半導體層212之開關電路212A導通,且接合於複數個第1引線11之任一者之主面101。複數個電極22之任一者與半導體層212之控制電路212B導通,且接合於複數個第2引線12之任一者之主面101。進而,複數個第2電極22B中一對該第2電極22B與控制電路212B導通,且相對於一對第3引線13之主面101個別地接合。
如圖15及圖16所示,複數個電極22之各者具有焊墊部221及柱狀部222。焊墊部221與元件本體21之半導體層212相接。藉此,焊墊部221與半導體層212之開關電路212A、及半導體層212之控制電路212B之任一者導通。焊墊部221之組成包含鋁(Al)或銅。作為焊墊部221之其他構成,亦可為自半導體層212朝向下方按照銅、鎳、鈀之順序積層之複數個金屬層。焊墊部221與元件本體21之鈍化膜213相接。焊墊部221之一部分自鈍化膜213之開口213A露出。柱狀部222從自開口213A露出之焊墊部221之部分朝向導電構件10之主面101突出。柱狀部222例如為圓柱狀。柱狀部222之組成包含銅。柱狀部222具有前端面222A、側面222B及凹部222C。前端面222A與導電構件10之主面101對向。側面222B與前端面222A相連,且朝向相對於厚度方向z正交之方向。凹部222C自前端面222A朝向厚度方向z凹陷。複數個電極22藉由電解鍍覆而形成。
如圖15及圖16所示,表面保護膜23覆蓋元件本體21之與導電構件10之主面101對向之側,即元件本體21之鈍化膜213。於複數個電極22之各者中,柱狀部222之前端面222A於厚度方向z上位於導電構件10之主面101與表面保護膜23之間。於半導體裝置A10中,表面保護膜23與複數個電極22之焊墊部221及柱狀部222之兩者相接。表面保護膜23具有電絕緣性。表面保護膜23例如由包含聚醯亞胺之材料構成。
如圖15及圖16所示,接合層30與導電構件10之主面101及複數個電極22之兩者相接。接合層30具有導電性。藉此,複數個電極22之各者於進行與導電構件10之導通之狀態下接合於導電構件10之主面101。接合層30例如為其組成包含錫及銀之無鉛焊料。於複數個電極22之各者中,接合層30與柱狀部222之前端面222A及側面222B之兩者相接。進而,接合層30陷入至柱狀部222之凹部222C。
如圖5~圖8所示,密封樹脂40具有頂面41、底面42、一對第1側面431、及一對第2側面432。進而,如圖1及圖11~圖14所示,密封樹脂40具有開口45。密封樹脂40例如由包含黑色環氧樹脂之材料構成。
如圖11~圖14所示,頂面41於厚度方向z上朝向與導電構件10之主面101相同之側。如圖5~圖8所示,底面42朝向與頂面41相反之側。如圖4所示,自底面42露出複數個第1引線11之背面102、複數個第2引線12之背面102、及一對第3引線13之背面102。
如圖7及圖8所示,一對第1側面431與頂面41及底面42之兩者相連,且朝向第1方向x。一對第1側面431於第2方向y上相互隔開。如圖12~圖14所示,複數個第1引線11之第1端面112A與第3引線13之第3端面131自一對第1側面431之各者,以與第1側面431成為同一平面之方式露出。
如圖5及圖6所示,一對第2側面432亦與頂面41、底面42及一對第1側面431之任一者相連,且朝向第2方向y。一對第2側面432於第1方向x上相互隔開。如圖11所示,複數個第2引線12之第2端面121自位於第2方向y之一側之第2側面432,以與第2側面432成為同一平面之方式露出。第2輸入端子11B(第1引線11)之複數個副端面113A自位於第2方向y之另一側之第2側面432,以與第2側面432成為同一平面之方式露出。
如圖1、及圖11~圖14所示,開口45於厚度方向z上貫通頂面41。半導體元件20之元件本體21自開口45露出。更嚴格而言,元件本體21之基板211之基面211A自開口45露出。於半導體裝置A10中,開口45沿著厚度方向z觀察時呈矩形狀。隨著於密封樹脂40形成開口45,而頂面41包含界定開口45之開口緣411。如圖17所示,於半導體裝置A10中,基面211A與頂面41為同一平面。開口緣411與基面211A之周緣相接。本構成可藉由於製造半導體裝置A10時,利用研磨機等對密封樹脂40於厚度方向z進行研削,使基板211自密封樹脂40露出而獲得。
其次,對半導體裝置A10之作用效果進行說明。
半導體裝置A10包括具有朝向厚度方向z之主面101之導電構件10、元件本體21、及複數個電極22,並且具備複數個電極22接合於主面101之半導體元件20、及覆蓋半導體元件20之密封樹脂40。密封樹脂40具有於厚度方向z貫通頂面41之開口45。元件本體21自開口45露出。藉此,於使用半導體裝置A10時,自半導體元件20發出之熱經由複數個電極22、及導電構件10而釋放至外部。進而,自半導體元件20發出之熱自元件本體21釋放至外部。因此,於半導體裝置A10中,成為自半導體元件20之厚度方向z之兩側散熱之構成。因此,根據半導體裝置A10,能夠謀求該裝置之散熱性之提高。
複數個電極22之各者具有焊墊部221及柱狀部222。柱狀部222較接合線而言長度小,且橫截面積大。因此,與將第1引線11與焊墊部221藉由接合線而連接之情形相比,可使第1引線11與開關電路212A之間之寄生電阻降低。若寄生電阻降低,則獲得開關電路212A中之接通電阻及雜訊降低之效果。
於複數個電極22各自之柱狀部222,形成有自前端面222A朝向元件本體21凹陷之凹部222C。接合層30陷入至凹部222C。藉此,於接合層30產生對於柱狀部222之投錨效應(anchor effect)。因此,可謀求柱狀部222與接合層30之接合強度之提高。
於半導體元件20之元件本體21之半導體層212,構成有開關電路212A。複數個電極22之至少任一者與開關電路212A導通。另一方面,包含於導電構件10且與複數個電極22之至少任一者接合之複數個第1引線11之背面102自密封樹脂40之底面42露出。藉此,於使用半導體裝置A10時,可使藉由開關電路212A之驅動而自半導體元件20產生之熱高效率地散熱至外部。
複數個第1引線11之各者具有沿第1方向x延伸之主部111、及與主部111之第1方向x之兩端相連之一對側部112。一對側部112之各者具有朝向第1方向x且自密封樹脂40之第1側面431露出之第1端面112A。一對第1端面112A之各者與第1側面431為同一平面。於第2方向y上,一對第1端面112A各自之尺寸b小於主部111之背面102的尺寸B。藉此,可使一對第1端面112A各自之面積小於先前之QFN之半導體裝置中的該等面積。因此,於半導體裝置A10之製造中,當利用刀片切割進行單片化時,抑制一對第1端面112A中之金屬毛邊。若抑制了金屬毛邊之產生則可謀求半導體裝置A10相對於配線基板之安裝性之提高。
如圖9所示,於複數個第1引線11(第1輸入端子11A及輸出端子11C)之一對側部112之各者,形成有收縮部112B。藉此,於第2方向y上,可使一對第1端面112A各自之尺寸b小於第1引線11之主部111之背面102的尺寸B。又,收縮部112B於第1方向x上與密封樹脂40相接。藉此,可防止複數個第1引線11自密封樹脂40之一對第1側面431脫落。
如圖10所示,於第1引線11(第2輸入端子11B)之一對側部112之各者,形成有切入部112C。藉此,亦可於第2方向y上,使一對第1端面112A各自之尺寸b小於第1引線11之主部111之背面102的尺寸B。於切入部112C,填充有密封樹脂40。藉此,第1引線11成為於第1方向x上與密封樹脂40相接之構成。因此,可防止第1引線11自密封樹脂40之一對第1側面431脫落。
第2輸入端子11B包含自主部111之第2方向y之另一側突出之複數個突出部113。複數個突出部113之各者具有朝向第2方向y之副端面113A。複數個副端面113A自位於第2方向y之另一側之密封樹脂40之第2側面432露出。藉此,第2輸入端子11B成為於第2方向y之另一側與密封樹脂40相接之構成。因此,可防止第2輸入端子11B自位於第2方向y之另一側之第2側面432脫落。
於複數個第1引線11之各者中,主面101之面積大於背面102之面積。藉此,複數個第1引線11成為於厚度方向z之背面102朝向之側與密封樹脂40相接之構成。因此,可防止複數個第1引線11自密封樹脂40之底面42脫落。進而,可確保供複數個電極22之至少任一者所接合之複數個第1引線11各自之主面101的面積更寬。藉此,能夠使接合於複數個第1引線11之複數個電極22之個數進一步增加。
導電構件10進而包含供複數個電極22之至少任一者所接合之複數個第2引線12。於複數個第2引線12之各者中,主面101之面積大於背面102之面積。因此,與上述第1引線11之主面101及背面102之關係同樣,可防止複數個第2引線12自密封樹脂40之底面42脫落。進而,可更加確保供複數個電極22之至少任一者所接合之複數個第2引線12各自之面積。藉此,能夠使接合於複數個第2引線12之複數個電極22之個數進一步增加。
[第2實施方式] 根據圖18及圖19,對本發明之第2實施方式之半導體裝置A20進行說明。於該等圖中,對與上述半導體裝置A10之相同或類似之要素標註相同之符號,省略重複之說明。此處,圖18之剖面位置與圖11之剖面位置相同。
半導體裝置A20中,半導體元件20之元件本體21、及密封樹脂40之構成與上述半導體裝置A10中之該構成不同。
如圖18及圖19所示,於半導體裝置A20中,元件本體21(半導體元件20)之基板211之基面211A於厚度方向z上位於相對於密封樹脂40之頂面41遠離導電構件10之主面101之側。藉此,基板211之一部分自頂面41向厚度方向z突出。進而,界定密封樹脂40之開口45之開口緣411於厚度方向z上自基面211A遠離而配置。本構成可藉由於製造半導體裝置A20時,與半導體裝置A10之情形時同樣地使基板211自密封樹脂40露出之後,將包圍基面211A之周圍之密封樹脂40之一部分利用藥液等去除而獲得。
其次,對半導體裝置A20之作用效果進行說明。
半導體裝置A20具備:導電構件10,其具有朝向厚度方向z之主面101;半導體元件20,其具有元件本體21、及複數個電極22,並且複數個電極22接合於主面101;及密封樹脂40,其覆蓋半導體元件20。密封樹脂40具有於厚度方向z貫通頂面41之開口45。元件本體21自開口45露出。因此,藉由半導體裝置A20,亦能夠謀求該裝置之散熱性之提高。
於半導體裝置A20中,元件本體21(半導體元件20)之基板211之基面211A於厚度方向z上位於相對於密封樹脂40之頂面41遠離導電構件10之主面101之側。藉此,自密封樹脂40露出之基板211之表面積大於半導體裝置A10中之該表面積。藉此,可使半導體裝置A20之散熱性進而提高。
[第3實施方式] 根據圖20~圖22,對本發明之第3實施方式之半導體裝置A30進行說明。於該等圖中,對與上述半導體裝置A10之相同或類似之要素標註相同之符號,省略重複之說明。
半導體裝置A30中,半導體元件20之元件本體21、及密封樹脂40之構成與上述半導體裝置A10中之該構成不同。
如圖21及圖22所示,於半導體裝置A30中,元件本體21(半導體元件20)之基板211之基面211A於厚度方向z上位於相對於密封樹脂40之頂面41接近導電構件10之主面101之側。藉此,界定密封樹脂40之開口45成為自頂面41向厚度方向z凹陷之構成。進而,界定開口45之開口緣411於厚度方向z上自基面211A離開而配置。本構成可藉由於半導體裝置A30之製造中利用轉注成形而形成密封樹脂40時,對用於該成形之模具進行加工而獲得。
如圖20所示,沿著厚度方向z觀察時,開口緣411自基板211之基面211A向外側離開而配置。藉此,密封樹脂40具有與開口緣411相連且界定開口45之開口面44。如圖21及圖22所示,開口面44與基面211A之周緣相接。
如圖21及圖22所示,開口面44包含第1區域441及第2區域442。第1區域441於厚度方向z上位於密封樹脂40之頂面41與導電構件10之主面101之間,且相對於頂面41平行。第1區域441與基板211之基面211A之周緣相接。第2區域442與第1區域441及開口緣411相連。於半導體裝置A30中,第2區域442相對於第1區域441直立。
其次,對半導體裝置A30之作用效果進行說明。
半導體裝置A30具備:導電構件10,其具有朝向厚度方向z之主面101;半導體元件20,其具有元件本體21及複數個電極22,並且複數個電極22接合於主面101;及密封樹脂40,其覆蓋半導體元件20。密封樹脂40具有於厚度方向z貫通頂面41之開口45。元件本體21自開口45露出。因此,藉由半導體裝置A30,亦能夠謀求該裝置之散熱性之提高。
於半導體裝置A30中,元件本體21(半導體元件20)之基板211之基面211A於厚度方向z上位於相對於密封樹脂40之頂面41接近導電構件10之主面101之側。藉此,開口45成為自頂面41向厚度方向z凹陷之構成。於本構成中,藉由將具有電絕緣性且熱導率相對較高之材料(例如潤滑油)填埋於開口45,可謀求半導體裝置A30之散熱性之提高,且保護元件本體21免受外部環境影響。
[第4實施方式] 根據圖23,對本發明之第4實施方式之半導體裝置A40進行說明。於該等圖中,對與上述半導體裝置A10相同或類似之要素標註相同之符號,省略重複之說明。此處,圖23之剖面位置與圖22之剖面位置相同。
半導體裝置A30中,密封樹脂40之開口面44之構成與上述半導體裝置A30中之該構成不同。
如圖23所示,於半導體裝置A40中,開口面44之第2區域442相對於開口面44之第1區域441、及密封樹脂40之頂面41之兩者傾斜。沿著厚度方向z觀察時,開口45之面積隨著自頂面41朝向導電構件10之主面101而逐漸變小。
其次,對半導體裝置A40之作用效果進行說明。
半導體裝置A40具備:導電構件10,其具有朝向厚度方向z之主面101;半導體元件20,其具有元件本體21及複數個電極22,並且複數個電極22接合於主面101;及密封樹脂40,其覆蓋半導體元件20。密封樹脂40具有於厚度方向z貫通頂面41之開口45。元件本體21自開口45露出。因此,藉由半導體裝置A40,亦能夠謀求該裝置之散熱性之提高。
於半導體裝置A40中,密封樹脂40之開口面44之第2區域442相對於開口面44之第1區域441、及密封樹脂40之頂面41之兩者傾斜。沿著厚度方向z觀察時,開口45之面積隨著自頂面41朝向導電構件10之主面101而逐漸變小。藉由採用本構成,於半導體裝置A40之製造中藉由轉注成形而形成密封樹脂40時,可將用於形成開口45之模具之部位自密封樹脂40順利地拔出。
於半導體裝置A10~半導體裝置A40中,導電構件10以由相同之引線框架構成之複數個引線(複數個第1引線11、複數個第2引線12、及一對第3引線13)為對象。作為導電構件10之其他構成,亦可具備絕緣基板及導電層,該導電層配置於該絕緣基板之上且具有相互隔開之複數個區域。
本發明並不限定於上述實施方式。本發明之各部之具體構成可自由地進行各種設計變更。
10:導電構件 11:第1引線 11A:第1輸入端子 11B:第2輸入端子 11C:輸出端子 12:第2引線 13:第3引線 20:半導體元件 21:元件本體 22:電極 22A:第1電極 22B:第2電極 23:表面保護膜 30:接合層 40:密封樹脂 41:頂面 42:底面 44:開口面 45:開口 101:主面 102:背面 111:主部 112:側部 112A:第1端面 112B:收縮部 112C:切入部 113:突出部 113A:副端面 121:第2端面 131:第3端面 211:基板 211A:基面 212:半導體層 212A:開關電路 212B:控制電路 213:鈍化膜 213A:開口 221:焊墊部 222:柱狀部 222A:前端面 222B:側面 222C:凹部 231:開口 411:開口緣 431:第1側面 432:第2側面 441:第1區域 442:第2區域 A10,A20,A30,A40:半導體裝置 B:尺寸 b,b1,b2:尺寸 h1,h2:高度 x:第1方向 y:第2方向 z:厚度方向
圖1係本發明之第1實施方式之半導體裝置之俯視圖。 圖2係與圖1對應之半導體裝置之俯視圖,透視密封樹脂。 圖3係與圖1對應之半導體裝置之俯視圖,透視密封樹脂與半導體元件之一部分。 圖4係圖1所示之半導體裝置之仰視圖。 圖5係圖1所示之半導體裝置之前視圖。 圖6係圖1所示之半導體裝置之後視圖。 圖7係圖1所示之半導體裝置之右側視圖。 圖8係圖1所示之半導體裝置之左側視圖。 圖9係圖3之局部放大圖。 圖10係圖3之局部放大圖。 圖11係沿著圖3之XI-XI線之剖視圖。 圖12係沿著圖3之XII-XII線之剖視圖。 圖13係沿著圖3之XIII-XIII線之剖視圖。 圖14係沿著圖3之XIV-XIV線之剖視圖。 圖15係圖11之局部放大圖。 圖16係圖11之局部放大圖。 圖17係圖11之局部放大圖。 圖18係本發明之第2實施方式之半導體裝置之剖視圖。 圖19係圖18之局部放大圖。 圖20係本發明之第3實施方式之半導體裝置之俯視圖。 圖21係沿著圖20之XXI-XXI線之剖視圖。 圖22係圖21之局部放大圖。 圖23係本發明之第4實施方式之半導體裝置之局部放大剖視圖。
10:導電構件
11:第1引線
11A:第1輸入端子
11B:第2輸入端子
11C:輸出端子
12:第2引線
20:半導體元件
21:元件本體
22:電極
22A:第1電極
22B:第2電極
40:密封樹脂
41:頂面
42:底面
45:開口
101:主面
102:背面
111:主部
113:突出部
113A:副端面
121:第2端面
211:基板
211A:基面
212:半導體層
212A:開關電路
212B:控制電路
411:開口緣
432:第2側面
A10:半導體裝置
y:第2方向
z:厚度方向

Claims (17)

  1. 一種半導體裝置,其特徵在於具備: 導電構件,其具有朝向厚度方向之主面; 半導體元件,其具有元件本體、及於上述厚度方向上位於與上述主面對向之側且與上述元件本體相連之複數個電極,並且上述複數個電極接合於上述主面;以及 密封樹脂,其覆蓋上述半導體元件; 上述密封樹脂具有於上述厚度方向上朝向與上述主面相同之側之頂面、及於上述厚度方向上貫通上述頂面之開口, 上述元件本體自上述開口露出。
  2. 如請求項1之半導體裝置,其中上述元件本體具有由半導體材料構成之基板、及於上述厚度方向上位於相對於上述基板與上述主面對向之側且與上述複數個電極導通之半導體層, 上述基板具有於上述厚度方向上朝向與上述主面相同之側之基面, 上述基面自上述開口露出。
  3. 如請求項2之半導體裝置,其中上述基面與上述頂面為同一平面。
  4. 如請求項2之半導體裝置,其中上述基面於上述厚度方向上位於相對於上述頂面遠離上述主面之側。
  5. 如請求項2之半導體裝置,其中上述基面於上述厚度方向上位於相對於上述頂面接近上述主面之側。
  6. 如請求項5之半導體裝置,其中上述頂面包含界定上述開口之開口緣, 沿著上述厚度方向觀察時,上述開口緣自上述基面向外側遠離而配置。
  7. 如請求項6之半導體裝置,其中上述密封樹脂具有與上述開口緣相連且界定上述開口之開口面, 上述開口面與上述基面之周緣相接。
  8. 如請求項7之半導體裝置,其中上述開口面包含第1區域及第2區域,該第1區域於上述厚度方向上位於上述頂面與上述主面之間且相對於上述頂面平行,該第2區域與上述第1區域及上述開口緣相連,且 上述第1區域與上述基面之上述周緣相接。
  9. 如請求項8之半導體裝置,其中上述第2區域相對於上述第1區域及上述頂面之兩者傾斜。
  10. 如請求項9之半導體裝置,其中沿著上述厚度方向觀察時,上述開口之面積隨著自上述頂面朝向上述主面而逐漸變小。
  11. 如請求項2至10中任一項之半導體裝置,其進而具備具有導電性且將上述主面與上述複數個電極接合之接合層, 上述複數個電極之各者具有與上述元件本體相接之焊墊部、及自上述焊墊部朝向上述厚度方向突出之柱狀部, 上述柱狀部與上述接合層相接。
  12. 如請求項11之半導體裝置,其中上述複數個電極各自之上述柱狀部具有與上述主面對向之前端面、及與上述前端面相連且朝向相對於上述厚度方向正交之方向之側面, 上述接合層與上述前端面及上述側面相接。
  13. 如請求項12之半導體裝置,其中上述半導體元件具有於上述厚度方向上位於與上述主面對向之側且覆蓋上述元件本體之表面保護膜, 上述複數個電極各自之上述前端面於上述厚度方向上位於上述主面與上述表面保護膜之間。
  14. 如請求項13之半導體裝置,其中於上述複數個電極之各者中,上述焊墊部及上述柱狀部與上述表面保護膜相接。
  15. 如請求項13或14之半導體裝置,其中上述複數個電極各自之上述柱狀部具有自上述前端面朝向上述厚度方向凹陷之凹部, 上述接合層陷入至上述凹部。
  16. 如請求項2至15中任一項之半導體裝置,其中上述導電構件包含複數個第1引線及複數個第2引線, 上述複數個第1引線沿著相對於上述厚度方向正交之第1方向延伸,且沿著相對於上述厚度方向及上述第1方向之兩者正交之第2方向排列, 上述複數個第2引線自上述複數個第1引線向上述第2方向遠離而配置, 於上述半導體層,構成有開關電路、及與上述開關電路導通之控制電路, 上述複數個電極之任一者與上述開關電路導通,且與上述複數個第1引線之任一者之上述主面接合, 上述複數個電極之任一者與上述控制電路導通,且與上述複數個第2引線之任一者之上述主面接合。
  17. 如請求項16之半導體裝置,其中上述密封樹脂覆蓋上述複數個第1引線及上述複數個第2引線各自之一部分, 上述複數個第1引線及上述複數個第2引線之各者具有於上述厚度方向上朝向與上述主面相反側之背面、及與上述主面及上述背面相連且朝向相對於上述厚度方向正交之方向之端面, 於上述複數個第1引線及上述複數個第2引線之各者中,上述背面及上述端面自上述密封樹脂露出。
TW110138119A 2020-10-16 2021-10-14 半導體裝置 TW202226485A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020174411 2020-10-16
JP2020-174411 2020-10-16

Publications (1)

Publication Number Publication Date
TW202226485A true TW202226485A (zh) 2022-07-01

Family

ID=81209145

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110138119A TW202226485A (zh) 2020-10-16 2021-10-14 半導體裝置

Country Status (5)

Country Link
US (1) US20240006364A1 (zh)
JP (1) JPWO2022080081A1 (zh)
CN (1) CN116325129A (zh)
TW (1) TW202226485A (zh)
WO (1) WO2022080081A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024018798A1 (ja) * 2022-07-22 2024-01-25 ローム株式会社 半導体装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3679786B2 (ja) * 2002-06-25 2005-08-03 松下電器産業株式会社 半導体装置の製造方法
JP2004235583A (ja) * 2003-01-31 2004-08-19 Mitsumi Electric Co Ltd 樹脂封止型半導体装置及びその製造方法
JP4589269B2 (ja) * 2006-06-16 2010-12-01 ソニー株式会社 半導体装置およびその製造方法
JP5098301B2 (ja) * 2006-11-10 2012-12-12 三菱電機株式会社 電力用半導体装置
US10727151B2 (en) * 2017-05-25 2020-07-28 Infineon Technologies Ag Semiconductor chip package having a cooling surface and method of manufacturing a semiconductor package
JP7199921B2 (ja) * 2018-11-07 2023-01-06 ローム株式会社 半導体装置

Also Published As

Publication number Publication date
WO2022080081A1 (ja) 2022-04-21
JPWO2022080081A1 (zh) 2022-04-21
CN116325129A (zh) 2023-06-23
US20240006364A1 (en) 2024-01-04

Similar Documents

Publication Publication Date Title
US20060151868A1 (en) Package for gallium nitride semiconductor devices
JP7199921B2 (ja) 半導体装置
JP2023042566A (ja) 半導体装置
JP2023126644A (ja) 半導体装置および半導体パッケージ
WO2020012958A1 (ja) 半導体素子および半導体装置
JP7231382B2 (ja) 半導体装置
TW202226485A (zh) 半導體裝置
WO2021193338A1 (ja) 半導体装置
WO2021177034A1 (ja) 半導体装置
JP2023138880A (ja) 半導体装置
JP7365368B2 (ja) 半導体装置
EP2309538A2 (en) Package for semiconductor devices
JP7339000B2 (ja) 半導体装置および半導体パッケージ
US9362221B2 (en) Surface mountable power components
US11749731B2 (en) Semiconductor device
US11967577B2 (en) Semiconductor device and method for manufacturing the same
WO2023095681A1 (ja) 半導体装置
US20220157758A1 (en) Semiconductor device
US20220115347A1 (en) Semiconductor device and method for manufacturing the same
US20230361006A1 (en) Semiconductor device
WO2023090137A1 (ja) 半導体素子および半導体装置
WO2023112677A1 (ja) 半導体装置および半導体装置の製造方法
JP2024050081A (ja) 半導体装置
JP2023163856A (ja) 半導体装置
CN112768431A (zh) 非绝缘型功率模块