TW202207405A - 封裝結構及其製造方法 - Google Patents
封裝結構及其製造方法 Download PDFInfo
- Publication number
- TW202207405A TW202207405A TW110126046A TW110126046A TW202207405A TW 202207405 A TW202207405 A TW 202207405A TW 110126046 A TW110126046 A TW 110126046A TW 110126046 A TW110126046 A TW 110126046A TW 202207405 A TW202207405 A TW 202207405A
- Authority
- TW
- Taiwan
- Prior art keywords
- conductive
- insulating layer
- conductive pad
- pad
- metallization
- Prior art date
Links
- 238000000034 method Methods 0.000 title abstract description 114
- 238000001465 metallisation Methods 0.000 claims abstract description 304
- 239000000758 substrate Substances 0.000 claims description 62
- 238000004806 packaging method and process Methods 0.000 claims description 12
- 238000004519 manufacturing process Methods 0.000 claims description 11
- 239000010410 layer Substances 0.000 description 319
- 230000008569 process Effects 0.000 description 86
- 239000000463 material Substances 0.000 description 54
- 229920002120 photoresistant polymer Polymers 0.000 description 54
- 239000004020 conductor Substances 0.000 description 38
- 239000004065 semiconductor Substances 0.000 description 27
- 229910000679 solder Inorganic materials 0.000 description 26
- 229910052751 metal Inorganic materials 0.000 description 20
- 239000002184 metal Substances 0.000 description 20
- 239000008393 encapsulating agent Substances 0.000 description 19
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 17
- 229910052802 copper Inorganic materials 0.000 description 17
- 239000010949 copper Substances 0.000 description 17
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 16
- 239000011162 core material Substances 0.000 description 16
- 238000005530 etching Methods 0.000 description 16
- 239000010936 titanium Substances 0.000 description 16
- 229910052719 titanium Inorganic materials 0.000 description 16
- 238000005538 encapsulation Methods 0.000 description 14
- 238000000059 patterning Methods 0.000 description 14
- 239000004593 Epoxy Substances 0.000 description 12
- 238000009713 electroplating Methods 0.000 description 10
- 238000005240 physical vapour deposition Methods 0.000 description 10
- 238000012360 testing method Methods 0.000 description 10
- 229910052782 aluminium Inorganic materials 0.000 description 9
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 9
- 238000005452 bending Methods 0.000 description 9
- 238000004528 spin coating Methods 0.000 description 9
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 8
- 238000007772 electroless plating Methods 0.000 description 8
- 238000007747 plating Methods 0.000 description 8
- 238000012545 processing Methods 0.000 description 8
- 239000000853 adhesive Substances 0.000 description 7
- 230000001070 adhesive effect Effects 0.000 description 7
- 238000013461 design Methods 0.000 description 7
- 229910052737 gold Inorganic materials 0.000 description 7
- 239000010931 gold Substances 0.000 description 7
- 239000005360 phosphosilicate glass Substances 0.000 description 7
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 7
- 229910052721 tungsten Inorganic materials 0.000 description 7
- 239000010937 tungsten Substances 0.000 description 7
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 6
- 238000004380 ashing Methods 0.000 description 6
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 6
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 6
- 239000011229 interlayer Substances 0.000 description 6
- 150000002739 metals Chemical class 0.000 description 6
- 229910052760 oxygen Inorganic materials 0.000 description 6
- 239000001301 oxygen Substances 0.000 description 6
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 5
- 239000005388 borosilicate glass Substances 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 5
- 239000002131 composite material Substances 0.000 description 5
- 150000001875 compounds Chemical class 0.000 description 5
- 238000001312 dry etching Methods 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 5
- 239000012212 insulator Substances 0.000 description 5
- 239000007788 liquid Substances 0.000 description 5
- 238000002161 passivation Methods 0.000 description 5
- 229920000642 polymer Polymers 0.000 description 5
- 239000000523 sample Substances 0.000 description 5
- 239000002356 single layer Substances 0.000 description 5
- 238000001039 wet etching Methods 0.000 description 5
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 4
- 238000000151 deposition Methods 0.000 description 4
- 230000004907 flux Effects 0.000 description 4
- 229910052759 nickel Inorganic materials 0.000 description 4
- 229920002577 polybenzoxazole Polymers 0.000 description 4
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 3
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 3
- 239000004642 Polyimide Substances 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 3
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 3
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 3
- 229910052732 germanium Inorganic materials 0.000 description 3
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 3
- 238000000227 grinding Methods 0.000 description 3
- 238000007654 immersion Methods 0.000 description 3
- 238000003475 lamination Methods 0.000 description 3
- 150000004767 nitrides Chemical class 0.000 description 3
- 229910052763 palladium Inorganic materials 0.000 description 3
- 229920001721 polyimide Polymers 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 3
- 229910052709 silver Inorganic materials 0.000 description 3
- 239000004332 silver Substances 0.000 description 3
- 230000003068 static effect Effects 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 229910005540 GaP Inorganic materials 0.000 description 2
- 229910000673 Indium arsenide Inorganic materials 0.000 description 2
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- 238000000748 compression moulding Methods 0.000 description 2
- 238000005336 cracking Methods 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 239000003989 dielectric material Substances 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- HZXMRANICFIONG-UHFFFAOYSA-N gallium phosphide Chemical compound [Ga]#P HZXMRANICFIONG-UHFFFAOYSA-N 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 2
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 2
- 238000000465 moulding Methods 0.000 description 2
- BSIDXUHWUKTRQL-UHFFFAOYSA-N nickel palladium Chemical compound [Ni].[Pd] BSIDXUHWUKTRQL-UHFFFAOYSA-N 0.000 description 2
- 238000007517 polishing process Methods 0.000 description 2
- 238000007639 printing Methods 0.000 description 2
- 239000005368 silicate glass Substances 0.000 description 2
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 2
- 229910010271 silicon carbide Inorganic materials 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 229910052718 tin Inorganic materials 0.000 description 2
- 238000001721 transfer moulding Methods 0.000 description 2
- 238000012795 verification Methods 0.000 description 2
- 229910000980 Aluminium gallium arsenide Inorganic materials 0.000 description 1
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 239000011152 fibreglass Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000003365 glass fiber Substances 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- MSNOMDLPLDYDME-UHFFFAOYSA-N gold nickel Chemical compound [Ni].[Au] MSNOMDLPLDYDME-UHFFFAOYSA-N 0.000 description 1
- WPYVAWXEWQSOGY-UHFFFAOYSA-N indium antimonide Chemical compound [Sb]#[In] WPYVAWXEWQSOGY-UHFFFAOYSA-N 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000005001 laminate film Substances 0.000 description 1
- LQBJWKCYZGMFEV-UHFFFAOYSA-N lead tin Chemical compound [Sn].[Pb] LQBJWKCYZGMFEV-UHFFFAOYSA-N 0.000 description 1
- 238000005272 metallurgy Methods 0.000 description 1
- -1 silicon nitride Chemical class 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000010998 test method Methods 0.000 description 1
- 239000011135 tin Substances 0.000 description 1
- 238000010200 validation analysis Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4857—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0231—Manufacturing methods of the redistribution layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02379—Fan-out arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/81001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
- H01L2224/81005—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Geometry (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Auxiliary Devices For And Details Of Packaging Control (AREA)
- Packaging For Recording Disks (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
提供一種封裝結構及其形成方法。封裝結構包括積體電路晶粒和結合到積體電路晶粒的重分佈結構。 重分佈結構包括第一絕緣層、介於第一絕緣層和積體電路晶粒之間的第二絕緣層以及位在第一絕緣層和第二絕緣層中的第一金屬化圖案。 第一金屬化圖案包括第一導線和耦接至第一導線的第一導電通孔。 第一導線位在第二絕緣層中。第一導電通孔位在第一絕緣層中。第一導線包括耦接至第一導電通孔的第一導電墊、第二導電墊以及將第一導電墊連接到第二導電墊的彎曲部分。
Description
本揭露實施例係有關於一種封裝結構及其製造方法,特別是有關於一種包括具可撓性形狀的金屬化圖案的封裝結構及其製造方法。
由於各種電子元件(例如電晶體、二極體、電阻器、電容器等)的積體密度的不斷提高,半導體工業經歷了快速的成長。 在大多數情況下,重複縮小最小特徵尺寸可以提高積體密度,進而可將更多元件結合到給定的區域中。 隨著對縮小電子設備的需求的增長,已經出現對更小且更具創造性的半導體晶粒封裝技術的需求。 此封裝系統的一個範例是封裝堆疊(Package-on-Package;PoP)技術。 在封裝堆疊裝置中,頂部半導體封裝是堆疊在底部半導體封裝的頂部上,以提供高水平的積體密度和元件密度。封裝堆疊技術通常能夠在印刷電路板(printed circuit board;PCB)上生產功能增強且所佔面積小的半導體裝置。
本揭露實施例提供一種封裝結構,包括:積體電路晶粒、結合至積體電路晶粒的重分佈結構以及位於積體電路晶粒和重分佈結構之間的凸塊下金屬化結構。凸塊下金屬化結構將積體電路晶粒電性耦接至重分佈結構。重分佈結構包括:第一絕緣層、介於第一絕緣層和積體電路晶粒之間的第二絕緣層以及位於第一絕緣層和第二絕緣層中的第一金屬化圖案。第一金屬化圖案包括第一導線和耦接至第一導線的第一導電通孔。第一導線位在第二絕緣層中。第一導電通孔位在第一絕緣層中。第一導線包括:耦接至第一導電通孔的第一導電墊、第二導電墊以及將第一導電墊連接至第二導電墊的彎曲部分。凸塊下金屬化結構包括:延伸穿過第二絕緣層且耦接至第二導電墊的第二導電通孔、耦接至第二導電通孔的第三導電墊以及,耦接至第三導電墊的導電柱。第三導電墊介於第二導電通孔和積體電路晶粒之間。導電柱介於第三導電墊和積體電路晶粒之間。
本揭露實施例提供一種封裝結構,包括:中介層晶粒、耦接至晶粒連接器的第一導電墊以及結合至第一導電墊的重分佈結構。中介層晶粒包括晶粒連接器。重分佈結構包括:第一絕緣層、第二絕緣層、第三絕緣層以及位於第一絕緣層和第二絕緣層中的第一金屬化圖案。第一絕緣層介於第二絕緣層和第一導電墊之間。第二絕緣層介於第三絕緣層和第一絕緣層之間。第一金屬化圖案包括第一導線和耦接至第一導線的第一導電通孔。第一導線位在第二絕緣層中。第一導電通孔延伸穿過第一絕緣層且耦接至第一導電墊。第一導線包括:耦接至第一導電通孔的第二導電墊、第三導電墊以及將第二導電墊連接至第三導電墊的彎曲部分。重分布結構更包括位於第二絕緣層和第三絕緣層中的第二金屬化圖案。第二金屬化圖案包括第二導電通孔。第二導電通孔延伸穿過第二絕緣層且耦接至第一導線的第三導電墊。
本揭露實施例提供一種封裝結構的製造方法,包括:在載體基底上方形成重分佈結構,形成重分佈結構包括:在載體基底上方形成第一絕緣層。在第一絕緣層的上表面中且沿著第一絕緣層的上表面形成第一金屬化圖案。第一金屬化圖案包括第一導線和耦接至第一導線的第一導電通孔。第一導線沿著第一絕緣層的上表面延伸。第一導電通孔延伸穿過第一絕緣層。第一導線包括:耦接至第一導電通孔的第一導電墊、第二導電墊以及將第一導電墊連接至第二導電墊的彎曲部分。此方法更包括在第一絕緣層和第一金屬化圖案上方形成第二絕緣層,以及在重分佈結構上方形成凸塊下金屬化結構。形成凸塊下金屬化結構包括:在第二絕緣層中形成第二導電通孔。第二導電通孔耦接至第二導電墊。在第二導電通孔上方形成第三導電墊。在第三導電墊上方形成導電柱。第三導電墊將導電柱電性耦接至第二導電通孔。
應了解的是,以下的揭露內容提供許多不同的實施例或範例以實施本揭露實施例的不同特徵。以下敘述構件及配置的特定範例,以簡化本揭露實施例的說明。當然,這些特定的範例僅為示範並非用以限定本揭露實施例。舉例而言,在以下的敘述中提及第一特徵形成於第二特徵上或上方,即表示其可包括第一特徵與第二特徵是直接接觸的實施例,亦可包括有附加特徵形成於第一特徵與第二特徵之間,而使第一特徵與第二特徵可能未直接接觸的實施例。另外,本揭露在各種範例中可能使用重複的標號及/或字母。這些重複是為了簡潔且清楚起見,且不表示所述的各種實施例及/或構造之間有特定關係。
此外,在此可使用與空間相關用詞。例如「底下」、「下方」、「較低的」、「上方」、「較高的」及類似的用詞,以便於描述圖式中繪示的一個元件或特徵與另一個(些)元件或特徵之間的關係。除了在圖式中繪示的方位外,這些空間相關用詞意欲包括使用中或操作中的裝置之不同方位。裝置可能被轉向不同方位(旋轉90度或其他方位),且在此使用的空間相關詞也可依此做同樣的解釋。
根據一些實施例,提供了重分佈結構和凸塊下金屬化(under-bump metallurgies;UBM)結構及其形成方法。特別是,重分佈結構包括具有一定形狀的金屬化圖案,此形狀為金屬化圖案提供更大的可撓性以處理彎曲和其他變形而不產生破裂。彎曲或變形可能是由於半導體封裝中材料的熱膨脹係數(coefficient of thermal expansion;CTE)不匹配所致。舉例而言,金屬化圖案在平面圖中可以具有彎曲的「 C」字形或「 U」字形。這些具可撓性形狀的金屬化圖案被例如聚合物層之類的共形介電層圍繞。具可撓性形狀的金屬化圖案和周圍的共形介電層的組合提供緩衝,以釋放重分佈結構和封裝結構中的應力。此外,凸塊下金屬化結構包括通孔部分、墊部分和柱狀部分,通孔部分、墊部分和柱狀部分具有減少因熱膨脹係數不匹配而從例如結合到凸塊下金屬化結構的凸塊傳遞到重分佈結構的金屬化圖案的應力的形狀的配置。舉例而言,凸塊下金屬化結構的墊部分的寬度大於凸塊下金屬化結構的對應柱狀部分的寬度。另外,在平面圖中,凸塊下金屬化結構的通孔部分和柱狀部分的中心相對於凸塊下金屬化結構的對應墊部分的中心橫向地偏移。此外,重分佈結構可以具有堆疊的通孔,使得堆疊的通孔的中心相對於平面圖中的凸塊下金屬化結構的對應墊部分的中心橫向地偏移。熱膨脹係數不匹配會導致金屬化圖案承受因彎曲和變形所致的高應力。然而,所揭露的金屬化圖案的形狀、堆疊通孔的配置以及凸塊下金屬化結構的各個元件的形狀和配置可增加重分佈結構的可靠性。所揭露的重分佈結構以及凸塊下金屬化結構的形狀和結構可以用於中介層、基底上晶圓上晶片(chip-on-wafer-on-substrate;CoWoS)結構、例如積體扇出(InFO)封裝的封裝體或其他類似的結構中。
第1圖繪示根據一些實施例之積體電路晶粒50的剖視圖。積體電路晶粒50將在後續製程中被封裝以形成積體電路封裝。積體電路晶粒50可以是邏輯晶粒(例如中央處理單元(central processing unit;CPU)、圖形處理單元(graphics processing unit;GPU)、晶片上系統(system-on-a-chip;SoC)、應用處理器(application processor;AP)、微控制器等)、記憶晶粒(例如動態隨機存取記憶體(dynamic random access memory;DRAM)晶粒、靜態隨機存取記憶體(static random access memory;SRAM)晶粒等)、電源管理晶粒(例如電源管理積體電路(power management integrated circuit;PMIC)晶粒)、射頻(radio frequency;RF) 晶粒、感測器晶粒、微機電系統(micro-electro-mechanical-system;MEMS)晶粒、訊號處理晶粒(例如數位訊號處理(digital signal processing;DSP)晶粒)、前端晶粒(例如類比前端(analog front-end;AFE)晶粒 )其他類似的晶粒或前述的組合。
積體電路晶粒50可以形成在晶圓中,晶圓可包括在後續步驟中被分割以形成複數個積體電路晶粒的不同的裝置區域。可以根據適用的生產製程來處理積體電路晶粒50以形成積體電路。舉例而言,積體電路晶粒50包括摻雜或未摻雜的半導體基底52(例如矽)或絕緣體上半導體(semiconductor-on-insulator;SOI)基底的主動層。半導體基底52可包括其他半導體材料,例如鍺、化合物半導體(包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦)、合金半導體(包括SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP)或前述的組合。亦可使用其他基底,例如多層基底或梯度基底。半導體基底52具有主動表面(例如在第1圖中面朝上的表面),有時稱之為前側;以及被動表面(例如在第1圖中面朝下的表面),有時稱之為背側。
裝置(以電晶體表示)54可形成在半導體基底52的前側上。裝置54可以是主動裝置(例如電晶體、二極體等)、電容器、電阻器等。層間介電(inter-layer dielectric;ILD)層56位在半導體基底52的前側上。層間介電層56圍繞且可覆蓋裝置54。層間介電層56可包括由例如磷矽玻璃(Phospho-Silicate Glass;PSG)、硼矽玻璃(Boro-Silicate Glass;BSG)、硼摻雜磷矽玻璃(Boron-Doped Phospho-Silicate Glass;BPSG)、未摻雜矽酸鹽玻璃(undoped Silicate Glass;USG)或其他類似的材料所形成的一或多個介電層。
導電插頭58延伸穿過層間介電層56以電性地和物理地耦接裝置54。舉例而言,當裝置54是電晶體時,導電插頭58可以耦接電晶體的閘極和源極/汲極區。導電插頭58可以由鎢、鈷、鎳、銅、銀、金、鋁、其他類似的材料或前述的組合形成。互連結構60位在層間介電層56和導電插頭58上方。互連結構60與裝置54互連以形成積體電路。互連結構60可以由例如層間介電層56上的介電層中的金屬化圖案形成。金屬化圖案包括形成在一或多個低介電常數(low-k)介電層中的金屬線和通孔。互連結構60的金屬化圖案透過導電插頭58電性耦接至裝置54。
積體電路晶粒50更包括與外部進行連接的墊62,例如為鋁墊。墊62位在積體電路晶粒50的主動側上,例如在互連結構60內及/或互連結構60上。一或多個鈍化膜64位在積體電路晶粒50上,例如在互連結構60及墊62的部分上。開口透過鈍化膜64延伸至墊62。晶粒連接器66(例如導電柱,其例如由銅或其他金屬所形成)延伸穿過鈍化膜64中的開口,且在物理地且電性地連接至墊62中的相應的一者。晶粒連接器66可透過例如電鍍或其他類似的製程來形成。晶粒連接器66電性耦接積體電路晶粒50的相應的積體電路。
可選地,可在墊62上設置焊料區域(例如焊料球或焊料凸塊)。焊料球可用於在積體電路晶粒50上執行晶片探針(chip probe;CP)測試。可執行晶片探針測試在積體電路晶粒50上確定積體電路晶粒50是否為已知的良好晶粒(known good die;KGD)。因此,僅積體電路晶粒50(為已知的良好晶粒)經過後續處理並被封裝,而未通過晶片探針測試的晶粒則不被封裝。在測試之後,可以在後續的處理步驟中移除焊料區域。
介電層68可以(或者可以不)位在積體電路晶粒50的主動側,例如位在鈍化膜64和晶粒連接器66上。介電層68側向地包覆晶粒連接器66,且介電層68側向地與積體電路晶粒50相接。起初,介電層68可掩埋晶粒連接器66,使得介電層68的最上表面位在晶粒連接器66的最上表面上方。在焊料區域設置在晶粒連接器66上的實施例中,介電層68也可掩埋焊料區域。或者,可在形成介電層68之前移除焊料區域。
介電層68可以是聚合物(例如聚苯並噁唑(polybenzoxazole;PBO)、聚醯亞胺、苯並環丁烯(benzocyclobutene;BCB)等)、氮化物(例如氮化矽等)、氧化物(例如氧化矽、磷矽玻璃(PSG)、硼矽玻璃(BSG)、摻硼磷矽玻璃(BPSG)等)、其他類似的材料或前述的組合。介電層68可例如透過旋塗、層壓、化學氣相沉積(chemical vapor deposition;CVD)或其他類似的製程來形成。在一些實施例中,在形成積體電路晶粒50的期間,晶粒連接器66透過介電層68被暴露。在一些實施例中,晶粒連接器66保持被掩埋且在後續的封裝積體電路晶粒50的製程中被暴露。暴露晶粒連接器66可移除在晶粒連接器66上可能存在的任何焊料區域。
在一些實施例中,積體電路晶粒50是包括多個半導體基底52的堆疊裝置。舉例而言,積體電路晶粒50可以是例如混合記憶體立方體(hybrid memory cube;HMC)模組、高帶寬記憶體(high bandwidth memory;HBM)模組或其他包括多個記憶體晶粒的模組。在此實施例中,積體電路晶粒50包括透過基底通孔(through-substrate vias;TSVs)互連的多個半導體基底52。每個半導體基底52可以具有(或可以不具有)互連結構60。
第2圖至第11圖繪示根據一些實施例之在形成封裝元件100的製程期間的中間步驟的剖視圖。繪示第一封裝區域100A和第二封裝區域100B,且一或更多個積體電路晶粒50被封裝以在封裝區域100A和100B的每一者中形成積體電路封裝體。積體電路封裝體也可以被稱為積體扇出(InFO)封裝體。
在第2圖中,提供載體基底102,且在載體基底102上形成有釋放層104。載體基底102可以是玻璃載體基底、陶瓷載體基底或其他類似的載體基底。載體基底102可以是晶圓,進而能夠在載體基底102上同時形成多個封裝。
釋放層104可以由基於聚合物的材料所形成,其可以與載體基底102一起從將在後續步驟中形成的上方結構中移除。在一些實施例中,隔離層104是基於環氧樹脂的熱釋放材料,其在加熱時會失去其黏性,例如光熱轉換(light-to-heat-conversion;LTHC)釋放塗層。在其他實施例中,釋放層104可以是紫外光(ultra-violet;UV)膠,當其暴露於紫外光時會失去黏性。釋放層104可用液體的形式分配且固化,可以是層壓至載體基底102上的層壓膜,或者可以是其他類似的膜層。釋放層104的頂面可以是水平的,且可具有高度的平面性。
在第3圖中,重分佈結構120形成在釋放層104上。重分佈結構120可以包括以交替方式形成在釋放層104上方的複數個絕緣層和複數個金屬化圖案(未單獨繪示)。在一些實施例中,重分佈結構120可以如以下參照第12圖至第15圖所述的方式形成,且將提供詳細說明如下。
在第4圖中,凸塊下金屬化(UBM)結構144形成在重分佈結構120上方且與重分佈結構120電性接觸。在一些實施例中,凸塊下金屬化結構144可具有延伸到重分佈結構120中的通孔部分、位在重分佈結構120的主表面上且沿著主表面延伸的墊部分以及位在墊部分上方的柱狀部分。在一些實施例中,凸塊下金屬化結構144可以如以下參照第15圖至第21圖所述的方式形成,且將提供詳細說明如下。
在形成凸塊下金屬化結構144之後,在凸塊下金屬化結構144上形成導電連接器146。導電連接器146可以是球柵陣列(ball grid array;BGA)連接器、焊球、金屬柱、可控塌陷晶片連接(controlled collapse chip connection;C4)凸塊、微凸塊、化學鍍鎳鈀浸金技術(Electroless Nickel Electroless Palladium Immersion Gold;ENEPIG)所形成的凸塊或其他類似的連接器。導電連接器146可包括導電材料例如焊料、銅、鋁、金、鎳、銀、鈀、錫、其他類似的材料或前述的組合。在一些實施例中,通過首先通過蒸發、電鍍、印刷、焊料轉移、焊球放置或其他類似的製程形成焊料層來形成導電連接器146。一旦在結構上形成一層焊料,即可執行回流以將材料成形為所需的凸塊形狀。在另一實施例中,導電連接器146包括透過濺鍍、印刷、電鍍、化學鍍、化學氣相沉積或其他類似的製程形成的金屬柱(例如銅柱)。金屬柱可以是無焊料的且具有大致垂直的側壁。在一些實施例中,在金屬柱的頂部上形成金屬蓋層。金屬蓋層可包括鎳、錫、錫鉛、金、銀、鈀、銦、鎳-鈀-金、鎳-金、其他類似的材料或前述的組合,且可透過鍍覆製程形成。
在第5圖中,積體電路晶粒50(例如第一積體電路晶粒50A和第二積體電路晶粒50B)附接至第4圖的結構。期望的類型和數量的積體電路晶粒50附接在每個封裝區域100A和100B中。積體電路晶粒50可以被稱為封裝模組50。在所示的實施例中,多個積體電路晶粒50彼此相鄰地附接,包括在第一封裝區域100A和第二封裝區域100B的每一者中的第一積體電路晶粒50A和第二積體電路晶粒50B。第一積體電路晶粒50A可以是邏輯裝置,例如中央處理單元(CPU)、圖形處理單元(GPU)、晶片上系統(SoC)、微控制器等。第二積體電路晶粒50B可以是記憶體裝置,例如動態隨機存取記憶體(DRAM)晶粒、靜態隨機存取記憶體(SRAM)晶粒、混合記憶體立方體(HMC)模組、高帶寬記憶體(HBM)模組等。在一些實施例中,積體電路晶粒50A和50B可以是相同類型的晶粒,例如晶片上系統晶粒。第一積體電路晶粒50A和第二積體電路晶粒50B可以在相同技術節點的製程中形成,或者可以在不同技術節點的製程中形成。舉例而言,第一積體電路晶粒50A可以具有比第二積體電路晶粒50B更先進的製程節點。積體電路晶粒50A和50B可以具有不同的尺寸(例如不同的高度及/或表面積),或者可以具有相同的尺寸(例如相同的高度及/或表面積)。
將積體電路晶粒50附接到導電連接器146。亦即,積體電路晶粒50A和50B的晶粒連接器66連接至與凸塊下金屬化結構144相對的導電連接器146。在一些實施例中,導電連接器146被回流以將積體電路晶粒50附接至凸塊下金屬化結構144。導電連接器146將重分佈結構120(包括重分佈結構120中的金屬化圖案)電性地及/或物理地耦接至積體電路晶粒50。在一些實施例中,在重分佈結構120上形成阻焊劑(未圖示)。導電連接器146可設置在阻焊劑中的開口中,以電性地且機械地耦接至凸塊下金屬化結構144。阻焊劑可用於保護重分佈結構120的區域免受外部損壞。
導電連接器146可在其回流之前在上方形成環氧樹脂助焊劑(未圖示),而在將積體電路晶粒50附接到重分佈結構120之後,導電連接器146與剩餘環氧樹脂助焊劑的至少一些環氧樹脂部分回流。剩餘的環氧樹脂部分可作為底部填充物,以減少應力並保護由於回流導電連接器146而產生的接頭。
在第6圖中,底部填充物150形成在區域100A和100B中的每一者中的積體電路晶粒50A和50B與介電層140之間,包括在凸塊下金屬化結構144、導電連接器146和晶粒連接器66之間和周圍。底部填充物150可在附接積體電路晶粒50之後透過毛細管流動製程形成,或者可在附接積體電路晶粒50之前透過適當的沉積方法形成。儘管在第6圖和後續圖式中未繪示,但是在一些實施例中,底部填充物150也位在相鄰區域100A和100B中的積體電路晶粒50之間。
在第7圖中,在積體電路晶粒50和底部填充物150周圍形成封裝膠152。在形成之後,封裝膠152封裝導電連接器146和積體電路晶粒50。封裝膠152可以是成型化合物、環氧樹脂或其他類似的材料。可透過壓縮成型、轉注成型或其他類似的製程來施加封裝膠152。可用液體或半液體形式來施加封裝膠152,接著將封裝膠152固化。在一些實施例中,可執行平坦化步驟以移除且平坦化封裝膠152的上表面。平坦化步驟可包括化學機械拋光(chemical-mechanical polish;CMP)製程、研磨製程、蝕刻製程、其他類似的製程或前述的組合。在一些實施例中,底部填充物150、封裝膠152和積體電路晶粒50的表面是共平面的(在製程變異內)。
在第8圖中,執行載體基底脫膠以使載體基底102與重分佈結構120分離(或「脫膠」)。根據一些實施例,脫膠包括將例如雷射或紫外光的光投射在釋放層104上,使得釋放層104在光的熱能下分解,且可移除載體基底102。接著,將結構翻轉且放置在膠帶(未圖示)上。
在第9圖中,形成凸塊下金屬化結構160用以外部連接至重分佈結構120。在一些實施例中,可以使用與以上參照第4圖所述的凸塊下金屬化結構144類似的材料和方法來形成凸塊下金屬化結構160,且在此不再重複說明。凸塊下金屬化結構160可以具有延伸到重分佈結構120中的通孔部分、位在重分佈結構120的主表面上且沿著主表面延伸的墊部分以及位在墊部分上方的柱狀部分。
隨後,導電連接器162形成在凸塊下金屬化結構160上。導電連接器162可以是球柵陣列(BGA)連接器、焊球、金屬柱、可控塌陷晶粒連接(C4)凸塊、微凸塊、化學鍍鎳鈀浸金技術(ENEPIG)所形成的凸塊等。在一些實施例中,可以使用與以上參照第4圖所述的導電連接器146類似的材料和方法來形成導電連接器162,且在此不再重複說明。
在第10圖中,透過沿著例如第一封裝區域100A和第二封裝區域100B之間的切割道區域進行切割來執行單一化製程。切割使第一封裝區域100A與第二封裝區域100B單一化。所得到的單一化裝置堆疊是來自第一封裝區域100A或第二封裝區域100B的其中一者。接下來,將單一化的結構翻轉且安裝在封裝基底200上(參見第11圖)。
在第11圖中,可使用導電連接器162將第一封裝元件100安裝至封裝基底200。封裝基底200包括基底核心202和位於基底核心202上方的結合墊204。基底核心202可由例如矽、鍺、鑽石或其他類似的半導體材料製成。可替代地,也可以使用化合物材料例如矽鍺、碳化矽、砷化鎵、砷化銦、磷化銦、碳化矽鍺、磷化砷化鎵、磷化銦鎵、其他類似的化合物以及前述的組合。另外,基底核心202可以是絕緣體上半導體(SOI)基底。通常而言,絕緣體上半導體基底包括半導體材料層,例如磊晶矽、鍺、矽鍺、絕緣體上半導體、絕緣體上矽鍺(Silicon-germanium-on-insulator;SGOI)或前述的組合。在一替代實施例中,基底核心202是基於例如玻璃纖維增強樹脂核心的絕緣核心。一種範例核心材料是玻璃纖維樹脂、例如FR-4。核心材料的替代材料包括雙馬來醯亞胺-三氮雜苯(bismaleimide-triazine;BT)樹脂,或者其他印刷電路板材料或薄膜。例如ABF(Ajinomoto Build-up Film)的堆積薄膜或其他層壓材料亦可用於基底核心202。
基底核心202可包括主動裝置和被動裝置(未圖示)。可使用例如電晶體、電容器、電阻器、前述的組合等的多種裝置來產生用於裝置堆疊的設計的結構和功能規格。可使用任何適合的方法來形成裝置。
基底核心202亦可包括金屬化層和通孔(未圖示),其中結合墊204物理地及/或電性地耦接至金屬化層和通孔。金屬化層可形成在主動裝置和被動裝置上方,且被設計為連接各種裝置以形成功能電路。金屬化層可由介電材料(例如低介電常數介電材料)和導電材料(例如銅)的交替層所形成,具有將導電材料層互連的通孔,且可透過任何適合的製程(例如沉積、鑲嵌、雙重鑲嵌或其他類似的製程)來形成。在一些實施例中,基底核心202大致上不具有主動裝置和被動裝置。
在一些實施例中,將導電連接器162回流以將第一封裝元件100附接至結合墊204。導電連接器162將封裝基底200(包括基底核心202中的金屬化層)電性地及/或物理地耦接至第一封裝元件100。在第一實施例中,阻焊劑206形成於第一封裝元件100上。在一些實施例中,阻焊劑206形成在基底核心202上。導電連接器162可設置在阻焊劑206中的開口中,以電性地且機械地耦接至結合墊204。阻焊劑206可用於保護基底202的區域免受外部損壞。
導電連接器162可在其回流之前在上方形成環氧樹脂助焊劑(未圖示),而在將第一封裝元件100附接到封裝基底200之後,導電連接器162與剩餘環氧樹脂助焊劑的至少一些環氧樹脂部分回流。剩餘的環氧樹脂部分可作為底部填充物,以減少應力並保護由於回流導電連接器162所產生的接頭。在一些實施例中,底部填充物208可形成在第一封裝元件100和封裝基底200之間,且圍繞導電連接器162。底部填充物208可在第二封裝元件200被附接之後透過毛細管流動製程形成,或者可以在第二封裝元件200被附接之前透過適合的沉積方法形成。
第12圖至第21圖繪示根據一些實施例之在形成重分佈結構1200、凸塊下金屬化結構144和導電連接器146的製程期間的中間步驟的剖視圖。在一些實施例中,重分佈結構1200可以被實現為封裝元件100的重分佈結構120。在此實施例中,第12圖至第21圖繪示包括重分佈結構120(由重分佈結構1200實現)的一部分、凸塊下金屬化結構144和導電連接器146的封裝元件100(參見第11圖)的區域212。
第12圖至第15圖繪示根據一些實施例之在形成重分佈結構1200的製程期間的中間步驟的剖視圖。重分佈結構1200包括絕緣層1202、1206、1210、1214和1218以及金屬化圖案1204、1208、1212和1216。金屬化圖案也可被稱為重分佈層或重分佈線。重分佈結構1200被繪示為具有四個金屬化圖案層的範例。可以在重分佈結構1200中形成更多或更少的絕緣層和金屬化圖案。如果要形成更少的絕緣層和金屬化圖案,可以省略以下所述的步驟和製程。如果要形成更多的絕緣層和金屬化圖案,則可重複以下所述的步驟和製程。
在第12圖中,在一些實施例中,重分佈結構1200的形成始於在釋放層104(參見第2圖)上方沉積絕緣層1202。在一些實施例中,絕緣層1202由例如PBO、聚醯亞胺、BCB、其他類似的材料或前述的組合的光敏材料形成,其可使用微影遮罩來進行圖案化。絕緣層1202可透過旋塗、層壓、化學氣相沉積、其他類似的製程或前述的組合來形成。接著,將絕緣層1202圖案化。圖案化可以透過可接受的製程來進行,例如當絕緣層1202是光敏材料時,透過將絕緣層1202曝光且顯影,或者透過使用例如非等向性蝕刻的蝕刻來進行圖案化。
在形成絕緣層1202之後,形成金屬化圖案1204。金屬化圖案1204包括在絕緣層1202的主表面上且沿著絕緣層1202的主表面延伸的部分(例如導線或跡線1204L)。金屬化圖案1204更包括延伸穿過絕緣層1202的部分(例如導電通孔1204V)。
作為形成金屬化圖案1204的範例,在絕緣層1202上方和延伸穿過絕緣層1202的開口中形成種子層。在一些實施例中,種子層是金屬層,其可以是單層或包括由不同材料形成的複數個子層的複合層。在一些實施例中,種子層包括鈦層以及位在鈦層上方的銅層。可使用例如物理氣相沉積(physical vapor deposition;PVD)或其他類似的製程形成種子層。隨後,在種子層上形成光阻且將其圖案化。可以透過旋塗或其他類似的製程形成光阻,且可將其曝光以用於圖案化。光阻的圖案對應於金屬化圖案1204。此圖案化形成穿過光阻的開口以暴露出種子層。接著,在光阻的開口中及種子層的暴露部分上形成導電材料。可透過例如電鍍或化學鍍等的鍍覆製程來形成導電材料。導電材料可以包括金屬,例如銅、鈦、鎢、鋁或其他類似的材料。導電材料和種子層的下方部分的組合形成金屬化圖案1204。移除光阻和種子層上未形成導電材料的部分。可透過可接受的灰化製程或剝離製程(例如使用氧電漿或其他類似的方法)來移除光阻。一旦移除光阻,即例如透過使用可接受的蝕刻製程(例如透過濕式蝕刻或乾式蝕刻)來移除種子層的暴露部分。
在形成金屬化圖案1204之後,將絕緣層1206沉積在金屬化圖案1204和絕緣層1202上。可以使用與絕緣層1202類似的材料和方法來形成絕緣層1206,且不在此重複說明。
在形成絕緣層1206之後,形成金屬化圖案1208。金屬化圖案1208包括位在絕緣層1206的主表面上且沿著絕緣層1206的主表面延伸的部分(例如導線或跡線1208L)。金屬化圖案1208更包括延伸穿過絕緣層1206的部分(例如導電通孔1208V),以物理地和電性地耦接至金屬化圖案1204。金屬化圖案1208可使用與金屬化圖案1204相似的材料和方法形成,且在此不再重複說明。
在形成金屬化圖案1208之後,在金屬化圖案1208和絕緣層1206上沉積絕緣層1210。可以使用與絕緣層1202類似的材料和方法來形成絕緣層1210,且在此不再重複說明。
在形成絕緣層1210之後,形成金屬化圖案1212。金屬化圖案1212包括位在絕緣層1210的主表面上且沿著絕緣層1210的主表面延伸的部分(例如導線或跡線1212L)。金屬化圖案1212更包括延伸穿過絕緣層1206的部分(例如導電通孔1212V),以物理地和電性地耦接至金屬化圖案1204。金屬化圖案1212可以使用與金屬化圖案1204相似的材料和方法形成,且在此不再重複說明。
在形成金屬化圖案1212之後,在金屬化圖案1212和絕緣層1210上沉積絕緣層1214。可以使用與絕緣層1202類似的材料和方法來形成絕緣層1214,且在此不再重複說明。
在形成絕緣層1214之後,對絕緣層1214進行圖案化。可透過可接受的製程來進行圖案化,例如當絕緣層1214是光敏材料時,透過將絕緣層1214曝光且顯影,或者透過使用例如非等向性蝕刻的蝕刻來進行圖案化。隨後,在絕緣層1214上方以及在延伸穿過絕緣層1214的開口中形成種子層。在一些實施例中,種子層是金屬層,其可以是單層或包括由不同材料形成的複數個子層的複合層。在一些實施例中,種子層包括鈦層以及位在鈦層上方的銅層。可使用例如物理氣相沉積(PVD)或其他類似的製程形成種子層。
在形成種子層之後,接著在種子層上形成光阻1220且對光阻1220進行圖案化。可透過旋塗或其他適合的製程來形成光阻1220,且可將光阻1220曝光以用於圖案化。光阻1220的圖案對應於金屬化圖案1216。此圖案化形成穿過光阻1220的開口以暴露出種子層。
在第13圖中,接著在光阻1220的開口中和種子層的暴露部分上形成導電材料。可透過例如電鍍或化學鍍之類的鍍覆製程來形成導電材料。導電材料可包括金屬,例如銅、鈦、鎢、鋁或其他類似的材料。在一些實施例中,以共形的方式來形成導電材料,使得導電材料部分填充穿過光阻的開口。導電材料和種子層的下方部分的組合形成金屬化圖案1216。金屬化圖案1216包括在絕緣層1214的主表面上並沿著主表面延伸的部分(例如,導線或跡線1216L)。金屬化圖案1216進一步包括延伸穿過絕緣層1214的部分(例如導電通孔1216V),以物理地和電性地耦接到金屬化圖案1212。如以下更詳細地說明,導線1216L包括導線1216La,其在平面圖中具有「C」字形或「 U」字形。
在第14圖中,移除光阻1220(參見第13圖)和種子層上未形成導電材料的部分。可透過可接受的灰化製程或剝離製程,例如使用氧電漿或其他方式來移除光阻1220。一旦移除了光阻1220,即移除種子層的暴露部分,例如透過使用可接受的蝕刻製程(例如透過濕式蝕刻或乾式蝕刻)。
在第15圖中,在形成金屬化圖案1216之後,在金屬化圖案1216和絕緣層1214上沉積絕緣層1218。可以使用與絕緣層1202類似的材料和方法來形成絕緣層1218,在此不再重複說明。在所示的實施例中,配置在導線1216La下方的通孔1204V、1208V、1212V和1216V被垂直地堆疊。
在一些實施例中,金屬化圖案1216可以具有與金屬化圖案1204、1208和1212不同的尺寸。舉例而言,在一些實施例中,金屬化圖案1216的導線及/或通孔可以比金屬化圖案1204、1208和1212的導線及/或通孔更寬或更厚。在其他實施例中,金屬化圖案1216的導線及/或通孔的寬度及/或厚度可以與金屬化圖案1204、1208和1212的導線及/或通孔的寬度及/或厚度相同。
在一些實施例中,絕緣層1218具有與絕緣層1202、1206、1210和1214不同的厚度。舉例而言,在一些實施例中,絕緣層1218可以比絕緣層1202、1206、1210和1214更厚。在其他實施例中,絕緣層1218的厚度可以與絕緣層1202、1206、1210和1214的厚度相同。
第15圖至第21圖繪示根據一些實施例之在形成凸塊下金屬化結構144的製程期間的中間步驟的剖視圖。在第15圖中,在形成絕緣層1218之後,將絕緣層1218圖案化。圖案化可以透過可接受的製程來進行,例如當絕緣層1218是光敏材料時,透過將絕緣層1218曝光且顯影,或者透過使用例如非等向性蝕刻的蝕刻來進行圖案化。圖案化的絕緣層1218暴露金屬化圖案1216的一部分(亦即導線1216La的一部分)。
在第16圖中,在絕緣層1218上方和延伸穿過絕緣層1218的開口中形成種子層(未圖示)。在一些實施例中,種子層是金屬層,其可以是單層或包括由不同材料形成的複數個子層的複合層。在一些實施例中,種子層包括鈦層以及位在鈦層上方的銅層。可使用例如物理氣相沉積(PVD)或其他類似的製程形成種子層。
在形成種子層之後,然後在種子層上形成光阻1222且對光阻1222進行圖案化。可透過旋塗或其他類似的製程來形成光阻1222,且可以將光阻1222曝光以用於圖案化。光阻1222的圖案對應於凸塊下金屬化結構144的通孔部分144V和墊部分144P(見第17圖)。圖案化形成穿過光阻1222的開口以暴露出種子層。
在第17圖中,接著在光阻1222的開口中和種子層的暴露部分上形成導電材料。可透過例如電鍍或化學鍍之類的鍍覆製程來形成導電材料。導電材料可以包括金屬,例如銅、鈦、鎢、鋁或其他類似的材料。在一些實施例中,以共形的方式來形成導電材料,使得導電材料部分填充穿過光阻的開口。導電材料和種子層的下方部分的組合形成凸塊下金屬化結構144的通孔部分144V和墊部分144P。凸塊下金屬化結構144的墊部分144P沿著絕緣層1218的主表面延伸。凸塊下金屬化結構144的通孔部分144V延伸穿過絕緣層1218以物理地和電性地耦接到金屬化圖案1216。凸塊下金屬化結構144的墊部分144P也可以被稱為凸塊下金屬化墊144P。凸塊下金屬化結構144的通孔部分144V也可以被稱為凸塊下金屬化通孔144V。
在第18圖中,移除了光阻1222(參見第17圖)和種子層上未形成導電材料的部分。可透過例如使用氧電漿或其他類似地方式的可接受的灰化或剝離製程來移除光阻1222。一旦移除了光阻1222,即移除種子層的暴露部分,例如透過使用可接受的蝕刻製程,(例如透過濕式蝕刻或乾式蝕刻)。
在第19圖中,在形成凸塊下金屬化通孔144V和凸塊下金屬化墊144P之後,在絕緣層1218和凸塊下金屬化墊144P上形成光阻1224並對光阻1224進行圖案化。可透過旋塗或其他類似的製程來形成光阻1224,且可以將光阻1224曝光以用於圖案化。光阻1224的圖案對應於凸塊下金屬化結構144的柱狀部分144C(見第20圖)。圖案化形成穿過光阻1224的開口以暴露凸塊下金屬化墊144P。
在第20圖中,接著在光阻1224的開口中和凸塊下金屬化墊144P的暴露部分上形成導電材料,以形成凸塊下金屬化結構144的柱狀部分144C。可透過鍍覆製程(例如電鍍或化學鍍等)來形成導電材料。導電材料可包括金屬,例如銅、鈦、鎢、鋁或其他類似的材料。凸塊下金屬化結構144的柱狀部分144C也可以被稱為凸塊下金屬化柱144C。
接下來,在凸塊下金屬化柱144C上方形成導電連接器146。在導電連接器146包括焊料的一些實施例中,可透過例如電鍍或化學鍍之類的鍍覆製程在光阻1224的開口中以及在凸塊下金屬化柱144C上形成焊料。
在第21圖中,在形成導電連接器146之後,移除光阻1224(參見第20圖)。可透過例如使用氧電漿或其他類似的方式的可接受的灰化或剝離製程來移除光阻1224。
第22A圖是根據一些實施例之第21圖所示的結構的各種導電特徵的立體圖。第22B圖是根據一些實施例之沿截面BB的第22A圖所示的結構的平面圖。參照第22A圖和第22B圖,在一些實施例中,導線1216La在平面圖中具有彎曲的「 C」字形或「 U」字形,其中凸塊下金屬化通孔144V位於彎曲的第一端。通孔1216V位於彎曲形狀的第二端。在一些實施例中,在平面圖中,整個導線1216La設置在凸塊下金屬化墊144P下方且位在凸塊下金屬化墊144P的邊緣內。彎曲的「 C」字形或「 U」字形可以像彈簧的線圈一樣作用且彎曲和變形而不會斷裂。由於半導體封裝中材料的熱膨脹係數不匹配,重分佈結構中的金屬化圖案可能會產生彎曲或變形。由於彎曲和變形,這種熱膨脹係數的不匹配會導致金屬化圖案承受高應力。然而,所揭露的具有增加可撓性的形狀的金屬化圖案增加重分佈結構的可靠度。具可撓性形狀的金屬化圖案1216和具可撓性的絕緣層1218(參見第21圖)可以被稱為應力緩衝膜,因為其提供緩衝以安全地釋放重分佈結構和封裝結構中的應力。
在一些實施例中,導線1216La包括在凸塊下金屬化通孔144V正下方的第一部分1216La1,在通孔1216V正上方的第三部分1216La3以及將第一部分1216La1連接到第三部分1216La3的第二部分1216La2。第一部分1216La1和第三部分1216La3是耦接到上方和下方通孔144V和1216V的墊部分,第二部分1216La2具有彎曲或迂迴的圖案且連接第一部分1216La1和第三部分1216La3。連接到第一部分1216La1的第二部分1216La2的第一終端不會朝向第三部分1216La3延伸。連接到第三部分1216La3的第二部分1216La2的第二終端不會朝向第一部分1216La1延伸。第二部分1216La2不與第一部分1216La1和第三部分1216La3之間的最短筆直路徑重疊。第二部分1216La2的迂迴圖案有助於金屬化圖案1216的導電特徵安全地釋放重分佈結構及/或封裝結構中的應力。
在一些實施例中,在平面圖中,墊部分1216La1和1216La3比彎曲部分1216La2寬。這使得墊部分1216La1和1216La1能夠更好地連接到上方和下方的通孔,且提高重分佈結構的可靠性。墊部分1216La1和1216La3的中心相對於凸塊下金屬化墊144P的中心橫向地偏移,使得墊部分1216La1的中心在第一方向上偏移,且墊部分1216La3的中心在與第一方向不同的第二方向上偏移。在一些實施例中,第一方向與第二方向相反。
在一些實施例中,凸塊下金屬化墊144P在平面圖中為圓形。在其他實施例中,基於設計要求,凸塊下金屬化墊144P可以具有任何所期望的形狀。在一些實施例中,凸塊下金屬化墊144P的直徑小於約60μm。在一些實施例中,凸塊下金屬化柱144C在平面圖中為圓形。在其他實施例中,基於設計要求,凸塊下金屬化柱144C可具有任何所期望的形狀。在一些實施例中,凸塊下金屬化柱144C的直徑小於約60μm。在一些實施例中,凸塊下金屬化墊144P的直徑大於凸塊下金屬化柱144C的直徑。在平面圖中,凸塊下金屬化柱144C的中心相對於凸塊下金屬化墊144P的中心偏移。在一些實施例中,在平面圖中,凸塊下金屬化柱144C完全覆蓋通孔1216V且部分覆蓋凸塊下金屬化通孔144V。
透過形成具有如上述形狀和配置的凸塊下金屬化結構144,包括凸塊下金屬化通孔144V、凸塊下金屬化墊144P和凸塊下金屬化柱144C,減少因半導體封裝中的材料的熱膨脹係數不匹配而從結合到凸塊下金屬化結構144的導電連接器146傳遞到重分佈結構1200的金屬化圖案1204、1208、1212和1216的應力。
第23圖是根據一些實施例的封裝元件100(參見第11圖)的區域212的剖視圖。在所示的實施例中,重分佈結構2300被實現為封裝元件100的重分佈結構120(見第11圖)。第23圖的結構類似於第21圖的結構,其中相似的特徵用相似的標號來標記,且在此不重複說明相似的特徵。重分佈結構2300包括絕緣層1202、1206、1210、1214和1218以及金屬化圖案1204、1208、1212和1216。在一些實施例中,可以用與上述參照第12圖至第15圖的重分佈結構1200相似的方式來形成重分佈結構2300,在此不再重複說明。重分佈結構2300的金屬化圖案1204、1208、1212和1216、凸塊下金屬化通孔144V、凸塊下金屬化墊144P和凸塊下金屬化柱144C被配置以使得第23圖的結構是第21圖的結構的鏡像。
第24圖是根據一些實施例的封裝元件100(參見第11圖)的平面圖。在一些實施例中,可以在結合到積體電路晶粒50A和50B的易於增加應變的區域(例如積體電路晶粒50A和50B的角落區域1226)的導電連接器146(參見第11圖)下方形成如上述參照第21圖和第23圖的重分佈結構和凸塊下金屬化結構,以減少或消除應變。在平面圖中,積體電路晶粒50A和50B具有第一寬度W1和第二寬度W2。在一些實施例中,寬度W1介於約10mm至約50mm之間。在一些實施例中,寬度W2介於約10mm至約50mm之間。在平面圖中,角落區域1226具有第三寬度W3和第四寬度W4。在一些實施例中,寬度W3介於約1μm至約500μm之間。在一些實施例中,寬度W4介於約1μm至約500μm之間。在一些實施例中,寬度W3/寬度W1的比例介於約1/50000至約1/2之間。在一些實施例中,W4/W2的比例介於約1/50000至約1/2之間。在一些實施例中,取決於角落區域1226的尺寸,可以將一或多個導電連接器146(見第11圖)結合到積體電路晶粒50A和50B的角落區域1226。
第25圖繪示根據一些實施例之中介層晶粒51的剖視圖。中介層晶粒51將在後續製程中被封裝以形成積體電路封裝體。在一些實施例中,中介層晶粒51可以類似於第1圖所示的積體電路晶粒50,相似的特徵由相似的標號來標記,且在此不重複相似特徵的說明。中介層晶粒51可以形成在晶圓中,晶圓在後續的步驟中進行單一化以形成多個中介層晶粒。可根據適用的製造製程來加工中介層晶粒51。在所示的實施例中,中介層晶粒51包括互連結構60。在其他實施例中,可以省略互連結構60。在所示的實施例中,中介層晶粒51不包括主動裝置及/或被動裝置。在其他實施例中,主動裝置及/或被動裝置可以形成在中介層晶粒51的半導體基底52上或在半導體基底52之中。在一些實施例中,中介層晶粒包括延伸穿過半導體基底52的通孔(through vias;TVs)53。通孔53可以包括例如銅或其他類似材料的導電材料。
第26圖至第38圖繪示根據一些實施例之在形成封裝元件300的製程期間的中間步驟的剖視圖。繪示第一封裝區域300A和第二封裝區域300B,且一或多個積體電路晶粒50(參見第1圖)和一或多個中介層晶粒51(參見第25圖)被封裝以在封裝區域300A和300B中的每一者中形成積體電路封裝體。積體電路封裝體也可以被稱為積體扇出(InFO)封裝體。在一些實施例中,以下參照第26圖至第38圖所述的一些特徵和製程步驟類似於以上參照第2圖至第11圖所述的特徵和製程步驟,且在此不再贅述相似的特徵和製程步驟。
在第26圖中,提供了載體基板102,且如以上參照第2圖所述,在載體基板102上形成了釋放層104,在此不再重複說明。
在第27圖中,可以在釋放層104上形成重分佈結構106。重分佈結構106也可以稱為背側重分佈結構。在所示的實施例中,重分佈結構106包括絕緣層108、金屬化圖案110(有時稱為重分佈層或重分佈線)和絕緣層112。重分佈結構106是可選的且可以省略。在一些實施例中,作為重分佈結構106的代替,在釋放層104上形成沒有金屬化圖案的絕緣層。
絕緣層108可以形成在釋放層104上。絕緣層108的底面可以與釋放層104的頂面接觸。在一些實施例中,絕緣層108由聚合物形成,例如PBO、聚醯亞胺、BCB或其他類似的材料。在其他實施例中,絕緣層108由例如氮化矽的氮化物形成;但是,絕緣層108由例如氮化矽的氮化物、例如氧化矽、PSG、BSG、BPSG的氧化物、或其他類似的材料形成。可透過旋塗、層壓、化學氣相沉積、其他類似的製程或前述的組合來形成絕緣層108。
金屬化圖案110可以形成在絕緣層108上。作為形成金屬化圖案110的範例,在絕緣層108上方形成種子層。在一些實施例中,種子層是金屬層,其可以是單層或包括由不同材料形成的複數個子層的複合層。在一些實施例中,種子層包括鈦層以及位在鈦層上方的銅層。可使用例如物理氣相沉積(PVD)或其他類似的製程形成種子層。隨後,在種子層上形成光阻且將其圖案化。可以透過旋塗或其他類似的製程形成光阻,且可將其曝光以用於圖案化。光阻的圖案對應於金屬化圖案110。此圖案化形成穿過光阻的開口以暴露出種子層。接著,在光阻的開口中及種子層的暴露部分上形成導電材料。可透過例如電鍍或化學鍍等的鍍覆製程來形成導電材料。導電材料可以包括金屬,例如銅、鈦、鎢、鋁或其他類似的材料。接下來,移除光阻和種子層上未形成導電材料的部分。可透過可接受的灰化製程或剝離製程(例如使用氧電漿或其他類似的方法)來移除光阻。一旦移除光阻,即例如透過使用可接受的蝕刻製程(例如透過濕式蝕刻或乾式蝕刻)來移除種子層的暴露部分。種子層和導電材料的剩餘部分形成金屬化圖案110。
絕緣層112可以形成在金屬化圖案110和絕緣層108上。可以使用與絕緣層108類似的材料和方法來形成絕緣層112。隨後,將絕緣層112圖案化以形成開口114。可透過可接受的製程來執行圖案化,例如當絕緣層112是光敏材料時,透過將絕緣層112暴露於光,或者透過使用例如非等向性蝕刻的蝕刻來進行圖案化 。如果絕緣層112是光敏材料,則可以在曝光之後將絕緣層112顯影。
第27圖出於說明之目的繪示具有單個金屬化圖案110的重分佈結構106。在一些實施例中,重分佈結構106可包括任何數量的介電層和金屬化圖案。如果要形成更多的介電層和金屬化圖案,則可以重複上述步驟和製程。
在第28圖中,通孔(TVs)116形成在開口114中,且延伸遠離重分佈結構106的最頂部絕緣層(例如絕緣層112)。作為形成通孔116的範例,在重分佈結構106上(例如在絕緣層112和金屬化圖案110由開口114暴露的部分上)形成種子層(未圖示)。在一些實施例中,種子層是金屬層,其可以是單層或包括由不同材料形成的複數個子層的複合層。在一些實施例中,種子層包括鈦層以及位在鈦層上方的銅層。可使用例如物理氣相沉積(PVD)或其他類似的製程形成種子層。隨後,在種子層上形成光阻且將其圖案化。可以透過旋塗或其他類似的製程形成光阻,且可將其曝光以用於圖案化。光阻的圖案對應於通孔。此圖案化形成穿過光阻的開口以暴露出種子層。接著,在光阻的開口中及種子層的暴露部分上形成導電材料。可透過例如電鍍或化學鍍等的鍍覆製程來形成導電材料。導電材料可以包括金屬,例如銅、鈦、鎢、鋁或其他類似的材料。接下來,移除光阻和種子層上未形成導電材料的部分。可透過可接受的灰化製程或剝離製程(例如使用氧電漿或其他類似的方法)來移除光阻。一旦移除光阻,即例如透過使用可接受的蝕刻製程(例如透過濕式蝕刻或乾式蝕刻)來移除種子層的暴露部分。種子層和導電材料的剩餘部分形成通孔116。
在第29圖中,中介層晶粒51透過黏著劑118附著到重分佈結構106的絕緣層112。在所示的實施例中,單一個中介層晶粒51附著在第一封裝區域300A和第二封裝區域300B的每一者中。在其他實施例中,可以在第一封裝區域300A和第二封裝區域300B的每一者中附著兩個或更多個中介層晶粒51。黏著劑118位在中介層晶粒51的背側上,且將中介層晶粒51附著到背側重分佈結構106,例如附著到絕緣層112。黏著劑118可以是任何合適的黏著劑、環氧樹脂、晶粒附著膜(die attach film;DAF)等。黏著劑118可以被施加到中介層晶粒51的背側,如果不使用重分佈結構106,則可以被施加在載體基板102的表面上,或者如果適用,則可以被施加至重分佈結構106的上表面。舉例而言,黏著劑118可以在單一化以分離中介層晶粒51之前被施加到中介層晶粒51的背側。
在第30圖中,在各個元件上和周圍形成封裝膠122。在形成之後,封裝膠122封裝通孔116和中介層晶粒51。封裝膠122可以是成型化合物、環氧樹脂或其他類似的材料。封裝膠122可以透過壓縮成型、轉注成型或其他類似的方式來施加,且可以形成在載體基板102上方,使得通孔116及/或中介層晶粒51被掩埋或覆蓋。封裝膠122可用液體或半液體形式被施加,接著被固化。
在第31圖中,對封裝膠122進行平坦化製程以暴露通孔116和晶粒連接器66。平坦化製程亦可以移除通孔116、絕緣層68及/或晶粒連接器66的材料直到晶粒連接器66和通孔116暴露出來。通孔116的頂面、晶粒連接器66、絕緣層68和封裝膠122在平坦化製程之後(在製程變異內)大致上共平面。平坦化製程可以是例如化學機械拋光製程、研磨製程、蝕刻製程、其他類似的製程或前述的組合。在一些實施例中,舉例而言,如果通孔116及/或晶粒連接器66已被暴露,則可以省略平坦化。
在第32圖中,重分佈結構130形成在封裝膠122、通孔116和中介層晶粒51上。重分佈結構130可以包括以交替的方式形成的多個絕緣層和多個金屬化圖案(未單獨繪示出)。在一些實施例中,重分佈結構130可以如下方參照第39A圖所述的方式形成,且以下將提供詳細說明。
隨後,凸塊下金屬化結構144形成在重分佈結構130上方且與重分佈結構130電性接觸。在一些實施例中,凸塊下金屬化結構144可具有延伸到重分佈結構130中的通孔部分、位在重分佈結構130的主表面上且沿著主表面延伸的墊部分以及位於墊部分上方的柱狀部分。在一些實施例中,凸塊下金屬化結構144可以如以下參照第39A圖所述的方式形成,且以下將提供詳細說明。在形成凸塊下金屬化結構144之後,如以上參照第4圖所述,在凸塊下金屬化結構144上形成導電連接器146,且在此不再重複說明。
在第33圖中,積體電路晶粒50(例如第一積體電路晶粒50A和第二積體電路晶粒50B)附接到第32圖的結構。在每個封裝區域300A和300B中附著所需類型和數量的積體電路晶粒50。積體電路晶粒50可以被稱為封裝模組50。在所示的實施例中,多個積體電路晶粒50彼此相鄰地附著,包括位於第一封裝區域300A和第二封裝區域300B的每一者中的第一積體電路晶粒50A和第二積體電路晶粒50B。在一些實施例中,如上所述,積體電路晶粒50附接到導電連接器146,且在此不再重複說明。
在第34圖中,底部填充物150形成在區域300A和300B中的每一者中的積體電路晶粒50A和50B與重分佈結構130之間,且位於如以上參照第6圖所述的凸塊下金屬化結構144、導電連接器146和晶片連接器66之間和周圍,且在此不再重複說明。
在第35圖中,如以上參照第7圖所述,在積體電路晶粒50、導電連接器146和底部填充物150周圍形成封裝膠152,且在此不再重複說明。在一些實施例中,可以執行平坦化步驟以移除且平坦化封裝膠152的上表面。平坦化步驟可以包括化學機械拋光製程、研磨製程、蝕刻製程、其他類似的製程或前述的組合。在一些實施例中,底部填充物150、封裝膠152和積體電路晶粒50的表面是共平面的(在製程變異內)。
在第36圖中,執行載體基板脫膠以將載體基板102與重分佈結構106分離(或「脫膠」)。根據一些實施例,脫膠包括將例如雷射或紫外光的光投射於釋放層104上,使得釋放層104在光的熱量下分解,且可移除載體基板102。接著,將結構翻轉且放置在膠帶(未圖示)上。
在第37圖中,如以上參照第9圖所述,形成凸塊下金屬化結構160,用以外部連接至重分佈結構106,且在此不再重複說明。隨後,如以上參照第9圖所述,在凸塊下金屬化結構160上形成導電連接器162,且在此不再重複說明。
進一步地,在第37圖中,透過沿著例如第一封裝區域300A和第二封裝區域300B之間的切割線區域進行切割來執行單一化製程。切割會將第一封裝區域300A與第二封裝區域300B分開。所得的單一個裝置堆疊是來自第一封裝區域300A或第二封裝區域300B的其中一者。然後,將分割的結構各自翻轉且安裝在封裝基板200上(參見第38圖)。
在第38圖中,可以使用導電連接器162將封裝元件300安裝到封裝基板200,如以上參照第11圖所述,在此不再重複說明。在一些實施例中,底部填充物208可以形成在封裝元件300和封裝基板200之間且圍繞導電連接器162,如以上參照第11圖所述,且在此不再重複說明。
第39A圖是根據一些實施例之封裝元件300(參見第38圖)的區域214的剖視圖。在所示的實施例中,重分佈結構3900被實現為封裝元件300的重分佈結構130(參見第38圖)。第39A圖的結構類似於第21圖的結構,其中相似的特徵用相似的標號來標記,且在此不再重複說明相似的特徵。
在一些實施例中,重分佈結構3900形成在晶粒連接器66和中介層晶粒51的絕緣層68上方(參見第38圖)。重分佈結構3900包括絕緣層1202、1206、1210、1214和1218以及金屬化圖案1204、1208、1212和1216。在一些實施例中,重分佈結構3900可以用與以上參照第12圖至第15圖所述的重分佈結構1200類似的方式形成,且在此不再重複說明。隨後,如以上參照第15圖至第21圖所述,凸塊下金屬化結構144和導電連接器146形成在重分佈結構上方,且在此不再重複說明。如以下更詳細地說明,導線1216L包括導線1216La,導線1216La在平面圖中具有「C」字形或「U」字形。此外,導線1204L包括導線1204La,導線1204La在平面圖中具有「C」字形或「U」字形。
在一些實施例中,在形成重分佈結構3900之前,在晶粒連接器66上方形成墊3902。在一些實施例中,可以使用與以上參照第15圖至第21圖所述的凸塊下金屬化墊144P類似的材料和方法來形成墊3902,在此不再重複說明。墊3902也可以被稱為凸塊下金屬化墊3902。
第39B圖是根據一些實施例之沿著截面BB的第39A圖中所示的結構的導電特徵的平面圖。在一些實施例中,導線1204La在平面圖中具有彎曲的「C」字形或「U」字形,其中通孔1208V位於彎曲形狀的第一端,且通孔1204V位於彎曲形狀的第二端。在一些實施例中,導線1204La在平面圖中配置在墊3902上方且位在墊3902的邊緣內。彎曲的「C」字形或「 U」字形可以像彈簧的線圈一樣作用且彎曲和變形而不會斷裂。由於半導體封裝中材料的熱膨脹係數不匹配,重分佈結構中的金屬化圖案可能會產生彎曲或變形。由於彎曲和變形,這種熱膨脹係數的不匹配會導致金屬化圖案承受高應力。然而,所揭露的具有增加可撓性的形狀的金屬化圖案增加重分佈結構的可靠度。具可撓性形狀的金屬化圖案1204和具可撓性的絕緣層1202(參見第39A圖)可以被稱為應力緩衝膜,因為其提供緩衝以安全地釋放重分佈結構和封裝結構中的應力。
在一些實施例中,導線1204La包括在通孔1208V正下方的第一部分1204La1,在通孔1204V正上方的第三部分1204La3以及將第一部分1204La1連接至第三部分1204La3的第二部分1204La2。第一部分1204La1和第三部分1204La3是耦接到上方和下方通孔1208V和1204V的墊部分,第二部分1204La2具有彎曲或迂迴的圖案且連接第一部分1204La1和第三部分1204La3。第二部分1204La2的迂迴圖案有助於金屬化圖案1204的導電特徵安全地釋放重分佈結構3900及/或封裝結構中的應力。
在一些實施例中,在平面圖中,墊部分1204La1和1204La3比彎曲部分1204La2更寬。這使得墊部分1204La1和1204La3能夠更好地連接到上方和下方的通孔,且提高重分佈結構的可靠度。墊部分1204La1和1204La3的中心相對於墊3902的中心橫向地偏移,使得墊部分1204La1的中心在第一方向上偏移,且墊部分1204La3的中心在與第一方向不同的第二方向上偏移。在一些實施例中,第一方向與第二方向相反。
在一些實施例中,墊3902在平面圖中為圓形。在其他實施例中,墊3902可基於設計要求而具有任何期望的形狀。在一些實施例中,墊3902的直徑小於約60μm。在一些實施例中,晶粒連接器66在平面圖中為圓形。在其他實施例中,晶粒連接器66可基於設計要求而具有任何期望的形狀。在一些實施例中,晶粒連接器66的直徑小於約20μm。在一些實施例中,墊3902的直徑大於晶粒連接器66的直徑。在平面圖中,晶粒連接器66的中心相對於墊3902的中心在第一方向D1上偏移。在一些實施例中,晶粒連接器66在平面圖中與通孔1204V完全重疊且與通孔1208V部分重疊。透過形成具有上述形狀和配置的晶粒連接器66和墊3902,減少因熱膨脹係數不匹配而從晶粒連接器66傳遞到重分佈結構3900的金屬化圖案1204、1208、1212和1216的應力。
第39C圖是根據一些實施例之沿截面CC的第39A圖中所示的結構的導電特徵的平面圖。在一些實施例中,導線1216La在平面圖中具有彎曲的「C」字形或「 U」字形,其中凸塊下金屬化通孔144V位於彎曲形狀的第一端,且通孔1216V位於彎曲形狀的第二端。在一些實施例中,在平面圖中,導線1216La設置在凸塊下金屬化墊144P下方且位在凸塊下金屬化墊144P的邊緣內。彎曲的「C」字形或「 U」字形可以像彈簧的線圈一樣作用且彎曲和變形而不會斷裂。由於半導體封裝中材料的熱膨脹係數不匹配,重分佈結構中的金屬化圖案可能會產生彎曲或變形。由於彎曲和變形,這種熱膨脹係數的不匹配會導致金屬化圖案承受高應力。然而,所揭露的具有增加可撓性的形狀的金屬化圖案增加重分佈結構的可靠度。具可撓性形狀的金屬化圖案1216和具可撓性的絕緣層1218(參見第39A圖)可以被稱為應力緩衝膜,因為其提供緩衝以安全地釋放重分佈結構和封裝結構中的應力。
在一些實施例中,導線1216La包括在凸塊下金屬化通孔144V正下方的第一部分1216La1、位在通孔1216V正上方的第三部分1216La3以及將第一部分1216La1連接到第三部分1216La3的第二部分1216La2。第一部分1216La1和第三部分1216La3是耦接到上方和下方通孔144V和1216V的墊部分,第二部分1216La2具有彎曲或迂迴的圖案且連接第一部分1216La1和第三部分1216La3。第二部分1216La2的迂迴圖案有助於金屬化圖案1216的導電特徵安全地釋放重分佈結構及/或封裝結構中的應力。
在一些實施例中,在平面圖中,墊部分1216La1和1216La3比彎曲部分1216La2更寬。這使得墊部分1216La1和1216La1能夠更好地連接到上方和下方的通孔,且提高重分佈結構的可靠度。墊部分1216La1和1216La3的中心相對於凸塊下金屬化墊144P的中心橫向地偏移,使得墊部分1216La1的中心在第一方向上偏移,且墊部分1216La3的中心在與第一方向不同的第二方向上偏移。在一些實施例中,第一方向與第二方向相反。
在一些實施例中,凸塊下金屬化墊144P在平面圖中為圓形。在其他實施例中,凸塊下金屬化墊144P可以基於設計要求而具有任何期望的形狀。在一些實施例中,凸塊下金屬化墊144P具有小於約60μm的直徑。在一些實施例中,凸塊下金屬化柱144C在平面圖中為圓形。在其他實施例中,凸塊下金屬化柱144C可基於設計要求而具有任何期望的形狀。在一些實施例中,凸塊下金屬化柱144C的直徑小於約60μm。在一些實施例中,凸塊下金屬化墊144P的直徑大於凸塊下金屬化柱144C的直徑。在平面圖中,凸塊下金屬化柱144C的中心相對於凸塊下金屬化結構144的墊部分144P的中心在第二方向D2上偏移。在一些實施例中,第二方向D2不同於第一方向D1(參見第39B圖)。在一些實施例中,第二方向D2與第一方向D1相反(參見第39B圖)。在一些實施例中,在平面圖中,凸塊下金屬化柱144C完全覆蓋通孔1216V且部分覆蓋凸塊下金屬化通孔144V。
透過形成具有上述形狀和配置的凸塊下金屬化結構144(包括凸塊下金屬化通孔144V、凸塊下金屬化墊144P和凸塊下金屬化柱144C),減少因熱膨脹係數不匹配而從結合至凸塊下金屬化結構144的導電連接器146傳遞到重分佈結構3900的金屬化圖案1204、1208、1212和1216的應力。
第40圖是根據一些實施例之封裝元件300(參見第38圖)的區域214的剖視圖。在所示的實施例中,重分佈結構4000被實現為封裝元件300的重分佈結構130(參見第38圖)。第40圖的結構類似於第39A圖的結構,其中相似的特徵用相似的標號來標記,且在此不重複說明相似的特徵。重分佈結構4000包括絕緣層1202、1206、1210、1214和1218以及金屬化圖案1204、1208、1212和1216。在一些實施例中,重分佈結構4000可以用與以上參照第39A圖所述的重分佈結構3900相似的方式形成,且在此不再重複說明。重分佈結構4000的金屬化圖案1204、1208、1212和1216、凸塊下金屬化通孔144V、凸塊下金屬化墊144P、凸塊下金屬化柱144C和墊3902被配置以使得第40圖的結構是第39A圖的結構的鏡像。
第41圖是根據一些實施例之封裝元件300(參見第38圖)的區域214的剖視圖。在所示的實施例中,重分佈結構3900被實現為封裝元件300的重分佈結構130(參見第38圖)。第41圖的結構類似於第39A圖的結構,其中相似的特徵用相似的標號來標記,且在此不再重複說明相似的特徵。在一些實施例中,第41圖的結構可以用與第39A圖的結構類似的方式形成,且在此不再重複說明。與第39A圖的結構不同的是,第41圖的結構的晶粒連接器66和凸塊下金屬化柱144C的中心相對於對應的墊3902和144P的中心在相同的方向上偏移。
第42圖是根據一些實施例之封裝元件300(參見第38圖)的區域214的剖視圖。在所示的實施例中,重分佈結構4200被實現為封裝元件300的重分佈結構130(見第38圖)。第42圖的結構類似於第41圖的結構,其中相似的特徵用相似的標號來標記,且在此不再重複說明相似的特徵。重分佈結構4200包括絕緣層1202、1206、1210、1214和1218以及金屬化圖案1204、1208、1212和1216。在一些實施例中,第42圖的結構可以用與第41圖的結構類似的方式形成,在此不再重複說明。重分佈結構4200的金屬化圖案1204、1208、1212和1216、凸塊下金屬化通孔144V、凸塊下金屬化墊144P、凸塊下金屬化柱144C和墊3902被配置以使得第42圖的結構是第41圖的結構的鏡像。
第43圖是根據一些實施例之封裝元件300(見第38圖)的區域214的剖視圖。在所示的實施例中,重分佈結構4300被實現為封裝元件300的重分佈結構130(見第38圖)。第43圖的結構類似於第39A圖的結構,其中相似的特徵用相似的標號來標記,且在此不再重複說明相似的特徵。重分佈結構4300包括絕緣層1202、1206、1210、1214和1218以及金屬化圖案1204、1208、1212和1216。在一些實施例中,第43圖的結構可以用與第39A圖的結構類似的方式形成,在此不再重複說明。與第39A圖的結構不同的是,墊3902相對於凸塊下金屬化墊144P橫向地偏移,使得墊3902和凸塊下金屬化墊144P在平面圖中部分重疊。此外,導線1204La相對於導線1216La橫向地偏移,使得導線1204La和導線1216La在平面圖中部分重疊。另外,通孔1204V和凸塊下金屬化通孔144V相對於堆疊的通孔1208V、1212V和1216V橫向地偏移,使得堆疊的通孔1208V、1212V和1216V橫向地介於通孔1204V和凸塊下金屬化通孔144V之間。
第44圖是根據一些實施例之封裝元件300(參見第38圖)的區域214的剖視圖。在所示的實施例中,重分佈結構4400被實現為封裝元件300的重分佈結構130(參見第38圖)。第44圖的結構類似於第43圖的結構,其中相似的特徵用相似的標號來標記,且在此不再重複說明相似的特徵。重分佈結構4400包括絕緣層1202、1206、1210、1214和1218以及金屬化圖案1204、1208、1212和1216。在一些實施例中,可以用與第43圖的結構相似的方式形成第44圖的結構,在此不再重複說明。重分佈結構4200的金屬化圖案1204、1208、1212和1216、凸塊下金屬化通孔144V、凸塊下金屬化墊144P、凸塊下金屬化柱144C和墊3902被配置以使得第44圖的結構是第43圖的結構的鏡像。
第45圖是根據一些實施例之封裝元件300(參見第38圖)的區域214的剖視圖。在所示的實施例中,重分佈結構4300被實現為封裝元件300的重分佈結構130(見第38圖)。第45圖的結構類似於第43圖的結構,其中相似的特徵用相似的標號來標記,且在此不重複說明相似的特徵。在一些實施例中,可以用與第43圖的結構相似的方式來形成第45圖的結構,且在此不再重複說明。與第43圖的結構不同的是,第45圖的結構的晶粒連接器66和凸塊下金屬化柱144C的中心相對於對應的墊3902和144P的中心在相同的方向上偏移。
第46圖是根據一些實施例的封裝元件300(參見第38圖)的區域214的剖視圖。在所示的實施例中,重分佈結構4600被實現為封裝元件300的重分佈結構130(見第38圖)。第46圖的結構類似於第45圖的結構,其中相似的特徵用相似的標號來標記,且在此不重複說明相似的特徵。重分佈結構4600包括絕緣層1202、1206、1210、1214和1218以及金屬化圖案1204、1208、1212和1216。在一些實施例中,第46圖的結構可以用與第45圖的結構類似的方式形成,在此不再重複說明。重分佈結構4200的金屬化圖案1204、1208、1212和1216、凸塊下金屬化通孔144V、凸塊下金屬化墊144P、凸塊下金屬化柱144C和墊3902被配置以使得第46圖的結構是第45圖的結構的鏡像。
第47圖是根據一些實施例的封裝元件300(參見第38圖)的平面圖。在一些實施例中,可以在中介層晶粒51與積體電路晶粒50A和50B的各個重疊部分之間形成如以上參照第39A圖和第40圖至第46圖所述的重分佈結構和凸塊下金屬化結構。在其他實施例中,也可以在積體電路晶粒50A和50B於平面圖中不與中介層晶粒51重疊的部分的下方形成以上參照第39A圖和第40圖至第46圖所述的重分佈結構和凸塊下金屬化結構。
亦可以包括其他特徵和製程。舉例而言,可以包括測試結構以輔助三維(3D)封裝體或三維積體電路(3DIC)裝置的驗證測試。測試結構可包括例如形成在重分佈層中或基底上的測試墊,其允許測試三維封裝體或三維積體電路、使用探針及/或探針卡等。驗證測試可以在中間結構以及最終結構上執行。另外,本揭露所述的結構和方法可以與結合了已知良好晶粒的中間驗證的測試方法一併使用,以增加產量且降低成本。
實施例可以實現優點。根據一些實施例,提供重分佈結構和凸塊下金屬化結構及其形成方法。特別是,重分佈結構包括金屬化圖案,其具有為金屬化圖案提供更大的靈活性以處理彎曲和其他變形而不破裂的形狀。彎曲和其他變形可能是由於半導體封裝體中材料的熱膨脹係數不匹配所造成的應力所致。舉例而言,金屬化圖案在平面圖中可以具有彎曲的「 C」字形或「 U」字形。這些具可撓性形狀的金屬化圖案被例如聚合物層的共形介電層所圍繞。具可撓性形狀的金屬化圖案和周圍的共形介電層的組合提供緩衝,以釋放重分佈結構和封裝結構中的應力。此外,凸塊下金屬化結構包括通孔部分、墊部分和柱狀部分,通孔部分、墊部分和柱狀部分具有減少因熱膨脹係數不匹配而從例如結合到凸塊下金屬化結構的凸塊傳遞到重分佈結構的金屬化圖案的應力的形狀和配置。舉例而言,凸塊下金屬化結構的墊部分的寬度大於凸塊下金屬化結構的對應柱狀部分的寬度。另外,在平面圖中,凸塊下金屬化結構的通孔部分和柱狀部分的中心相對於凸塊下金屬化結構的對應墊部分的中心橫向地偏移。此外,重分佈結構可以具有堆疊的通孔,使得在平面圖中,堆疊的通孔的中心相對於的凸塊下金屬化結構的對應墊部分的中心橫向地偏移。由於彎曲和變形,熱膨脹係數不匹配會導致金屬化圖案承受高應力。然而,所揭露的金屬化圖案的形狀、堆疊通孔的配置以及凸塊下金屬化結構的各個元件的形狀和配置增加了重分佈結構的可靠度。
根據本揭露的一些實施例,一種封裝結構包括:積體電路晶粒、結合至積體電路晶粒的重分佈結構以及位於積體電路晶粒和重分佈結構之間的凸塊下金屬化結構。凸塊下金屬化結構將積體電路晶粒電性耦接至重分佈結構。重分佈結構包括:第一絕緣層、介於第一絕緣層和積體電路晶粒之間的第二絕緣層以及位於第一絕緣層和第二絕緣層中的第一金屬化圖案。第一金屬化圖案包括第一導線和耦接至第一導線的第一導電通孔。第一導線位在第二絕緣層中。第一導電通孔位在第一絕緣層中。第一導線包括:耦接至第一導電通孔的第一導電墊、第二導電墊以及將第一導電墊連接至第二導電墊的彎曲部分。凸塊下金屬化結構包括:延伸穿過第二絕緣層且耦接至第二導電墊的第二導電通孔、耦接至第二導電通孔的第三導電墊以及,耦接至第三導電墊的導電柱。第三導電墊介於第二導電通孔和積體電路晶粒之間。導電柱介於第三導電墊和積體電路晶粒之間。
實施例可包括下列特徵的一或多者。重分佈結構更包括:第三絕緣層以及位於第一絕緣層和第三絕緣層中的第二金屬化圖案。第一絕緣層介於第三絕緣層和第二絕緣層之間。第二金屬化圖案包括第二導線和耦接至第二導線的第三導電通孔。第二導線位在第一絕緣層中。第三導電通孔位在第三絕緣層中。第三導電通孔和第一導電通孔垂直地堆疊。在一平面圖中,第一導電通孔和第二導電通孔設置於第三導電墊的邊緣內。在一平面圖中,導電柱設置於第三導電墊的邊緣內。在一平面圖中,導電柱的寬度小於第三導電墊的寬度。在一平面圖中,導電柱的中心相對於第三導電墊的中心偏移。在一平面圖中,第一導電通孔的中心相對於第三導電墊的中心偏移。在一平面圖中,第二導電通孔的中心相對於第三導電墊的中心偏移。在一平面圖中,第一導電通孔完全重疊於導電柱。在一平面圖中,第二導電通孔部分重疊於導電柱。
根據本揭露的一些實施例,一種封裝結構包括:中介層晶粒、耦接至晶粒連接器的第一導電墊以及結合至第一導電墊的重分佈結構。中介層晶粒包括晶粒連接器。重分佈結構包括:第一絕緣層、第二絕緣層、第三絕緣層以及位於第一絕緣層和第二絕緣層中的第一金屬化圖案。第一絕緣層介於第二絕緣層和第一導電墊之間。第二絕緣層介於第三絕緣層和第一絕緣層之間。第一金屬化圖案包括第一導線和耦接至第一導線的第一導電通孔。第一導線位在第二絕緣層中。第一導電通孔延伸穿過第一絕緣層且耦接至第一導電墊。第一導線包括:耦接至第一導電通孔的第二導電墊、第三導電墊以及將第二導電墊連接至第三導電墊的彎曲部分。重分布結構更包括位於第二絕緣層和第三絕緣層中的第二金屬化圖案。第二金屬化圖案包括第二導電通孔。第二導電通孔延伸穿過第二絕緣層且耦接至第一導線的第三導電墊。
實施例可包括下列特徵的一或多者。在一平面圖中,第一導電通孔和第二導電通孔設置於第一導電墊的邊緣內。在一平面圖中,晶粒連接器的寬度小於第一導電墊的寬度。在一平面圖中,晶粒連接器的中心相對於第一導電墊的中心偏移。在一平面圖中,該第一導電通孔的中心相對於第一導電墊的中心偏移。在一平面圖中,第二導電通孔的中心相對於第一導電墊的中心偏移。
根據本揭露的一些實施例,一種封裝結構的製造方法包括:在載體基底上方形成重分佈結構,形成重分佈結構包括:在載體基底上方形成第一絕緣層。在第一絕緣層的上表面中且沿著第一絕緣層的上表面形成第一金屬化圖案。第一金屬化圖案包括第一導線和耦接至第一導線的第一導電通孔。第一導線沿著第一絕緣層的上表面延伸。第一導電通孔延伸穿過第一絕緣層。第一導線包括:耦接至第一導電通孔的第一導電墊、第二導電墊以及將第一導電墊連接至第二導電墊的彎曲部分。此方法更包括在第一絕緣層和第一金屬化圖案上方形成第二絕緣層,以及在重分佈結構上方形成凸塊下金屬化結構。形成凸塊下金屬化結構包括:在第二絕緣層中形成第二導電通孔。第二導電通孔耦接至第二導電墊。在第二導電通孔上方形成第三導電墊。在第三導電墊上方形成導電柱。第三導電墊將導電柱電性耦接至第二導電通孔。
實施例可包括下列特徵的一或多者。利用導電連接器將積體電路晶粒結合至凸塊下金屬化結構。在一平面圖中,導電柱的中心相對於第三導電墊的中心偏移。在一平面圖中,第一導電通孔的中心於第一方向相對於第三導電墊的中心偏移。在此平面圖中,第二導電通孔的中心於第二方向相對於第三導電墊的中心偏移。第一方向不同於第二方向。
以上概述了許多實施例的特徵,使本揭露所屬技術領域中具有通常知識者可以更加理解本揭露的各實施例。本揭露所屬技術領域中具有通常知識者應可理解,可以本揭露實施例為基礎輕易地設計或改變其他製程及結構,以實現與在此介紹的實施例相同的目的及/或達到與在此介紹的實施例相同的優點。本揭露所屬技術領域中具有通常知識者也應了解,這些相等的結構並未背離本揭露的精神與範圍。在不背離後附申請專利範圍的精神與範圍之前提下,可對本揭露實施例進行各種改變、置換及變動。
50:積體電路晶粒
50A:第一積體電路晶粒(積體電路晶粒)
50B:第二積體電路晶粒(積體電路晶粒)
51:中介層晶粒
52:半導體基底
53,116:通孔
54:裝置
56:層間介電層
58:導電插頭
60:互連結構
62,3902:墊
64:鈍化膜
66:晶粒連接器
68:介電層
100,300:封裝元件
100A,300A:第一封裝區域
100B,300B:第二封裝區域
102:載體基底
104:釋放層
106,120,130:重分佈結構
114:開口
118:黏著劑
144,160:凸塊下金屬化結構
144C:凸塊下金屬化柱
144P:凸塊下金屬化墊
144V:凸塊下金屬化通孔
146,162:導電連接器
150,208:底部填充物
122,152:封裝膠
200:封裝基底
202:基底核心
204:結合墊
206:阻焊劑
212,214:區域
1200,2300,3900,4000,4200,4300,4400,4600:重分佈結構
108,112,1202,1206,1210,1214,1218:絕緣層
110,1204,1208,1212,1216:金屬化圖案
1204L,1208L,1212L,1216L,1204La,1216La:導線
1204La1,1216La1:第一部分(墊部分)
1204La2,1216La2:第二部分(彎曲部分)
1204La3,1216La3:第三部分(墊部分)
1204V,1208V,1212V,1216V:導電通孔
1220,1222,1224:光阻
BB,CC:截面
D1:第一方向
D2:第二方向
W1,W2,W3,W4:寬度
根據以下的詳細說明並配合所附圖式以更好地了解本揭露實施例的概念。應注意的是,根據本產業的標準慣例,圖式中的各種特徵未必按照比例繪製。事實上,可能任意地放大或縮小各種特徵的尺寸,以做清楚的說明。在通篇說明書及圖式中以相似的標號標示相似的特徵。
第1圖繪示根據一些實施例之積體電路晶粒的剖視圖。
第2圖至第11圖繪示根據一些實施例之在形成封裝元件的製程期間的中間步驟的剖視圖。
第12圖至第21圖繪示根據一些實施例之在用於形成重分佈結構和凸塊下金屬化結構的製程期間的中間步驟的剖視圖。
第22A圖是根據一些實施例之導電特徵的立體圖。
第22B圖是根據一些實施例之導電特徵的平面圖。
第23圖是根據一些實施例之重分佈結構和凸塊下金屬化結構的剖視圖。
第24圖是根據一些實施例之封裝元件的平面圖。
第25圖繪示根據一些實施例之中介層晶片的剖視圖。
第26圖至第38圖繪示根據一些實施例之在形成封裝元件的製程期間的中間步驟的剖視圖。
第39A圖是根據一些實施例之重分佈結構和凸塊下金屬化結構的剖視圖。
第39B圖是根據一些實施例之導電特徵的平面圖。
第39C圖是根據一些實施例之導電特徵的平面圖。
第40圖是根據一些實施例之重分佈結構和凸塊下金屬化結構的剖視圖。
第41圖是根據一些實施例之重分佈結構和凸塊下金屬化結構的剖視圖。
第42圖是根據一些實施例之重分佈結構和凸塊下金屬化結構的剖視圖。
第43圖是根據一些實施例之重分佈結構和凸塊下金屬化結構的剖視圖。
第44圖是根據一些實施例之重分佈結構和凸塊下金屬化結構的剖視圖。
第45圖是根據一些實施例之重分佈結構和凸塊下金屬化結構的剖視圖。
第46圖是根據一些實施例之重分佈結構和凸塊下金屬化結構的剖視圖。
第47圖是根據一些實施例之封裝元件的平面圖。
144:凸塊下金屬化結構
144C:凸塊下金屬化柱
144P:凸塊下金屬化墊
144V:凸塊下金屬化通孔
146:導電連接器
212:區域
1200:重分佈結構
1202,1206,1210,1214,1218:絕緣層
1204,1208,1212,1216:金屬化圖案
1204L,1208L,1212L,1216L,1216La:導線
1204V,1208V,1212V,1216V:導電通孔
Claims (20)
- 一種封裝結構,包括: 一積體電路晶粒; 一重分佈結構,結合至該積體電路晶粒,其中該重分佈結構包括: 一第一絕緣層; 一第二絕緣層,介於該第一絕緣層和該積體電路晶粒之間;以及 一第一金屬化圖案,位於該第一絕緣層和該第二絕緣層中,其中該第一金屬化圖案包括一第一導線和一第一導電通孔,該第一導電通孔耦接至該第一導線,該第一導線位在該第二絕緣層中,該第一導電通孔位在該第一絕緣層中,該第一導線包括: 一第一導電墊,耦接至該第一導電通孔; 一第二導電墊;以及 一彎曲部分,將該第一導電墊連接至該第二導電墊;以及 一凸塊下金屬化結構,位於該積體電路晶粒和該重分佈結構之間,該凸塊下金屬化結構將該積體電路晶粒電性耦接至該重分佈結構,該凸塊下金屬化結構包括: 一第二導電通孔,延伸穿過該第二絕緣層且耦接至該第二導電墊; 一第三導電墊,耦接至該第二導電通孔,其中該第三導電墊介於該第二導電通孔和該積體電路晶粒之間;以及 一導電柱,耦接至該第三導電墊,其中該導電柱介於該第三導電墊和該積體電路晶粒之間。
- 如請求項1所述之封裝結構,其中該重分佈結構更包括: 一第三絕緣層,其中該第一絕緣層介於該第三絕緣層和該第二絕緣層之間;以及 一第二金屬化圖案,位於該第一絕緣層和該第三絕緣層中,其中該第二金屬化圖案包括一第二導線和一第三導電通孔,該第三導電通孔耦接至該第二導線,該第二導線位在該第一絕緣層中,該第三導電通孔位在該第三絕緣層中,且該第三導電通孔和該第一導電通孔垂直地堆疊。
- 如請求項1所述之封裝結構,其中在一平面圖中,該第一導電通孔和該第二導電通孔設置於該第三導電墊的邊緣內。
- 如請求項1所述之封裝結構,其中在一平面圖中,該導電柱設置於該第三導電墊的邊緣內。
- 如請求項1所述之封裝結構,其中在一平面圖中,該導電柱的寬度小於該第三導電墊的寬度。
- 如請求項1所述之封裝結構,其中在一平面圖中,該導電柱的中心相對於該第三導電墊的中心偏移。
- 如請求項1所述之封裝結構,其中在一平面圖中,該第一導電通孔的中心相對於該第三導電墊的中心偏移。
- 如請求項1所述之封裝結構,其中在一平面圖中,該第二導電通孔的中心相對於該第三導電墊的中心偏移。
- 如請求項1所述之封裝結構,其中在一平面圖中,該第一導電通孔完全重疊於該導電柱。
- 如請求項1所述之封裝結構,其中在一平面圖中,該第二導電通孔部分重疊於該導電柱。
- 一種封裝結構,包括: 一中介層晶粒,其中該中介層晶粒包括一晶粒連接器; 一第一導電墊,耦接至該晶粒連接器;以及 一重分佈結構,結合至該第一導電墊,其中該重分佈結構包括: 一第一絕緣層; 一第二絕緣層,其中該第一絕緣層介於該第二絕緣層和該第一導電墊之間; 一第三絕緣層,其中該第二絕緣層介於該第三絕緣層和該第一絕緣層之間; 一第一金屬化圖案,位於該第一絕緣層和該第二絕緣層中,其中該第一金屬化圖案包括一第一導線和一第一導電通孔,該第一導電通孔耦接至該第一導線,該第一導線位在該第二絕緣層中,該第一導電通孔延伸穿過該第一絕緣層且耦接至該第一導電墊,該第一導線包括: 一第二導電墊,耦接至該第一導電通孔; 一第三導電墊;以及 一彎曲部分,將該第二導電墊連接至該第三導電墊;以及 一第二金屬化圖案,位於該第二絕緣層和該第三絕緣層中,其中該第二金屬化圖案包括一第二導電通孔,該第二導電通孔延伸穿過該第二絕緣層且耦接至該第一導線的該第三導電墊。
- 如請求項11所述之封裝結構,其中在一平面圖中,該第一導電通孔和該第二導電通孔設置於該第一導電墊的邊緣內。
- 如請求項11所述之封裝結構,其中在一平面圖中,該晶粒連接器的寬度小於該第一導電墊的寬度。
- 如請求項11所述之封裝結構,其中在一平面圖中,該晶粒連接器的中心相對於該第一導電墊的中心偏移。
- 如請求項11所述之封裝結構,其中在一平面圖中,該第一導電通孔的中心相對於該第一導電墊的中心偏移。
- 如請求項11所述之封裝結構,其中在一平面圖中,該第二導電通孔的中心相對於該第一導電墊的中心偏移。
- 一種封裝結構的製造方法,包括: 在一載體基底上方形成一重分佈結構,其中形成該重分佈結構包括: 在該載體基底上方形成一第一絕緣層; 在該第一絕緣層的一上表面中且沿著該第一絕緣層的該上表面形成一第一金屬化圖案,該第一金屬化圖案包括一第一導線和一第一導電通孔,該第一導電通孔耦接至該第一導線,該第一導線沿著該第一絕緣層的該上表面延伸,該第一導電通孔延伸穿過該第一絕緣層,該第一導線包括: 一第一導電墊,耦接至該第一導電通孔; 一第二導電墊;以及 一彎曲部分,將該第一導電墊連接至該第二導電墊;以及 在該第一絕緣層和該第一金屬化圖案上方形成一第二絕緣層;以及 在該重分佈結構上方形成一凸塊下金屬化結構,其中形成該凸塊下金屬化結構包括: 在該第二絕緣層中形成一第二導電通孔,其中該第二導電通孔耦接至該第二導電墊; 在該第二導電通孔上方形成一第三導電墊;以及 在該第三導電墊上方形成一導電柱,其中該第三導電墊將該導電柱電性耦接至該第二導電通孔。
- 如請求項17所述之封裝結構的製造方法,更包括利用一導電連接器將一積體電路晶粒結合至該凸塊下金屬化結構。
- 如請求項17所述之封裝結構的製造方法,其中在一平面圖中,該導電柱的中心相對於該第三導電墊的中心偏移。
- 如請求項17所述之封裝結構的製造方法,其中在一平面圖中,該第一導電通孔的中心於一第一方向相對於該第三導電墊的中心偏移,在該平面圖中,該第二導電通孔的中心於一第二方向相對於該第三導電墊的中心偏移,且該第一方向不同於該第二方向。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202063059228P | 2020-07-31 | 2020-07-31 | |
US63/059,228 | 2020-07-31 | ||
US17/126,598 | 2020-12-18 | ||
US17/126,598 US20220037243A1 (en) | 2020-07-31 | 2020-12-18 | Package structure and method |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202207405A true TW202207405A (zh) | 2022-02-16 |
TWI767791B TWI767791B (zh) | 2022-06-11 |
Family
ID=77431102
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110126046A TWI767791B (zh) | 2020-07-31 | 2021-07-15 | 封裝結構及其製造方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US20220037243A1 (zh) |
EP (1) | EP3945567A1 (zh) |
JP (1) | JP2022027741A (zh) |
KR (1) | KR102596105B1 (zh) |
CN (1) | CN113675161B (zh) |
DE (1) | DE102021100524B4 (zh) |
TW (1) | TWI767791B (zh) |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1999023696A1 (fr) * | 1997-10-30 | 1999-05-14 | Hitachi, Ltd. | Dispositif a semi-conducteur et son procede de fabrication |
CN1146976C (zh) * | 1997-10-30 | 2004-04-21 | 株式会社日产制作所 | 半导体装置及其制造方法 |
US8669137B2 (en) * | 2011-04-01 | 2014-03-11 | International Business Machines Corporation | Copper post solder bumps on substrate |
US8735273B2 (en) * | 2011-07-08 | 2014-05-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Forming wafer-level chip scale package structures with reduced number of seed layers |
EP3038150B1 (en) * | 2014-12-23 | 2020-06-03 | IMEC vzw | Chip scale package with flexible interconnect |
US9768145B2 (en) * | 2015-08-31 | 2017-09-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of forming multi-die package structures including redistribution layers |
KR101933408B1 (ko) * | 2015-11-10 | 2018-12-28 | 삼성전기 주식회사 | 전자부품 패키지 및 이를 포함하는 전자기기 |
US10535632B2 (en) * | 2016-09-02 | 2020-01-14 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor package structure and method of manufacturing the same |
US9741690B1 (en) * | 2016-09-09 | 2017-08-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Redistribution layers in semiconductor packages and methods of forming same |
US10304801B2 (en) | 2016-10-31 | 2019-05-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Redistribution layers in semiconductor packages and methods of forming same |
DE102017106055B4 (de) * | 2017-03-21 | 2021-04-08 | Tdk Corporation | Trägersubstrat für stressempflindliches Bauelement und Verfahren zur Herstellung |
US11101209B2 (en) * | 2017-09-29 | 2021-08-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Redistribution structures in semiconductor packages and methods of forming same |
US10515889B2 (en) * | 2017-10-13 | 2019-12-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor package device and method of manufacturing the same |
US11004812B2 (en) * | 2018-09-18 | 2021-05-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and method of forming the same |
US10790162B2 (en) * | 2018-09-27 | 2020-09-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit package and method |
KR102577265B1 (ko) * | 2018-12-06 | 2023-09-11 | 삼성전자주식회사 | 반도체 패키지 |
-
2020
- 2020-12-18 US US17/126,598 patent/US20220037243A1/en active Pending
-
2021
- 2021-01-13 DE DE102021100524.8A patent/DE102021100524B4/de active Active
- 2021-02-15 KR KR1020210020106A patent/KR102596105B1/ko active IP Right Grant
- 2021-06-16 CN CN202110665633.4A patent/CN113675161B/zh active Active
- 2021-07-15 TW TW110126046A patent/TWI767791B/zh active
- 2021-07-30 JP JP2021126134A patent/JP2022027741A/ja active Pending
- 2021-07-30 EP EP21188749.2A patent/EP3945567A1/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
EP3945567A1 (en) | 2022-02-02 |
KR102596105B1 (ko) | 2023-10-30 |
JP2022027741A (ja) | 2022-02-14 |
KR20220015909A (ko) | 2022-02-08 |
CN113675161B (zh) | 2023-12-05 |
DE102021100524A1 (de) | 2022-02-03 |
CN113675161A (zh) | 2021-11-19 |
US20220037243A1 (en) | 2022-02-03 |
DE102021100524B4 (de) | 2024-05-29 |
TWI767791B (zh) | 2022-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11984372B2 (en) | Integrated circuit package and method | |
CN111799227B (zh) | 半导体器件及其形成方法 | |
TWI773260B (zh) | 封裝結構及其製造方法 | |
US12002767B2 (en) | Integrated circuit package and method | |
US20240021597A1 (en) | Molded Dies in Semiconductor Packages and Methods of Forming Same | |
CN115064505A (zh) | 封装结构及其制造方法 | |
TWI838073B (zh) | 積體電路封裝及其形成方法 | |
TW202310306A (zh) | 半導體封裝及其製造方法 | |
TWI767791B (zh) | 封裝結構及其製造方法 | |
US12100664B2 (en) | Semiconductor device with curved conductive lines and method of forming the same | |
KR102473590B1 (ko) | 반도체 디바이스 및 방법 | |
TWI844266B (zh) | 半導體封裝及其形成方法 | |
US20240266316A1 (en) | Integrated circuit packages and methods of forming the same | |
US20230253303A1 (en) | Semiconductor Package and Method of Manufacture | |
TW202410216A (zh) | 半導體封裝體及其形成方法 | |
CN115565958A (zh) | 封装结构及其制造方法 |