TW202207371A - 封裝結構及其形成方法 - Google Patents

封裝結構及其形成方法 Download PDF

Info

Publication number
TW202207371A
TW202207371A TW110125632A TW110125632A TW202207371A TW 202207371 A TW202207371 A TW 202207371A TW 110125632 A TW110125632 A TW 110125632A TW 110125632 A TW110125632 A TW 110125632A TW 202207371 A TW202207371 A TW 202207371A
Authority
TW
Taiwan
Prior art keywords
conductive
forming
carrier substrate
structures
package structure
Prior art date
Application number
TW110125632A
Other languages
English (en)
Other versions
TWI825451B (zh
Inventor
鄭心圃
林柏堯
陳碩懋
林嘉祥
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202207371A publication Critical patent/TW202207371A/zh
Application granted granted Critical
Publication of TWI825451B publication Critical patent/TWI825451B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/147Semiconductor insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4857Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/486Via connections through the substrate with or without pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5383Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/642Capacitive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • H01L2221/68331Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding of passive members, e.g. die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68372Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to support a device or wafer when forming electrical connections thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/29386Base material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32137Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81192Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/81815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19102Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device
    • H01L2924/19103Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device interposed between the semiconductor or solid-state device and the die mounting substrate, i.e. chip-on-passive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

一種封裝結構的形成方法,包括形成導電結構於載體基板之中;形成重分布結構於載體基板之上,重分布結構具有含聚合物層及導電部件;接合晶片結構於重分布結構之上;形成保護層於重分布結構之上以包圍晶片結構;以及形成導電連接器於載體基板的表面上,載體基板位於重分布結構及導電連接器之間。

Description

封裝結構及其形成方法
本發明實施例係有關於一種半導體裝置的形成方法,且特別有關於一種包括封裝結構的形成方法。
半導體積體電路(integrated circuit,IC)工業經歷了快速成長。半導體製造製程的持續進展導致具有更精細的部件及/或更高的整合程度的半導體元件。當部件尺寸(亦即使用製造製程可創造的最小的元件)減少,增加了功能密度(亦即每一晶片面積的內連裝置數目)。這樣按比例縮小的製程通常透過提高生產效率及降低相關成本來提供好處。
晶片封裝不僅提供半導體裝置免於受環境汙染,亦提供了封裝於其中的半導體裝置連接介面。已開發出更小的封裝結構,其占用更少的空間或更低的高度,以封裝半導體裝置。
已發展了新的封裝技術以更進一步改善半導體晶粒的密度及功能。這些相對新型的半導體晶粒封裝技術面臨製造挑戰。
本發明實施例包括一種封裝結構的形成方法,包括形成導電結構於載體基板之中;形成重分布結構於載體基板之上,重分布結構具有含聚合物層及導電部件;接合晶片結構於重分布結構之上;形成保護層於重分布結構之上以包圍晶片結構;以及形成導電連接器於載體基板的表面上,載體基板位於重分布結構及導電連接器之間。
本發明實施例亦包括一種封裝結構的形成方法,包括:形成導電導孔於載體基板之中;形成重分布結構於載體基板之上,重分布結構具有含聚合物層及導電部件;放置晶片結構於重分布結構之上;以及接合載體基板至封裝結構。
本發明實施例又包括一種封裝結構,包括:加強板;導電結構穿透加強板;重分布結構,位於加強板之上,重分布結構包括含聚合物層及導電部件;晶片結構,位於重分布結構之上;保護層,包圍晶片結構;以及導電連接器,位於加強板的底表面之下,加強板位於重分布結構及導電連接器之間。
以下的揭露內容提供許多不同的實施例或範例以實施本案的不同特徵。以下的揭露內容敘述各個構件及其排列方式的特定範例,以簡化說明。當然,這些特定的範例並非用以限定。例如,若是本發明實施例敘述了一第一特徵部件形成於一第二特徵部件之上或上方,即表示其可能包含上述第一特徵部件與上述第二特徵部件是直接接觸的實施例,亦可能包含了有附加特徵部件形成於上述第一特徵部件與上述第二特徵部件之間,而使上述第一特徵部件與第二特徵部件可能未直接接觸的實施例。
此外,其中可能用到與空間相對用詞,例如「在…下方」、「下方」、「較低的」、「上方」、「較高的」及類似的用詞,這些空間相對用詞係為了便於描述圖示中一個(些)元件或特徵部件與另一個(些)元件或特徵部件之間的關係,這些空間相對用詞包括使用中或操作中的裝置之不同方位,以及圖式中所描述的方位。當裝置被轉向不同方位時(旋轉90度或其他方位),則其中所使用的空間相對形容詞也將依轉向後的方位來解釋。
本領域通常知識者將了解此處用詞「大抵上」,例如在「大抵上平坦」中或「大抵上一致」中等等。在一些實施例中,可移除大抵上這個形容詞。當適用時,用詞「大抵上」亦可包括「完全」、「全然」、「全部」等等的實施例。當適用時,用詞「大抵上」亦可涉及90%或更高,例如95%或更高,特別是99%或更高,包括100%。此外,例如「大抵上平行」或「大抵上垂直」的用詞解釋為不排除與特定布置微小的偏差,且可包括例如高達10°的偏差。用詞「大抵上」不排除「全然」,例如「大抵上無」Y的組成可全然無Y。
用詞例如「約」與特定距離或尺寸的結合可解釋為不排除與特定距離或尺寸的微小偏差,且可包括例如高達10%的偏差。關於數值x的用詞「約」可表示x±5或10%。
描述了一些本發明實施例。可在這些實施例所述的階段之前、之中、及/或之後提供額外的操作。不同的實施例可取代或消除所述的一些階段。額外的部件可加入半導體元件結構。不同的實施例可取代或消除下述的一些部件。雖然一些實施例以特定順序進行操作討論,這些操作可以另外合邏輯的順序進行。
本發明實施例可適用於三維封裝或三維積體電路元件。亦可包括其他部件及製程。例如,可包括測試結構以助於三維封裝或三維積體電路元件的驗證測試。測試結構可包括例如允許三維封裝或三維積體電路元件測試的重分布結構中或基板上所形成的測試墊層、使用探針及/或探針卡、及其相似物。除了在最終結構上,驗證測試亦可在中繼結構上進行。此外,可使用此處所示的結構及方法與測試方法結合,其包括已知良好晶粒的中間驗證,以增加良率及降低成本。
根據一些實施例,第1A-1J圖繪示出形成封裝結構製程之各階段剖面圖。如第1A圖中所繪示,提供或接收了載體基板100。在製造製程之中,載體基板100用以作為支撐基板。載體基板100亦具有加強板的功用,其增強了封裝結構的強度,從而防止及/或減少封裝結構的翹曲。改善了封裝結構的可靠度及效能。在一些實施例中,載體基板100具有高強度及低熱膨脹係數(coefficient of thermal expansion,CTE)。例如,載體基板100具有小於約4 ppm的熱膨脹係數,且載體基板100具有大於約75 MPa的模數(modulus)。
載體基板100可以半導體材料、介電材料、一或多種其他合適的材料、或上述之組合製成,或包括半導體材料、介電材料、一或多種其他合適的材料、或上述之組合。半導體材料可以矽(silicon)、鍺(germanium)、矽鍺(silicon germanium)、一或多種其他合適的半導體材料、或上述之組合製成,或包括矽、鍺、矽鍺、一或多種其他合適的半導體材料、或上述之組合。在一些實施例中,載體基板100為半導體基板,例如矽晶圓。在一些實施例中,載體基板100為介電基板,例如玻璃晶圓。在一些實施例中,載體基板100的主體為單層結構。單一材料層可以半導體材料(例如矽)、介電材料(例如玻璃材料)、一或多種其他合適的材料、或上述之組合製成。
在一些實施例中,如第1A圖中所繪示,在載體基板100形成多個導電結構104。導電結構104可作為導電導孔。在一些實施例中,部分移除了載體基板100以形成多個開口。可使用一或多種微影製程及一或多種蝕刻製程形成開口。
之後,根據一些實施例,如第1A圖中所繪示,沉積介電層102於載體基板100之上。介電層102沿著開口的側壁及底部延伸。介電層102可用以電性隔離載體基板100及之後將形成的導電結構104。介電層102可以氧化矽(silicon oxide)、氮氧化矽(silicon oxynitride)、氮化矽(silicon nitride)、含碳氧化矽、含碳氮氧化矽、含碳氮化矽、碳化矽(silicon carbide)、一或多種其他合適的材料、或上述之組合製成,或包括氧化矽、氮氧化矽、氮化矽、含碳氧化矽、含碳氮氧化矽、含碳氮化矽、碳化矽、一或多種其他合適的材料、或上述之組合。介電層102可使用化學氣相沉積(chemical vapor deposition,CVD)製程、原子層沉積(atomic layer deposition,ALD)製程、熱氧化製程、一或多種其他適用的製程、或上述之組合沉積。
根據一些實施例,如第1A圖中所繪示,接著沉積導電材料於載體基板100之上以部分或完全填充載體基板100的開口。導電材料可以銅(copper)、鋁(aluminum)、鈷(cobalt)、鎢(tungsten)、金(gold)、鈦(titanium)、鉑(platinum)、一或多種其他合適的材料、或上述之組合製成,或包括銅、鋁、鈷、鎢、金、鈦、鉑、一或多種其他合適的導電材料、或上述之組合。可使用物理氣相沉積(physical vapor deposition,PVD)製程、化學氣相沉積製程、原子層沉積製程、電鍍製程、無電鍍製程、一或多種其他適用的製程、或上述之組合沉積導電材料。
之後,部分移除了導電材料。結果,如第1A圖中所繪示,導電材料的餘留部分形成導電結構104。可使用平坦化製程移除開口之外導電材料的部分。開口中導電材料的餘留部分形成導電結構104。平坦化製程可包括化學機械研磨(chemical mechanical polishing,CMP)製程、研磨製程、乾研磨製程、一或多種其他合適的製程、或上述之組合。
根據一些實施例,如第1A圖中所繪示,形成內連結構於載體基板100和導電結構104之上。內連結構包括多層介電層108及多個導電部件106。導電部件106可包括導電線、導電導孔、及/或其他合適的導電結構。可使用導電部件106形成與導電結構104的電性連接。
介電層108可以氧化矽、氮氧化矽、氮化矽、含碳氧化矽、含碳氮氧化矽、含碳氮化矽、碳化矽、一或多種其他合適的材料、或上述之組合製成,或包括氧化矽、氮氧化矽、氮化矽、含碳氧化矽、含碳氮氧化矽、含碳氮化矽、碳化矽、一或多種其他合適的材料、或上述之組合。導電部件106可以銅、鋁、鈷、鎢、金、鈦、鉑、一或多種其他合適的材料、或上述之組合製成,或包括銅、鋁、鈷、鎢、金、鈦、鉑、一或多種其他合適的導電材料、或上述之組合。形成內連結構可涉及多種沉積製程、多種圖案化製程、及多種平坦化製程。
如第1A圖中所繪示,內連結構可更包括鈍化層110、導電層112、及導電墊114。每一導電墊114可透過相應的導電層112及相應的導電部件106電性連接至相應的導電結構104。
根據一些實施例,如第1B圖中所繪示,形成絕緣層116a於鈍化層110及導電墊114之上。在一些實施例中,絕緣層116a為含聚合物層。絕緣層116a可以一或多種聚合物材料製成,或包括一或多種聚合物材料。聚合物材料可包括聚苯並噁唑(polybenzoxazole,PBO)、聚醯亞胺(polyimide,PI)、環氧基樹脂(epoxy-based resin)、一或多種其他合適的聚合物材料、或上述之組合。在一些實施例中,聚合物材料對光敏感。因此可使用微影製程在絕緣層116a中形成具有所希望的圖案的開口118。如第1B圖中所繪示,開口118露出導電墊114。
根據一些實施例,如第1C圖中所繪示,形成導電部件120a於絕緣層116a之上,導電部件120a延伸入開口118以形成與導電墊114的電性連接。導電部件120a可以銅、鈷、錫、鈦、金、鉑、鋁、鎢、一或多種其他合適的材料、或上述之組合製成,或包括銅、鈷、錫、鈦、金、鉑、鋁、鎢、一或多種其他合適的材料、或上述之組合。可使用電鍍製程、無電鍍製程、一或多種其他適用的製程、或上述之組合形成導電部件120a。
根據一些實施例,如第1D圖中所繪示,多層絕緣層116b-116e及多個導電部件120b-120e形成於絕緣層116a及導電部件120a之上。絕緣層116b-116e的材料及形成方法可與絕緣層116a的材料及形成方法相同或相似。導電部件120b-120e的材料及形成方法可與 導電部件120a 的材料及形成方法相同或相似。
根據一些實施例,如第1E圖中所繪示,形成絕緣層116f及導電部件120f於絕緣層116e及導電部件120e之上。絕緣層116a-116f及導電部件120a-120f共同形成重分布結構121。如第1E圖中所繪示,重分布結構121中的一些導電部件為導電導孔。如第1E圖中所繪示,在一些實施例中,導孔的上部比導孔的下部寬。
絕緣層116f可作為重分布結構121最上方的絕緣層。導電部件120f可作為重分布結構121的導電墊及/或導電柱。例如,導電部件120f可用以作為凸塊下冶金(under bump metallization,UBM)墊層。絕緣層116f的材料及形成方法可與絕緣層116a的材料及形成方法相同或相似。導電部件120f的材料及形成方法可與導電部件120a的材料及形成方法相同或相似。
根據一些實施例,如第1E圖中所繪示,形成導電連接器122於導電部件120f之上。在一些實施例中,導電連接器122以焊接材料製成,或包括焊接材料。焊接材料可為含錫材料。含錫材料可進一步包括銅、銀、金、鋁、鉛、一或多種其他合適的材料、或上述之組合。在一些其他的實施例中,焊接材料不含鉛。可對導電連接器122進行熱迴流操作。於是,迴流後的導電連接器122具有圓滑的輪廓。
根據一些實施例,如第1F圖中所繪示,多個晶片結構(或含晶片結構) 124A、124B、124C、及124D位於載體基板100上形成的重分布結構121之上。根據一些實施例,第2圖為封裝結構部分的上視圖。第2圖繪示出載體基板100上晶片結構124的分布。在一些實施例中,如第2圖中所繪示,一些晶片結構124具有不同的尺寸及/或輪廓。
在一些實施例中,晶片結構124A-124D透過導電連接器128接合於重分布結構121的導電部件120f之上。在一些實施例中,每一晶片結構124A-124D包括導電柱126,其上形成焊接零件。拾取晶片結構124A-124D並放置於重分布結構121上。在一些實施例中,一起迴流晶片結構124A-124D及導電連接器122的焊接零件。於是,形成了導電連接器128。晶片結構124A-124D及重分布結構121透過導電連接器128接合在一起。
晶片結構124A-124D可為半導體晶粒及/或封裝,包括一或多個封裝的或受保護的半導體晶粒。在一些實施例中,一些半導體晶粒為系統單晶片(system-on-chip,SoC)晶片,其包括多重功能。在一些實施例中,半導體晶粒的背面朝上,而半導體晶粒的正面面對重分布結構121。在一些實施例中,一些半導體晶粒包括記憶體裝置,例如高頻寬記憶體(high bandwidth memory,HBM)裝置。
每一晶片結構124A-124D可包括半導體基板、內連結構125、及導電柱126。在一些實施例中,不同裝置零件形成於晶片結構124A-124D的半導體基板之中及/或之上。不同裝置零件的範例包括電晶體(例如金屬氧化物半導體場效電晶體(metal oxide semiconductor field effect transistors,MOSFET)、互補式金屬氧化物半導體(complementary metal oxide semiconductor,CMOS)電晶體、雙極性接面電晶體(bipolar junction transistors,BJT)、高壓電晶體、高頻電晶體、p通道及/或n通道場效電晶體(PFETs/NFETs)等等)、二極體、或其他合適的零件。
透過形成於內連結構125中的導電部件內連裝置零件以形成積體電路裝置。內連結構125可包括多層介電層及多個導電部件。導電部件可包括多個導電線、導電接點、及導電導孔。積體電路裝置包括邏輯裝置、記憶體裝置(例如靜態隨機存取記憶體(static random access memories,SRAMs)、射頻(radio frequency,RF)裝置、輸入/輸出(input/output,I/O)裝置、晶片系統(system-on-chip,SoC)裝置、其他合適類型的裝置、或上述之組合。
根據一些實施例,如第1F圖中所繪示,形成底部填充材料130圍繞並保護導電連接器128。底部填充材料130的部分可延伸入附近晶片結構124A-124D之間的空間之中。底部填充材料130可以聚合物材料製成,或包括聚合物材料,例如填充劑分散於其中的環氧基樹脂。填充劑可包括纖維(例如二氧化矽纖維及/或含碳纖維)、粒子(例如二氧化矽粒子及/或含碳粒子)、或上述之組合。
根據一些實施例,如第1F圖中所繪示,形成保護層132於重分布結構121之上以包圍並保護晶片結構124A-124D。在一些實施例中,保護層132物理接觸重分布結構121。在一些實施例中,保護層132以底部填充材料130與晶片結構124A-124D之下的導電連接器128相隔。
然而,本發明實施例並不以此為限。可對本發明實施例做許多變化及/或修改。在一些其他實施例中,未形成底部填充材料130。在這些情況中,保護層132可與晶片結構124A-124D之下的導電連接器128直接接觸。
在一些實施例中,保護層132以絕緣材料製成,或包括絕緣材料,例如模造材料。模造材料可包括聚合物材料,例如填充劑分散於其中的環氧基樹脂。填充劑可包括纖維(例如二氧化矽纖維及/或含碳纖維)、粒子(例如二氧化矽粒子及/或含碳粒子)、或上述之組合。在一些實施例中,保護層132中填充劑的分布密度大於底部填充材料130中填充劑的分布密度。保護層132及底部填充材料130中的輪廓、尺寸、及/或材料可彼此不同。
在一些實施例中,引入或射入模造材料(例如液態模造材料)以覆蓋重分布結構121及晶片結構124A-124D。在一些實施例中,接著使用熱製程以固化液態模造材料並轉換為保護層132。在一些實施例中,對保護層132進行平坦化製程以改善保護層132的平坦度。例如,平坦化製程可包括研磨製程、化學機械研磨製程、乾研磨製程、一或多種其他合適的製程、或上述之組合。
根據一些實施例,如第1G圖中所繪示,附接暫時支撐基板134至保護層132。暫時支撐基板134可以介電材料、半導體材料、金屬材料、一或多種其他合適的材料、或上述之組合製成。例如,暫時支撐基板134為矽晶圓或玻璃晶圓。在一些實施例中,可使用附著膠帶或附著膠以附接暫時支撐基板134至保護層132。
根據一些實施例,如第1G圖中所繪示,部分移除載體基板100以露出導電結構104。在部分移除載體基板100之後,導電結構104可穿透載體基板100。導電結構104可完全穿透載體基板100的相對表面。導電結構104可因此做為基板穿孔(through substrate vias,TSVs),其形成位於載體基板100的相對表面上零件之間的電性連接。在一些實施例中,使用薄化製程以部分移除載體基板100。薄化的載體基板100可做為加強板,其增強封裝結構的強度,因而避免及/或減少封裝結構的翹曲。封裝結構的可靠度及效能增加了。薄化製程可包括化學機械研磨製程、研磨製程、蝕刻製程、乾研磨製程、一或多種其他合適的製程、或上述之組合。
可上下翻轉結構,使載體基板100的底表面朝上。之後,在表面上施以薄化製程以薄化載體基板100。結果,露出了導電結構104。在一些實施例中,在薄化載體基板100之後,導電結構104略微突出於載體基板100的表面。在一些其他實施例中,在薄化載體基板100之後,導電結構104的端部與載體基板100的表面大抵齊平。
根據一些實施例,如第1H圖中所繪示,形成保護層136於載體基板100的表面之上。保護層136的材料及形成方法可與絕緣層116f的材料及形成方法相同或相似。之後,圖案化保護層136以形成開口露出導電結構104。
之後,根據一些實施例,如第1H圖中所繪示,形成導電墊138於開口之中以形成電性連接至導電結構104。導電墊138的材料及形成方法可與導電部件120f的材料及形成方法相同或相似。例如,導電墊138用以作為凸塊下冶金墊層。
根據一些實施例,如第1H圖中所繪示,形成導電連接器140於導電墊138之上。導電連接器140的材料及形成方法可與導電連接器122的材料及形成方法相同或相似。在一些實施例中,每一導電連接器140比每一導電連接器122更寬及更大。
根據一些實施例,如第1I圖中所繪示,第1H圖中的結構附接於載帶142之上。之後,根據一些實施例,如第1I圖中所繪示,移除了暫時支撐基板134,且進一步薄化了保護層132以露出一或多個晶片結構124A-124D。在一些實施例中,在薄化保護層132之後,露出每一晶片結構124A-124D。晶片結構124A-124D的散熱可因此變得更好。晶片結構124A-124D的效能及可靠度改善了。薄化製程可包括研磨製程、蝕刻製程、乾研磨製程、一或多種其他合適的製程、或上述之組合。
在一些實施例中,使用切割製程以將第1I圖中所示的結構切穿為多個單獨的封裝結構。可接著整合這些封裝結構至其他更大的封裝結構之中。
然而,本發明實施例並不以此為限。可對本發明實施例做許多變化及/或修改。在一些其他實施例中,未進行切割製程以分隔第1I圖中的結構為多個更小的封裝結構。可接著整合整個晶圓等級封裝結構至更大的封裝結構之中。
根據一些實施例,如第1J圖中所繪示,從載帶142拾取第1I圖所繪示的封裝結構並放置於封裝基板144上。在一些實施例中,第1I圖所繪示的封裝結構透過導電連接器148接合至封裝基板144。在一些實施例中,封裝基板144包括多個焊接零件形成於其上的導電墊146,及多個形成於封裝基板144相對表面上的導電凸點150。封裝基板144可包括一或多層聚合物層及多個導電部件。這些導電部件形成導電墊146和導電凸點150之間的電性連接。封裝基板144可包含核心部分。核心部分可包括有機材料例如可易於層壓的材料。在一些實施例中,核心部分可包括單側或雙側覆銅層壓板、環氧樹脂、樹脂、玻璃纖維、模塑料、塑膠(例如聚氯乙烯polyvinylchloride、PVC)、丙烯腈,丁二烯和苯乙烯(acrylonitrile, butadiene and styrene,ABS),聚丙烯(polypropylene,PP),聚乙烯(polyethylene,PE),聚苯乙烯(polystyrene,PS),聚甲基丙烯酸甲酯(polymethyl methacrylate,PMMA),聚對苯二甲酸乙二酯(polyethylene terephthalate,PET),聚碳酸酯(polycarbonates,PC),聚苯硫醚(polyphenylene sulfide,PPS))、一或多種其他合適的零件、或上述之組合。導電導孔可延伸穿透核心部分以提供核心部分的任一側上的零件之間的電性連接。
之後,放置第1I圖中所繪示的封裝結構於封裝基板144之上,使得導電連接器140物理接觸導電墊146上形成的焊接零件。之後,使用熱迴流製程。結果,一起迴流導電連接器140及焊接零件以形成導電連接器148。
在一些實施例中,形成底部填充材料152以包圍且保護導電連接器148。底部填充材料152的材料及形成方法可與第1F圖中底部填充材料130的材料及形成方法相同或相似。
重分布結構121及封裝基板144可能具有較大的熱膨脹差異。當越來越多晶片結構被設計為放置於重分布結構121之上,相應地形成了具有大面積的重分布結構121以容納這些晶片結構。因此,在與封裝基板144接合之後,翹曲的風險進一步增加了,其可對封裝結構的可靠度及效能產生負面影響。
在一些實施例中,載體基板100(其作為加強板)與重分布結構121大抵等寬。由於載體基板100具有高強度及低熱膨脹係數,封裝基板144與載體基板100上的零件之間的熱膨脹差異可受到限制。顯著地降低或避免了翹曲的風險。因此,大大提升了封裝結構的可靠度及效能。
如第1J圖中所繪示,載體基板100具有厚度T1 ,且重分布結構121具有厚度T2 。在一些實施例中,厚度T2 大於厚度T1 。在一些其他實施例中,厚度T2 與厚度T1 大抵相等。載體基板100的厚度T1 可在約10 µm至約100 µm的範圍內。在一些實施例中,厚度T1 與厚度T2 的厚度比例(T1 /T2 )在約0.5至約1的範圍內。
在一些情況中,若厚度比例(T1 /T2 )小於約0.5,載體基板100作為加強板可能不夠厚。因此,封裝結構可能高度翹曲,其對封裝結構的可靠度及效能產生負面影響。在一些其他情況中,若厚度比例(T1 /T2 )大於約1,載體基板100可能太厚。若載體基板100太厚,可能產生高應力。因此,可能損傷或負面影響導電連接器148。
可對本發明實施例做許多變化及/或修改。根據一些實施例,第3圖為封裝結構的部分的剖面圖。在一些實施例中,形成相似於第1J圖中所繪示的結構的封裝結構。根據一些實施例,如第3圖中所繪示,形成導熱結構154於晶片結構124A-124D之上。導熱結構154可以銅、鋁、金、一或多種其他合適的材料、或上述之組合製成,或包括銅、鋁、金、一或多種其他合適的材料、或上述之組合。在一些實施例中,導熱結構154與晶片結構124A-124D物理接觸。在一些其他實施例中,使用導熱膠以附接導熱結構154至晶片結構124A-124D。由於導熱結構154,可改善晶片結構124A-124D的散熱,其導致晶片結構124A-124D更好的效能及可靠度。
可對本發明實施例做許多變化及/或修改。例如,在一些實施例中,直接形成重分布結構於載體基板之上。沒有形成內連結構於重分布結構及載體基板之間。
根據一些實施例,第4A-4J圖繪示出形成封裝結構的一部分的製程之各階段剖面圖。如第4A圖中所繪示,接收或提供了載體基板100。第4A圖中載體基板100的材料可與第1A圖中載體基板100的材料相同或相似。類似於第1A圖中的實施例,根據一些實施例,如第4A圖中所繪示, 形成導電結構104及介電層102。第4A圖中導電結構104及介電層102的材料及形成方法與第1A圖中導電結構104及介電層102的材料及形成方法相同或相似。
根據一些實施例,如第4B圖中所繪示,直接形成導電墊114及絕緣層116a於載體基板100之上。第4B圖中導電墊114的材料及形成方法可與第1A圖中導電墊114的材料及形成方法相同或相似。第4B圖中絕緣層116a的材料及形成方法可與第1B圖中絕緣層116a的材料及形成方法相同或相似。與第1A圖中所示的實施例不同,第4B圖中所繪示的實施例中未形成零件106、108、110、及112。在一些實施例中,每一導電墊114與相應的導電結構104物理接觸。之後,形成具有多個開口118的絕緣層116a於載體基板100及導電墊114之上。開口118露出導電墊114。在一些實施例中,絕緣層116a與載體基板100及導電墊114上形成的介電層102物理接觸。在一些其他實施例中,在形成導電結構104時移除了載體基板100上表面上的介電層102的部分。在這些情形中,絕緣層116a可與載體基板100物理接觸。
根據一些實施例,如第4C圖中所繪示,形成導電部件120a於絕緣層116a之上。每一導電部件120a可延伸入相應的開口118以透過相應的導電墊114電性連接至相應的導電結構104。第4C圖中導電部件120a的材料及形成方法可與第1C圖中導電部件120a的材料及形成方法相同或相似。
根據一些實施例,如第4D圖中所繪示,形成多層絕緣層116b-116e及多個導電部件120b-120e於絕緣層116a及導電部件120a上。絕緣層116b-116e的材料及形成方法可與絕緣層116a的材料及形成方法相同或相似。導電部件120b-120e的材料及形成方法可與導電部件120a的材料及形成方法相同或相似。
根據一些實施例,如第4E圖中所繪示,形成絕緣層116f及導電部件120f於絕緣層116e及導電部件120e之上。絕緣層116a-116f及導電部件120a-120f共同形成重分布結構121。絕緣層116f可作為重分布結構121最上層的絕緣層。導電部件120f可作為重分布結構121的導電墊及/或導電柱。例如,導電部件120f用以作為凸塊下冶金墊層。絕緣層116f的材料及形成方法可與絕緣層116a的材料及形成方法相同或相似。導電部件120f的材料及形成方法可與導電部件120a的材料及形成方法相同或相似。
根據一些實施例,如第4E圖中所繪示,形成導電連接器122於導電部件120f之上。第4E圖中導電連接器122的材料及形成方法可與第1E圖中導電連接器122的材料及形成方法相同或相似。
根據一些實施例,如第4F圖中所繪示,類似於第1F圖中所繪示的實施例,多個晶片結構包括晶片結構124A、124B、124C、及124D位於形成於載體基板100上的重分布結構121之上。類似於第1F圖中的晶片結構124A-124D,第4F圖中的晶片結構124A-124D可為半導體晶粒及/或包括一或多個被封裝或被保護的半導體晶粒之封裝。
在一些實施例中,晶片結構124A-124D透過導電連接器128接合至重分布結構121的導電部件120f之上。第4F圖中導電連接器128的材料及形成方法可與第1F圖中導電連接器128的材料及形成方法相同或相似。
根據一些實施例,如第4F圖中所繪示,形成底部填充材料130以包圍及保護導電連接器128。第4F圖中底部填充材料130的材料及形成方法可與第1F圖中底部填充材料130的材料及形成方法相同或相似。
根據一些實施例,如第4F圖中所繪示,形成保護層132於重分布結構121之上以包圍及保護晶片結構124A-124D。第4F圖中保護層132的材料及形成方法可與第1F圖中保護層132的材料及形成方法相同或相似。
根據一些實施例,如第4G圖中所繪示,類似於第1G圖中所繪示的實施例,附接暫時支撐基板134至保護層132。第4G圖中暫時支撐基板134的材料可與第1G圖中暫時支撐基板134的材料相同或相似。
根據一些實施例,如第4G圖中所繪示,類似於第1G圖中所繪示的實施例,部分移除載體基板100以露出導電結構104。在部分移除載體基板100之後,導電結構104可穿透載體基板100。在一些實施例中,使用薄化製程部分移除載體基板100。薄化的載體基板100可作為加強板,其加強了封裝結構的強度,以避免及/或減少封裝結構的翹曲。可改善封裝結構的可靠度及效能。
根據一些實施例,如第4H圖中所繪示,形成保護層136、導電墊138、及導電連接器140。第4H圖中保護層136、導電墊138、及導電連接器140的材料及形成方法與第1H圖中保護層136、導電墊138、及導電連接器140的材料及形成方法相同或相似。
根據一些實施例,如第4I圖中所繪示,第4H圖中的結構附接於載帶142之上。之後,根據一些實施例,如第4I圖中所繪示,移除暫時支撐基板134,且進一步薄化了保護層132以露出一或多個晶片結構124A-124D。在一些實施例中,在薄化保護層132之後,露出每一晶片結構124A-124D。
在一些實施例中,使用切割製程以將第4I圖中所示的結構切穿為多個單獨的封裝結構。可接著整合這些封裝結構至其他更大的封裝結構之中。
然而,本發明實施例並不以此為限。可對本發明實施例做許多變化及/或修改。在一些其他實施例中,未進行切割製程以分隔第4I圖中的結構為多個更小的封裝結構。可接著整合整個晶圓等級封裝結構至更大的封裝結構之中。
根據一些實施例,如第4J圖中所繪示,從載帶142拾取第4I圖所繪示的封裝結構並放置於封裝基板144上。第4J圖中的封裝基板144可與第1J圖中的封裝基板144相同或相似。在一些實施例中,第4I圖所繪示的封裝結構透過導電連接器148接合至封裝基板144。第4J圖中導電連接器148的材料及形成方法與第1J圖中導電連接器148的材料及形成方法相同或相似。
根據一些實施例,形成底部填充材料152以包圍及保護導電連接器148。第4J圖中底部填充材料152的材料及形成方法與第1F圖中底部填充材料130的材料及形成方法相同或相似。
重分布結構121及封裝基板144可能具有較大的熱膨脹差異。當越來越多晶片結構被設計為放置於重分布結構121之上,相應地形成了具有大面積的重分布結構121以容納這些晶片結構。因此,在與封裝基板144接合之後,翹曲的風險進一步增加了,其可對封裝結構的可靠度及效能產生負面影響。由於載體基板100具有高強度及低熱膨脹係數,封裝基板144與載體基板100上的零件之間的熱膨脹差異可受到限制。顯著地降低或避免了翹曲的風險。因此,大大提升了封裝結構的可靠度及效能。
可對本發明實施例做許多變化及/或修改。根據一些實施例,第5圖為封裝結構的一部分的剖面圖。在一些實施例中,形成了類似於第4J圖中所繪示的結構的封裝結構。根據一些實施例,如第5圖中所繪示,類似於第3圖中所繪示的實施例,形成導熱結構154於晶片結構124A-124D之上。導熱結構154可以銅、鋁、金、一或多種其他合適的材料、或上述之組合製成,或包括銅、鋁、金、一或多種其他合適的材料、或上述之組合。在一些實施例中,導熱結構154與晶片結構124A-124D物理接觸。在一些其他實施例中,使用導熱膠以附接導熱結構154至晶片結構124A-124D。由於導熱結構154,可改善晶片結構124A-124D的散熱,其可改善封裝結構的效能及可靠度。
可對本發明實施例做許多變化及/或修改。在一些實施例中,形成兩個或多個重分布結構於載體基板的相對表面之上。
根據一些實施例,第6A-6E圖繪示出形成封裝結構的一部分的製程之各階段剖面圖。根據一些實施例,如第6A圖中所繪示,形成與第1G或4G圖中所繪示的結構相同或相似的結構。
根據一些實施例,如第6B圖中所繪示,形成第二重分布結構621於載體基板100之上。於是,載體基板100位於重分布結構121和第二重分布結構621之間。與重分布結構121相似,第二重分布結構621包括多層絕緣層602及多個導電部件604。第二重分布結構621的材料及形成方法與重分布結構121的材料及形成方法相同或相似。
如第6B圖中所繪示,重分布結構121中的一些導電部件為導電導孔。在一些實施例中,如第6B圖所繪示,導電導孔的上半部比導電導孔的下半部寬。如第6B圖中所繪示,第二重分布結構621中的一些導電部件為導電導孔。在一些實施例中,如第6B圖所繪示,在第二重分布結構621中,導電導孔的下半部比導電導孔的上半部寬。
根據一些實施例,如第6C圖中所繪示,形成保護層136、導電墊138、及導電連接器140。第6C圖中保護層136、導電墊138、及導電連接器140的材料及形成方法與第1H圖中保護層136、導電墊138、及導電連接器140的材料及形成方法相同或相似。
根據一些實施例,如第6D圖中所繪示,第6C圖中的結構附接於載帶142之上。之後,根據一些實施例,如第6D圖中所繪示,移除暫時支撐基板134,且進一步薄化了保護層132以露出一或多個晶片結構124A-124D。在一些實施例中,在薄化保護層132之後,露出每一晶片結構124A-124D。
在一些實施例中,使用切割製程以將第6D圖中所示的結構切穿為多個單獨的封裝結構。可接著整合這些封裝結構至其他更大的封裝結構之中。
然而,本發明實施例並不以此為限。可對本發明實施例做許多變化及/或修改。在一些其他實施例中,未進行切割製程以分隔第6D圖中的結構為多個更小的封裝結構。可接著整合整個晶圓等級封裝結構至更大的封裝結構之中。
根據一些實施例,如第6E圖中所繪示,從載帶142拾取第6D圖所繪示的封裝結構並放置於封裝基板144上。第6E圖中的封裝基板144可與第1J圖中的封裝基板144相同或相似。在一些實施例中,第6D圖所繪示的封裝結構透過導電連接器148接合至封裝基板144。第6E圖中導電連接器148的材料及形成方法與第1J圖中導電連接器148的材料及形成方法相同或相似。
根據一些實施例,形成底部填充材料152以包圍及保護導電連接器148。底部填充材料152的材料及形成方法與第1F圖中底部填充材料130的材料及形成方法相同或相似。
可對本發明實施例做許多變化及/或修改。根據一些實施例,第7圖為封裝結構的一部分的剖面圖。在一些實施例中,形成了類似於第6E圖中所繪示的結構的封裝結構。根據一些實施例,如第7圖中所繪示,類似於第3圖中所繪示的實施例,形成導熱結構154於晶片結構124A-124D之上。導熱結構154可以銅、鋁、金、一或多種其他合適的材料、或上述之組合製成,或包括銅、鋁、金、一或多種其他合適的材料、或上述之組合。在一些實施例中,導熱結構154與晶片結構124A-124D物理接觸。在一些其他實施例中,使用導熱膠以附接導熱結構154至晶片結構124A-124D。由於導熱結構154,可改善晶片結構124A-124D的散熱,其有利於封裝結構的效能及可靠度。
可對本發明實施例做許多變化及/或修改。根據一些實施例,第8圖為封裝結構的一部分的剖面圖。在一些實施例中,形成了類似於第7圖中所繪示的結構的封裝結構。與第7圖中所繪示的實施例不同,在第8圖中所繪示的實施例中,未形成零件106、108、110、及112。
可對本發明實施例做許多變化及/或修改。在一些實施例中,載體基板以絕緣材料例如玻璃製成。可不需沿著導電結構104的側壁及底部形成介電層102。
根據一些實施例,第9A-9K圖為形成封裝結構的一部分的製程之各階段剖面圖。如第9A圖中所繪示,獲得或提供載體基板900。在一些實施例中,載體基板900為介電基板,例如玻璃晶圓。載體基板900可以氧化矽(silicon oxide)、氧化鋁(aluminum oxide)、氧化鈦(titanium oxide)、一或多種其他合適的材料、或上述之組合製成,或包括氧化矽、氧化鋁、氧化鈦、一或多種其他合適的材料、或上述之組合。在一些實施例中,載體基板900的主體為單層結構。
根據一些實施例,如第9A圖中所繪示,部分移除了載體基板900以形成開口902。可使用能量束鑽孔製程、機械鑽孔製程、微影及蝕刻製程、一或多種其他合適的製程、或上述之組合形成開口902。能量束鑽孔製程可包括雷射束鑽孔製程、電子束鑽孔製程、離子束鑽孔製程、電漿束鑽孔製程、相似製程、或上述之組合。
根據一些實施例,如第9B圖中所繪示,類似於第1A圖中所繪示的實施例,形成導電結構904。在一些實施例中,由於未形成介電層102,導電結構904填充開口902且與載體基板900物理接觸。導電結構904的材料及形成方法可與第1A圖中導電結構104的材料及形成方法相同或相似。在一些實施例中,導電結構904略微突出於載體基板900的頂表面。在一些其他實施例中,導電結構904的頂端與載體基板900的頂表面大抵齊平。
根據一些實施例,如第9C圖中所繪示,形成具有多個開口908的絕緣層906a於載體基板900之上。開口908露出導電結構904。在一些實施例中,絕緣層906a與載體基板900物理接觸。絕緣層906a的材料及形成方法與第1B圖中絕緣層116a的材料及形成方法相同或相似。
根據一些實施例,如第9D圖中所繪示,形成導電部件910a及910b及絕緣層906b。導電部件910a可作為導電墊,其形成電性連接至載體基板900中的導電結構904。第9D圖中導電部件910a及910b的材料及形成方法可與第1C圖中導電部件120a的材料及形成方法相同或相似。絕緣層906b的材料及形成方法可與絕緣層906a的材料及形成方法相同或相似。
根據一些實施例,如第9E圖中所繪示,形成多層絕緣層906c-906f及多個導電部件910c-910f。絕緣層906c-906f的材料及形成方法可與第1B圖中絕緣層116a的材料及形成方法相同或相似。導電部件910c-910f的材料及形成方法可與第1C圖中導電部件120a的材料及形成方法相同或相似。
根據一些實施例,如第9F圖中所繪示,形成絕緣層906g及導電部件910g。絕緣層906a-906g及導電部件910a-910g共同形成重分布結構914。絕緣層906g可作為重分布結構914最上層的絕緣層。導電部件910g可作為重分布結構914的導電墊及/或導電柱。例如,導電部件910g用以作為凸塊下冶金墊層。絕緣層906g的材料及形成方法可與第1B圖中絕緣層116a的材料及形成方法相同或相似。導電部件910g的材料及形成方法可與第1C圖中導電部件120a的材料及形成方法相同或相似。
根據一些實施例,如第9F圖中所繪示,形成導電連接器912於導電部件910g之上。第9F圖中導電連接器912的材料及形成方法可與第1E圖中導電連接器122的材料及形成方法相同或相似。
根據一些實施例,如第9G圖中所繪示,類似於第1F圖中所繪示的實施例,多個晶片結構包括晶片結構916A、916B、916C、及916D位於載體基板900上形成的重分布結構914之上。類似於第1F圖中的晶片結構124A-124D,第9G圖中的晶片結構916A-916D可為半導體晶粒及/或包括一或多個被封裝或被保護的半導體晶粒之封裝。
在一些實施例中,晶片結構916A-916D透過導電連接器920接合至重分布結構914的導電部件910g之上。在一些實施例中,每一晶片結構916A-916D包括上面形成焊接零件的導電柱918。拾取晶片結構916A-916D並放置於重分布結構914上。在一些實施例中,一起迴流晶片結構916A-916D及導電連接器912的焊接零件。於是,形成了導電連接器920。晶片結構916A-916D及重分布結構914透過導電連接器920接合在一起。
根據一些實施例,如第9G圖中所繪示,形成底部填充材料922以包圍及保護導電連接器920。底部填充材料922的材料及形成方法與第1F圖中底部填充材料130的材料及形成方法相同或相似。
根據一些實施例,如第9G圖中所繪示,形成保護層924於重分布結構914之上以包圍及保護晶片結構916A-916D。保護層924的材料及形成方法可與第1F圖中保護層132的材料及形成方法相同或相似。
根據一些實施例,如第9H圖中所繪示,類似於第1G圖中所繪示的實施例,附接暫時支撐基板134至保護層924。暫時支撐基板926的材料可與第1G圖中暫時支撐基板134的材料相同或相似。
根據一些實施例,如第9H圖中所繪示,類似於第1G圖中所繪示的實施例,部分移除載體基板900以露出導電結構904。在部分移除載體基板900之後,導電結構904可穿透載體基板900。在一些實施例中,導電結構904略微突出於載體基板900的底表面。在一些其他實施例中,導電結構904的底端與載體基板900的底表面大抵齊平。在一些實施例中,使用薄化製程部分移除載體基板900。薄化的載體基板900可作為加強板,其加強了封裝結構的強度,以避免及/或減少封裝結構的翹曲。可改善封裝結構的可靠度及效能。
根據一些實施例,如第9I圖中所繪示,形成保護層928、導電墊930、及導電連接器932。保護層928、導電墊930、及導電連接器932的材料及形成方法與第1H圖中保護層136、導電墊138、及導電連接器140的材料及形成方法相同或相似。
根據一些實施例,如第9J圖中所繪示,第9I圖中的結構附接於載帶934之上。之後,根據一些實施例,如第9J圖中所繪示,移除暫時支撐基板926,且進一步薄化了保護層924以露出一或多個晶片結構916A-916D。在一些實施例中,在薄化保護層924之後,露出每一晶片結構916A-916D。
在一些實施例中,使用切割製程以將第9J圖中所示的結構切穿為多個單獨的封裝結構。可接著整合這些封裝結構至其他更大的封裝結構之中。
然而,本發明實施例並不以此為限。可對本發明實施例做許多變化及/或修改。在一些其他實施例中,未進行切割製程以分隔第9J圖中的結構為多個更小的封裝結構。可接著整合整個晶圓等級封裝結構至更大的封裝結構之中。
根據一些實施例,如第9K圖中所繪示,從載帶934拾取第9J圖所繪示的封裝結構並放置於封裝基板936上。封裝基板936可與第1J圖中的封裝基板144相同或相似。在一些實施例中,第4I圖所繪示的封裝結構透過導電連接器148接合至封裝基板144。第4J圖中導電連接器148的材料及形成方法與第1J圖中導電連接器148的材料及形成方法相同或相似。封裝基板936更包括多個導電凸塊940。導電凸塊940可用於連接另一零件,例如電路板。在一些實施例中,第9J圖中所繪示的封裝結構透過導電連接器938接合至封裝基板936。導電連接器938的材料及形成方法與第1J圖中導電連接器148的材料及形成方法相同或相似。
根據一些實施例,形成底部填充材料942以包圍及保護導電連接器938。底部填充材料942的材料及形成方法與第1F圖中底部填充材料130的材料及形成方法相同或相似。
重分布結構914及封裝基板936可能具有較大的熱膨脹差異。當越來越多晶片結構被設計為放置於重分布結構914之上,相應地形成了具有大面積的重分布結構914以容納這些晶片結構。因此,在與封裝基板936接合之後,翹曲的風險進一步增加了,其可對封裝結構的可靠度及效能產生負面影響。由於載體基板900具有高強度及低熱膨脹係數,封裝基板936與載體基板900上的零件之間的熱膨脹差異可受到限制。顯著地降低或避免了翹曲的風險。因此,大大提升了封裝結構的可靠度及效能。
可對本發明實施例做許多變化及/或修改。根據一些實施例,第10圖為封裝結構的一部分的剖面圖。在一些實施例中,形成了類似於第9K圖中所繪示的結構的封裝結構。根據一些實施例,如第10圖中所繪示,類似於第3圖中所繪示的實施例,形成導熱結構154於晶片結構916A-916D之上。導熱結構154可以銅、鋁、金、一或多種其他合適的材料、或上述之組合製成,或包括銅、鋁、金、一或多種其他合適的材料、或上述之組合。在一些實施例中,導熱結構154與晶片結構916A-916D物理接觸。在一些其他實施例中,使用導熱膠以附接導熱結構154至晶片結構916A-916D。由於導熱結構154,可改善晶片結構916A-916D的散熱,其可改善封裝結構的效能及可靠度。
可對本發明實施例做許多變化及/或修改。在一些實施例中,形成兩個或多個重分布結構於載體基板的相對表面之上。
根據一些實施例,第11A-11E圖繪示出形成封裝結構的一部分的製程之各階段剖面圖。根據一些實施例,如第11A圖中所繪示,形成與第9H圖中所繪示的結構相同或相似的結構。
根據一些實施例,如第11B圖中所繪示,形成第二重分布結構951於載體基板900之上。於是,載體基板900位於重分布結構914和第二重分布結構951之間。與重分布結構914相似,第二重分布結構951包括多層絕緣層952及多個導電部件954。第二重分布結構951的材料及形成方法與重分布結構914的材料及形成方法相同或相似。
如第11B圖中所繪示,重分布結構914中的一些導電部件為導電導孔。在一些實施例中,如第11B圖所繪示,導電導孔的上半部比導電導孔的下半部寬。如第11B圖中所繪示,第二重分布結構951中的一些導電部件為導電導孔。在一些實施例中,如第11B圖所繪示,在第二重分布結構951中,導電導孔的下半部比導電導孔的上半部寬。
根據一些實施例,如第11C圖中所繪示,形成保護層956、導電墊958、及導電連接器960。第11C圖中保護層956、導電墊958、及導電連接器960的材料及形成方法與第1H圖中保護層136、導電墊138、及導電連接器140的材料及形成方法相同或相似。
根據一些實施例,如第11D圖中所繪示,第11C圖中的結構附接於載帶962之上。之後,根據一些實施例,如第11D圖中所繪示,移除暫時支撐基板926,且進一步薄化了保護層924以露出一或多個晶片結構916A-916D。在一些實施例中,在薄化保護層924之後,露出每一晶片結構916A-916D。
在一些實施例中,使用切割製程以將第11D圖中所示的結構切穿為多個單獨的封裝結構。可接著整合這些封裝結構至其他更大的封裝結構之中。
然而,本發明實施例並不以此為限。可對本發明實施例做許多變化及/或修改。在一些其他實施例中,未進行切割製程以分隔第11D圖中的結構為多個更小的封裝結構。可接著整合整個晶圓等級封裝結構至更大的封裝結構之中。
根據一些實施例,如第11E圖中所繪示,從載帶962拾取第11D圖所繪示的封裝結構並放置於封裝基板964上。第11E圖中的封裝基板144可與第1J圖中的封裝基板144相同或相似。封裝基板964更包括多個導電凸塊968。導電凸塊968可用於連接另一零件,例如電路板。在一些實施例中,第11D圖中所繪示的封裝結構透過導電連接器966接合至封裝基板964。第11E圖中導電連接器966的材料及形成方法與第1J圖中導電連接器148的材料及形成方法相同或相似。
根據一些實施例,形成底部填充材料970以包圍及保護導電連接器966。底部填充材料970的材料及形成方法與第1F圖中底部填充材料130的材料及形成方法相同或相似。
可對本發明實施例做許多變化及/或修改。根據一些實施例,第12圖為封裝結構的一部分的剖面圖。在一些實施例中,形成了類似於第11E圖中所繪示的結構的封裝結構。根據一些實施例,如第12圖中所繪示,類似於第3圖中所繪示的實施例,形成導熱結構154於晶片結構916A-916D之上。由於導熱結構154,可改善晶片結構916A-916D的散熱,其有利於封裝結構的效能及可靠度。
可對本發明實施例做許多變化及/或修改。在一些實施例中,形成於載體基板之中的導電結構具有傾斜的側壁。在一些實施例中,靠近晶片結構之導電結構的第一部分比靠近封裝結構之導電結構的第二部分寬。
根據一些實施例,第13A-13B圖繪示出形成封裝結構的一部分的製程之各階段剖面圖。根據一些實施例,如第13A圖中所繪示,形成與第1A圖中所繪示的結構相同或相似的結構。在一些實施例中,用於容納導電結構104及介電層102的開口具有傾斜的側壁。因此,導電結構104亦具有傾斜的側壁。
之後,進行類似於第1B-1J中所繪示的製程。於是,根據一些實施例,形成第13B圖中所繪示的封裝結構。在一些實施例中,導電結構104的每一頂端比相應導電結構104的相應底端寬。
可對本發明實施例做許多變化及/或修改。在一些實施例中,形成一或多個裝置零件於載體基板100及/或900之中。在一些實施例中,裝置零件為被動裝置零件。在一些實施例中,裝置零件為電容例如深溝槽電容。
根據一些實施例,第14圖為封裝結構的一部分的剖面圖。在一些實施例中,形成了類似於第1J圖中所繪示的結構的封裝結構。在一些實施例中,形成多個電容C於載體基板100之中。在一些實施例中,在形成導電結構104之前,形成電容C。在一些其他實施例中,在形成導電結構之後,形成電容C。在一些實施例中,在形成重分布結構121之前形成電容C。
根據一些實施例,第15圖為封裝結構的一部分的剖面圖。在一些實施例中,第15圖繪示出載體基板100的一部分的放大剖面圖。在一些實施例中,多個電容C形成於載體基板100之中。電容可為深溝槽電容。
在一些實施例中,在形成導電結構104之後及形成重分布結構121之前,部分移除載體基板100以形成多重溝槽。之後,依序沉積介電層182、第一電極層184、電容介電層186、第二電極層188、及介電填充層190於載體基板100之上以填充溝槽。之後,使用平坦化製程以移除溝槽外的這些層的部分。於是,這些層的餘留部分形成電容C。電容亦可形成於第3、4J、5、6E、7、8、9K、10、11E、12、及/或13B圖中所繪示的結構的載體基板100或900之中。
本發明實施例形成包括多個晶片結構、含聚合物多重分布結構、及加強板的封裝結構。形成多個導電結構穿透加強板以形成加強板相對表面上形成的裝置零件之間的電性連接。由於加強板具有高強度及低熱膨脹係數,載體基板之上及之下的零件之間的熱膨脹差異可受到限制。顯著地降低或避免了翹曲的風險。因此,大大提升了封裝結構的可靠度及效能。
根據一些實施例,提供了一種封裝結構的形成方法。此方法包括形成複數個導電結構於載體基板之中及形成重分布結構於載體基板之上。重分布結構具有複數個含聚合物層及複數個導電部件。此方法亦包括接合複數個晶片結構於該重分布結構之上及形成保護層於重分布結構之上以包圍晶片結構。此方法亦包括形成複數個導電連接器於載體基板的表面上。載體基板位於重分布結構及導電連接器之間。在一實施例中,此方法更包括接合導電連接器至封裝基板。在一實施例中,此方法更包括在形成該些導電連接器之前薄化該載體基板以露出該些導電結構。在一實施例中,載體基板以半導體材料製成。在一實施例中,此方法更包括形成導電結構之前,形成介電層於載體基板之中,介電層電性隔絕載體基板及導電結構。在一實施例中,載體基板以介電材料製成。在一實施例中,此方法更包括在形成重分布結構之前形成至少深溝槽電容於載體基板之中。在一實施例中,此方法更包括在形成導電連接器之前,形成第二重分布結構於載體基板的表面上,載體基板位於重分布結構及第二重分布結構之間。在一實施例中,第二重分布結構包括第二含聚合物層及第二導電部件。在一實施例中,此方法更包括研磨保護層以露出至少一個晶片結構。
根據一些實施例,提供了一種封裝結構的形成方法。此方法包括形成複數個導電導孔於載體基板之中且形成重分布結構於載體基板之上。重分布結構具有複數個含聚合物層及複數個導電部件。此方法亦包括放置複數個晶片結構於重分布結構之上。此方法亦包括接合載體基板至封裝結構。在一實施例中,此方法更包括形成介電層於載體基板之中;形成導電材料於介電層之上;以及部分移除導電材料,導電材料的餘留部分形成導電導孔。在一實施例中,此方法更包括在放置晶片結構之後及接合載體基板至封裝結構之前薄化載體基板以露出導電導孔。在一實施例中,此方法更包括部分移除載體基板以形成開口於載體基板之中;形成導電材料以至少部分填充開口;以及部分移除導電材料,導電材料的餘留部分形成導電導孔。
根據一些實施例,提供了一種封裝結構。封裝結構包括加強板及複數個導電結構穿透加強板。封裝結構亦包括一重分布結構,位於加強板之上。重分布結構包括複數個含聚合物層及複數個導電部件。封裝結構更包括複數個晶片結構,位於重分布結構之上以及保護層,包圍晶片結構。此外,封裝結構包括複數個導電連接器,位於加強板的底表面之下。加強板位於重分布結構及導電連接器之間。在一些實施例中,加強板具有第一厚度,重分布結構具有第二厚度,且第一厚度與第二厚度的比例在約0.5至約1的範圍內。在一些實施例中,封裝結構更包括第二重分布結構,第二重分布結構位於加強板及導電連接器之間。在一些實施例中,第二重分布結構包括第二含聚合物層及第二導電部件。在一些實施例中,加強板與重分布結構大抵上同寬。在一些實施例中,封裝結構更包括在加強板中形成至少一深溝槽電容。
前述內文概述了許多實施例的特徵部件,使本技術領域中具有通常知識者可以從各個方面更佳地了解本發明實施例。本技術領域中具有通常知識者應可理解,且可輕易地以本發明實施例為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本發明實施例的發明精神與範圍。在不背離本發明實施例的發明精神與範圍之前提下,可對本發明實施例進行各種改變、置換或修改,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。另外,雖然本發明已以數個較佳實施例揭露如上,然其並非用以限定本發明,且並非所有優點都已於此詳加說明。
100:載體基板 102:介電層 104:導電結構 106:零件 108:零件 110:零件 112:零件 114:導電墊 116a,116b,116c,116d,116e,116f:絕緣層 118:開口 120a,120b,120c,120d,120e,120f:導電部件 121:重分布結構 122:導電連接器 124A,124B,124C,124D:晶片結構 125:內連結構 126:導電柱 128:導電連接器 130:底部填充材料 132:保護層 134:暫時支撐基板 136:保護層 138:導電墊 140:導電連接器 142:載帶 144:封裝基板 146:導電墊 148:導電連接器 150:導電凸點 152:底部填充材料 154:導熱結構 182:介電層 184:第一電極層 186:電容介電層 188:第二電極層 190:介電填充層 602:多層絕緣層 604:導電部件 621:第二重分布結構 900:載體基板 902:開口 904:導電結構 906a,906b,906c,906d,906e,906f,906g:絕緣層 908:開口 910a,910b,910c,910d,910e,910f,910g:導電部件 912:導電連接器 914:重分布結構 916A,916B,916C,916D:晶片結構 918:導電柱 920:導電連接器 922:底部填充材料 924:保護層 926:暫時支撐基板 928:保護層 930:導電墊 932:導電連接器 934:載帶 936:封裝基板 938:導電連接器 940:導電凸塊 942:底部填充材料 951:第二重分布結構 952:絕緣層 954:導電部件 956:保護層 958:導電墊 960:導電連接器 962:載帶 964:封裝基板 966:導電連接器 968:導電凸塊 970:底部填充材料 T1 ,T2 :厚度 C:電容
以下將配合所附圖式詳述本發明實施例。應注意的是,各種特徵部件並未按照比例繪製且僅用以說明例示。事實上,元件的尺寸可能經放大或縮小,以清楚地表現出本發明實施例的技術特徵。 第1A-1J圖係根據一些實施例繪示出形成封裝結構的一部分的製程之各階段剖面圖。 第2圖係根據一些實施例繪示出封裝結構的一部分的上視圖。 第3圖係根據一些實施例繪示出封裝結構的一部分的剖面圖。 第4A-4J圖係根據一些實施例繪示出形成封裝結構的一部分的製程之各階段剖面圖。 第5圖係根據一些實施例繪示出封裝結構的一部分的剖面圖。 第6A-6E圖係根據一些實施例繪示出形成封裝結構的一部分的製程之各階段剖面圖。 第7圖係根據一些實施例繪示出封裝結構的一部分的剖面圖。 第8圖係根據一些實施例繪示出封裝結構的一部分的剖面圖。 第9A-9K圖係根據一些實施例繪示出形成封裝結構的一部分的製程之各階段剖面圖。 第10圖係根據一些實施例繪示出封裝結構的一部分的剖面圖。 第11A-11E圖係根據一些實施例繪示出形成封裝結構的一部分的製程之各階段剖面圖。 第12圖係根據一些實施例繪示出封裝結構的一部分的剖面圖。 第13A-13B圖係根據一些實施例繪示出形成封裝結構的一部分的製程之各階段剖面圖。 第14圖係根據一些實施例繪示出封裝結構的一部分的剖面圖。 第15圖係根據一些實施例繪示出封裝結構的一部分的剖面圖。
100:載體基板
102:介電層
104:導電結構
106:零件
108:零件
110:零件
112:零件
114:導電墊
116a,116b,116c,116d,116e,116f:絕緣層
120a,120b,120c,120d,120e,120f:導電部件
121:重分布結構
124A,124B,124C,124D:晶片結構
125:內連結構
126:導電柱
128:導電連接器
130:底部填充材料
132:保護層
136:保護層
138:導電墊
144:封裝基板
146:導電墊
148:導電連接器
150:導電凸點
152:底部填充材料
T1 ,T2 :厚度

Claims (20)

  1. 一種封裝結構的形成方法,包括: 形成複數個導電結構於一載體基板之中; 形成一重分布結構於該載體基板之上,其中該重分布結構具有複數個含聚合物層及複數個導電部件; 接合複數個晶片結構於該重分布結構之上; 形成一保護層於該重分布結構之上以包圍該些晶片結構;以及 形成複數個導電連接器於該載體基板的一表面上,其中該載體基板位於該重分布結構及該些導電連接器之間。
  2. 如請求項1之封裝結構的形成方法,更包括接合該些導電連接器至一封裝基板。
  3. 如請求項1之封裝結構的形成方法,更包括在形成該些導電連接器之前薄化該載體基板以露出該些導電結構。
  4. 如請求項1之封裝結構的形成方法,其中該載體基板以一半導體材料製成。
  5. 如請求項4之封裝結構的形成方法,更包括形成該導電結構之前,形成一介電層於該載體基板之中,其中該介電層電性隔絕該載體基板及該些導電結構。
  6. 如請求項1之封裝結構的形成方法,其中該載體基板以一介電材料製成。
  7. 如請求項1之封裝結構的形成方法,更包括在形成該重分布結構之前形成至少一深溝槽電容於該載體基板之中。
  8. 如請求項1之封裝結構的形成方法,更包括在形成該些導電連接器之前,形成一第二重分布結構於該載體基板的該表面上,其中該載體基板位於該重分布結構及該第二重分布結構之間。
  9. 如請求項8之封裝結構的形成方法,其中該第二重分布結構包括複數個第二含聚合物層及複數個第二導電部件。
  10. 如請求項1之封裝結構的形成方法,更包括研磨該保護層以露出至少一個該些晶片結構。
  11. 一種封裝結構的形成方法,包括: 形成複數個導電導孔於一載體基板之中; 形成一重分布結構於該載體基板之上,其中該重分布結構具有複數個含聚合物層及複數個導電部件; 放置複數個晶片結構於該重分布結構之上;以及 接合該載體基板至一封裝結構。
  12. 如請求項11之封裝結構的形成方法,更包括: 形成一介電層於該載體基板之中; 形成一導電材料於該介電層之上;以及 部分移除該導電材料,其中該導電材料的該餘留部分形成該些導電導孔。
  13. 如請求項12之封裝結構的形成方法,更包括在放置該些晶片結構之後及接合該載體基板至該封裝結構之前薄化該載體基板以露出該些導電導孔。
  14. 如請求項11之封裝結構的形成方法,更包括: 部分移除該載體基板以形成複數個開口於該載體基板之中; 形成一導電材料以至少部分填充該些開口;以及 部分移除該導電材料,其中該導電材料的該餘留部分形成該些導電導孔。
  15. 一種封裝結構,包括: 一加強板; 複數個導電結構穿透該加強板; 一重分布結構,位於該加強板之上,其中該重分布結構包括複數個含聚合物層及複數個導電部件; 複數個晶片結構,位於該重分布結構之上; 一保護層,包圍該些晶片結構;以及 複數個導電連接器,位於該加強板的一底表面之下,其中該加強板位於該重分布結構及該些導電連接器之間。
  16. 如請求項15之封裝結構,其中該加強板具有一第一厚度,該重分布結構具有一第二厚度,且該第一厚度與該第二厚度的一比例在約0.5至約1的範圍內。
  17. 如請求項15之封裝結構,更包括一第二重分布結構,其中該第二重分布結構位於該加強板及該些導電連接器之間。
  18. 如請求項17之封裝結構,其中該第二重分布結構包括複數個第二含聚合物層及複數個第二導電部件。
  19. 如請求項15之封裝結構,其中該加強板與該重分布結構大抵上同寬。
  20. 如請求項11之封裝結構,更包括在該加強板中形成至少一深溝槽電容。
TW110125632A 2020-08-06 2021-07-13 封裝結構及其形成方法 TWI825451B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202063061828P 2020-08-06 2020-08-06
US63/061,828 2020-08-06
US17/071,030 2020-10-15
US17/071,030 US11605600B2 (en) 2020-08-06 2020-10-15 Package structure with reinforced element and formation method thereof

Publications (2)

Publication Number Publication Date
TW202207371A true TW202207371A (zh) 2022-02-16
TWI825451B TWI825451B (zh) 2023-12-11

Family

ID=78942654

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110125632A TWI825451B (zh) 2020-08-06 2021-07-13 封裝結構及其形成方法

Country Status (3)

Country Link
US (2) US11605600B2 (zh)
CN (1) CN113808961A (zh)
TW (1) TWI825451B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI843329B (zh) * 2022-02-17 2024-05-21 台灣積體電路製造股份有限公司 裝置封裝及其製造方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11694974B2 (en) * 2021-07-08 2023-07-04 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor die with warpage release layer structure in package and fabricating method thereof

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3583396B2 (ja) * 2001-10-31 2004-11-04 富士通株式会社 半導体装置の製造方法、薄膜多層基板及びその製造方法
JP2007281266A (ja) * 2006-04-10 2007-10-25 Sumitomo Electric Ind Ltd 裏面入射型フォトダイオードアレイおよびセンサ
US9048233B2 (en) 2010-05-26 2015-06-02 Taiwan Semiconductor Manufacturing Company, Ltd. Package systems having interposers
US9064879B2 (en) 2010-10-14 2015-06-23 Taiwan Semiconductor Manufacturing Company, Ltd. Packaging methods and structures using a die attach film
US8797057B2 (en) 2011-02-11 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. Testing of semiconductor chips with microbumps
US9000584B2 (en) 2011-12-28 2015-04-07 Taiwan Semiconductor Manufacturing Company, Ltd. Packaged semiconductor device with a molding compound and a method of forming the same
US8975183B2 (en) * 2012-02-10 2015-03-10 Taiwan Semiconductor Manufacturing Co., Ltd. Process for forming semiconductor structure
US9111949B2 (en) 2012-04-09 2015-08-18 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus of wafer level package for heterogeneous integration technology
US9263511B2 (en) 2013-02-11 2016-02-16 Taiwan Semiconductor Manufacturing Co., Ltd. Package with metal-insulator-metal capacitor and method of manufacturing the same
US9048222B2 (en) 2013-03-06 2015-06-02 Taiwan Semiconductor Manufacturing Company, Ltd. Method of fabricating interconnect structure for package-on-package devices
US9087832B2 (en) * 2013-03-08 2015-07-21 Taiwan Semiconductor Manufacturing Company, Ltd. Warpage reduction and adhesion improvement of semiconductor die package
US9368460B2 (en) 2013-03-15 2016-06-14 Taiwan Semiconductor Manufacturing Company, Ltd. Fan-out interconnect structure and method for forming same
US9281254B2 (en) 2014-02-13 2016-03-08 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming integrated circuit package
US9496189B2 (en) 2014-06-13 2016-11-15 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked semiconductor devices and methods of forming same
US9831148B2 (en) * 2016-03-11 2017-11-28 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out package including voltage regulators and methods forming same
US10026716B2 (en) * 2016-04-15 2018-07-17 Taiwan Semiconductor Manufacturing Company, Ltd. 3DIC formation with dies bonded to formed RDLs
US10319690B2 (en) * 2017-04-28 2019-06-11 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof
US11322449B2 (en) * 2017-10-31 2022-05-03 Taiwan Semiconductor Manufacturing Co., Ltd. Package with fan-out structures
US10714462B2 (en) * 2018-04-24 2020-07-14 Advanced Micro Devices, Inc. Multi-chip package with offset 3D structure
US10879183B2 (en) * 2018-06-22 2020-12-29 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method of manufacture
US10867925B2 (en) * 2018-07-19 2020-12-15 Taiwan Semiconductor Manufacturing Co., Ltd. Method for forming chip package structure
US11114311B2 (en) * 2018-08-30 2021-09-07 Taiwan Semiconductor Manufacturing Co., Ltd. Chip package structure and method for forming the same
US11211334B2 (en) * 2018-11-18 2021-12-28 iCometrue Company Ltd. Logic drive based on chip scale package comprising standardized commodity programmable logic IC chip and memory IC chip
US10756622B2 (en) * 2018-12-24 2020-08-25 Apple Inc Power management system switched capacitor voltage regulator with integrated passive device
DE102020105134A1 (de) * 2019-09-27 2021-04-01 Taiwan Semiconductor Manufacturing Co., Ltd. Halbleiterpackage und herstellungsverfahren
US11239184B2 (en) * 2020-06-11 2022-02-01 Advanced Semicondutor Engineering, Inc. Package substrate, electronic device package and method for manufacturing the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI843329B (zh) * 2022-02-17 2024-05-21 台灣積體電路製造股份有限公司 裝置封裝及其製造方法

Also Published As

Publication number Publication date
US11605600B2 (en) 2023-03-14
US20230223360A1 (en) 2023-07-13
CN113808961A (zh) 2021-12-17
TWI825451B (zh) 2023-12-11
US20220045016A1 (en) 2022-02-10

Similar Documents

Publication Publication Date Title
US11670577B2 (en) Chip package with redistribution structure having multiple chips
US20230378078A1 (en) Package with fan-out structures
US9059167B2 (en) Structure and method for making crack stop for 3D integrated circuits
US11764159B2 (en) Package with fan-out structures
CN112420643A (zh) 半导体结构及其制造方法
US20230223360A1 (en) Package structure with reinforced element
US11855009B2 (en) Chip package with lid
CN112447527A (zh) 封装结构及其形成方法
US20220157743A1 (en) Package structure with stacked semiconductor dies
US20240203857A1 (en) Package structure with through vias
US11404394B2 (en) Chip package structure with integrated device integrated beneath the semiconductor chip
TWI730629B (zh) 封裝結構及其形成方法
US20240266340A1 (en) Structure and formation method of package with integrated chips
TWI757864B (zh) 封裝結構及其形成方法
CN220873557U (zh) 半导体封装
TWI850449B (zh) 封裝結構及其製造方法