TW202133132A - 一種處理器的控制方法及處理器 - Google Patents

一種處理器的控制方法及處理器 Download PDF

Info

Publication number
TW202133132A
TW202133132A TW110105667A TW110105667A TW202133132A TW 202133132 A TW202133132 A TW 202133132A TW 110105667 A TW110105667 A TW 110105667A TW 110105667 A TW110105667 A TW 110105667A TW 202133132 A TW202133132 A TW 202133132A
Authority
TW
Taiwan
Prior art keywords
frame
mode
frame rate
image data
command
Prior art date
Application number
TW110105667A
Other languages
English (en)
Other versions
TWI762199B (zh
Inventor
范綱弈
梁靖汶
劉昌衢
張勝翔
葉有民
Original Assignee
聯發科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯發科技股份有限公司 filed Critical 聯發科技股份有限公司
Publication of TW202133132A publication Critical patent/TW202133132A/zh
Application granted granted Critical
Publication of TWI762199B publication Critical patent/TWI762199B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • H04N7/013Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter the incoming video signal comprising different parts having originally different frame rate, e.g. video and graphics
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/02Editing, e.g. varying the order of information signals recorded on, or reproduced from, record carriers
    • G11B27/031Electronic editing of digitised analogue information signals, e.g. audio or video signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Computer Graphics (AREA)
  • Signal Processing (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Television Systems (AREA)
  • Studio Devices (AREA)

Abstract

本發明提供了一種處理器的控制方法,其中,該控制方法包括以下步驟:將第一幀的圖像資料發送至集成電路,其中,第一幀對應於第一幀率;確定第一幀之後的第二幀的第二幀率;確定第二幀率和第一幀率之間的差異是屬於大範圍幀率調整還是屬於小範圍幀率調整;如果第二幀率與第一幀率之間的差異屬於大範圍幀率調整,則利用第一模式發送第二幀的圖像資料;如果第二幀率與第一幀率之間的差異屬於小範圍幀率調整,則利用第二模式發送第二幀的圖像資料。

Description

一種處理器的控制方法及處理器
本公開實施例通常涉及多媒體(multimedia),以及更具體地,涉及動態地幀率調整機制。
在圖形(graphics)和多媒體領域中,幀率(frame rate)通常是指圖形引擎提供視覺內容(visual content)的幀的速率。不同類型的視覺內容具有不同的幀率,以及,幀率可能會隨著顯示的內容類型不同而發生變化,例如,當將電視上的膠片材料(film material)切換到視頻遊戲時,由於圖形引擎的輸出,幀率將進行大範圍調整(例如,從60Hz到90Hz)。當幀率變化時,常規技術通常僅使用一種機制來控制資料傳輸。
因此,本發明的目的是提供一種動態地幀率調整方法,其可以在幀率改變時利用不同的控制方法來控制資料傳輸,以解決上述問題。
根據本發明的一實施例,處理器的控制方法包括以下步驟:將第一幀的圖像資料發送至集成電路(例如,顯示驅動器集成電路(display driver integrated circuit,DDIC)),其中,該第一幀對應於第一幀率;確定該第一幀之後的第二幀(second frame next to the first frame)所對應的第二幀率;確定該第二幀率和該第一幀率之間的差異是否屬於大範圍幀率調整;如果確定出該第二幀率與該第一幀率之間的差異屬於大範圍幀率調整,則利用第一模式發送該第二幀的圖像資料。在另一實施例中,如果確定出第二幀率與第一幀率之間的差異不屬於大範圍幀率調整,則可以利用與第一幀相同的第二模式發送第二幀。在另一實施例中,如果確定出該第二幀率與該第一幀率之間的差異屬於小範圍幀率調整或者不是屬於大範圍幀率調整,則利用第二模式發送該第二幀的圖像資料。
根據本發明的另一實施例,本發明還提供了一種處理器,該處理器被配置為執行以下步驟:將第一幀的圖像資料發送至集成電路(例如,顯示驅動器集成電路(DDIC)),其中,該第一幀對應於第一幀率;確定該第一幀之後的第二幀所對應的第二幀率;確定該第二幀率和該第一幀率之間的差異是否屬於大範圍幀率調整;如果確定出該第二幀率與該第一幀率之間的差異屬於大範圍幀率調整,則利用第一模式發送該第二幀的圖像資料。在另一實施例中,如果確定出該第二幀率與該第一幀率之間的差異屬於小範圍幀率調整或者不是屬於大範圍幀率調整,則利用第二模式發送該第二幀的圖像資料。
根據本發明的另一實施例,一種處理器的控制方法包括以下步驟:從集成電路(例如,顯示驅動器集成電路(DDIC))接收第一同步信號;響應於該第一同步信號而將第一幀的圖像資料發送至集成電路,其中,第一幀對應於第一幀率;從集成電路接收第二同步信號;確定第一幀之後的第二幀所對應的第二幀率是否低於第一幀率;如果第二幀率低於第一幀率,則將第二幀的圖像資料拆分為多個部分;以及,將該多個部分非連續地發送至該集成電路。
在閱讀了在各個附圖和圖式中示出的優選實施例的以下詳細描述之後,本發明的這些和其他目的無疑對於本領域技術人員將變得顯而易見。本發明內容並不意圖限定本發明。本發明由申請專利範圍進行限定。
以下描述為本發明實施的較佳實施例,其僅用來例舉闡釋本發明的技術特徵,而並非用來限制本發明的範疇。在通篇說明書及申請專利範圍當中使用了某些詞彙來指稱特定的元件,所屬領域技術人員應當理解,製造商可能會使用不同的名稱來稱呼同樣的元件。因此,本說明書及申請專利範圍並不以名稱的差異作為區別元件的方式,而是以元件在功能上的差異作為區別的基準。本發明中使用的術語“元件”、“系統”和“裝置”可以是與電腦相關的實體,其中,該電腦可以是硬體、軟體、或硬體和軟體的結合。在以下描述和申請專利範圍當中所提及的術語“包含”和“包括”為開放式用語,故應解釋成“包含,但不限定於…”的意思。此外,術語“耦接”意指間接或直接的電氣連接。因此,若文中描述一個裝置耦接於另一裝置,則代表該裝置可直接電氣連接於該另一裝置,或者透過其它裝置或連接手段間接地電氣連接至該另一裝置。
第1圖是根據本發明一實施例示出的電子裝置100的示意圖。如第1圖所示,電子裝置100包括應用處理器(application processor,AP)110,顯示驅動器集成電路(display driver integrated circuit,DDIC)120和面板(panel)130。應用處理器(AP)110包括源發生器(source generator)112,幀率控制器(frame rate controller)114,模式選擇電路(mode selection circuit)116,以及輸出電路(output circuit)118,其中,源發生器112可以由一個或多個硬體或軟體模塊實現,以創建圖像資料(image data),幀率控制器114被配置為對發送至顯示驅動器集成電路(DDIC)120的圖像資料的幀率(frame rate)進行控制,模式選擇電路116被配置為在幀率改變時選擇被使用的模式,以及,輸出電路118被配置為將圖像資料輸出至顯示驅動器集成電路(DDIC)120。顯示驅動器集成電路(DDIC)120可以包括緩衝器(buffer)122,時序控制器(timing controller)124和源/閘極驅動器(source/gate driver)126,其中,緩衝器122被配置為臨時存儲來自應用處理器(AP)110的圖像資料,時序控制器124接收來自應用處理器(AP)110的圖像資料和控制信號,以控制源/閘極驅動器126向面板130施加(apply)相應的驅動電壓。在一實施例中,模式選擇電路116可以針對不同範圍的幀率調整預先選擇兩個模式。
由於本發明著重於幀率調整(frame rate adjustment)和相關聯的模式選擇(mode selection),所以,以下披露僅描述幀率控制器114和模式選擇電路116的操作,並且在此省略其他組件的詳細描述。
應用處理器(AP)110能夠操作在一些模式(several modes)下,能夠在幀率改變時進行資料傳輸,第2圖至第7圖示出了一些示例性的操作模式。第2圖示出了根據本發明一實施例的資料傳輸的第一指令模式。第一指令模式用於在發送完相應幀的全部圖像資料之後使應用處理器(AP)110的介面電路在該相應幀對應的幀週期(frame period)的剩餘時間段內(例如,在幀對應的幀週期減去發送該幀的圖像資料所占的時長後剩下的時間段內)進入省電模式(或者說,應用處理器(AP)110的介面電路在發送完每個幀的圖像資料後等待來自DDIC 120的同步信號),其中,不同的幀率對應不同時長的省電模式。也就是說,第一指令模式用於在幀率改變時於圖像資料之後調整省電模式的時長。例如,第2圖示出了幀率降低的一種示例,其中,陰影部分示出了第二個幀週期中比第一個幀週期中多出的省電時長,因為,第二個幀週期對應較低的幀率,第一個幀週期對應較高的幀率。在一示例實施例中,第一指令模式利用相同或基本相同的時脈頻率將幀的圖像資料作為一個整體發送,然後使介面電路進入省電模式,但本發明並不限於此示例。在另一示例中,該相同或基本相同的時脈頻率是預先設置的參考時脈頻率。可以理解地,幀率越大,該幀率所對應的幀週期(即傳輸每個幀所需要的時長)越短。在一些實施例中,由於在第一指令模式下發送各個幀的圖像資料的時脈頻率是相同或基本相同的,所以,在第一指令模式下各個幀的圖像資料所佔用的時長是相同或基本相同的,也就是說,幀率越大,對應的省電模式的時長越短;幀率越小,對應的省電模式的時長越長。如第2圖所示,當幀率改變時(例如,從較高的幀率(higher frame rate)變到較低的幀率(lower frame rate),應當說明的是,第2圖示出了幀率變低的示例,類似地,可以從第2圖等效地得出幀率變高時的相關操作,例如,從右往左看對應幀率變高的情形),各個幀的圖像資料(如幀F1的圖像資料和幀F2的圖像資料)被作為一個整體以相同或基本相同的速度(speed)發送(即以相同或基本相同的時脈頻率發送幀F1和幀F2的圖像資料),以及,應用處理器(AP)110內的部分電路(例如,介面電路)在剩餘時間內進入省電模式。應當指出的是,雖然第2圖中針對較高的幀率的示例沒有特別標示省電模式,但實際上,在發送完幀F1的圖像資料後的剩餘時間內,應用處理器(AP)110內的部分電路(例如,介面電路)也可以進入省電模式(不發送圖像資料),可以理解地,在較高的幀率情形中處於省電模式的時長短於較低的幀率情形中處於省電模式的時長。在一示例中,第二個幀週期中標示的陰影部分為第二個幀週期中比第一個幀週期中多出的省電時長。在另一示例中,幀F1和F2的圖像資料也可以是如第3圖所示的被拆分成多個部分且該多個部分被非連續發送的情形;在又一示例中,發送幀F1和幀F2的時脈頻率也可以是如第4圖所示的不同時脈頻率。具體地,本發明實施例不做任何限制。本發明實施例根據幀率動態調整省電模式的時長,能夠在高幀率中實現動態調整並同時在低幀率中實現低功耗。例如,在一實施例中,最初,幀率控制器114確定出幀F1對應的幀率(例如較高的幀率),以及,在從顯示驅動器集成電路(DDIC)120接收到TE(Tearing Effect)信號(即,同步信號)之後,輸出電路118將幀F1的圖像資料寫入到顯示驅動器集成電路(DDIC)120的緩衝器122中,然後時序控制器124從緩衝器122讀取幀F1的圖像資料以驅動源/閘極驅動器126。然後,如果幀率控制器114確定出下一幀(next frame)F2被調整為另一幀率(例如較低的幀率,即幀率被降低),在從顯示驅動器集成電路(DDIC)120接收到TE信號之後,輸出電路118以相同或相近似的(same or similar)速度(即以相同或基本相同的時脈頻率)將幀F2的圖像資料(從第2圖可以看出,在幀率改變時,圖像資料後面的省電時長被調整為是不相同的)寫入至顯示驅動器集成電路(DDIC)120的緩衝器122中,然後時序控制器124從緩衝器122讀取幀F2的圖像資料,以驅動源/閘極驅動器126。在該實施例中,可以通過由移動工業處理器介面(Mobile Industry Processor Interface,MIPI)規範定義的TE引腳來發送TE信號。
第3圖示出了根據本發明一實施例的資料傳輸的第二指令模式。該第二指令模式用於將相應幀的圖像資料拆分為多個部分且在相應的幀週期內非連續地發送該多個部分,並使該處理器的介面電路在傳輸兩個部分之間的間隔內進入省電模式,其中,不同的幀率對應不同時長的間隔(不同的省電時長)。也就是說,第二指令模式用於將幀的圖像資料拆分為多個部分且非連續地發送該多個部分,並在幀率改變時調整兩個相鄰部分之間的省電時長。例如,第3圖示出了幀率降低的示例,其中,陰影部分示出了第二個幀週期中的每兩個相鄰部分之間的省電時長比第一個幀週期中每兩個相鄰部分之間的省電時長多出的省電時長,因為,第二個幀週期對應較低的幀率,第一個幀週期對應較高的幀率。在一示例實施例中,第二指令模式利用相同或基本相同的時脈頻率發送幀的圖像資料,例如,該相同或基本相同的時脈頻率是預先設置的參考時脈頻率。在一些實施例中,由於在第二指令模式下發送各個幀的圖像資料的時脈頻率是相同或基本相同的,所以,在第二指令模式下各個幀的圖像資料所佔用的時長是相同或基本相同的,也就是說,幀率越大,對應的省電模式的時長越短;幀率越小,對應的省電模式的時長越長。如第3圖所示,當幀率改變時(例如,從較高的幀率到較低的幀率,第3圖示出了幀率變低(幀週期變大)時的示例,類似地,可以從第3圖等效地得出幀率變高時的相關操作,例如,從右往左看對應幀率變高的情形)的表現形態,具體地,圖像資料被拆分成多個部分(divided into several parts),以及,這多個部分被非連續地(discontinuously)發送至顯示驅動器集成電路(DDIC)120,其中,應用處理器(AP)110的介面電路在傳輸兩個部分之間的間隔內進入省電模式。例如,最初,幀率控制器114確定出較高的幀率,並且在從顯示驅動器集成電路(DDIC)120接收到TE信號(即第一同步信號)之後,輸出電路118將幀F1的圖像資料拆分成多個部分,並且這多個部分被非連續地(由於幀F1的幀率較高,幀週期較短,所以第3圖未特別針對幀F1示出類似於幀F2的多個部分,但實際上利用第二指令模式發送的幀F1的圖像資料也可以同樣被拆分成多個部分且該多個部分被非連續地發送)寫入至顯示驅動器集成電路(DDIC)120的緩衝器122,然後時序控制器124從緩衝器122讀取幀F1的圖像資料,以驅動源/閘極驅動器126。然後,如果幀率控制器114確定出下一幀F2被調整為具有較低的幀率,則在從顯示驅動器集成電路(DDIC)120接收到TE信號(即第二同步信號)之後,輸出電路118將幀F2的圖像資料拆分成多個部分,並且這多個部分被非連續地寫入至顯示驅動器集成電路(DDIC)120的緩衝器122中。其中,應用處理器(AP)110的一部分(例如,介面電路)在圖像資料的兩個部分的傳輸之間操作在省電模式下,可以理解地,幀F1對應的省電模式的時長短於幀F2的省電模式的時長,例如,以平均分拆為例,幀F1的多個部分中的兩個部分的傳輸之間的間隔(即介面電路處於省電模式的時長)比幀F2的多個部分中的兩個部分的傳輸之間的間隔短,具體地,本發明實施例不做任何限制,例如,可以是平均分拆也可以是不平均分拆,第3圖僅是一種示例。然後,時序控制器124從緩衝器122讀取幀F2的圖像資料,以驅動源/閘極驅動器126。
第4圖示出了根據本發明一實施例的資料傳輸的第三指令模式。第三指令模式用於以與幀率相對應的時脈頻率發送相應幀的圖像資料,其中,不同的幀率對應不同的時脈頻率。也就是說,第三指令模式用於在幀率改變時根據幀率調整用於傳輸幀的時脈頻率。例如,幀率越大,所對應的時脈頻率越大;幀率越小,所對應的時脈頻率越小。第4圖示出了第三指令模式在幀率改變時的表現形態。例如,在第4圖的示例中,發送幀F1的時脈頻率大於發送幀F2的時脈頻率。如第4圖所示,當幀率改變時(例如,從較高的幀率到較低的幀率),輸出電路118以不同的速度(speed)/不同的時脈頻率(clock frequency)發送圖像資料(例如,幀率較低時,以較小的時脈頻率發送圖像資料;幀率較高時,以較大的時脈頻率發送圖像資料)。例如,最初,幀率控制器114確定出較高的幀率,並且在接收到來自顯示驅動器集成電路(DDIC)120的TE信號之後,輸出電路118以較高的時脈頻率將幀F1的圖像資料寫入顯示驅動器集成電路(DDIC)120的緩衝器122中,然後,時序控制器124從緩衝器122讀取幀F1的圖像資料以驅動源/閘極驅動器126。然後,如果幀率控制器114確定出下一幀F2被調整為較低的幀率,在從顯示驅動器集成電路(DDIC)120接收到TE信號之後,輸出電路118以較低的速度(即以較低的時脈頻率)將幀F2的圖像資料寫入顯示驅動器集成電路(DDIC)120的緩衝器122中,然後,時序控制器124從緩衝器122中讀取幀F2的圖像資料以驅動源/閘極驅動器126。例如,用於幀F1和幀F2的傳輸的時脈頻率(clock frequency)可以不同,即,輸出電路118使用較高的時脈頻率來傳輸幀F1的圖像資料,以及,使用較低的時脈頻率發送幀F2的圖像資料。
第5圖示出了根據本發明一實施例的資料傳輸的第一視頻模式。在本發明實施例中,第一視頻模式用於以與幀率相對應的垂直前沿(vertical front porch,VFP)的長度發送幀的圖像資料(例如,其它參數(如時脈頻率、VBP、VFP)可以保持相同),其中,不同的幀率對應不同的垂直前沿長度。也就是說,第一視頻模式用於在幀率改變時根據幀率調整垂直前沿(VFP)的長度。在本發明實施例中,第5圖所示的第一視頻模式與第2圖所示的第一指令模式相對應,能夠在大範圍或小範圍幀率調整時利用其中任意一種模式發送幀率調整後的幀。在一變型實施例中,也可以是根據幀率動態調整垂直後沿(vertical back porch,VBP)的長度,或者,根據幀率動態調整VBP和VFP這兩者的長度,具體地,本發明不做限制。在本發明實施例中,幀率越大,對應的垂直前沿(VFP)的長度越短;反之,幀率越小,對應的垂直前沿(VFP)的長度越長。如第5圖所示,當幀率改變時(例如,從較高的幀率到較低的幀率),輸出電路118調整下一幀的圖像資料的垂直前沿(VFP)的長度,例如,在幀率降低時,增大垂直前沿(VFP)的長度。例如,最初,幀率控制器114確定較高的幀率,以及,輸出電路118將幀F1的圖像資料與垂直同步信號Vsync一起發送至顯示驅動器集成電路(DDIC)120,其中,該圖像資料包括垂直後沿(VBP),具有水平沿(HP)的有效圖像資料,以及較小的垂直前沿(VFP)。應當注意的是,在第6圖中應該有許多水平沿(HP),但為了簡化,第6圖僅示出了兩個水平沿HP。然後,如果幀率控制器114確定出將下一幀F2調整為具有較低的幀率,則輸出電路118將幀F2的圖像資料與垂直同步信號Vsync一起發送至顯示驅動器集成電路(DDIC)120,其中,該幀F2的圖像資料包括垂直後沿(VBP),與水平沿(HP)一起的有效圖像資料,以及較大的垂直前沿(VFP2)。在本實施例中,幀F2的垂直前沿VFP2的長度大於幀F1的垂直前沿VFP1的長度,例如,輸出電路118增大幀F2的垂直前沿VFP2的長度。
第6圖示出了根據本發明一實施例的資料傳輸的第二視頻模式(video mode)。在本發明實施例中,第二視頻模式用於以與幀率相對應的水平沿(horizontal porch,HP)的長度發送幀的圖像資料(例如,其它參數(如時脈頻率、VBP、VFP)可以保持相同),其中,不同的幀率對應不同的水平沿的長度,從而,第二視頻模式可以基於幀對應的幀率動態地調整幀的圖像資料的水平沿(horizontal porch,HP)的長度。也就是說,第二視頻模式用於在幀率改變時根據幀率調整水平沿(HP)的長度。具體地,幀率越大,對應的水平沿(HP)的長度越短;反之,幀率越小,對應的水平沿(HP)的長度越長。在本發明實施例中,第6圖所示的第二視頻模式與第3圖所示的第二指令模式相對應,能夠在大範圍或小範圍幀率調整時利用其中任意一種模式發送幀率調整後的幀。如第6圖所示,當幀率改變時(例如,從較高的幀率到較低的幀率),幀F1對應的幀率大於幀F2對應的幀率,以及,幀F1的圖像資料的水平沿(HP1)的長度小於幀F2的圖像資料的水平沿(HP2)的長度,即輸出電路118增大水平沿(horizontal porch)的長度。例如,最初,幀率控制器114確定出較高的幀率,以及,輸出電路118將幀F1的圖像資料與垂直同步信號(vertical synchronization signal)Vsync一起發送至顯示驅動器集成電路(DDIC)120,其中,該圖像資料包括垂直後沿(vertical back porch,VBP)、與較小的水平沿(HP1)在一起的有效圖像資料(即,將在屏幕上顯示的圖像資料)和垂直前沿(vertical front porch,VFP)。應當注意的是,在第5圖中應該有許多水平沿,但為了簡化,第5圖僅示出了兩個水平沿HP1。然後,如果幀率控制器114確定出下一幀F2被調整為具有較低的幀率,則輸出電路118將幀F2的圖像資料與垂直同步信號Vsync一起發送至顯示驅動器集成電路(DDIC)120,其中,幀F2的圖像資料包括垂直後沿(VBP)、與較大的水平沿(HP2)在一起的有效圖像資料,以及垂直前沿(VFP)。在本實施例中,幀F2的水平沿HP2的長度大於幀F1的水平沿HP1的長度,例如,輸出電路118增大幀F2的水平沿HP2。這裡,申請人應當說明的是,垂直後沿(VBP)、垂直前沿(VFP)、水平沿(HP)是本領域的常見技術名稱,本領域所屬技術人員應當能夠理解垂直後沿(VBP)、垂直前沿(VFP)、水平沿(HP)的含義。例如,垂直後沿(VBP)表示在一幀圖像開始時,垂直同步訊號以後的同步行數;垂直前沿(VFP)表示在一幀圖像結束後,垂直同步訊號以前的同步行數;水平沿(HP)是水平後沿(horizontal back porch,VBP)和水平前沿(horizontal front porch,HFP)的統稱等。
第7圖示出了根據本發明一實施例的資料傳輸的第三視頻模式。在本發明實施例中,第三視頻模式用於以與幀率相對應的時脈頻率發送幀的圖像資料(可以理解地,VBP、HP、VFP的長度將均因時脈頻率做等比例變化),其中,不同的幀率對應不同的時脈頻率,從而,第三視頻模式可以基於幀對應的幀率動態地調整時脈頻率。也就是說,第三視頻模式用於在幀率改變時調整用於傳輸幀的時脈頻率。具體地,幀率越大,對應的時脈頻率越大;反之,幀率越小,對應的時脈頻率越小。在本發明實施例中,第7圖所示的第三視頻模式與第4圖所示的第三指令模式相對應,能夠在大範圍或小範圍幀率調整時利用其中任意一種模式發送幀率調整後的幀。如第7圖所示,當幀率改變時(例如,從較高的幀率變為較低的幀率),輸出電路118以不同的速度/時脈頻率發送下一幀的圖像資料,例如,在幀率降低時,以較低的速度發送圖像資料。例如,最初,幀率控制器114確定出較高的幀率,以及,輸出電路118將幀F1的圖像資料與垂直同步信號Vsync一起發送至顯示驅動器集成電路(DDIC)120,其中,圖像資料包括垂直後沿(VBP),與水平沿(HP)一起的有效圖像資料,以及,垂直前沿(VFP)。然後,如果幀率控制器114確定出下一幀F2被調整為具有較低的幀率,則輸出電路118以較低的速度/時脈頻率將幀F2的圖像資料與垂直同步信號Vsync一起發送至顯示驅動器集成電路(DDIC)120,其中,幀F2的圖像資料包括垂直後沿(VBP),與水平沿(HP)一起的有效圖像資料,以及,垂直前沿(VFP)。在該實施例中,用於幀F1和幀F2的傳輸的時脈頻率是不同的,即輸出電路118使用較高的時脈頻率來傳輸幀F1的圖像資料,以及,使用較低的時脈頻率發送幀F2的圖像資料。由於用於傳輸幀F2的時脈頻率變小,所以,幀F2的圖像資料所佔用的時長變寬,相應地,VBP、HP、VFP的長度也等比例的變寬,原因在於,VBP、HP、VFP的長度也與時脈頻率相關。
在本發明的一些實施例中,針對大範圍幀率調整和小範圍幀率調整可以是從多個指令模式中預先選擇出來的其中兩個指令模式;或者,可以是從多個視頻模式中選擇出來的其中兩個視頻模式。第8圖是根據本發明一實施例的資料傳輸的控制方法的流程示意圖。在步驟800中,流程開始,以及,電子裝置100通電。在步驟802中,處理器110將幀的圖像資料(image data of frames)發送至集成電路,如顯示驅動器集成電路(DDIC)120。在步驟804中,幀率控制器114確定大範圍幀率調整(large scale frame rate adjustment)是否被執行,如果是,則流程進入步驟806;如果否,則流程進入步驟808。在一實施例中,幀率控制器114可以使用閾值(threshold value)來確定幀率調整是否屬於大範圍調整。例如,假設閾值設置為10,因此,當將電視上的影片材料切換為視頻遊戲時,如果幀率被從60Hz調整為90Hz,則此幀率調整被確定為是大範圍調整,而如果由於源發生器112的輸出速度,幀率被從90Hz調整為88Hz,則此幀率調整被確定為不是大範圍調整,例如,可以確定為是小範圍調整(small scale adjustment)。在變型實現中,也可以通過設置兩個個閾值來判斷是屬於大範圍調整還是屬於小範圍調整,如果是大範圍調整,則進入步驟806,如果是小範圍調整,則進入步驟808。此外,如果既不是大範圍調整也不是小範圍調整或者沒有幀率改變時,可以利用上一幀的模式繼續發送當前幀,具體地,本發明實施例不做限制。在步驟806中,模式選擇電路116選擇多個指令模式(command modes)中的其中一個指令模式(如本發明實施例中描述的第一模式),以及,通過利用所選擇的指令模式,輸出電路118將調整後的幀率的圖像資料發送至顯示驅動器集成電路(DDIC)120。在步驟808中,模式選擇電路116選擇該多個指令模式中的另一個指令模式(如本發明實施例中描述的第二模式),以及,通過利用所選擇的指令模式,輸出電路118將具有調整後的幀率的圖像資料(下一幀,next frame)發送至顯示驅動器集成電路(DDIC)120。例如,但不是對本發明的限制,第3圖所示的第二指令模式或者第4圖所示的第三指令模式可以被選擇作為大範圍幀率調整(步驟806),以及,第2圖所示的第一指令模式可以被選擇作為小範圍幀率調整(步驟808)。在變型實施例中,模式選擇電路116可以針對大範圍幀率調整和小範圍幀率調整預先從多個指令模式中選擇出第一模式和第二模式,例如,選擇第4圖所示的第三指令模式作為第一模式,以及,選擇第2圖所示的第二指令模式作為第二模式。
在一變型實施例中,步驟802發送幀的圖像資料,如果檢測到幀率發生改變,則在步驟804中確定是屬於大範圍幀率調整還是小範圍幀率調整,如果確定出是屬於大範圍幀率調整,則利用第一模式發送接下來的幀的圖像資料,如果確定出是屬於小範圍幀率調整,則利用第二模式發送接下來的幀的圖像資料。例如,第一模式是從多個指令模式(如第2圖至第4圖示出的三種指令模式)中選出的其中一個指令模式,第二模式是從該多個指令模式中選出的另一個指令模式。為便於理解,例如,以發送幀F1->F2->F3->F4->F5->F6進行示例說明,假設第4圖所示的第三指令模式(即根據幀率調整時脈頻率)被選擇作為第一模式,第2圖所示的第一指令模式(即根據幀率調整圖像資料之後的省電時長)被選擇作為第二模式,以及,假設幀F3->F4發生的幀率變化屬於大範圍幀率調整,其它相鄰幀之間發生的幀率變化屬於小範圍幀率調整,則傳輸幀F1至F6的示例可以如第12圖和第13圖。應當說明的是,第12圖僅為一種示例說明,而並不是對本發明的限制。如第12圖所示,在發生大範圍幀率調整前的幀F1、F2、F3都是利用第二模式(如第2圖所示的第一指令模式)進行傳輸,可以看出,具有不同幀率(例如,分別為60Hz,59Hz,58Hz)的幀F1、F2、F3的圖像資料後面接的省電時長不同;當幀F3與幀F4之間的差異屬於大範圍幀率調整(例如,幀率從58Hz調整至120Hz)時,利用第一模式(如第4圖所示的第三指令模式)發送幀F4,從而,發送幀F4的時脈頻率與發送幀F3的時脈頻率不同,所以幀F3的圖像資料佔用的時長(t1)與幀F4的圖像資料佔用的時長(t2)不同;接下來,確定出幀F4與幀F5之間的差異(例如,從120Hz調整至118Hz)屬於小範圍幀率調整,所以利用第二模式發送幀F5,如第12圖所示,根據幀率調整在發送幀的圖像資料之後的省電時長;接下來,確定出幀F5與幀F6之間的差異(例如,從118Hz調整至117Hz)屬於小範圍幀率調整,所以利用第二模式發送幀F6,從第12圖可以看出,幀F6後面對應的省電時長與幀F5後面對應的省電時長不同。因此,在本發明實施例中,當前後幀之間的差異屬於大範圍幀率調整時,如果調整後的幀率等於預設的基礎幀率,則可以直接切換至第一模式之基礎幀率發送第二幀(例如,可以預先設置諸如60Hz,120Hz等的基礎幀率),而當前後幀之間的差異屬於小範圍幀率調整時,則可以根據第二模式進行微調整/修正。在另一實施例中,如第13圖所示,當前後幀之間的差異屬於大範圍幀率調整時,若調整後的幀率不等於預設的基礎幀率,則可以首先利用基礎幀率的第一模式確定出時脈頻率,然後再基於基礎幀率與調整後的幀率之間的差異利用第二模式進行微調整或修正,進而確定出如何發送大範圍調整後的下一幀(如第13圖中的幀F4),也就是說,利用第一模式之基礎幀率搭配相匹配之第二模式之小範圍幀率調整切換至當前幀率,如幀F3切換至幀F4。在第13圖中,F1(如幀率為60)->F2(如幀率為59)->F3(如幀率為58)->F4(如幀率為119)->F5(如幀率為118)->F6(如幀率為117),與第12圖類似,第4圖所示的第三指令模式被選擇作為第一模式,第2圖所示的第一指令模式被選擇作為第二模式,第12圖和第13圖的主要區別在於,第13圖所示的大範圍調整後的下一幀F4的幀率不是預設的基礎幀率。因此,在利用第一模式發送幀F4時,首先利用與幀F4接近的基礎幀率(例如,120Hz)確定出時脈頻率即具有該時脈頻率的第一模式,然後,基於該基礎幀率與幀F4的幀率(例如,119Hz)之間的差異(如差異為1)在具有該時脈頻率的第一模式的基礎上利用第二模式進行修正。如第13圖和第12圖所示,第13圖所示的幀F4(幀率以119示例)和第12圖所示的幀F4(幀率以120示例)之間的差異是第13圖利用了第二模式在具有基礎幀率的第一模式的基礎上進行了進一步修正(如幀F4的圖像資料對應的省電時長不同)。應當說明的是,第12圖和第13圖僅為一種示例說明,不應該作為對本發明的限制。
第9圖是根據本發明一實施例的資料傳輸的控制方法的流程示意圖。在步驟900中,流程開始,以及,電子裝置100通電。在步驟902中,處理器110將幀的圖像資料發送至顯示驅動器集成電路(DDIC)120。在步驟904中,幀率控制器114確定大範圍幀率調整是否被執行,如果是,則流程進入步驟906;如果否,則流程進入步驟908(或者,確定為是小範圍幀率調整時進入步驟908)。在一實施例中,幀率控制器114可以使用閾值來確定幀率調整是否屬於大範圍調整。例如,當將電視上的影片材料切換為視頻遊戲時,如果幀率被從60Hz調整為90Hz,則此幀率調整被確定為是大範圍調整。如果由於源發生器112的輸出速度而將幀率從90Hz調整為88Hz,則此幀率調整被確定為不是大範圍調整,例如,可以被確定為是小範圍調整。在步驟906中,模式選擇電路116選擇多個視頻模式中的其中一個視頻模式(在另一示例中,模式選擇電路116可以預先從多個視頻模式中選擇出其中一個視頻模式作為大範圍幀率調整),以及,通過利用所選擇的視頻模式,輸出電路118將調整後的幀率的圖像資料發送至顯示驅動器集成電路(DDIC)120。在步驟908中,模式選擇電路116選擇該多個視頻模式中的另一個視頻模式(在另一示例中,模式選擇電路116可以預先從多個視頻模式中選擇出其中另一個視頻模式作為小範圍幀率調整),以及,通過使用所選擇的視頻模式,輸出電路118將調整後的幀率的圖像資料發送至顯示驅動器集成電路(DDIC)120。例如,但本發明不限於此示例,第5圖所示的第一視頻模式可以被選擇作為大範圍幀率調整(步驟906),以及,第6圖所示的第二視頻模式可以被選擇作為小範圍幀率調整(步驟908)。
在本發明的另一些實施例中,用於大範圍幀率調整的第一模式可以是所選擇的第一特定指令模式及與第一特定指令模式相對應的第一特定視頻模式中的任意一種模式,以及,用於小範圍幀率調整的第二模式可以是所選擇的第二特定指令模式及與第二特定指令模式相對應的第二特定視頻模式中的任意一種模式。在一示例中,以第一特定指令模式為第2圖所示的第一指令模式,第二特定指令模式為第3圖所示的第二指令模式為例進行說明,例如,在某一時刻,若確定出前後幀之間的差異屬於大範圍幀率調整,則可以將第2圖所示的第一指令模式作為第一模式,以及,相應地,針對後續的小範圍幀率調整選擇第二特定指令模式作為第二模式。類似地,在另一時刻,若確定出前後幀之間的差異屬於大範圍幀率調整,則可以將與第2圖的第一指令模式相對應的第一視頻模式(如第5圖所示)作為第一模式,相應地,針對後續的小範圍幀率調整選擇第二特定視頻模式作為第二模式。也就是說,本發明實施例可以針對大範圍幀率調整和小範圍幀率調整在相對應的指令模式和視頻模式之間進行切換,例如,在大範圍幀率調整時,可以從指令模式切換至視頻模式(如第10圖所示),或者,可以從視頻模式切換至指令模式(如第11圖所示)。在一些示例中,針對大範圍幀率調整利用選擇的指令模式(如第4圖所示的第三指令模式)發送下一幀,而針對另一大範圍幀率調整則可以利用與該指令模式相對應的視頻模式(例如,與第三指令模式相對應的第7圖所示的第三視頻模式)發送下一幀。
第10圖是根據本發明一實施例的資料傳輸的控制方法的流程示意圖。在步驟1000中,流程開始,以及,電子裝置100通電。在步驟1002中,模式選擇電路116選擇指令模式,諸如第2圖所示的第一指令模式,第3圖所示的第二指令模式或第4圖所示的第三指令模式,以及,處理器110基於所選擇的指令模式將幀的圖像資料發送至集成電路,如顯示驅動器集成電路(DDIC)120。在步驟1004中,幀率控制器114確定大範圍幀率調整是否被執行,如果是,則流程進入步驟1006;如果否,則流程返回步驟1002(或者,如果確定出是小範圍幀率調整,則返回步驟1002)。在一實施例中,幀率控制器114可以使用閾值來確定幀率調整是否屬於大範圍調整。例如,當將電視上的影片材料切換為視頻遊戲時,如果幀率被從60Hz調整為90Hz,則該幀率調整被確定為大範圍調整。如果由於源發生器112的輸出速度而將幀率調整為90Hz至88Hz,則將幀率調整確定為不是大範圍調整,例如,可以確定為是小範圍調整。在步驟1006中(屬於大範圍調整),模式選擇電路116將指令模式切換為視頻模式以利用大範圍幀率調整發送下一幀的圖像資料,其中,該視頻模式可以是第5圖所示的第一視頻模式,第6圖所示的第二視頻模式或第7圖所示的第三視頻模式。此外,在成功發送下一幀的圖像資料之後,流程可以返回到步驟1002,即模式選擇電路116切換到指令模式以發送後續幀的圖像資料;或者在成功發送下一幀的圖像資料之後,模式選擇電路116仍然使用視頻模式發送後續幀的圖像資料。
第11圖是根據本發明一實施例的資料傳輸的控制方法的流程示意圖。在步驟1100中,流程開始,以及,電子裝置100通電。在步驟1102中,模式選擇電路116選擇視頻模式,諸如第5圖所示的第一視頻模式,第6圖所示的第二視頻模式或第7圖所示的第三視頻模式,以及,處理器110基於所選擇的指令模式將幀的圖像資料發送至集成電路,如顯示驅動器集成電路(DDIC)120。在步驟1104中,幀率控制器114確定大範圍幀率調整是否被執行,如果是,則流程進入步驟1106;否則,流程進入步驟1102(或者,如果確定出是小範圍幀率調整,則流程進入步驟1102)。在一實施例中,幀率控制器114可以使用閾值來確定幀率調整是否屬於大範圍調整。例如,當將電視上的影片材料切換為視頻遊戲時,如果幀率被從60Hz調整為90Hz,則此幀率調整被確定為是大範圍調整。如果由於源發生器112的輸出速度而將幀率從90Hz調整至88Hz,則此幀率調整可以被確定為是小範圍調整。在步驟1006中,模式選擇電路116從視頻模式切換到指令模式,以利用大範圍幀率調整發送下一幀的圖像資料,其中,該指令模式可以是第2圖所示的第一指令模式,第3圖所示的第二指令模式或第4圖所示的第三指令模式。此外,在成功發送下一幀的圖像資料之後,流程可以返回到步驟1102,即模式選擇電路116切換到視頻模式以發送後續幀的圖像資料,或者,在成功發送下一幀的圖像資料之後,模式選擇電路116仍然使用指令模式來發送後續幀的圖像資料。
應當說明的是,第10圖和第11圖僅為一種示例說明,其示出了可以在大範圍幀率調整時從指令模式切換至視頻模式或者從視頻模式切換至指令模式的示例,但並不應限制為針對每次出現的大範圍幀率調整均進行從指令模式切換至視頻模式或從視頻模式切換至指令模式的變換。也就是說,可以針對某大範圍幀率調整利用所選擇的特定指令模式,而針對某另一大範圍幀率調整利用與所選擇的特定指令模式相對應的視頻模式,或者,針對某大範圍幀率調整利用所選擇的特定視頻模式,而針對某另一大範圍幀率調整利用與所選擇的特定視頻模式相對應的指令模式,以及,大範圍幀率調整後的小範圍幀率調整也做相應地切換;或者,針對每次出現的大範圍幀率調整均執行指令模式至視頻模式或視頻模式至指令模式的模式切換,具體地,本發明不做限制。第14圖示出了從視頻模式切換至指令模式的一種示例。在第14圖的示例中,第一模式是第4圖所示第三指令模式和與之相對應的第7圖所示的第三視頻模式中的任意一個,第二模式是第2圖所示的第一指令模式和與之相對應的第5圖所示的第一視頻模式中的任意一個。如第14圖所示,當幀F4與幀F3之間的差異屬於大範圍幀率調整時,利用第4圖所示的第一指令模式發送幀F4(從而幀F3->幀F4表明從視頻模式切換至指令模式),若在確定出前後幀之間的差異屬於小範圍幀率調整時,可以利用相匹配之第二模式調整幀率,如幀F4切換至幀F5利用第2圖所示之第一指令模式,而在幀F2切換至F3時是利用第5圖所示之第一視頻模式。
此外,在本發明實施例示出的第2圖至第7圖的示例模式中,每一種模式均可以被選擇作為大範圍幀率調整,也可以被選擇作為小範圍幀率調整,具體地,本發明對此不做任何限制。此外,在變型實現中,模式選擇電路116可以預先針對大範圍頻率調整和小範圍幀率調整從多個指令模式及多個視頻模式中分別選擇出其中一個指令模式和其中一個視頻模式,或者,從多個指令模式中選擇出兩個指令模式;或者,從多個視頻模式中選擇出兩個視頻模式,或者,針對大範圍幀率調整選擇其中一個指令模式和與該選定的指令模式相對應的視頻模式,而針對小範圍幀率調整選擇另一個指令模式和與其相對應的視頻模式。
簡要地概述,在本發明的控制方法中,通過針對大範圍幀率調整和小範圍幀率調整選擇不同的模式(例如,指令模式或視頻模式,不同的指令模式,不同的視頻模式),處理器能夠在不同的條件(different conditions)下使用適當的模式以滿足某些要求,例如功效(efficiency)或節電(power saving)。
儘管出於指導目的已經結合某些特定實施例描述了本發明,但是本發明不限於此。因此,在不脫離申請專利範圍所闡述的本發明的範圍的情況下,可以對所描述的實施例進行各種修改,改編以及各種特徵的組合。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:電子裝置 110:應用處理器(AP) 112:源發生器 114:幀率控制器 116:模式選擇電路 118:輸出電路 120:顯示驅動器集成電路(DDIC) 122:緩衝器 124:時序控制器 126:驅動器 130:面板 800,802,804,806,808:步驟 900,902,904,906,908:步驟 1000,1002,1004,1006:步驟 1100,1102,1104,1106:步驟
第1圖是根據本發明一實施例示出的電子裝置100的示意圖。 第2圖是根據本發明一實施例示出的資料傳輸的第一指令模式(command mode)。 第3圖是根據本發明一實施例示出的資料傳輸的第二指令模式。 第4圖是根據本發明一實施例示出的資料傳輸的第三指令模式。 第5圖示出了根據本發明一實施例的資料傳輸的第一視頻模式(video mode)。 第6圖示出了根據本發明一實施例的資料傳輸的第二視頻模式。 第7圖示出了根據本發明一實施例的資料傳輸的第三視頻模式。 第8圖是根據本發明一實施例的資料傳輸的控制方法的流程示意圖。 第9圖是根據本發明另一實施例的資料傳輸的控制方法的流程示意圖。 第10圖是根據本發明另一實施例的資料傳輸的控制方法的流程示意圖。 第11圖是根據本發明另一實施例的資料傳輸的控制方法的流程示意圖。 第12圖至第14圖根據本發明實施例示出了一些包括大範圍幀率調整的不同示意圖。
800,802,804,806,808:步驟

Claims (16)

  1. 一種處理器的控制方法,用於動態幀率的調整,包括: 發送第一幀的圖像資料至集成電路,其中,該第一幀對應於第一幀率; 確定該第一幀之後的第二幀所對應的第二幀率; 確定該第二幀率和該第一幀率之間的差異是否屬於大範圍幀率調整; 如果確定出該第二幀率與該第一幀率之間的差異屬於該大範圍幀率調整,則利用第一模式發送該第二幀的圖像資料。
  2. 如請求項1之控制方法,其中,確定該第二幀率與該第一幀率之間的差異是否屬於該大範圍幀率調整還包括:確定該第二幀率與該第一幀率之間的差異是否屬於小範圍幀率調整; 如果確定出該第二幀率與該第一幀率之間的差異屬於該小範圍幀率調整,則利用第二模式發送該第二幀的圖像資料。
  3. 如請求項2之控制方法,其中,該第一模式是從多個指令模式中選出的其中一個指令模式,以及,該第二模式是從該多個指令模式中選出的另一個指令模式。
  4. 如請求項3之控制方法,其中,該多個指令模式包括第一指令模式、第二指令模式和第三指令模式,該第一指令模式用於在發送相應幀的全部圖像資料之後使該處理器的介面電路在剩餘時間內進入省電模式,其中,不同的幀率對應不同時長的省電模式;該第二指令模式用於將相應幀拆分為多個部分且在相應的幀週期內非連續地發送該相應幀的該多個部分並且使該處理器的介面電路在傳輸兩個部分之間的間隔內進入省電模式,其中,不同的幀率對應不同時長的間隔;以及,該第三指令模式用於以與幀率相對應的時脈頻率發送相應幀的圖像資料,其中,不同的幀率對應不同的時脈頻率。
  5. 如請求項2之控制方法,其中,該第一模式是從多個視頻模式中選出的其中一個視頻模式,以及,該第二模式是從該多個視頻模式中選出的另一個視頻模式。
  6. 如請求項5之控制方法,其中,該多個視頻模式包括第一視頻模式、第二視頻模式和第三視頻模式,該第一視頻模式用於以與幀率相對應的垂直前沿長度發送相應幀的圖像資料,其中,不同的幀率對應不同的垂直前沿長度;該第二視頻模式用於以與幀率相對應的水平沿長度發送相應幀的圖像資料,其中,不同的幀率對應不同的水平沿長度;以及,該第三視頻模式用於以與幀率相對應的時脈頻率發送相應幀的圖像資料,其中,不同的幀率對應不同的時脈頻率。
  7. 如請求項2之控制方法,其中,該第一模式是視頻模式,以及,該第二模式是指令模式。
  8. 如請求項7之控制方法,其中,將該第一幀的圖像資料發送至該集成電路的步驟包括: 利用該指令模式將該第一幀的圖像資料發送至該集成電路。
  9. 如請求項2之控制方法,其中,該第一模式是指令模式,以及,該第二模式是視頻模式。
  10. 如請求項9之控制方法,其中,將該第一幀的圖像資料發送至該集成電路的步驟包括: 利用該視頻模式將該第一幀的圖像資料發送至該集成電路。
  11. 如請求項2之控制方法,其中,該第一模式是從多個指令模式中選出的指令模式以及從多個視頻模式中選出的與該指令模式相對應的視頻模式中的任意一種模式;該第二模式是從該多個指令模式中選出的另一指令模式以及從該多個視頻模式中選出的與該另一指令模式相對應的另一視頻模式中的任意一種模式。
  12. 如請求項7至11中任意一項之控制方法,其中,該指令模式是第一指令模式、第二指令模式和第三指令模式中的一種,該第一指令模式用於在發送相應幀的全部圖像資料之後使該處理器的介面電路在剩餘時間內進入省電模式,其中,不同的幀率對應不同時長的省電模式;該第二指令模式用於將相應幀拆分為多個部分且在相應的幀週期內非連續地發送該相應幀的該多個部分並且使該處理器的介面電路在傳輸兩個部分之間的間隔內進入省電模式,其中,不同的幀率對應不同時長的間隔;以及,該第三指令模式用於以與幀率相對應的時脈頻率發送相應幀的圖像資料,其中,不同的幀率對應不同的時脈頻率;以及,該視頻模式是第一視頻模式、第二視頻模式和第三視頻模式中的一種,該第一視頻模式用於以與幀率相對應的垂直前沿長度發送相應幀的圖像資料,其中,不同的幀率對應不同的垂直前沿長度;該第二視頻模式用於以與幀率相對應的水平沿長度發送相應幀的圖像資料,其中,不同的幀率對應不同的水平沿長度;以及,該第三視頻模式用於以與幀率相對應的時脈頻率發送相應幀的圖像資料,其中,不同的幀率對應不同的時脈頻率。
  13. 一種處理器,被配置為執行以下步驟: 將第一幀的圖像資料發送至集成電路,其中,該第一幀對應於第一幀率; 確定該第一幀之後的第二幀所對應的第二幀率; 確定該第二幀率和該第一幀率之間的差異是屬於大範圍幀率調整還是屬於小範圍幀率調整; 如果確定出該第二幀率與該第一幀率之間的差異屬於大範圍幀率調整,則利用第一模式發送該第二幀的圖像資料;以及, 如果確定出該第二幀率與該第一幀率之間的差異屬於小範圍幀率調整,則利用第二模式發送該第二幀的圖像資料。
  14. 如請求項13之處理器,其中,該第一模式是從多個指令模式中選出的其中一個指令模式,以及,該第二模式是從該多個指令模式中選出的另一個指令模式。
  15. 如請求項13之處理器,其中,該第一模式是從多個視頻模式中選出的其中一個視頻模式,以及,該第二模式是從該多個視頻模式中選出的另一個視頻模式。
  16. 一種處理器的控制方法,包括: 從集成電路接收第一同步信號; 響應於該第一同步信號,將第一幀的圖像資料發送至該集成電路,其中,該第一幀對應於該第一幀率; 從該集成電路接收第二同步信號; 確定該第一幀之後的第二幀所對應的第二幀率是否小於第一幀率; 如果該第二幀率小於該第一幀率,則將該第二幀的圖像資料拆分為多個部分;以及, 非連續地發送該多個部分至該集成電路。
TW110105667A 2020-02-21 2021-02-19 一種處理器的控制方法及處理器 TWI762199B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202062979476P 2020-02-21 2020-02-21
US62/979,476 2020-02-21
US17/153,892 2021-01-21
US17/153,892 US11457173B2 (en) 2020-02-21 2021-01-21 Dynamic frame rate adjustment mechanism

Publications (2)

Publication Number Publication Date
TW202133132A true TW202133132A (zh) 2021-09-01
TWI762199B TWI762199B (zh) 2022-04-21

Family

ID=74586947

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110105667A TWI762199B (zh) 2020-02-21 2021-02-19 一種處理器的控制方法及處理器

Country Status (4)

Country Link
US (2) US11457173B2 (zh)
EP (1) EP3869493A1 (zh)
CN (1) CN113299251B (zh)
TW (1) TWI762199B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2596111B (en) * 2020-06-18 2023-03-22 Dualitas Ltd Frame rate synchronization
CN113805831B (zh) * 2021-09-15 2024-01-30 Oppo广东移动通信有限公司 图像数据传输方法、装置、终端及介质
WO2023124225A1 (zh) * 2021-12-29 2023-07-06 荣耀终端有限公司 帧率切换方法及装置
CN114613306A (zh) * 2022-03-14 2022-06-10 维沃移动通信有限公司 显示控制芯片、显示面板及相关设备、方法和装置
WO2024072099A1 (ko) * 2022-09-30 2024-04-04 삼성전자주식회사 프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치
WO2024071932A1 (ko) * 2022-09-30 2024-04-04 삼성전자주식회사 디스플레이 구동 회로로의 송신을 위한 전자 장치 및 방법

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102012107954A1 (de) 2011-09-02 2013-03-07 Samsung Electronics Co. Ltd. Anzeigetreiber, Betriebsverfahren davon, Host zum Steuern des Anzeigetreibers und System mit dem Anzeigetreiber und dem Host
CN102543023B (zh) 2012-01-10 2014-04-02 硅谷数模半导体(北京)有限公司 接收设备、视频刷新频率的控制方法、装置及系统
TWI514152B (zh) 2013-04-16 2015-12-21 Novatek Microelectronics Corp 可動態調整畫面更新頻率之顯示方法及顯示系統
KR20150071373A (ko) 2013-12-18 2015-06-26 삼성디스플레이 주식회사 디스플레이 드라이버 및 이를 포함하는 영상 신호 처리 시스템
CN103823546B (zh) 2014-03-10 2017-07-28 联想(北京)有限公司 信息控制方法和电子设备
US9905199B2 (en) 2014-09-17 2018-02-27 Mediatek Inc. Processor for use in dynamic refresh rate switching and related electronic device and method
US20160366398A1 (en) * 2015-09-11 2016-12-15 Mediatek Inc. Image Frame Synchronization For Dynamic Image Frame Rate In Dual-Camera Applications
TWI657432B (zh) 2016-08-16 2019-04-21 國立臺灣大學 用以動態調整電子裝置之顯示器之更新率的方法、非暫態電腦可讀記錄媒體及相關電子裝置
CN106557710B (zh) 2016-10-31 2022-05-17 北京小米移动软件有限公司 显示设备及显示方法
WO2018082213A1 (zh) 2016-11-07 2018-05-11 华为技术有限公司 一种显示方法以及电子终端
US10380968B2 (en) 2016-12-19 2019-08-13 Mediatek Singapore Pte. Ltd. Method for adjusting the adaptive screen-refresh rate and device thereof
KR102485360B1 (ko) 2017-12-20 2023-01-06 삼성전자주식회사 영상 동기 신호에 기반하여 터치 센서 컨트롤러를 제어하기 위한 전자 장치 및 방법
CN108184065B (zh) 2018-01-04 2019-11-05 武汉斗鱼网络科技有限公司 预览帧画面生成方法、装置及移动终端
CN108762465B (zh) 2018-03-27 2020-06-30 Oppo广东移动通信有限公司 帧率自适应调整方法、装置、存储介质及智能终端
TWI678695B (zh) 2018-09-14 2019-12-01 瑞鼎科技股份有限公司 動態頻率補償方法與動態頻率補償系統

Also Published As

Publication number Publication date
US11457173B2 (en) 2022-09-27
CN113299251A (zh) 2021-08-24
TWI762199B (zh) 2022-04-21
US11974071B2 (en) 2024-04-30
US20210266495A1 (en) 2021-08-26
EP3869493A1 (en) 2021-08-25
CN113299251B (zh) 2023-03-03
US20220408054A1 (en) 2022-12-22

Similar Documents

Publication Publication Date Title
TWI762199B (zh) 一種處理器的控制方法及處理器
WO2021143676A1 (zh) 显示屏变频方法、ddic芯片、显示屏模组及终端
US9905199B2 (en) Processor for use in dynamic refresh rate switching and related electronic device and method
US8390613B2 (en) Display driver integrated circuits, and systems and methods using display driver integrated circuits
US10032430B2 (en) Processor for use in dynamic refresh rate switching and related electronic device
US9165537B2 (en) Method and apparatus for performing burst refresh of a self-refreshing display device
EP3660830B1 (en) Multi-partition dynamic backlight driving method and display apparatus
WO2017012310A1 (zh) 降低移动终端功耗的方法和系统
TWI780612B (zh) 處理器、顯示驅動器集成電路及其控制方法
US20140191936A1 (en) Driving Module and Driving Method
KR20220081161A (ko) 디스플레이 구동 회로 및 이의 동작 방법
TW202236250A (zh) 時序控制裝置以及其控制方法
US11955051B2 (en) Receiver of display driver and operating method thereof
KR102207220B1 (ko) 디스플레이 드라이버, 디스플레이 드라이버 구동방법 및 영상 표시 시스템
TW201913639A (zh) 顯示裝置以及其背光驅動方法
EP3462440A1 (en) Method for adjusting an aspect ratio of a displayed image and display system thereof
TW201905874A (zh) 影像驅動方法及其相關系統
KR102052584B1 (ko) 디스플레이 구동회로 및 그것의 대기전력 절감 방법
US11615753B2 (en) Control circuit applied to display and associated control method
CN114173054A (zh) 多帧频拼接视频源显示控制方法及其系统和led显示系统
US11631363B2 (en) Display driver and operating method thereof
CN114360463B (zh) 显示面板的驱控组件、显示装置、驱动方法及存储介质
CN114974136A (zh) 应用于显示器的控制电路与控制方法
KR20240012979A (ko) 디스플레이 구동 회로, 호스트, 이를 포함하는 디스플레이 시스템, 및 이의 동작 방법
WO2020220407A1 (zh) 显示器驱动装置