TW202126119A - 基板處理方法 - Google Patents

基板處理方法 Download PDF

Info

Publication number
TW202126119A
TW202126119A TW109142274A TW109142274A TW202126119A TW 202126119 A TW202126119 A TW 202126119A TW 109142274 A TW109142274 A TW 109142274A TW 109142274 A TW109142274 A TW 109142274A TW 202126119 A TW202126119 A TW 202126119A
Authority
TW
Taiwan
Prior art keywords
substrate
gas
substrate processing
processing method
supplying
Prior art date
Application number
TW109142274A
Other languages
English (en)
Other versions
TWI826751B (zh
Inventor
陳光善
全鎭晟
朴相俊
趙炳哲
權俊爀
Original Assignee
南韓商圓益Ips股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商圓益Ips股份有限公司 filed Critical 南韓商圓益Ips股份有限公司
Publication of TW202126119A publication Critical patent/TW202126119A/zh
Application granted granted Critical
Publication of TWI826751B publication Critical patent/TWI826751B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32715Workpiece holder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67075Apparatus for fluid treatment for etching for wet etching
    • H01L21/6708Apparatus for fluid treatment for etching for wet etching using mainly spraying means, e.g. nozzles
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32357Generation remote from the workpiece, e.g. down-stream
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • H01J37/32449Gas control, e.g. control of the gas flow
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • H01L21/31122Etching inorganic layers by chemical means by dry-etching of layers not containing Si, e.g. PZT, Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Analytical Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Drying Of Semiconductors (AREA)
  • Plasma Technology (AREA)

Abstract

本發明的基板處理方法係利用基板處理裝置,該基板處理裝置包括:製程腔室,在其內部界定處理空間;基板支撐架,設置在製程腔室以在上部安裝基板;氣體噴射部,在處理空間內向基板支撐架上供應製程氣體;遠端電漿體發生器,連接於製程腔室。該基板處理方法包括以下步驟:在基板支撐架上安裝基板;通過遠端電漿體發生器將表面處理氣體連續供應於基板支撐架上的基板上;將吹掃氣體連續供應於基板支撐架上的基板上;對遠端電漿體發生器供應電漿電源,以啟動表面處理氣體來供應於基板上;及切斷對遠端電漿體發生器供應的電漿電源,並將蝕刻氣體供應於基板支撐架上的基板上。

Description

基板處理方法
本發明涉及半導體製程,更詳細地說涉及利用原子層蝕刻(atomic layer etching,ALE)製程的基板處理方法。
近來,因為半導體元件的高集成化,對於半導體元件的製程要求精密化。據此,在基板上形成的薄膜的厚度變薄,這種薄膜的蝕刻也在以非常薄的厚度單位進行控制。
近來,正在使用以原子層或者分子層為單位蝕刻薄膜的原子層蝕刻(ALE)製程。這種原子層蝕刻製程是以反復週期反應來執行蝕刻製程,因此能夠精確地控制厚度,相反地這存在蝕刻需要很長時間的缺點。因此,半導體元件的製程總時間延長,存在降低生產力的問題。
本發明是用於解決包括如上所述問題在內的各種問題,其目的在於提供一種縮短製程時間進而可提高生產力的基板處理方法。然而,這種課題是示例性的,本發明的範圍並不限定於此。
根據本發明的基板處理方法,係利用一基板處理裝置的基板處理方法,所述基板處理裝置包括:一製程腔室、一基板支撐架、一氣體噴射部、以及一遠端電漿體發生器,所述製程腔室在其內部界定一處理空間,所述基板支撐架設置在所述製程腔室以在上部安裝基板,所述氣體噴射部在所述處理空間內向所述基板支撐架上供應製程氣體,所述遠端電漿體發生器連接於所述製程腔室,所述基板處理方法包括以下步驟:在所述基板支撐架上安裝所述基板;通過所述遠端電漿體發生器將表面處理氣體連續供應於所述基板支撐架上的所述基板上;將吹掃氣體連續供應於所述基板支撐架上的所述基板上;對所述遠 端電漿體發生器供應電漿電源,以啟動所述表面處理氣體來供應於所述基板上;以及切斷對所述遠端電漿體發生器供應的電漿電源,並將蝕刻氣體供應於所述基板支撐架上的所述基板上。
在所述基板處理方法中,所述表面處理氣體包含鹵族元素,被所述電漿電源啟動的所述表面處理氣體將所述基板的表面官能團改性成所述鹵族元素。
在所述基板處理方法中,所述表面處理氣體包含從HF、NF3及F2氣體的群組中選擇的一種或者該些氣體的組合。
在所述基板處理方法中,所述蝕刻氣體包含有機反應氣體,所述有機反應氣體與所述基板被改性的表面發生反應以生成揮發性化合物。
在所述基板處理方法中,所述有機反應氣體包含從三甲胺(TMA)、二甲基氯化鋁(dimethylaluminium chloride)、四氯化矽(SiCl4)及Sn(acac)2氣體的群組中選擇的一種或者該些氣體的組合。
在所述基板處理方法中,所述遠端電漿體發生器係利用電感耦合電漿體(ICP)、電容耦合電漿體(CCP)及微波(microwave)電漿體方式中的任意一種。
在所述基板處理方法中,將供應所述電漿電源的步驟及供應所述蝕刻氣體的步驟作為一單位週期,所述單位週期執行一次以上。
在所述基板處理方法中,在所述單位週期反復執行數次之前,包括將所述蝕刻氣體供應於所述基板上的步驟。
在所述基板處理方法中,供應所述電漿電源的步驟和供應所述蝕刻氣體的步驟為相互間隔時間交替地間歇性執行。
通過如上述構成的本發明的實施例的基板處理方法,可以縮短原子層蝕刻製程的製程時間,進而可提高總生產力。當然,本發明的範圍不限於這種效果。
100,100a:基板處理裝置
110:製程腔室
112:處理空間
120:氣體噴射部
122,122a,122b:進氣管
130:基板支撐架
140:電漿電源部
142:第一RF電源
144:第二RF電源
146:阻抗匹配部
152:遠端電漿體發生器
170:控制部
MG:表面處理氣體
PG:吹掃氣體
PP:電漿電源
EG:蝕刻氣體
S:基板
S05,S10,S15,S20,S30:步驟
圖1是概略顯示用於實現本發明一實施例的基板處理方法的基板處理裝置 的剖面圖;
圖2是概略顯示用於實現本發明另一實施例的基板處理方法的基板處理裝置的剖面圖;
圖3是顯示本發明一實施例的基板處理方法的流程圖;
圖4是顯示本發明一實施例的基板處理方法的概略性曲線圖;
圖5是顯示比較例和實驗例的基板處理方法的基板處理時間的曲線圖;以及
圖6是顯示根據比較例和實驗例的基板處理方法蝕刻的薄膜的厚度的曲線圖。
以下,參照附圖詳細說明本發明較佳的各種實施例。
本發明的實施例是為了對在該技術領域具有普通知識的人更加完整地瞭解本發明而提供的,以下的實施例可變化成各種不同的形態,本發明的範圍不限於以下的實施例。相反地,這些實施例是為了使本發明的揭露更加真實和完整並且對本領域技術人員完整地傳達本發明的思想而提供的。另外,為了便於說明及明確性,在附圖中誇張顯示各層的厚度或者尺寸。
圖1是概略顯示用於實現本發明一實施例的基板處理方法的基板處理裝置100的剖面圖。
參照圖1,基板處理裝置100可以包括製程腔室110、氣體噴射部120、以及基板支撐架130。
製程腔室110可以在其內部界定處理空間112。例如,製程腔室110構成為保持氣密,並且通過排氣口可以連接於真空腔室(圖中未顯示),以排放處理空間112內的製程氣體並調節處理空間112內的真空度。製程腔室110可以設置為各種形狀,例如可包括界定處理空間112的側壁部和位於側壁部上端的蓋部。
氣體噴射部120可以設置在製程腔室110,以使從製程腔室110的外部通過進氣管122供應的製程氣體供應到處理空間112。氣體噴射部120可以與基板支撐架130彼此面對地設置在製程腔室110的上部,以將製程氣體噴射於安裝在基板支撐架130上的基板S。氣體噴射部120可以包括:至少一個進氣 孔,與進氣管122連通;多個噴射孔,朝向基板S向下方形成以將製程氣體噴射於基板S上。
例如,氣體噴射部120可以具有各種形狀,諸如蓮蓬頭(shower head)形狀、噴嘴(nozzle)形狀等。在氣體噴射部120為蓮蓬頭形狀的情況下,氣體噴射部120也能夠以覆蓋製程腔室110上部的一部分的形狀結合於製程腔室110。例如,氣體噴射部120能夠以製程腔室110的蓋形狀結合於蓋部或者側壁部。
基板支撐架130可以設置在製程腔室110,以在其上部安裝基板S。例如,基板支撐架130可以與氣體噴射部120彼此面對地設置在製程腔室110。可選擇地,基板支撐架130也可以包括用於在內部加熱基板S的加熱器(圖中未顯示)。
基板支撐架130的形狀大致與基板S的形狀相對應,但是並不限定於此,而是可以提供比基板S大的各種形狀,進而可以穩定地安裝基板S。在一示例中,基板支撐架130可以連接於外部馬達(圖中未顯示)進而可以實現升降,在該情況下為了保持氣密也可以連接伸縮管(圖中未顯示)。進一步地,由於基板支撐架130構成為在其上部安裝基板S,因此也可以稱為基板安裝部、基座等。
更進一步地,電漿電源部140可以連接於氣體噴射部120,以向製程腔室110內部供應用於生成電漿體環境的電源。例如,電漿電源部140可以至少包括一個RF電源,以對製程腔室110至少施加一個RF(radio frequency)電源。例如,電漿電源部140可以連接於氣體噴射部120,以施加RF電源。在該情況下,氣體噴射部120也可以稱為供電電極或者上部電極。
在電漿電源部140內的RF電源可以是一個或者多個。例如,RF電源可以包括第一頻帶的第一RF電源142以及大於該第一頻帶的第二頻帶的第二RF電源144,以根據製程條件控制電漿體環境。由第一RF電源142和第二RF電源144構成的雙頻電源可以根據製程條件或者製程步驟改變頻帶,因此具有能夠精確控制製程的優點。
圖1顯示了電漿電源部140的電源為兩個RF電源142、144,但是這是示例性的,本發明的範圍不限於此。
在這種電漿電源部140的一示例中,第一RF電源142為第一頻帶,其至少包括370kHz的低頻(low frequency,LF)電源,而第二RF電源144可以是第二頻帶,其至少包括27.12MHz的高頻(high frequency,HF)電源。
更詳細地說,高頻(HF)電源可以是大範圍在5MHz至60MHz、小範圍在13.56MHz至27.12MHz的RF電源。低頻(LF)電源可以是大範圍在100kHz至5MHz、小範圍在300kHz至600kHz的RF電源。在一實施例中,第二頻帶具有13.56MHz至27.12MHz的頻率範圍,第一頻帶可具有300kHz至600kHz的頻率範圍。
附加性地,阻抗匹配部146可以配置在電漿電源部140與氣體噴射部120之間,以匹配RF電源和製程腔室110之間的阻抗。從電漿電源部140供應的RF電源應該在電漿電源部140與製程腔室110之間通過阻抗匹配部146進行適當的阻抗匹配才不會從製程腔室110反射回來,以有效傳輸到製程腔室110。
通常,電漿電源部140的阻抗是固定的,而製程腔室110的阻抗不是恒定的,因此為了匹配製程腔室110的阻抗和電漿電源部140的阻抗,可以設定阻抗匹配部146的阻抗,但是本發明的範圍不限於此。
阻抗匹配部146可以由從電阻器、電感器及電容器的群組中選擇的兩個或者兩個以上的串聯或者並聯的組合構成。更進一步地,阻抗匹配部146可以採用至少一個可變電容器或者電容器陣列切換結構,進而可以根據RF電源的頻率和製程條件改變其阻抗值。
在一部分實施例中,阻抗匹配部146可以包括:串聯連接於電漿電源部140的調諧電容器(tune capacitor);並聯連接於電漿電源部140的負載電容器(load capacitor)及/或者串聯連接於電漿電源部140的電感器(inductor)。調諧電容器(tune capacitor)及負載電容器(load capacitor)可以改變其阻抗值以阻抗匹配。
可選擇地,基板支撐架130還可以包括靜電電極(圖中未顯示),以對基板S施加靜電力,進而在其上部固定基板S。在該情況下,靜電電極可以從靜電力供電部接收DC電源。
控制部170可以控制上述基板處理裝置100的各種動作。例如,控制部170控制阻抗匹配部146的阻抗值,或者控制基板支撐架130的高度,或者控制電漿電源部140的開/關,或者可以控制向氣體噴射部120供應製程氣體。
圖2是概略顯示用於實現本發明另一實施例的基板處理方法的基板處理裝置100a的剖面圖。圖2所示的基板處理裝置100a是從圖1的基板處理裝置100改變一部分結構而構成的,因此省略在兩個實施例中重複的說明。
參照圖2,基板處理裝置100a可以包括遠端電漿體發生器152(remote plasma generator),所述遠端電漿體發生器152配置在製程腔室110的外部並與製程腔室110連接。遠端電漿體發生器152可以從製程腔室110的外部向製程腔室110供應製程氣體的一部分。
製程氣體中的一部分通過進氣管122a供應到氣體噴射部120,而製程氣體中的另一部分通過進氣管122b供應到遠端電漿體發生器152,之後在遠端電漿體發生器152內被啟動,而可以供應到製程腔室110。
遠端電漿體發生器152可以接收電漿電源部140的電源,以在內部生成電漿體環境。例如,在遠端電漿體發生器152內啟動的製程氣體能夠以自由基(radical)形式供應到氣體噴射部120。
圖3是顯示本發明一實施例的基板處理方法的流程圖;圖4是顯示本發明一實施例的基板處理方法的概略性曲線圖。
以下,利用圖1和圖2的基板處理裝置100、100a更加詳細說明基板處理方法。
參照圖1至圖4,本發明一實施例的基板處理方法可以包括以下步驟:在基板支撐架130上安裝基板S(S05);通過遠端電漿體發生器152將表面處理氣體MG連續供應於基板S上(S10);將吹掃氣體PG連續供應於基板S上(S15);對遠端電漿體發生器152供應電漿電源PP(S20),以啟動表面處理氣體MG;切斷電漿電源,將蝕刻氣體EG供應於基板S上(S30)。
在一部分實施例中,基板處理方法將供應電漿電源PP的步驟S20和供應蝕刻氣體EG的步驟S30作為單位週期,這種單位週期可以反復執行一次以上。
這種單位週期製程可以是原子層蝕刻(ALE)製程的單位週期。原子層蝕刻(atomic layer etching)製程可以是指反復週期反應來蝕刻薄膜的方 法,其中所述週期反應如下:將表面處理氣體MG供應於基板S上以處理基板S上的薄膜的表面,並吹掃殘留的表面處理氣體MG,接著,將蝕刻氣體EG供應於基板S上,將薄膜的表面處理的部分與蝕刻氣體EG發生反應來去除該部分,之後,吹掃殘留的蝕刻氣體EG以去除單位薄膜。
例如,在這種原子層蝕刻(ALE)製程中,表面處理氣體MG被吸附在基板S的表面,可以改性基板S的表面物質,例如薄膜的表面。這種表面改性可以在基板S表面以原子層或者分子層為單位進行。這種改性的表面物質與蝕刻氣體EG發生反應可以生成揮發性化合物。從而,在原子層蝕刻(ALE)製程中,在單位週期反應期間能夠以原子層或者分子層為單位蝕刻基板S或者基板S上的薄膜。
圖4顯示了反復兩次這種單位週期,但是在基板處理方法中,單位週期可根據基板S的處理量反復適當的次數。在基板S包括待蝕刻的薄膜的情況下,基板處理方法可以反復單位週期直到這種薄膜被蝕刻至目標厚度。
更詳細地說,在連續供應表面處理氣體MG的步驟S10中,通過遠端電漿體發生器152能夠以惰性化狀態供應表面處理氣體MG。在該情況下,惰性化的表面處理氣體MG本身可能難以實際改性基板S的表面物質。為了啟動這種表面處理氣體MG,可能需要電漿體環境。
在連續供應吹掃氣體PG的步驟S15中,吹掃氣體PG通過遠端電漿體發生器152或可以直接供應到製程腔室110。吹掃氣體PG可以包含惰性氣體,例如氬氣。在供應電漿電源PP以啟動表面處理氣體MG的步驟S20中,電漿電源PP只可以在需要啟動表面處理氣體MG的時期間歇性地供應。例如,對於惰性化的表面處理氣體MG,若供應電漿電源PP,則在電漿體環境下被啟動,而可以變成自由基。可選擇地,電漿電源PP在開始連續供應表面處理氣體MG之後經過用於穩定化的預定時間之後,可以開始供應。
從而,在該實施例中,雖然表面處理氣體MG連續供應到基板S上,但是不會連續發生表面處理反應,例如表面改性反應,而是只在供應電漿電源PP的時期可以間歇性地發生。
例如,表面處理氣體MG包含鹵族元素,在該情況下,被電漿電源PP啟動的表面處理氣體MG可以將基板S的表面官能團改性成鹵族元素。例 如,表面處理氣體可以包含從HF、NF3及F2氣體的群組中選擇的一種或者該些氣體的組合。
在供應電漿電源PP的步驟S20中,如圖2所示,電漿電源PP可以供應到遠端電漿體發生器152,以在製程腔室110外部的遠端電漿體發生器152內形成電漿體環境。在該情況下,表面處理氣體MG通過遠端電漿體發生器152可以供應到製程腔室110內基板S上。
更詳細地說,表面處理氣體MG通過進氣管122b供應到遠端電漿體發生器152,在遠端電漿體發生器152內的電漿體環境下啟動表面處理氣體MG之後,可以供應到製程腔室110內的基板S上。如此一來,在製程腔室110外部生成的電漿體可以稱為遠端電漿體(remote plasma)。例如,遠端電漿體發生器152可以利用電感耦合電漿體(ICP)、電容耦合電漿體(CCP)及微波(microwave)電漿體方式中的一種。
另一方面,舉另一示例,在供應電漿電源PP的步驟S20中,如圖1所示,電漿電源PP也可以供應到製程腔室110,以在製程腔室110內生成電漿體環境。例如,如圖1所示,電漿電源PP從電漿電源部140經過阻抗匹配部146可以供應到構成製程腔室110的一部分的氣體噴射部120。
在該情況下,電漿體環境可以在氣體噴射部120與基板支撐架130之間生成。如此,在製程腔室110內直接形成的電漿體可以稱為直接電漿體(direct plasma)。
相比於在製程腔室110內直接形成電漿體的情況,利用遠端電漿體發生器152的情況在製程腔室110內更加有利於控制環境。
供應蝕刻氣體EG的步驟S30可以間歇性地提供,以在處理基板S表面之後執行。例如,供應蝕刻氣體EG的步驟S30為在供應電漿電源PP的步驟S20之後經過預定時間之後可以執行一段預定時間。
例如,供應電漿電源PP的步驟S20和供應蝕刻氣體EG的步驟S30可以相互間隔時間交替地間歇執行。從而,供應電漿電源PP的步驟S20和供應蝕刻氣體EG的步驟S30可間隔時間以脈衝形式提供。在這種間隔時間期間可以執行利用吹掃氣體PG的吹掃動作。
在表面處理氣體MG包含鹵族元素的情況下,蝕刻氣體EG可以包含有機反應氣體,以與通過表面處理氣體MG被改性處理的基板S表面發生 反應生成揮發性化合物。例如,有機反應氣體可以包含有甲基(methyl)、氯化物(chloride)或者acac配體(ligand),並且在穩定的狀態下揮發的同時可以實現配體(ligand)之間交換反應的氣體,例如從三甲腔(TMA)、二甲基氯化鋁(dimethylaluminium chloride)、四氯化矽(SiCl4)及Sn(acac)2氣體的群組中選擇的一種或者該些氣體的組合。
例如,蝕刻氣體EG在圖1所示的基板處理裝置100的情況下通過進氣管122供應到氣體噴射部120,而在圖2所示的基板處理裝置100a的情況下通過進氣管122a可以供應到氣體噴射部120。
在該實施例中,如圖3所示,蝕刻氣體EG在連續供應表面處理氣體MG和吹掃氣體PG的狀態下間歇性地供應電漿電源PP之後並且間隔時間之後可以供應於基板S。在該情況下,對於基板S,在供應惰性化的表面處理氣體MG和吹掃氣體PG的狀態下供應啟動的表面處理氣體MG,然後供應惰性化的表面處理氣體MG和吹掃氣體PG,接著供應蝕刻氣體EG,之後可以供應惰性化的表面處理氣體MG和吹掃氣體PG。
另一方面,在該實施例的變化示例中,在反復執行單位週期之前,即第一個單位週期之前,還可以附加預先供應蝕刻氣體EG的步驟。這種預先供應蝕刻氣體EG的步驟可以在供應表面處理氣體MG和吹掃氣體PG之前或者連續供應的狀態下執行。如此一來,由於在週期反應之前供應的蝕刻氣體EG沒有表面改性層,因此不會產生蝕刻作用,但是可以有助於預先形成蝕刻氣體EG環境。
在該實施例中,表面處理氣體MG和吹掃氣體PG是連續供應而非脈衝形式,因此不需要在以脈衝形式供應時所需的穩定化時間。不需要將供應表面處理氣體MG和吹掃氣體PG的時間延長。尤其是,可以減少為了吹掃氣體PG的動作而在供應電漿電源PP的步驟S20與供應蝕刻氣體EG的步驟之間附加的時間間隔。
據此,單位週期時間比以往縮短,並且整個原子層蝕刻製程所需的時間可以比以往大幅度縮短。
以下,示例性說明基板S上的薄膜的原子層蝕刻製程。基板S可以包括絕緣膜,所述絕緣膜在半導體記憶元件中作為高介電常數介電膜或者在NAND快閃記憶體中作為阻擋絕緣膜。
例如,在基板S表面包含氧化鋯的情況下,表面處理氣體MG可以包括含有氟的氟系表面處理氣體,以用氟化鋯表面處理氧化鋯。蝕刻氣體EG可以包含有機反應氣體,以供使用揮發性鋯化合物反應氟化鋯。
舉另一示例,基板S在表面包含氧化鋁的情況下,表面處理氣體MG包含應用於使用氟化鋁表面處理氧化鋁的氟系表面處理氣體,蝕刻氣體EG可以包含應用於使用揮發性鋁化合物反應氟化鋁的有機反應氣體。
在這種情況下,氟系表面處理氣體可以包含從HF、NF3及F2氣體的群組中選擇的一種或者該些氣體的組合。作為蝕刻氣體EG的有機反應氣體可以包含甲基(methyl)、氯化物(chloride)或者acac配體(ligand),並且在穩定的狀態下揮發的同時可以實現配體(ligand)之間交換反應的氣體,例如從三甲胺(TMA)、二甲基氯化鋁(dimethylaluminium chloride)、四氯化矽(SiCl4)及Sn(acac)2氣體的群組中選擇的一種或者該些氣體的組合。
以下,比較依次供應表面處理氣體MG和吹掃氣體PG的比較例和連續供應表面處理氣體MG和吹掃氣體PG的實驗例的結果來進行說明。以下,比較例和實驗例為在ALE類型方面用次序性(Sequential)ALE和連續性(Continuous)ALE表示。
圖5是顯示比較例和實驗例的基板處理方法的基板處理時間的曲線圖。
參照圖5,在執行5個週期的情況下,可以知道相比於比較例在實驗例的情況下製程時間縮短至1/2以下。
圖6是顯示根據比較例和實驗例的基板處理方法蝕刻的薄膜的厚度的曲線圖。圖6的實驗是針對在基板S表面上包含Al2O3薄膜的樣本進行的。
參照圖6,就每單位週期的蝕刻厚度而言,可以瞭解到實驗例的情況比比較例的情況更高。
從而,可以瞭解到進行連續性ALE製程的實驗例相比於適用次序性ALE的比較例,每單位週期的蝕刻厚度大,也縮短了之前的製程時間。因此,通過適用本發明的原子層蝕刻(ALE)製程的基板處理方法縮短原子層蝕刻製程時間,進而可以縮短總基板處理時間,因此可以提高生產力。
參考在附圖顯示的實施例說明了本發明,但是這僅是示例性的,在該技術領域中具有普通知識的人可以理解為可由此實現各種變化及等效的另一實施例。因此,本發明的真正的技術保護範圍應該由申請專利範圍內的技術思想來定義。
100a:基板處理裝置
110:製程腔室
112:處理空間
120:氣體噴射部
122a,122b:進氣管
130:基板支撐架
140:電漿電源部
142:第一RF電源
144:第二RF電源
146:阻抗匹配部
152:遠端電漿體發生器
170:控制部
S:基板

Claims (9)

  1. 一種基板處理方法,係利用一基板處理裝置的基板處理方法,所述基板處理裝置包括:一製程腔室、一基板支撐架、一氣體噴射部及一遠端電漿體發生器,所述製程腔室在其內部界定一處理空間,所述基板支撐架設置在所述製程腔室以在其上部安裝基板,所述氣體噴射部在所述處理空間內向所述基板支撐架上供應製程氣體,所述遠端電漿體發生器連接於所述製程腔室,其中,所述基板處理方法包括以下步驟:
    在所述基板支撐架上安裝所述基板;
    通過所述遠端電漿體發生器將表面處理氣體連續供應於所述基板支撐架上的所述基板上;
    將吹掃氣體連續供應於所述基板支撐架上的所述基板上;
    對所述遠端電漿體發生器供應電漿電源,以啟動所述表面處理氣體來供應於所述基板上;以及
    切斷對所述遠端電漿體發生器供應的電漿電源,將蝕刻氣體供應於所述基板支撐架上的所述基板上。
  2. 根據請求項1所述的基板處理方法,其中,所述表面處理氣體包含鹵族元素,被所述電漿電源啟動的所述表面處理氣體將所述基板的表面官能團改性成所述鹵族元素。
  3. 根據請求項2所述的基板處理方法,其中,所述表面處理氣體包含從HF、NF3及F2氣體的群組中選擇的一種或者該些氣體的組合。
  4. 根據請求項2所述的基板處理方法,其中,所述蝕刻氣體包含有機反應氣體,所述有機反應氣體與所述基板被改性的表面發生反應以生成揮發性化合物。
  5. 根據請求項4所述的基板處理方法,其中,所述有機反應氣體包含從三甲胺(TMA)、二甲基氯化鋁(dimethylaluminium chloride)、四氯化矽(SiCl4)及Sn(acac)2氣體的群組中選擇的一種或者該些氣體的組合。
  6. 根據請求項1所述的基板處理方法,其中,所述遠端電漿體發生器係利用電感耦合電漿體(ICP)、電容耦合電漿體(CCP)及微波(microwave)電漿體方式中的任意一種。
  7. 根據請求項1至6中任意一項所述的基板處理方法,其中,將供應所述電漿電源的步驟和供應所述蝕刻氣體的步驟作為一單位週期,所述單位週期執行一次以上。
  8. 根據請求項7所述的基板處理方法,其中,在所述單位週期反復執行數次之前,包括將所述蝕刻氣體供應於所述基板上的步驟。
  9. 根據請求項7所述的基板處理方法,其中,供應所述電漿電源的步驟和供應所述蝕刻氣體的步驟為相互間隔時間交替地間歇性執行。
TW109142274A 2019-12-18 2020-12-01 基板處理方法 TWI826751B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2019-0170121 2019-12-18
KR1020190170121A KR20210078264A (ko) 2019-12-18 2019-12-18 기판 처리 방법

Publications (2)

Publication Number Publication Date
TW202126119A true TW202126119A (zh) 2021-07-01
TWI826751B TWI826751B (zh) 2023-12-21

Family

ID=76344864

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109142274A TWI826751B (zh) 2019-12-18 2020-12-01 基板處理方法

Country Status (4)

Country Link
US (1) US11875998B2 (zh)
KR (1) KR20210078264A (zh)
CN (1) CN112992641A (zh)
TW (1) TWI826751B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11307500B2 (en) * 2018-10-30 2022-04-19 Taiwan Semiconductor Manufacturing Company, Ltd. Method for removing photoresistor layer, method of forming a pattern and method of manufacturing a package
CN114807893A (zh) * 2021-01-19 2022-07-29 圆益Ips股份有限公司 薄膜形成方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE9903213D0 (sv) * 1999-06-21 1999-09-10 Carl Fredrik Carlstroem Dry etching process of compound semiconductor materials
US10297459B2 (en) * 2013-09-20 2019-05-21 Lam Research Corporation Technique to deposit sidewall passivation for high aspect ratio cylinder etch
US9520301B2 (en) * 2014-10-21 2016-12-13 Samsung Electronics Co., Ltd. Etching method using plasma, and method of fabricating semiconductor device including the etching method
US9576811B2 (en) 2015-01-12 2017-02-21 Lam Research Corporation Integrating atomic scale processes: ALD (atomic layer deposition) and ALE (atomic layer etch)
US9396956B1 (en) 2015-01-16 2016-07-19 Asm Ip Holding B.V. Method of plasma-enhanced atomic layer etching
US9978610B2 (en) * 2015-08-21 2018-05-22 Lam Research Corporation Pulsing RF power in etch process to enhance tungsten gapfill performance
US9735024B2 (en) * 2015-12-28 2017-08-15 Asm Ip Holding B.V. Method of atomic layer etching using functional group-containing fluorocarbon
US10256108B2 (en) * 2016-03-01 2019-04-09 Lam Research Corporation Atomic layer etching of AL2O3 using a combination of plasma and vapor treatments
US20170345665A1 (en) * 2016-05-26 2017-11-30 Tokyo Electron Limited Atomic layer etching systems and methods
US9960033B1 (en) * 2016-12-16 2018-05-01 Asm Ip Holding B.V. Method of depositing and etching Si-containing film
US10692724B2 (en) 2016-12-23 2020-06-23 Lam Research Corporation Atomic layer etching methods and apparatus
TWI757545B (zh) 2017-09-15 2022-03-11 日商關東電化工業股份有限公司 使用酸鹵化物之原子層蝕刻
KR20200072557A (ko) 2017-12-27 2020-06-22 매슨 테크놀로지 인크 플라즈마 처리 장치 및 방법

Also Published As

Publication number Publication date
CN112992641A (zh) 2021-06-18
US20210193472A1 (en) 2021-06-24
US11875998B2 (en) 2024-01-16
TWI826751B (zh) 2023-12-21
KR20210078264A (ko) 2021-06-28

Similar Documents

Publication Publication Date Title
KR102571839B1 (ko) 성막 장치 및 성막 방법
JP6883495B2 (ja) エッチング方法
KR101903845B1 (ko) 에칭 방법
JP6796519B2 (ja) エッチング方法
KR20210035769A (ko) 성막 방법 및 성막 장치
JP2013503482A (ja) 炭素含有膜のシリコン選択的ドライエッチング
TWI638404B (zh) 蝕刻用快速氣體切換
TWI826751B (zh) 基板處理方法
JP5897617B2 (ja) 基板処理装置及び半導体装置の製造方法
KR20150097416A (ko) 반도체 장치의 제조 방법
KR101577964B1 (ko) 질화 티탄막의 형성 방법, 질화 티탄막의 형성 장치 및 프로그램을 기록한 기록 매체
TW201602388A (zh) 密封膜之形成方法及密封膜製造裝置
KR20170118663A (ko) 플라즈마 처리 장치, 플라즈마 처리 방법 및 기록 매체
KR102151619B1 (ko) 플라즈마 프로세스에서 오염물 입자들을 제거하기 위한 장치 및 방법들
KR101513583B1 (ko) 기판처리방법
JP6770988B2 (ja) 基板処理装置および半導体装置の製造方法
KR20220064147A (ko) 기판 처리 방법
US20230073489A1 (en) Method and apparatus for treating substrate
US20210162469A1 (en) Cleaning recipe creation method and cleaning method
TWI757442B (zh) 成膜方法
TW202209482A (zh) 原子層蝕刻方法及裝置
KR20220097202A (ko) 기판 처리 방법 및 기판 처리 장치
KR20160116171A (ko) 플라즈마 원자층 증착 장치 및 플라즈마 원자층 증착을 이용한 산화물 박막 형성 방법
KR20040064743A (ko) 반도체 소자 제조를 위한 애싱장치 및 애싱 방법