TW202121602A - 立體記憶體元件 - Google Patents
立體記憶體元件 Download PDFInfo
- Publication number
- TW202121602A TW202121602A TW108142787A TW108142787A TW202121602A TW 202121602 A TW202121602 A TW 202121602A TW 108142787 A TW108142787 A TW 108142787A TW 108142787 A TW108142787 A TW 108142787A TW 202121602 A TW202121602 A TW 202121602A
- Authority
- TW
- Taiwan
- Prior art keywords
- area
- memory device
- dielectric
- dimensional memory
- insulating layers
- Prior art date
Links
Images
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
一種立體記憶體元件包含複數導電層以及複數絕緣層,其彼此交錯堆疊以形成一多層堆疊結構。多層堆疊結構具有一階梯區域以及一非階梯區域,階梯區域包含複數階,每一階包含該些導電層以及該些絕緣層其中緊鄰的一對。複數記憶體結構位於非階梯區域,每一記憶體結構穿越該些導電層以及該些絕緣層。一魚骨型介電結構包含一主幹以及複數側支,該些側支在階梯區域內從主幹向外延伸,其中主幹於非階梯區域內穿越該些記憶體結構。
Description
本揭露內容是有關於一種記憶體元件及其製造方法,且特別是有關於一種具有高記憶密度之立體記憶體元件及其製造方法。
記憶體元件係可攜式電子裝置,例如MP3播放器、數位相機、筆記型電腦、智慧型手機等...中重要的資料儲存元件。隨著各種應用程式的增加及功能的提升,對於記憶體元件的需求,也趨向較小的尺寸、較大的記憶容量。而為了因應這種需求,目前設計者轉而開發一種包含有多個記憶胞階層堆疊的立體記憶體元件,例如垂直通道式立體NAND快閃記憶體元件。
然而,隨著元件的關鍵尺寸微縮至一般記憶胞技術領域的極限,如何在更微小的元件尺寸之中,獲得到更高的記憶儲存容量,同時又能兼顧元件的操作穩定性,已成了該技術領域所面臨的重要課題。因此,有需要提供一種先進的立體記憶體元件及其製作方法,來解決習知技術所面臨的問題。
本說明書的一實施例揭露一種立體記憶體元件,其包含複數導電層以及複數絕緣層,其彼此交錯堆疊以形成一多層堆疊結構。多層堆疊結構具有一階梯區域以及一非階梯區域,階梯區域包含複數階,每一階包含該些導電層以及該些絕緣層其中緊鄰的一對。複數記憶體結構位於非階梯區域,每一記憶體結構穿越該些導電層以及該些絕緣層。一魚骨型介電結構包含一主幹以及複數側支,該些側支在階梯區域內從主幹向外延伸,其中主幹於非階梯區域內穿越該些記憶體結構。
在本說明書的其他實施例中,魚骨型介電結構為一不含導電材料的介電結構。
在本說明書的其他實施例中,每一側支沿階梯區域內的一階的側壁延伸。
在本說明書的其他實施例中,立體記憶體元件更包含複數金屬柱連接至階梯區域內的該些階,金屬柱其中緊鄰的一對被該些側支的其中之一者所分離。
在本說明書的其他實施例中,立體記憶體元件更包含複數金屬柱連接至階梯區域內的該些階,金屬柱其中緊鄰的一對被主幹所分離。
在本說明書的其他實施例中,每一側支垂直地從主幹向外延伸。
在本說明書的其他實施例中,該些側支其中緊鄰的一對從主幹的兩相對邊向外延伸。
本說明書的另一實施例揭露一種立體記憶體元
件,其包含複數導電層以及複數絕緣層,彼此交錯堆疊以形成一多層堆疊結構,其中多層堆疊結構具有一階梯區域以及一非階梯區域,階梯區域包含複數階,每一階包含該些導電層以及該些絕緣層其中緊鄰的一對。複數記憶體結構位於非階梯區域,每一記憶體結構穿越該些導電層以及該些絕緣層。至少一介電柱位於階梯區域的每一該,其中至少一介電柱為一不含導電材料的介電結構。
在本說明書的其他實施例中,立體記憶體元件更包含複數金屬柱連接至階梯區域內的該些階,至少一介電柱位於該些金屬柱其中緊鄰的一對之間。
在本說明書的其他實施例中,立體記憶體元件更包含複數金屬柱連接至階梯區域內的該些階,每一金屬柱位於每一階的中心區域。
綜合以上所述,立體半導體記憶體包括在階梯區域中形成介電柱或魚骨型介電結構。介電柱或魚骨型介電結構用以作支撐結構以支持剩餘的絕緣層,使得絕緣層不會由於其間的空隙而坍塌。介電柱或魚骨型介電結構也位於階梯區域中的金屬柱或金屬接點之間,以避免在金屬柱或金屬接點中發生重疊偏移的情況下的橋接。
以下將以實施方式對上述之說明作詳細的描述,並對本發明之技術方案提供更進一步的解釋。
為讓本發明之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附符號之說明如下:
107‧‧‧絕緣層
108‧‧‧導電層
109‧‧‧絕緣層
110‧‧‧非階梯區域
110a‧‧‧記憶體結構
112‧‧‧階梯區域
112a-112d‧‧‧階
114‧‧‧溝渠
116‧‧‧魚骨型介電結構
116a‧‧‧主幹
116b‧‧‧側支
118‧‧‧溝渠
119‧‧‧介電壁
122‧‧‧金屬柱
D1‧‧‧方向
D2‧‧‧方向
H‧‧‧高度
201‧‧‧基材
207‧‧‧絕緣層
208‧‧‧導電層
209‧‧‧絕緣層
210‧‧‧非階梯區域
210a‧‧‧記憶體結構
211‧‧‧垂直孔
212‧‧‧階梯區域
212a-212d‧‧‧階
213‧‧‧垂直孔
214‧‧‧鈍化層
215‧‧‧罩幕層
217‧‧‧介電柱
218‧‧‧溝渠
219‧‧‧介電壁
220‧‧‧共同源極線
222‧‧‧金屬柱
為讓本發明之上述和其他目的、特徵、優點與
實施例能更明顯易懂,所附圖式之說明如下:
第1~6圖係繪示依照本揭露之一實施例的半導體記憶元件製造方法於多個步驟中的立體圖;以及
第7~15圖係繪示依照本揭露之另一實施例的半導體記憶元件製造方法於多個步驟中的立體圖。
本說明書是提供一種立體記憶體元件的製作方法,可在更微小的元件尺寸之中,獲得到更高的記憶儲存容量,同時又能兼顧元件的操作穩定性。為了對本說明書之上述實施例及其他目的、特徵和優點能更明顯易懂,下文特舉一記憶體元件及其製作方法作為較佳實施例,並配合所附圖式作詳細說明。
但必須注意的是,這些特定的實施案例與方法,並非用以限定本發明。本發明仍可採用其他特徵、元件、方法及參數來加以實施。較佳實施例的提出,僅係用以例示本發明的技術特徵,並非用以限定本發明的申請專利範圍。該技術領域中具有通常知識者,將可根據以下說明書的描述,在不脫離本發明的精神範圍內,作均等的修飾與變化。在不同實施例與圖式之中,相同的元件,將以相同的元件符號加以表示。
請參照第1~6圖,其繪示依照本揭露之一實施例的半導體記憶元件製造方法於多個步驟中的立體圖。半導體記憶體元件藉由交替沉積兩個不同的絕緣層(107,109)以形成多層堆疊結構。
在本實施例中,兩個不同的絕緣層(107,109)可分別為氮化矽層和氧化矽層。在本發明的其他實施例中,兩個不同的絕緣層可以是兩種介電材料,例如氧化矽、氮化矽、氮氧化矽、矽酸鹽等的其中兩種介電材料。在本說明書的一些實施例中,兩種不同的絕緣層(107,109)選自兩種介電材料,這兩種介電材料對預定蝕刻劑具有相對強的抗蝕刻率和相對弱的抗蝕刻率。
參考第2圖,多層堆疊結構經蝕刻步驟以形成階梯區域112和非階梯區域110。階梯區域112包括多個階(112a-112d)。每個階(112a-112d)包括兩個不同的絕緣層(107,109)其中緊鄰的一對。
在非階梯區域110中形成多個記憶體結構110a,且每個記憶體結構110a穿過非階梯區域110內的複數不同的絕緣層(107,109)。從頂視圖看,每個記憶結構110a具有O形,橢圓形,蛋形或圓角矩形的圓周,但不限於此。
每一個記憶體結構110a包含一記憶層以及一通道層。在本說明書的一些實施例中,記憶層可以是氧化矽(silicon oxide)層、氮化矽(silicon nitride)層和氧化矽層的複合層(即ONO結構),但記憶層的結構並不以此為限.在本說明書的其他實施例中,記憶層的複合層還可以選自於由一矽氧化物-氮化矽-矽氧化物-氮化矽-矽氧化物(oxide-nitride-oxide-nitride-oxide,即ONONO)結構、一矽-矽氧化物-氮化矽-矽氧化物-矽(silicon-oxide-nitride-oxide-silicon,即SONOS)結構、一能隙工程矽-矽氧化物-氮化矽-矽氧化物-矽(bandgap engineered
silicon-oxide-nitride-oxide-silicon,即BE-SONOS)結構、一氮化鉭-氧化鋁-氮化矽-矽氧化物-矽(tantalum nitride,aluminum oxide,silicon nitride,silicon oxide,silicon,TANOS)結構以及一金屬高介電係數能隙工程矽-矽氧化物-氮化矽-矽氧化物-矽(metal-high-k bandgap-engineered silicon-oxide-nitride-oxide-silicon,MA BE-SONOS)結構所組成之一族群。在本實施例中,記憶層可以是ONO複合層,通道層可以是一個多晶矽層。
執行蝕刻工藝以沿著跨越階梯區域112和非階梯區域110的方向D1形成溝渠114。由溝渠114穿越或分割過的記憶體結構110a形成半圓柱形三維半導體記憶體元件,藉以增加記憶體結構存儲密度。
參照第3圖,在溝渠114內形成介電材料,例如氧化物材料,以形成魚骨型介電結構116。每一個魚骨型介電結構116包括主幹116a和多個側支116b。在階梯區域112中,側支116b從主幹往外116a延伸。主幹116a還穿過非階梯區域110中的記憶體結構110a。被主幹116a穿過的記憶體結構110a形成半圓柱形三維半導體記憶體元件,藉以增加記憶體結構存儲密度。
在一些實施例中,魚骨型介電結構116為一不含導電材料的介電結構,但不限於此。在一些實施例中,每一側支116b沿著階梯區域112的對應階(112a-112d)的側壁延伸,但不限於此。在一些實施例中,每一側支116b接觸於階梯區域112的對應階(112a-112d)的側壁,但不限於此。在一些實施例中,每一側支116b從主幹116a往外垂直延伸,即沿方向D2延伸,但不限
於此。在一些實施例中,該些側支116b其中的緊鄰的一對從主幹116a的兩個相對側往外延伸,但不限於此。在一些實施例中,側支116b從階梯區域112中的主幹116a對稱地延伸,但不限於此。在一些實施例中,主幹116a和側支116b在階梯區域112中具有實質上相同的高度H,但不限於此。在一些實施例中,主幹116a在階梯區域112和非階梯區域110中具有實質上相同的高度H,但不限於此。
請參照第4圖,執行蝕刻工藝以沿著方向D1形成溝渠118,溝渠118介於相鄰魚骨型介電結構116之間的以及非階梯區域110中的相鄰行的記憶體結構110a之間。溝渠118用以作為閘極更換步驟的處理窗口。執行濕法蝕刻工藝以去除多層堆疊結構其中的絕緣層109,直到記憶體結構110a的側壁暴露。濕蝕刻工藝之蝕刻劑對於絕緣層109的蝕刻速度相較於對於絕緣層107的蝕刻速度快得許多,使得絕緣層107之間的所有絕緣層109幾乎被去除,從而在剩餘的(未蝕刻的)絕緣層107之間形成空隙。魚骨型介電結構116用以作為支撐結構,藉以支持剩餘的絕緣層107,使得絕緣層107不會由於其間的空隙而坍塌。
參照第5圖,通過溝渠118沉積導電材料以形成導電層108,以填充剩餘(未被蝕刻)的絕緣層107之間的空隙。每個導電層108應到達或接觸記憶體結構110a的暴露側壁。導電材料可包括金屬,例如Cu、Al、W或其金屬合金。執行蝕刻工藝以去除多餘的導電材料以使相鄰導電層108彼此間隔開,以防止相鄰導電層108之間的橋接。此後,通過將介電材料沉積到溝渠118中沿著方向D1形成介電壁119,其位於相鄰魚骨型介電結構116
之間以及位於非階梯區域110中相鄰行的記憶體結構110a之間。在閘極置換過程之後,即絕緣層109被導電層108所取代,多層堆疊結構即包括交替堆疊的絕緣層107和導電層108,每個階(112a-112d)即包括交替堆疊絕緣層107和導電層108其中緊鄰的一對。在一些實施例中,導電層108由鎢製成,絕緣層107由氧化矽製成,但不限於此。
參照第6圖,形成多個金屬柱122接觸階梯區域112的各階(112a-112d)。每一金屬柱122接觸每個階(112a-112d)的導電層108。在一些實施例中,該些金屬柱122其中緊鄰的一對被該些側支116b中的相應一個所間隔開。在一些實施例中,該些金屬柱122其中緊鄰的一對被相應的主幹116a所間隔開。在一些實施例中,每個金屬柱122位於一由對應的主幹116a、兩個側支116b和介電壁119所圍繞的區域中。因此,即使在相鄰金屬柱發生重疊偏移的情況下,緊鄰的主幹116a、兩個側支116b和介電壁使得重疊偏移的相鄰金屬柱122不容易橋接。
在第2~6圖中,階梯區域112實際上被鈍化層覆蓋,為了清楚地示出階梯區域112的細節,在圖中省略了鈍化層。金屬柱112和魚骨型介電結構116嵌入在鈍化層中。
請參照第7~15圖,其繪示依照本揭露之另一實施例的半導體記憶元件製造方法於多個步驟中的立體圖。在第7圖中,多層堆疊結構包括在基材201上交替堆疊的絕緣層(207,209)。多層堆疊結構被蝕刻以形成階梯區域212和非階梯區域210。階梯區域212包括多個階(212a-212d)。每個階(212a-212d)包括兩個不同的絕緣層(207,209)的緊鄰的一對。
在本實施例中,兩個不同的絕緣層(207,209)可分別為氮化矽層和氧化矽層。在本發明的其他實施例中,兩個不同的絕緣層可以是兩種介電材料,例如氧化矽、氮化矽、氮氧化矽、矽酸鹽等的其中兩種介電材料。在本說明書的一些實施例中,兩種不同的絕緣層(207,209)選自兩種介電材料,這兩種介電材料對預定蝕刻劑具有相對強的抗蝕刻率和相對弱的抗蝕刻率。
在第8圖中,沉積鈍化層214以覆蓋階梯區域212。
在第9圖中,執行蝕刻工藝在非階梯區域210中形成垂直孔211,並且在階梯區域212中形成垂直孔213。在一些實施例中,垂直孔213係沿著每個階(212a-212d)的側壁形成,但不限於此。
在第10圖中,罩幕層215形成在非階梯區域210上以覆蓋垂直孔211。
在第11圖中,在垂直孔213內形成介電柱217,並去除罩幕層215。在一些實施例中,介電柱217由不含導電材料的介電材料製成(例氧化物),但不限於此。在一些實施例中,介電柱217接觸於相應階(212a-212d)的側壁。
在第12圖中,記憶體結構210a形成在非階梯區域210中的垂直孔211內。每個記憶體結構210a與記憶體結構210a的不同之處在於記憶體結構210a不被介電結構所穿越或分割,使得在記憶體結構210a內形成全環閘極晶體管(gate-all-around transistors)。
每一個記憶體結構210a包含一記憶層以及一通道
層。在本說明書的一些實施例中,記憶層可以是氧化矽(silicon oxide)層、氮化矽(silicon nitride)層和氧化矽層的複合層(即ONO結構),但記憶層的結構並不以此為限.在本說明書的其他實施例中,記憶層的複合層還可以選自於由一矽氧化物-氮化矽-矽氧化物-氮化矽-矽氧化物(oxide-nitride-oxide-nitride-oxide,即ONONO)結構、一矽-矽氧化物-氮化矽-矽氧化物-矽(silicon-oxide-nitride-oxide-silicon,即SONOS)結構、一能隙工程矽-矽氧化物-氮化矽-矽氧化物-矽(bandgap engineered silicon-oxide-nitride-oxide-silicon,即BE-SONOS)結構、一氮化鉭-氧化鋁-氮化矽-矽氧化物-矽(tantalum nitride,aluminum oxide,silicon nitride,silicon oxide,silicon,TANOS)結構以及一金屬高介電係數能隙工程矽-矽氧化物-氮化矽-矽氧化物-矽(metal-high-k bandgap-engineered silicon-oxide-nitride-oxide-silicon,MA BE-SONOS)結構所組成之一族群。在本實施例中,記憶層可以是ONO複合層,通道層可以是一個多晶矽層。
如第13圖所示,溝渠218蝕刻以作為閘極更換步驟的處理窗口。執行濕法蝕刻工藝以去除多層堆疊結構其中的絕緣層209,直到記憶體結構210a的側壁暴露。濕蝕刻工藝之蝕刻劑對於絕緣層209的蝕刻速度相較於對於絕緣層207的蝕刻速度快得許多,使得絕緣層207之間的所有絕緣層209幾乎被去除,從而在剩餘的(未蝕刻的)絕緣層207之間形成空隙。介電柱217用作支撐結構以支持剩餘的絕緣層207,使得絕緣層207不會由於其間的空隙而坍塌。
在第14圖中,通過溝渠218沉積導電材料以形成導電層208以填充剩餘(未被蝕刻)的絕緣層207之間的空隙。每一導電層208應到達或接觸記憶體結構210a暴露的側壁。導電材料可包括金屬,例如Cu、Al、W或其金屬合金。執行蝕刻工藝以去除多餘的導電材料以使相鄰的導電層208彼此間隔開,以防止相鄰導電層208之間的橋接。此後,通過將介電材料沉積到溝槽218中來形成介電壁219。在閘極更換過程後,即絕緣層209改由導電層208代替,多層堆疊結構包括交替堆疊的絕緣層207和導電層208,每個階(212a-212d)即包括交替堆疊絕緣層207和導電層208其中緊鄰的一對。在一些實施例中,導電層208由鎢製成,且絕緣層207由氧化矽製成,但不限於此。
在第15圖中,形成多個金屬柱222,其接觸於階梯區域212的各個階(212a-212d),另形成共同源極線220接觸於基材201。每個金屬柱222接觸於每個階(212a-212d)的導電層208。在一些實施例中,每個金屬柱222位於每個階(212a-212d)的中心區域中,但不限於此。在一些實施例中,對應的介電柱217位於該些金屬柱222其中緊鄰的一對之間,但不限於此。因此,在緊鄰金屬柱中發生重疊偏移的情況下,緊鄰的金屬柱222不容易橋接。
根據前述實施例,立體半導體記憶體包括在階梯區域中形成介電柱或魚骨型介電結構。介電柱或魚骨型介電結構用以作支撐結構以支持剩餘的絕緣層,使得絕緣層不會由於其間的空隙而坍塌。介電柱或魚骨型介電結構也位於階梯區域中的金屬柱或金屬接點之間,以避免在金屬柱或金屬接點中發生重疊偏移
的情況下的橋接。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何該技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
107‧‧‧絕緣層
108‧‧‧導電層
116‧‧‧魚骨型介電結構
116a‧‧‧主幹
119‧‧‧介電壁
D1‧‧‧方向
Claims (10)
- 一種立體記憶體元件,包含:複數導電層以及複數絕緣層,彼此交錯堆疊以形成一多層堆疊結構,其中該多層堆疊結構具有一階梯區域以及一非階梯區域,該階梯區域包含複數階,每一個該階包含該些導電層以及該些絕緣層其中緊鄰的一對;複數記憶體結構,位於該非階梯區域,每一該記憶體結構穿越該些導電層以及該些絕緣層;以及一魚骨型介電結構,包含一主幹以及複數側支,該些側支在該階梯區域內從該主幹向外延伸,其中該主幹於該非階梯區域內穿越該些記憶體結構。
- 如申請專利範圍第1項所述之立體記憶體元件,其中該魚骨型介電結構為一不含導電材料的介電結構。
- 如申請專利範圍第1項所述之立體記憶體元件,其中每一該側支沿該階梯區域內的一階的側壁延伸。
- 如申請專利範圍第1項所述之立體記憶體元件,更包含複數金屬柱連接至該階梯區域內的該些階,該些金屬柱其中緊鄰的一對被該些側支的其中之一者所分離。
- 如申請專利範圍第1項所述之立體記憶體元件,更包含複數金屬柱連接至該階梯區域內的該些階,該些金屬柱其中緊鄰的一對被該主幹所分離。
- 如申請專利範圍第1項所述之立體記憶體元件,其中每一該側支垂直地從該主幹向外延伸。
- 如申請專利範圍第1項所述之立體記憶體元件,其中該些側支其中緊鄰的一對從該主幹的兩相對邊向外延伸。
- 一種立體記憶體元件,包含:複數導電層以及複數絕緣層,彼此交錯堆疊以形成一多層堆疊結構,其中該多層堆疊結構具有一階梯區域以及一非階梯區域,該階梯區域包含複數階,每一該階包含該些導電層以及該些絕緣層其中緊鄰的一對;複數記憶體結構,位於該非階梯區域,每一該記憶體結構穿越該些導電層以及該些絕緣層;以及至少一介電柱,位於該階梯區域的每一該階,其中該至少一介電柱為一不含導電材料的介電結構。
- 如申請專利範圍第8項所述之立體記憶體元件,更包含複數金屬柱連接至該階梯區域內的該些階,該至少一介電柱位於該些金屬柱其中緊鄰的一對之間。
- 如申請專利範圍第8項所述之立體記憶體元件,更包含複數金屬柱連接至該階梯區域內的該些階,每一該金屬柱位於每一該階的中心區域。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108142787A TWI723645B (zh) | 2019-11-25 | 2019-11-25 | 立體記憶體元件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108142787A TWI723645B (zh) | 2019-11-25 | 2019-11-25 | 立體記憶體元件 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI723645B TWI723645B (zh) | 2021-04-01 |
TW202121602A true TW202121602A (zh) | 2021-06-01 |
Family
ID=76604785
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108142787A TWI723645B (zh) | 2019-11-25 | 2019-11-25 | 立體記憶體元件 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI723645B (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8803214B2 (en) * | 2010-06-28 | 2014-08-12 | Micron Technology, Inc. | Three dimensional memory and methods of forming the same |
TWI556356B (zh) * | 2014-01-27 | 2016-11-01 | 旺宏電子股份有限公司 | 三維記憶體及其製造方法 |
US10049744B2 (en) * | 2016-01-08 | 2018-08-14 | Samsung Electronics Co., Ltd. | Three-dimensional (3D) semiconductor memory devices and methods of manufacturing the same |
US9806088B2 (en) * | 2016-02-15 | 2017-10-31 | Toshiba Memory Corporation | Semiconductor memory device having memory cells arranged three-dimensionally and method of manufacturing the same |
US10644018B2 (en) * | 2018-04-12 | 2020-05-05 | Macronix International Co., Ltd. | 3D memory having plural lower select gates |
-
2019
- 2019-11-25 TW TW108142787A patent/TWI723645B/zh active
Also Published As
Publication number | Publication date |
---|---|
TWI723645B (zh) | 2021-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7303271B2 (ja) | メモリデバイスおよびメモリデバイスの形成方法 | |
US9905568B2 (en) | Nonvolatile memory device and a method for fabricating the same | |
US7910453B2 (en) | Storage nitride encapsulation for non-planar sonos NAND flash charge retention | |
KR101660262B1 (ko) | 수직형 반도체 소자의 제조 방법 | |
US8877587B2 (en) | Nonvolatile memory device and method for fabricating the same | |
US9184302B2 (en) | Three dimensional semiconductor memory device and method of manufacturing the same | |
US20120049268A1 (en) | Three dimensional semiconductor memory devices and methods of fabricating the same | |
US9543319B1 (en) | Vertical channel structure | |
KR102302231B1 (ko) | 비휘발성 메모리 소자 및 그 제조 방법 | |
CN104425507B (zh) | 闪存结构及其形成方法 | |
US20150028410A1 (en) | Non-volatile memory device and method for manufacturing same | |
US20160284722A1 (en) | Memory device and manufacturing method of the same | |
US11101287B2 (en) | Three dimensional memory device | |
TWI723645B (zh) | 立體記憶體元件 | |
TWI725755B (zh) | 立體記憶體元件及其製作方法 | |
JP2007200992A (ja) | 半導体装置及びその製造方法 | |
TWI738489B (zh) | 記憶裝置 | |
TW201635608A (zh) | 記憶體裝置及其製造方法 | |
TWI722816B (zh) | 立體記憶體元件 | |
TW201606943A (zh) | 記憶元件及其製造方法 | |
CN106158871B (zh) | 存储器装置及其制造方法 | |
JP2010272703A (ja) | 不揮発性メモリの構造および製造プロセス | |
US11362101B2 (en) | Three dimensional memory device | |
JP2010272675A (ja) | 半導体記憶装置 | |
CN118201366A (zh) | 半导体器件及其制造方法 |