TW202119043A - 用於測試受測裝置的探針系統和方法 - Google Patents
用於測試受測裝置的探針系統和方法 Download PDFInfo
- Publication number
- TW202119043A TW202119043A TW109137097A TW109137097A TW202119043A TW 202119043 A TW202119043 A TW 202119043A TW 109137097 A TW109137097 A TW 109137097A TW 109137097 A TW109137097 A TW 109137097A TW 202119043 A TW202119043 A TW 202119043A
- Authority
- TW
- Taiwan
- Prior art keywords
- critical
- probe system
- resistance
- differential voltage
- dut
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/06766—Input circuits therefor
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/06—Measuring leads; Measuring probes
- G01R1/067—Measuring probes
- G01R1/06772—High frequency probes
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/36—Overload-protection arrangements or circuits for electric measuring instruments
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/10—Measuring sum, difference or ratio
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/165—Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
- G01R19/16566—Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533
- G01R19/16571—Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533 comparing AC or DC current with one threshold, e.g. load current, over-current, surge current or fault current
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2855—Environmental, reliability or burn-in testing
- G01R31/2872—Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation
- G01R31/2879—Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation related to electrical aspects, e.g. to voltage or current supply or stimuli or to electrical loads
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2886—Features relating to contacting the IC under test, e.g. probe heads; chucks
- G01R31/2891—Features relating to contacting the IC under test, e.g. probe heads; chucks related to sensing or controlling of force, position, temperature
Landscapes
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Environmental & Geological Engineering (AREA)
- Power Engineering (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
本文揭露了用於測試受測裝置之探針系統及方法。所述探針系統包含導電的接地迴路、以及經由所述導電的接地迴路的至少一區域來電連接至接地電位的結構。所述探針系統亦包含非線性電路。所述非線性電路被配置以在橫跨所述非線性電路的差動電壓小於臨界差動電壓時,抵抗在所述接地迴路之內的電流流動,並且在橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,允許在所述接地迴路之內的電流流動。所述方法包含將受測裝置(DUT)定位在探針系統之內,所述探針系統包含導電的接地迴路以及非線性電路。所述方法亦包含選擇性地抵抗及允許在所述接地迴路之內並且通過所述非線性電路的電流流動。
Description
本揭露內容大致上有關用於測試受測裝置的探針系統和方法。
探針系統可被利用以測試受測裝置(DUT)的操作。在特定的例子中,所述DUT可包含一半導體裝置,並且所述探針系統可被配置以電性地測試所述DUT的操作,例如藉由提供一測試信號至所述DUT及/或藉由從所述DUT接收一所產生的信號。
在某些配置中,一或多個接地迴路可以至少部分藉由所述探針系統所界定。所述一或多個接地迴路可能引入電性雜訊到所述探針系統的測試環境中,其可能減低藉由所述探針系統所執行的測試的正確性。因此,存在對於改良用於測試受測裝置之探針系統及方法的需求。
本文揭露了用於測試受測裝置之探針系統及方法。所述探針系統包含一導電的接地迴路、以及經由所述導電的接地迴路的至少一區域來電連接至接地電位的一結構。所述探針系統亦包含非線性電路。所述非線性電路被配置以在橫跨所述非線性電路的差動電壓小於臨界差動電壓時,抵抗在所述接地迴路之內的電流流動。所述非線性電路亦被配置以在橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,允許在所述接地迴路之內的電流流動。
所述方法包含將受測裝置(DUT)定位在探針系統之內,所述探針系統包含導電的接地迴路以及非線性電路。所述方法亦包含在橫跨所述非線性電路的差動電壓小於臨界差動電壓時,利用所述非線性電路來抵抗在所述接地迴路之內的電流流動。所述方法進一步包含在橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,允許在所述接地迴路之內並且通過所述非線性電路的電流流動。
圖1-6提供根據本揭露內容的可以執行方法200的探針系統10的例子。作用為一類似或是至少實質類似的目的之元件是在圖1-6的每一圖中被標示為類似的元件符號,因而這些元件在此可能並未參考圖1-6的每一圖都加以詳細地論述。類似地,在圖1-6的每一圖中可能並未標示所有的元件,而是與其相關的元件符號在此可以為了一致性而被利用。在此參考圖1-6中的一或多圖所論述的元件、構件及/或特點可以內含在圖1-6的任一圖中且/或被任一圖所利用,而不脫離本揭露內容的範疇。
一般而言,可能內含在一特定的實施例中的元件是用實線來加以描繪,而選配的元件則用虛線來加以描繪。然而,用實線所展示的元件可能並非重要的,因而在某些實施例中可被省略,而不脫離本揭露內容的範疇。
圖1-2是根據本揭露內容的探針系統10的例子的概要圖示,其可被利用以測試受測裝置(DUT)。如同在圖1-2中所繪,探針系統10包含複數個結構20,其包含第一結構21以及第二結構22。第一結構21是經由具有第一結構接地導體31的形式的結構接地導體30來電連接至接地電位。類似地,第二結構22是經由具有第二結構接地導體32的形式的結構接地導體30來電連接至所述接地電位。
亦如同在圖1-2中描繪的,探針系統10包含電性地互連第一結構21及第二結構22的中間的接地導體40。中間的接地導體40可以經由第一結構21以及第一結構接地導體31來電連接至所述接地電位。中間的接地導體40亦可以經由第二結構22以及第二結構接地導體32來電連接至所述接地電位。
如同在圖1-2中進一步描繪的,探針系統10亦包含非線性電路50,其在此亦可被稱為非線性阻抗裝置50。如同在此所用的,所述措辭“非線性電路”是用來指出整體呈現非線性的電流對電壓曲線的一或多個電路元件。如同在此更詳細論述的,對於小於一臨界電壓降的橫跨所述非線性電路的電壓降,流過所述非線性電路的電流是低的或是可忽略的。然而,對於大於所述臨界電壓降的橫跨所述非線性電路的電壓降,流過所述非線性電路的電流實質上會增加。非線性電路50的一個例子包含二極體套組68,其例子在此被揭示。非線性電路50進一步的例子包含一具有內含的電壓敏感的裝置的功率電晶體、一具有內含的電壓敏感的裝置的功率MOFSET、及/或一暫態電壓抑制器(TVS)。所述非線性的電流對電壓曲線的例子被描繪在圖5中,並且在此更詳細地論述。
非線性電路50可被設置在探針系統10之內,使得第一結構21、第一結構接地導體31、第二結構22、第二結構接地導體32、中間的接地導體40、以及非線性電路50一起且/或至少部分界定一接地迴路150。接地迴路150在此亦可被稱為導電材料的連續的迴路150及/或導電的接地迴路150。
接地迴路150的構件中的每一個構件可以是藉由一種導電材料(例如一種金屬)所界定。然而,接地迴路150可以不是藉由完美的電性導體所界定的,而是可包含或者在此可被稱為包含複數個阻抗。舉例而言,第一結構接地導體31、在第一結構接地導體31及第一結構21之間的連接、及/或在第一結構接地導體31及所述接地電位之間的連接分別可以具有及/或定義一大致小的、但是有限的對應的電性阻抗。額外或是替代地,第二結構接地導體32、在第二結構接地導體32及第二結構22之間的連接、及/或在第二結構接地導體32及所述接地電位之間的連接分別可以具有及/或定義一大致小的、但是有限的對應的電性阻抗。額外或是替代地,中間的接地導體40、在中間的接地導體40及第一結構21之間的連接、及/或在中間的接地導體40及第二結構22之間的連接每一個可以具有及/或定義一大致小的、但是有限的對應的電性阻抗。額外或是替代地,所述接地電位可以是由一設備接地導體140所提供的,其可以具有及/或定義一大致小的、但是有限的對應的電性阻抗。
在探針系統10的操作期間,所述探針系統及/或其之接地迴路150可被設置在一可包含磁場M的環境內。磁場M的存在可以感應一流動在接地迴路150之內的電流80,並且此電流流動可能會產出及/或產生電性雜訊。所述電性雜訊可能會增加在藉由探針系統10所執行的電性測試中的雜訊、及/或可能會減低藉由探針系統10所執行的電性測試的正確性。
然而,根據本揭露內容的在接地迴路150之內包含非線性電路50的探針系統10可以減小或是可以顯著地減小流動在所述接地迴路之內的電流80的大小。當相較於界定對應的接地迴路、但是在所述對應的接地迴路之內並不包含非線性電路50的習知技術的探針系統時,此在電流流動上的減小可以減小或是顯著地減小由所述電流流動所產生的電性雜訊,藉此允許根據本揭露內容的探針系統10能夠執行更高正確性及/或更低的雜訊測試。
圖3是具有二極體套組68的形式的非線性電路50的一個例子的概要圖示,其可被利用在根據本揭露內容的探針系統10中。圖3的二極體套組68可包含且/或是在圖1-2中描繪的非線性電路50及/或二極體套組68的一更詳細的圖示,並且在此參考至其來論述。就此而論,圖3的二極體套組68的結構、功能、及/或特點的任一個都可以內含在圖1-2的非線性電路50及/或二極體套組68中及/或利用於其中,而不脫離本揭露內容的範疇。類似地,圖1-2的探針系統10、非線性電路50、及/或二極體套組68的結構、功能、及/或特點的任一個都可以內含在圖3的非線性電路50及/或二極體套組68中及/或利用於其中,而不脫離本揭露內容的範疇。
二極體套組68在此亦可被稱為雙背式(double back)功率二極體68及/或雙背式功率二極體套組68。非線性電路50及/或二極體套組68可包含第一端子61以及第二端子62。二極體套組68亦可包含複數個二極體70,其包含第一二極體71以及第二二極體72。第一二極體71是以第一二極體極性來電性地互連第一端子61及第二端子62,並且第二二極體72是以第二二極體極性來電性地互連第一端子61及第二端子62。所述第二二極體極性是與所述第一二極體極性不同的、相對的、及/或相反的。
就此而論,一個二極體70(例如第一二極體71)是允許電流80從第一端子61流向第二端子62,並且抵抗電流從第二端子62流向第一端子61。相反地,另一二極體70(例如第二二極體72)是允許電流從第二端子62流向第一端子61,並且抵抗電流從第一端子61流向第二端子62。
在無二極體套組68下,在接地迴路150之內藉由磁場M所產生的電流80的大小是預期為相當低的,大致是幾毫安培(mA)的數量級。類似地,在接地迴路150之內藉由磁場M所產生的電位差或電壓的大小亦預期為相當低的,大致是小於一毫伏(mV)。這些電壓值是顯著低於針對於矽基二極體(標稱0.7伏特)或是針對於鍺基二極體(標稱0.3伏特)的一臨界差動電壓或是一臨界值“導通”電壓。
因此,並且如同在圖5中所繪的,二極體套組68的二極體70是作用為具有一電阻值的電阻器、非線性電阻器、及/或可變電阻器,其是藉由所述二極體所界定的、藉由橫跨所述二極體的差動電壓或是順向極性差動電壓所決定的。舉例而言,當所述順向極性差動電壓是0.3V時,圖5是指出所述二極體電流將會是大約2-3微安培,並且所述二極體電阻將會是大約80-90k歐姆。因此,在藉由磁場M產生的低電壓下,在所述接地迴路之內的電流流動幾乎被二極體套組68所消除。
然而,值得注意的是接地迴路150及/或定義接地迴路150的各種電性導體的一重要的功能是保護探針系統10的使用者免於電擊。二極體套組68亦使得此功能變得容易。更明確地說,當橫跨所述二極體套組的順向極性差動電壓大於所述臨界差動電壓時,所述二極體電阻變成是相當小的,藉此允許耗散潛在危險的電流。回到圖5,針對於超過約0.7V的順向極性二極體電壓,在一矽基二極體的情形中,所述二極體電阻是大約20歐姆。針對於超過約2.0伏特順向極性二極體電壓,此二極體電阻是減小至小於2歐姆。
圖5是描繪針對於可被利用在非線性電路50的二極體套組68之內的二極體70的電流及電阻相對電壓的一個例子。然而,並且如同所論述的,非線性電路50可包含任何適當的結構、元件及/或多個元件,其呈現一非線性的電流對電壓曲線,例如是在圖5中描繪的非線性電流對電壓曲線。考慮到這一點,非線性電路50可被配置成使得所述臨界差動電壓具有任何適當的值。舉例而言,所述臨界差動電壓可以是至少0.1伏特(V)、至少0.2V、至少0.3V、至少0.4V、至少0.5V、至少0.6V、至少0.7V、至少0.8V、至少0.9V、及/或至少1V。額外或是替代地,所述臨界差動電壓可以是最多5V、最多4.5V、最多4V、最多3.5V、最多3V、最多2.5V、最多2V、最多1.5V、最多1V、最多0.9V、最多0.8V、最多0.7V、最多0.6V、最多0.5V、及/或最多0.4V。
當橫跨非線性電路50的差動電壓小於所述臨界差動電壓時,所述非線性電路可被配置以橫跨第一端子61及第二端子62及/或在第一端子61及第二端子62之間提供一臨界低電壓的電阻。所述臨界低電壓的電阻的例子是包含具有至少50歐姆、至少75歐姆、至少100歐姆、至少125歐姆、至少150歐姆、至少175歐姆、至少200歐姆、至少250歐姆、至少300歐姆、至少400歐姆、至少500歐姆、至少600歐姆、至少700歐姆、至少800歐姆、至少900歐姆、至少1000歐姆、至少1250歐姆、至少1500歐姆、至少1750歐姆、及/或至少2000歐姆的電阻。
額外或是替代地,當橫跨非線性電路50的差動電壓大於所述臨界差動電壓時,所述非線性電路可被配置以橫跨第一端子61及第二端子62及/或在第一端子61及第二端子62之間提供一臨界高電壓的電阻。所述臨界高電壓的電阻的例子是包含具有最多100歐姆、最多50歐姆、最多25歐姆、最多20歐姆、最多15歐姆、最多10歐姆、最多5歐姆、最多2.5歐姆、最多1歐姆、及/或最多0.5歐姆的電阻。
換言之,非線性電路50可以在橫跨所述非線性電路的所述差動電壓小於所述臨界差動電壓時定義至少所述臨界低電壓的電阻,並且非線性電路可以在橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,定義所述臨界高電壓的電阻。所述臨界低電壓的電阻可以是大於所述臨界高電壓的電阻。舉例而言,所述臨界低電壓的電阻可以是所述臨界高電壓的電阻的一臨界電阻倍數。所述臨界電阻倍數的例子是包含至少100、至少500、至少1000、至少2500、至少5000、至少7500、至少10,000、至少25,000、至少50,000、至少75,000、或是至少100,000。
回到圖1,探針系統10可包含任意適當數目的結構20,其至少包含第一結構21及第二結構22。舉例而言,並且如同用虛線所繪的,探針系統10額外可包含第三結構23。在此例子中,第三結構23可以經由第三結構接地導體33來電連接至所述接地電位。同樣在此例子中,探針系統10可包含電性地互連第一結構21及第二結構22的第一中間的接地導體41、以及電性地互連第二結構22及第三結構23的第二中間的接地導體42。
在此種配置中,探針系統10可以定義複數個接地迴路150。更明確地說,探針系統10可以定義如同在圖1中用實線所繪的第一接地迴路151、如同在圖1中用虛線所繪的第二接地迴路152、以及如同在圖1中用點劃線所繪的第三接地迴路153。
第一接地迴路151可以是至少部分藉由第一結構接地導體31、第一結構21、第一中間的接地導體41、第二結構22、以及第二結構接地導體32所界定。第二接地迴路152可以是至少部分藉由第二結構接地導體32、第二結構22、第二中間的接地導體42、第三結構23、以及第三結構接地導體33所界定。第三接地迴路153可以是至少部分藉由第一結構接地導體31、第一結構21、第一中間的接地導體41、第二結構22、第二中間的接地導體42、第三結構23、以及第三結構接地導體33所界定。
一設備接地導體140可以提供所述接地電位。在此種配置中,結構接地導體30可以電連接至所述設備接地導體,且/或所述設備接地導體可以定義第一接地迴路151、第二接地迴路152、及/或第三接地迴路153的一部分。舉例而言,所述設備接地導體可以定義延伸在第一結構接地導體31以及第二結構接地導體32之間、在第二結構接地導體32以及第三結構接地導體33之間、及/或在第一結構接地導體31以及第三結構接地導體33之間的個別的接地迴路的一部分。
在本揭露內容的範疇之內的是每一個藉由探針系統10所界定的接地迴路150可包含非線性電路50。非線性電路50可被設置在所述接地迴路之內的任何適當或是便利的位置處。舉例而言,並且如同在圖1中所繪的,非線性電路50可以電連接至第一結構接地導體31(如同在51所指出的)、第二結構接地導體32(如同在53所指出的)、及/或第三結構接地導體33(如同在55所指出的)、可以形成其之一部分、及/或可以是和其相關的。
在本揭露內容的範疇之內的是結構20(包含第一結構21、第二結構22、及/或第三結構23)當存在時,其可包含探針系統10的任何適當的構件、是探針系統10的任何適當的構件、及/或是至少部分藉由探針系統10的任何適當的構件所界定。舉例而言,結構20可包含一界定被配置以包含所述DUT的封閉的體積的外殼、一界定被配置以支承所述DUT的支承表面的夾頭、一溫度控制的夾頭、一包含至少一被配置以和所述DUT通訊的探針的探針組件、一測試設備、一信號產生及分析組件、所述探針系統的一溫度控制器、所述探針系統的一冷卻器、所述探針系統的一材料處理機械臂、及/或一晶圓處理機中的一或多個。
所述探針組件當存在時,其可包含且/或是一電性探針組件,其包含至少一被配置以和所述DUT電性地通訊的電性探針、及/或一光學探針組件,其包含至少一被配置以和所述DUT光學地通訊的光學探針。所述信號產生及分析組件當存在時,其可被配置以提供一測試信號至所述DUT、及/或從所述DUT接收一所產生的信號。
所述測試設備當存在時,其可被設置有探針系統10,且/或是藉由探針系統10的一製造商所提供的。額外或是替代地,所述測試設備可以是由探針系統10的使用者或是終端使用者所提供的。所述測試設備的例子是包含量測設備及/或其它相關的設備。考慮到這一點,根據本揭露內容的非線性電路50可被利用以有彈性地及/或模組化減小在探針系統中的接地迴路電流及/或相關的電性雜訊,所述探針系統是包含任何適當數量的製造商及/或使用者所供應的形成及/或定義對應的接地迴路150的結構20。
在一特定的例子中,並且如同在圖2中概要地以及在圖4中較詳細地所繪的,第一結構21可包含一外殼100,其界定一被配置以包含可被形成在基板90上的DUT 92的封閉的體積102。在此例子中,第二結構22可包含一測試設備130(例如一信號產生及分析組件132),其被配置以電性地測試所述DUT。外殼100可以經由第一結構接地導體31來電連接至一接地電位,例如是電連接至設備接地導體140。外殼100亦可以經由中間的接地導體40來電連接至測試設備130,並且測試設備130可以經由第二結構接地導體32來電連接至所述接地電位。在此例子中,探針系統10亦可包含一夾頭110,其界定一被配置以支承所述基板的支承表面112、及/或一探針組件120,其包含至少一被配置以提供一測試信號至所述DUT及/或從所述DUT接收一所產生的信號的探針122。如同在圖4中所繪的,中間的接地導體40可被配置以屏蔽或是電性地屏蔽一信號導體124,所述信號導體124可被配置以在測試設備130及探針122之間傳遞一測試信號及/或一所產生的信號。
在此種配置中,接地迴路150可以至少藉由第一結構接地導體31、外殼100、中間的接地導體40、測試設備130、以及第二結構接地導體32來加以形成。同樣在此種配置中,非線性電路50可以內含在所述接地迴路之內。如同在此更詳細論述的,在所述接地迴路之內包含非線性電路50可以減小例如是可能由磁場M所引起的在所述接地迴路之內的電流流動的大小。此可以減小在封閉的體積102之內及/或接近DUT 92的電性雜訊,藉此減小在可藉由所述探針系統執行的電性量測上的雜訊。
DUT 92可包含可藉由探針系統10來測試及/或可藉由基板90所界定、被界定在基板90之上、被界定在基板90中、及/或藉由基板90支承的任何適當的結構。DUT 92的例子是包含固態裝置、半導體裝置、邏輯裝置、電晶體、記憶體裝置、成像裝置、互補金屬氧化物半導體(CMOS)成像裝置、及/或電荷耦接裝置(CCD)感測器。基板90的例子是包含半導體晶圓、矽晶圓、砷化鎵晶圓、及/或III-V族半導體晶圓。
圖6是描繪根據本揭露內容的利用探針系統來測試受測裝置的範例的方法200的流程圖。方法200包含在210的定位受測裝置(DUT)、以及在220的抵抗電流流動。方法200可包含在230的激勵一接地迴路。方法200包含在240的允許電流流動在所述接地迴路中。方法200可進一步包含在250的測試所述DUT的操作。
在210的定位所述受測裝置(DUT)可包含將所述受測裝置定位在探針系統中及/或在探針系統之內。所述探針系統可包含一導電的接地迴路、以及可以電連接至所述導電的接地迴路的非線性電路。所述探針系統的例子在此是參考探針系統10來揭示的。所述導電的接地迴路以及的所述非線性電路的例子在此是分別參考接地迴路150以及非線性電路50來揭示的。
在220的抵抗電流流動可包含抵抗在所述接地迴路及/或所述非線性電路之內的電流流動。在220的抵抗亦可包含當橫跨在所述接地迴路之內的所述非線性電路的差動電壓小於一臨界差動電壓時、若所述差動電壓小於所述臨界差動電壓、及/或響應於所述差動電壓小於所述臨界差動電壓,抵抗所述電流流動。額外或是替代地,在220的抵抗可包含經由所述非線性電路來在所述非線性電路之內及/或在所述接地迴路之內界定及/或建立至少一臨界低電壓的電阻。所述臨界差動電壓以及所述臨界低電壓的電阻的例子是在此被揭示。
在220的抵抗可以在方法200期間,在任何適當的時序及/或序列下加以執行。舉例而言,在220的抵抗可以在240的允許之前、在240的允許之後、及/或在250的測試期間執行。
在230的激勵所述接地迴路可包含激勵所述接地迴路,使得橫跨所述非線性電路的所述差動電壓是大於所述臨界差動電壓,並且可以用任何適當的方式來加以達成。舉例而言,所述探針系統可被設置在一包含磁場的環境之內,並且所述磁場可以感應一在所述接地迴路之內的電流流動。所述磁場可以是藉由探針系統10的一或多個構件、及/或藉由可以是在探針系統10的外部及/或在所述環境之內的其它件設備所發射的。
在240的允許在所述接地迴路中的電流流動可包含允許通過及/或在所述非線性電路之內的電流流動。此可包含在橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時、若所述差動電壓大於所述臨界差動電壓、及/或響應於所述差動電壓是大於所述臨界差動電壓,允許所述電流流動。額外或是替代地,在240的允許可包含經由所述非線性電路來在所述非線性電路之內及/或在所述接地迴路之內界定及/或建立最多一臨界高電壓的電阻。所述臨界高電壓的電阻的例子是在此被揭示。在某些例子中,所述臨界低電壓的電阻可以是大於所述臨界高電壓的電阻,且/或可以是所述臨界高電壓的電阻的一臨界倍數。所述臨界倍數的例子是在此被揭示。
在240的允許可以在方法200期間,在任何適當的時序及/或序列下加以執行。舉例而言,在240的允許可以在220的抵抗之後、在220的抵抗之前、在230的激勵之後、響應於在230的激勵、及/或在250的測試期間執行。
在250的測試所述DUT的操作可包含用任何適當的方式來測試所述DUT的任何適當的操作及/或參數。舉例而言,在250的測試可包含提供一測試信號至所述DUT。作為另一例子的是,在250的測試可包含從所述DUT接收一所產生的信號。如同在此更詳細論述的,所述測試信號可包含且/或是任何適當的電性及/或光學測試信號。類似地,所產生的信號可包含且/或是任何適當的電性及/或光學所產生的信號。
在某些例子中,探針系統10在此可被稱為被利用在一種測試或是電性地測試DUT 92的方法中、且/或作為其之部分。此種方法可包含將所述DUT定位在所述探針系統之內,例如是在圖2的支承表面112上。此種方法亦可包含抵抗在所述接地迴路(例如圖1-2的接地迴路150)之內的電流流動。所述抵抗可包含利用非線性電路(例如圖1-3的非線性電路50)的抵抗。所述方法進一步可包含測試所述DUT的操作,例如是藉由提供一測試信號至所述DUT及/或從所述DUT接收一所產生的信號。所述測試信號可以是由一測試設備(例如圖2的測試設備130)所提供的,且/或所產生的信號可以是藉由所述測試設備來接收的。
在本揭露內容中,所舉例說明的非唯一的例子中的數個例子已經在流程圖或流程表的背景中論述及/或呈現,其中所述方法是被展示及敘述為一系列的區塊或步驟。除非明確地在所附的說明中闡述,否則在本揭露內容的範疇之內的是,所述區塊的順序可以不同於在所述流程圖中所描繪的順序,其包含其中所述區塊(或步驟)中的兩個或多個以一不同的順序及/或同時發生。同樣在本揭露內容的範疇之內的是,所述區塊或步驟可被實施為邏輯,此亦可以被描述為將所述區塊或步驟實施為邏輯。在某些應用中,所述區塊或步驟可以代表將藉由功能上等效的電路或其它邏輯裝置執行的表示及/或動作。所舉例說明的區塊可以(但是並非必須)代表可執行的指令,其使得一電腦、處理器、及/或其它邏輯裝置響應以執行一動作、改變狀態、產生一輸出或顯示畫面、及/或做出決策。
如同在此所用的,被置放在一第一實體與一第二實體之間的術語"及/或"是表示以下的一個:(1)所述第一實體、(2)所述第二實體、以及(3)所述第一實體與第二實體。多個利用"及/或"所表列的實體應該用相同的方式來加以解釋,亦即如此結合的實體中的"一或多個"。除了明確地藉由所述"及/或"子句所指明的實體以外,其它的實體亦可以選配地存在,而不論其是否相關或是不相關那些明確所指明的實體。因此,作為一非限制性的例子,一對於"A及/或B"的參照當結合例如"包括"的開放式語言來加以使用時,其在一實施例中可以是指只有A(選配地包含除了B以外的實體);在另一實施例中,可以是指只有B(選配地包含除了A以外的實體);在又一實施例中,可以是指A及B兩者(選配地包含其它的實體)。這些實體可以是指元件、動作、結構、步驟、操作、值、與類似者。
如同在此所用的,關於一表列的一或多個實體的措辭"至少一個"應該被理解為表示從所述表列的實體中的任一個或是多個實體所選的至少一實體,但是並不一定包含在所述表列的實體內明確地被表列的每一個實體的至少一個,而且並不排除在所述表列的實體中的實體的任意組合。除了在所述措辭"至少一個"所參照的表列的實體內明確所指明的實體以外,此定義亦容許實體可以選配地存在,而不論其是否相關或是不相關那些明確所指明的實體。因此,作為一非限制性的例子,"A及B中的至少一個"(或等同的是"A或B中的至少一個"、或等同的是"A及/或B中的至少一個")在一實施例中可以是指至少一個(選配地包含超過一個)A,而沒有B存在(以及選配地包含除了B以外的實體);在另一實施例中可以是指至少一個(選配地包含超過一個)B,而沒有A存在(以及選配地包含除了A以外的實體);在又一實施例中可以是指至少一個(選配地包含超過一個)A、以及至少一個(選配地包含超過一個)B(以及選配地包含其它的實體)。換言之,所述措辭"至少一個"、"一或多個"以及"及/或"是開放式的表示式,其在操作上是既連結且分離的。例如,所述表示式"A、B及C中的至少一個"、"A、B或C中的至少一個"、"A、B及C中的一或多個"、"A、B或C中的一或多個"、以及"A、B及/或C"的每一表示式都可以表示只有A、只有B、只有C、A及B一起、A及C一起、B及C一起、A、B及C一起、以及選配地以上的任一種再結合至少一個其它實體。
在任何專利、專利申請案、或是其它參考資料被納入在此作為參考,而且(1)其是以一種和本揭露內容的非納入的部分或是其它被納入的參考資料的任一者不一致的方式來定義一術語,且/或(2)其是在其它方面不一致的情形中,本揭露內容的非納入的部分將為主宰的,因而所述術語或是其中所納入的揭露內容應該只有主宰相關該術語被界定於其中的參考資料及/或原先存在的被納入的揭露內容而已。
如同在此所用的術語"被調適"以及"被配置"是表示所述元件、構件、或是其它標的是被設計及/或打算執行一給定的功能。因此,所述術語"被調適"以及"被配置"的使用不應該被解釋為表示一給定的元件、構件或其它標的是只"能夠"執行一給定的功能,而是所述元件、構件、及/或其它標的是為了執行所述功能之目的而明確地加以選擇、產生、實施、利用、程式化、及/或設計。同樣在本揭露內容的範疇之內的是,被闡述為適配於執行一特定的功能之元件、構件、及/或其它所闡述的標的可以額外或替代地描述為被配置以執行該功能,並且反之亦然。
如同在此所用的,所述措辭"例如"、所述措辭"舉例而言"、及/或單純所述術語"例子"當參考根據本揭露內容的一或多個構件、特點、細節、結構、實施例、及/或方法來加以利用時,其是欲傳達所述的構件、特點、細節、結構、實施例、及/或方法是根據本揭露內容的構件、特點、細節、結構、實施例、及/或方法的一舉例說明的非唯一的例子。因此,所述構件、特點、細節、結構、實施例、及/或方法並不欲為限制性的、必要的、或是排它/窮舉的;並且其它構件、特點、細節、結構、實施例、及/或方法(包含結構及/或功能上類似及/或等同的構件、特點、細節、結構、實施例、及/或方法)亦在本揭露內容的範疇之內。
如同在此所用的,當"至少實質"是修飾一程度或關係時,其不僅可包含所闡述的"實質"的程度或關係,而且亦包含所闡述的程度或關係的整個範圍。所闡述的一程度或關係的一實質量可包含至少75%的所闡述的程度或關係。例如,至少實質由一種材料所形成的一物體是包含物體的至少75%是由所述材料所形成的所述物體,並且亦包含完全是由所述材料所形成的物體。作為另一例子的是,至少實質和第二長度一樣長的第一長度是包含在所述第二長度的75%之內的第一長度,並且亦包含和所述第二長度一樣長的第一長度。
根據本揭露內容的探針系統及方法的舉例說明的非唯一的例子是被呈現在以下列舉的段落中。在本揭露內容的範疇之內的是,在此所闡述的一種方法(包含在以下列舉的段落中)的一個別的步驟可以額外或替代地被稱為一用於執行所闡述的動作的"步驟"。
A1.一種用於測試受測裝置(DUT)之探針系統,所述探針系統是包括:
導電的接地迴路;
經由所述導電的接地迴路的至少一區域來電連接至接地電位的結構;以及
非線性電路,其電連接至所述導電的接地迴路,選配的是其中所述非線性電路是被配置以進行以下的至少一個:
(i)在橫跨所述非線性電路的差動電壓小於臨界差動電壓時,抵抗在所述導電的接地迴路之內的電流流動;以及
(ii)在橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,允許在所述導電的接地迴路之內的電流流動。
(iii)在橫跨所述非線性電路的所述差動電壓小於所述臨界差動電壓時,定義至少一臨界低電壓的電阻;以及
(iv)在橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,定義最多一臨界高電壓的電阻。
A2.如段落A1之探針系統,其中所述臨界低電壓的電阻大於所述臨界高電壓的電阻。
A3.如段落A1-A2中的任一段落之探針系統,其中所述臨界低電壓的電阻是所述臨界高電壓的電阻的一臨界電阻倍數,其中所述臨界電阻倍數是至少100、至少500、至少1000、至少2500、至少5000、至少7500、至少10,000、至少25,000、至少50,000、至少75,000、或是至少100,000。
A4.如段落A1-A3中的任一段落之探針系統,其中:
所述結構是第一結構,並且經由第一結構接地導體來電連接至所述接地電位;
所述探針系統進一步包含第二結構,其經由第二結構接地導體來電連接至所述接地電位;
所述探針系統進一步包含中間的接地導體,其電性地互連所述第一結構以及所述第二結構;以及
所述第一結構、所述第一結構接地導體、所述第二結構、所述第二結構接地導體、所述中間的接地導體、以及所述非線性電路至少部分界定所述導電的接地迴路。
A5.如段落A1-A4中的任一段落之探針系統,其中所述非線性電路包含以下的至少一個:
(i)二極體套組;
(ii)雙背式功率二極體套組;
(iii)具有內含的電壓敏感的裝置的功率電晶體;
(iv)具有內含的電壓敏感的裝置的功率MOFSET;以及
(v)暫態電壓抑制器(TVS)。
A6.如段落A1-A5中的任一段落之探針系統,其中所述非線性電路包含:
(i)第一端子;以及
(ii)第二端子;
(iii)選配的第一二極體,其是以第一二極體極性來電性地互連所述第一端子以及所述第二端子;以及
(iv)選配的第二二極體,其是以與所述第一二極體極性相反的第二二極體極性來電性地互連所述第一端子以及所述第二端子。
A7.如段落A6之探針系統,其中所述非線性電路被配置以:
(i)在所述第一端子以及所述第二端子之間的差動電壓小於所述臨界差動電壓時,抵抗在所述導電的接地迴路之內的電流流動;以及
(ii)在所述第一端子以及所述第二端子之間的所述差動電壓大於所述臨界差動電壓時,允許在所述導電的接地迴路之內的電流流動。
A8.如段落A1-A7中的任一段落之探針系統,其中所述臨界差動電壓是以下的至少一個:
(i)至少0.1伏特(V)、至少0.2V、至少0.3V、至少0.4V、至少0.5V、至少0.6V、至少0.7V、至少0.8V、至少0.9V、或是至少1V;以及
(ii)最多5V、最多4.5V、最多4V、最多3.5V、最多3V、最多2.5V、最多2V、最多1.5V、最多1V、最多0.9V、最多0.8V、最多0.7V、最多0.6V、最多0.5V、或是最多0.4V。
A9.如段落A6-A8中的任一段落之探針系統,其中所述非線性電路被配置以在所述差動電壓小於所述臨界差動電壓時,在所述第一端子以及所述第二端子之間提供所述臨界低電壓的電阻。
A10.如段落A1-A9中的任一段落之探針系統,其中所述臨界低電壓的電阻是至少50歐姆、至少75歐姆、至少100歐姆、至少125歐姆、至少150歐姆、至少175歐姆、至少200歐姆、至少250歐姆、至少300歐姆、至少400歐姆、至少500歐姆、至少600歐姆、至少700歐姆、至少800歐姆、至少900歐姆、至少1000歐姆、至少1250歐姆、至少1500歐姆、至少1750歐姆、或是至少2000歐姆。
A11.如段落A6-A10中的任一段落之探針系統,其中所述非線性電路被配置以在所述差動電壓大於所述臨界差動電壓時,在所述第一端子以及所述第二端子之間提供所述臨界高電壓的電阻。
A12.如段落A1-A11中的任一段落之探針系統,其中所述臨界高電壓的電阻是最多100歐姆、最多50歐姆、最多25歐姆、最多20歐姆、最多15歐姆、最多10歐姆、最多5歐姆、最多2.5歐姆、最多1歐姆、或是最多0.5歐姆。
A13.如段落A1-A12中的任一段落之探針系統,其中所述結構、一/所述第一結構、以及一/所述第二結構中的至少一個包含以下的至少一個:
(i)外殼,其界定被配置以包含所述DUT的封閉的體積;
(ii)夾頭,其界定被配置以支承所述DUT的支承表面;
(iii)溫度控制的夾頭;
(iv)探針組件,其包含至少一被配置以和所述DUT通訊的探針;
(v)測試設備;
(vi)信號產生及分析組件,其被配置以進行提供測試信號至所述DUT以及從所述DUT接收所產生的信號中的至少一個;
(vii)所述探針系統的溫度控制器;
(viii)所述探針系統的冷卻器;
(ix)所述探針系統的材料處理機械臂;以及
(x)晶圓處理機。
A14.如段落A1-A13中的任一段落之探針系統,其中所述DUT被界定在一基板之上,選配的是其中所述探針系統包含所述基板。
A15.如段落A14之探針系統,其中所述基板包含半導體晶圓、矽晶圓、砷化鎵晶圓、以及III-V族半導體晶圓中的至少一個。
A16.如段落A1-A15中的任一段落之探針系統,其中所述DUT包含以下的至少一個:
(i)固態裝置;
(ii)半導體裝置;
(iii)邏輯裝置;
(iv)電晶體;
(v)記憶體裝置;
(vi)成像裝置;
(vii)互補金屬氧化物半導體(CMOS)成像裝置;及/或
(viii)電荷耦接裝置(CCD)感測器。
A17.如段落A1-A16中的任一段落之探針系統,其中所述探針系統包含所述DUT。
A18.如段落A1-A17中的任一段落之探針系統,當依附段落A4時,其中所述第一結構包含一/所述外殼,其中所述外殼界定被配置以包含所述DUT的一/所述封閉的體積。
A19.如段落A18之探針系統,其中所述探針系統進一步包含一/所述夾頭,其界定被配置以支承所述DUT的一/所述支承表面。
A20.如段落A18-A19中的任一段落之探針系統,其中所述第二結構包含被配置以電性地測試所述DUT的測試設備。
A21.如段落A20之探針系統,其中所述測試設備包含一/所述信號產生及分析組件。
A22.如段落A18-A21中的任一段落之探針系統,其中所述探針系統進一步包含一/所述探針組件,其被配置以進行提供一/所述測試信號至所述DUT以及從所述DUT接收一/所述所產生的信號中的至少一個。
A23.如段落A1-A12中的任一段落之探針系統,其中所述接地電位是藉由設備接地導體所界定。
A24.如段落A23之探針系統,當依附段落A4時,其中以下的至少一個:
(i)所述第一結構接地導體電連接至所述設備接地導體;以及
(ii)所述第二結構接地導體電連接至所述設備接地導體。
A25.如段落A23-A24中的任一段落之探針系統,當依附段落A4時,其中所述第一結構、所述第一結構接地導體、所述第二結構、所述第二結構接地導體、所述中間的接地導體、所述設備接地導體、以及所述非線性電路至少部分界定所述導電的接地迴路。
A26.如段落A1-A25中的任一段落之探針系統,其中所述探針系統進一步包含以下的至少一個:
(i)一/所述第一結構接地導體;
(ii)一/所述第二結構接地導體;以及
(iii)一/所述設備接地導體。
B1.一種測試受測裝置(DUT)之方法,所述方法包括:
將所述DUT定位在探針系統之內,其中所述探針系統包含導電的接地迴路、以及電連接至所述導電的接地迴路的非線性電路;
當橫跨所述非線性電路的差動電壓小於臨界差動電壓時,利用所述非線性電路來抵抗在所述導電的接地迴路之內的電流流動;以及
當橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,允許在所述接地迴路之內並且通過所述非線性電路的電流流動。
B2.如段落B1之方法,其中所述探針系統包含如段落A1-A26中的任一段落的所述探針系統中的任一個的任何適當的結構。
B3.如段落B1-B2中的任一段落之方法,其中所述方法進一步包含激勵所述導電的接地迴路,使得橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓。
B4.如段落B1-B3中的任一段落之方法,其中所述方法進一步包含以下的至少一個:
(i)在所述允許之後執行所述抵抗;以及
(ii)在所述抵抗之後執行所述允許。
B5.如段落B1-B4中的任一段落之方法,其中所述抵抗包含利用所述非線性電路來界定至少一臨界低電壓的電阻。
B6.如段落B1-B5中的任一段落之方法,其中所述允許包含利用所述非線性電路來界定最多一臨界高電壓的電阻。
B7.如段落B6之方法,當依附段落B5時,其中所述臨界低電壓的電阻大於所述臨界高電壓的電阻。
B8.如段落B6-B7中的任一段落之方法,當依附段落B5時,其中所述臨界低電壓的電阻是所述臨界高電壓的電阻的至少一臨界電阻倍數,其中所述臨界電阻倍數是至少100、至少500、至少1000、至少2500、至少5000、至少7500、至少10,000、至少25,000、至少50,000、至少75,000、或是至少100,000。
B9.如段落B1-B8中的任一段落之方法,其中所述方法進一步包含測試所述DUT的操作。
B10.如段落B9之方法,其中所述測試包含以下的至少一個:
(i)提供測試信號至所述DUT;以及
(ii)從所述DUT接收所產生的信號。
B11.如段落B9-B10中的任一段落之方法,其中所述方法包含在所述測試的期間執行所述抵抗。
B12.如段落B9-B11中的任一段落之方法,其中所述方法包含在所述測試的期間執行所述允許。
C1.一種非線性電路在探針系統的接地迴路之內的用途,其用以選擇性地允許以及選擇性地限制在所述接地迴路之內的電流流動。
產業的可利用性
在此揭露的探針系統及方法可應用於半導體測試產業。
咸信以上所闡述的本揭露內容包含多個具有獨立的效用之顯著的發明。儘管這些發明的每一個都已經用其較佳形式來加以揭露,但是如同在此揭露及描繪的其之特定實施例並不欲以限制性的意思來看待,因為許多的變化都是可能的。本發明之標的包含在此揭露的各種元件、特點、功能及/或性質之所有的新穎且非顯而易知的組合及次組合。類似地,當所述請求項闡述"一"或是"一第一"元件或是其之等同物時,此種請求項應該被理解為包含一或多個此種元件的納入,其既不必須、也不排除兩個或多個此種元件。
咸信以下的請求項是特別指出針對於所揭露的發明中之一,而且是新穎且非顯而易知的某些組合及次組合。在特點、功能、元件及/或性質之其它的組合及次組合中被體現的發明可以透過本請求項的修正、或是在此申請案或一相關的申請案中的新請求項的提出來加以主張。此種修正或新的請求項不論它們是否針對於一不同的發明或是針對於相同的發明、不論是否在範疇上與原始的請求項相比較為不同的、較廣的、較窄的、或是等同的,亦都被視為內含在本揭露內容的發明之標的內。
10:探針系統
20:結構
21:第一結構
22:第二結構
23:第三結構
30:結構接地導體
31:第一結構接地導體
32:第二結構接地導體
33:第三結構接地導體
40:中間的接地導體
41:第一中間的接地導體
42:第二中間的接地導體
50:非線性電路
51:第一二極體套組
53:第二二極體套組
55:第三二極體套組
61:第一端子
62:第二端子
68:二極體套組
70:二極體
71:第一二極體
72:第二二極體
80:電流
90:基板
92:DUT
100:外殼
102:封閉的體積
110:夾頭
112:支承表面
120:探針組件
122:探針
124:信號導體
130:測試設備
132:信號產生及分析組件
140:設備接地導體
150:接地迴路
151:第一接地迴路
152:第二接地迴路
153:第三接地迴路
200:方法
210:步驟
220:步驟
230:步驟
240:步驟
250:步驟
M:磁場
[圖1]是根據本揭露內容的一探針系統的例子的概要圖示。
[圖2]是根據本揭露內容的一探針系統的例子的概要圖示。
[圖3]是根據本揭露內容的可被利用在探針系統中的非線性電路的一個例子的概要圖示,其具有二極體套組的形式。
[圖4]是根據本揭露內容的探針系統的例子的較詳細圖示。
[圖5]是描繪根據本揭露內容的用於具有二極體套組的形式的非線性電路的電流及電阻為電壓的一函數的圖。
[圖6]是描繪根據本揭露內容的利用探針系統來測試受測裝置的範例的方法的流程圖。
10:探針系統
20:結構
21:第一結構
22:第二結構
23:第三結構
30:結構接地導體
31:第一結構接地導體
32:第二結構接地導體
33:第三結構接地導體
40:中間的接地導體
41:第一中間的接地導體
42:第二中間的接地導體
50:非線性電路
51:第一二極體套組
53:第二二極體套組
55:第三二極體套組
61:第一端子
62:第二端子
68:二極體套組
70:二極體
80:電流
140:設備接地導體
150:接地迴路
151:第一接地迴路
152:第二接地迴路
153:第三接地迴路
M:磁場
Claims (25)
- 一種用於測試受測裝置(DUT)之探針系統,所述探針系統包括: 導電的接地迴路; 經由所述導電的接地迴路的至少一區域來電連接至接地電位的結構;以及 非線性電路,其電連接至所述導電的接地迴路,其中所述非線性電路被配置以: (i)在橫跨所述非線性電路的差動電壓小於臨界差動電壓時,抵抗在所述導電的接地迴路之內的電流流動;以及 (ii)在橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,允許在所述導電的接地迴路之內的電流流動。
- 如請求項1之探針系統,其中所述非線性電路被配置以: (i)在橫跨所述非線性電路的所述差動電壓小於所述臨界差動電壓時,定義至少一臨界低電壓的電阻;以及 (ii)在橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,定義最多一臨界高電壓的電阻,其中所述臨界低電壓的電阻大於所述臨界高電壓的電阻。
- 如請求項2之探針系統,其中所述臨界低電壓的電阻是所述臨界高電壓的電阻的一臨界電阻倍數,其中所述臨界電阻倍數是至少100。
- 如請求項1之探針系統,其中: (i)所述結構是第一結構,並且經由第一結構接地導體來電連接至所述接地電位; (ii)所述探針系統進一步包含第二結構,其經由第二結構接地導體來電連接至所述接地電位; (iii)所述探針系統進一步包含中間的接地導體,其電性地互連所述第一結構以及所述第二結構;以及 (iv)所述第一結構、所述第一結構接地導體、所述第二結構、所述第二結構接地導體、所述中間的接地導體、以及所述非線性電路至少部分界定所述導電的接地迴路。
- 如請求項4之探針系統,其中: (i)所述第一結構包含外殼,其中所述外殼界定被配置以包含所述DUT的封閉的體積;以及 (ii)其中所述第二結構包含測試設備,其被配置以電性地測試所述DUT。
- 如請求項5之探針系統,其中所述探針系統進一步包含: (i)夾頭,其界定被配置以支承所述DUT的支承表面;以及 (ii)探針組件,其被配置以進行提供測試信號至所述DUT以及從所述DUT接收所產生的信號中的至少一個。
- 如請求項5之探針系統,其中所述測試設備包含信號產生及分析組件。
- 如請求項1之探針系統,其中所述非線性電路包含以下的至少一個: (i)二極體套組; (ii)雙背式功率二極體套組; (iii)具有內含的電壓敏感的裝置的功率電晶體; (iv)具有內含的電壓敏感的裝置的功率MOFSET;以及 (v)暫態電壓抑制器(TVS)。
- 如請求項1之探針系統,其中所述非線性電路包含二極體套組,其中所述二極體套組包含: (i)第一端子; (ii)第二端子; (iii)第一二極體,其以第一二極體極性來電性地互連所述第一端子以及所述第二端子;以及 (iv)第二二極體,其以與所述第一二極體極性相反的第二二極體極性來電性地互連所述第一端子以及所述第二端子。
- 如請求項1之探針系統,其中所述非線性電路包含第一端子以及第二端子,並且進一步其中所述非線性電路被配置以: (i)在所述第一端子以及所述第二端子之間的差動電壓小於所述臨界差動電壓時,抵抗在所述導電的接地迴路之內的電流流動;以及 (ii)在所述第一端子以及所述第二端子之間的所述差動電壓大於所述臨界差動電壓時,允許在所述導電的接地迴路之內的電流流動。
- 如請求項10之探針系統,其中所述非線性電路被配置以在所述差動電壓小於所述臨界差動電壓時,在所述第一端子以及所述第二端子之間提供所述臨界低電壓的電阻,並且進一步其中所述臨界低電壓的電阻是至少500歐姆。
- 如請求項10之探針系統,其中所述非線性電路被配置以在所述差動電壓大於所述臨界差動電壓時,在所述第一端子以及所述第二端子之間提供所述臨界高電壓的電阻,並且進一步其中所述臨界高電壓的電阻是最多10歐姆。
- 如請求項1之探針系統,其中所述結構包含以下的至少一個: (i)外殼,其界定被配置以包含所述DUT的封閉的體積; (ii)夾頭,其界定被配置以支承所述DUT的支承表面; (iii)溫度控制的夾頭; (iv)探針組件,其包含至少一被配置以和所述DUT通訊的探針; (v)測試設備; (vi)信號產生及分析組件,其被配置以進行提供測試信號至所述DUT以及從所述DUT接收所產生的信號中的至少一個; (vii)所述探針系統的溫度控制器; (viii)所述探針系統的冷卻器; (ix)所述探針系統的材料處理機械臂;以及 (x)晶圓處理機。
- 如請求項1之探針系統,其中所述臨界差動電壓是至少0.1伏特(V)並且最多5V。
- 一種利用如請求項1-14中的任一項的探針系統來測試受測裝置(DUT)之方法,所述方法包括: 將所述DUT定位在所述探針系統之內; 當橫跨所述非線性電路的所述差動電壓小於所述臨界差動電壓時,利用所述非線性電路來抵抗在所述導電的接地迴路之內的電流流動;以及 當橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,允許在所述導電的接地迴路之內並且通過所述非線性電路的電流流動。
- 一種測試受測裝置(DUT)之方法,所述方法包括: 將所述DUT定位在探針系統之內,其中所述探針系統包含導電的接地迴路、以及電連接至所述導電的接地迴路的非線性電路; 當橫跨所述非線性電路的差動電壓小於臨界差動電壓時,利用所述非線性電路來抵抗在所述導電的接地迴路之內的電流流動;以及 當橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓時,允許在所述接地迴路之內並且通過所述非線性電路的電流流動。
- 如請求項16之方法,其中所述方法進一步包含激勵所述導電的接地迴路,使得橫跨所述非線性電路的所述差動電壓大於所述臨界差動電壓。
- 如請求項16之方法,其中所述方法進一步包含以下的至少一個: (i)在所述允許之後執行所述抵抗;以及 (ii)在所述抵抗之後執行所述允許。
- 如請求項16之方法,其中所述抵抗包含利用所述非線性電路來界定至少一臨界低電壓的電阻。
- 如請求項19之方法,其中所述允許包含利用所述非線性電路來界定最多一臨界高電壓的電阻,並且進一步其中所述臨界低電壓的電阻大於所述臨界高電壓的電阻。
- 如請求項20之方法,其中所述臨界低電壓的電阻是所述臨界高電壓的電阻的至少一臨界電阻倍數,並且進一步其中所述臨界電阻倍數是至少100。
- 如請求項16-21中的任一項之方法,其中所述方法進一步包含測試所述DUT的操作。
- 如請求項22之方法,其中所述測試包含以下的至少一個: (i)提供測試信號至所述DUT;以及 (ii)從所述DUT接收所產生的信號。
- 如請求項22之方法,其中所述方法包含在所述測試的期間執行所述抵抗。
- 如請求項22之方法,其中所述方法包含在所述測試的期間執行所述允許。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201962930959P | 2019-11-05 | 2019-11-05 | |
US62/930,959 | 2019-11-05 | ||
US17/076,279 | 2020-10-21 | ||
US17/076,279 US11346883B2 (en) | 2019-11-05 | 2020-10-21 | Probe systems and methods for testing a device under test |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202119043A true TW202119043A (zh) | 2021-05-16 |
TWI766404B TWI766404B (zh) | 2022-06-01 |
Family
ID=75688560
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109137097A TWI766404B (zh) | 2019-11-05 | 2020-10-26 | 用於測試受測裝置的探針系統和方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US11346883B2 (zh) |
EP (1) | EP4055394A4 (zh) |
JP (1) | JP2023501326A (zh) |
KR (1) | KR20220088788A (zh) |
TW (1) | TWI766404B (zh) |
WO (1) | WO2021092131A1 (zh) |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2598147B2 (ja) * | 1990-02-09 | 1997-04-09 | シャープ株式会社 | 半導体集積回路 |
US5631572A (en) | 1993-09-17 | 1997-05-20 | Teradyne, Inc. | Printed circuit board tester using magnetic induction |
JP3229809B2 (ja) * | 1995-08-31 | 2001-11-19 | 三洋電機株式会社 | 半導体装置 |
US6914423B2 (en) * | 2000-09-05 | 2005-07-05 | Cascade Microtech, Inc. | Probe station |
JP4708716B2 (ja) * | 2003-02-27 | 2011-06-22 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置、半導体集積回路装置の設計方法 |
JP2006030111A (ja) * | 2004-07-21 | 2006-02-02 | Renesas Technology Corp | 半導体評価装置 |
JP4542424B2 (ja) * | 2004-12-15 | 2010-09-15 | 株式会社ケンウッド | 静電気対策回路及びアンプ装置 |
JP2006258490A (ja) * | 2005-03-15 | 2006-09-28 | Agilent Technol Inc | テストシステム及びその接続箱 |
US9653601B2 (en) | 2005-07-11 | 2017-05-16 | Peregrine Semiconductor Corporation | Method and apparatus for use in improving linearity of MOSFETs using an accumulated charge sink-harmonic wrinkle reduction |
US7355433B2 (en) | 2005-12-14 | 2008-04-08 | Alpha & Omega Semiconductor, Ltd | Configurations and method for carrying out wafer level unclamped inductive switching (UIS) tests |
JP5509573B2 (ja) * | 2008-10-28 | 2014-06-04 | 富士通セミコンダクター株式会社 | 静電気放電保護回路及びそれを有する集積回路装置 |
US8167648B2 (en) * | 2010-02-22 | 2012-05-01 | Cascade Microtech, Inc. | Low noise connector with cables having a center, middle and outer conductors |
US9083073B2 (en) * | 2012-06-28 | 2015-07-14 | Intel Corporation | Thin chassis near field communication (NFC) antenna integration |
US9154972B2 (en) | 2013-06-12 | 2015-10-06 | Apple Inc. | Methods and apparatus for testing electronic devices with antenna arrays |
US10281518B2 (en) * | 2014-02-25 | 2019-05-07 | Formfactor Beaverton, Inc. | Systems and methods for on-wafer dynamic testing of electronic devices |
US10330703B2 (en) * | 2017-04-04 | 2019-06-25 | Formfactor Beaverton, Inc. | Probe systems and methods including electric contact detection |
JP6765125B2 (ja) * | 2017-09-27 | 2020-10-07 | 日本電産リード株式会社 | 抵抗測定装置、基板検査装置、及び抵抗測定方法 |
-
2020
- 2020-10-21 US US17/076,279 patent/US11346883B2/en active Active
- 2020-10-26 TW TW109137097A patent/TWI766404B/zh active
- 2020-11-05 KR KR1020227018202A patent/KR20220088788A/ko not_active Application Discontinuation
- 2020-11-05 WO PCT/US2020/059046 patent/WO2021092131A1/en active Search and Examination
- 2020-11-05 JP JP2022525935A patent/JP2023501326A/ja active Pending
- 2020-11-05 EP EP20884529.7A patent/EP4055394A4/en active Pending
Also Published As
Publication number | Publication date |
---|---|
US11346883B2 (en) | 2022-05-31 |
JP2023501326A (ja) | 2023-01-18 |
EP4055394A4 (en) | 2023-12-13 |
TWI766404B (zh) | 2022-06-01 |
EP4055394A1 (en) | 2022-09-14 |
US20210132145A1 (en) | 2021-05-06 |
WO2021092131A1 (en) | 2021-05-14 |
KR20220088788A (ko) | 2022-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7138868B2 (en) | Method and circuit for trimming a current source in a package | |
US20080144243A1 (en) | Method and circuit for low-power detection of solder-joint network failures in digital electronic packages | |
US7698610B2 (en) | Techniques for detecting open integrated circuit pins | |
CN106199299B (zh) | 用于负载链中的短路检测的系统和方法 | |
US6472912B1 (en) | Device for power supply detection and power on reset | |
EP3304103B1 (en) | Ground reference fault detection in circuits with multiple ground references | |
CN111130516B (zh) | 具有减少漏电流的高电压保护的开关电路 | |
US10658987B2 (en) | Amplifier circuit for cryogenic applications | |
US20140168879A1 (en) | Apparatus and method to monitor die edge defects | |
TW202013546A (zh) | 半導體晶圓測試系統 | |
CN106233150B (zh) | 保护测试仪器的电路 | |
US6864693B2 (en) | Semiconductor integrated circuit with negative voltage generation circuit, test method for the same, and recording device and communication equipment having the same | |
TW202119043A (zh) | 用於測試受測裝置的探針系統和方法 | |
US8493122B1 (en) | Voltage clamping circuit | |
JP4047315B2 (ja) | 記憶素子の値を求めるためのシステム及び方法 | |
US9106089B2 (en) | Self-adapting voltage amplifier and battery charger detection | |
US20210149422A1 (en) | Digitally assisted low dropout (ldo) voltage regulator | |
US20230318281A1 (en) | Over-voltage protection circuit for use in usb type-c port and related method | |
US11196281B2 (en) | Charging current limit circuit | |
CN112416046A (zh) | 电压钳位电路 | |
US9263096B1 (en) | Voltage comparator circuit and usage thereof | |
WO2020087363A1 (zh) | 测试系统 | |
US20240136989A1 (en) | System for Detecting External Reference Resistor in Voltage Supply Path | |
WO2007075494A2 (en) | Signal isolator linear receiver | |
US20240044955A1 (en) | System and method for constant transconductance based power supply detection |