TW202019067A - 控制電路及其包含之半導體結構 - Google Patents
控制電路及其包含之半導體結構 Download PDFInfo
- Publication number
- TW202019067A TW202019067A TW107139318A TW107139318A TW202019067A TW 202019067 A TW202019067 A TW 202019067A TW 107139318 A TW107139318 A TW 107139318A TW 107139318 A TW107139318 A TW 107139318A TW 202019067 A TW202019067 A TW 202019067A
- Authority
- TW
- Taiwan
- Prior art keywords
- mosfet
- voltage
- doped region
- conductivity type
- control circuit
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title description 8
- 239000000758 substrate Substances 0.000 claims abstract description 24
- 238000004146 energy storage Methods 0.000 claims description 14
- 238000002955 isolation Methods 0.000 claims description 13
- 238000000034 method Methods 0.000 claims description 3
- 230000005669 field effect Effects 0.000 description 5
- 230000015556 catabolic process Effects 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/689—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors with galvanic isolation between the control circuit and the output circuit
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0611—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
- H01L27/0617—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
- H01L27/0629—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/082—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
- H03K17/0822—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in field-effect transistor switches
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一種控制電路,用以提供一輸出電壓予一負載,並包括一空乏型MOSFET、一增強型MOSFET以及一電流電壓轉換器。空乏型MOSFET的汲極接收一輸入電壓,其閘極接收一第一控制電壓。增強型MOSFET的汲極接收輸入電壓,其源極耦接負載。電流電壓轉換器根據流經空乏型MOSFET的電流,產生一第二控制電壓予增強型MOSFET的閘極。增強型MOSFET根據第二控制電壓產生輸出電壓予負載,且增強型MOSFET與空乏型MOSFET整合在同一基底上。
Description
本發明係有關於一種控制電路,特別是有關於一種供電予一負載的控制電路,其中控制電路可包含空乏型MOSFET與增強型MOSFET的一半導體結構。
電晶體主要分為雙極性接面電晶體(bipolar junction transistor;BJT)以及場效電晶體(field effect transistor;FET)。場效電晶體又分為金屬氧化半導體場效電晶體(metal oxide semiconductor FET;MOSFET)以及接面場效電晶體(junction FET;JFET)。然而,接面場效電晶體的閘極易發生漏電流,進而造成功率損耗。
本發明提供一種控制電路,用以提供一輸出電壓予一負載,並包括一空乏型MOSFET、一增強型MOSFET以及一電流電壓轉換器。空乏型MOSFET的汲極接收一輸入電壓,其閘極接收一第一控制電壓。增強型MOSFET的汲極接收輸入電壓,其源極耦接負載。電流電壓轉換器根據流經空乏型MOSFET的電流,產生一第二控制電壓予增強型MOSFET的閘極。增強型MOSFET根據第二控制電壓產生輸出電壓予負載,且增強型MOSFET與空乏型MOSFET整合在同一基底上。
為讓本發明之目的、特徵和優點能更明顯易懂,下文特舉出實施例,並配合所附圖式,做詳細之說明。本發明說明書提供不同的實施例來說明本發明不同實施方式的技術特徵。其中,實施例中的各元件之配置係為說明之用,並非用以限制本發明。另外,實施例中圖式標號之部分重覆,係為了簡化說明,並非意指不同實施例之間的關聯性。
第1圖為本發明之操作系統的示意圖。如圖所示,操作系統100包括一控制電路110以及一負載120。控制電路110用以供電予負載120。在本實施例中,控制電路110接收一輸入電壓Vin,並提供一輸出電壓Vout予負載120。在一可能實施例中,控制電路110包含一啟動電路(startup circuit),用以在電源剛啟動時,提供一初始電壓。
負載120根據輸出電壓Vout而動作。在一可能實施例中,輸出電壓Vout作為負載120的電源電壓。本發明並不限定負載120的電路架構。在一可能實施例中,負載120係為一直流-直流轉換器(DC-DC converter),用以轉換輸出電壓Vout的位準。
在其它實施例中,負載120產生一參考電壓RV。控制電路110根據參考電壓RV,得知負載120所需的電壓。在一可能實施例中,控制電路110根據參考電壓RV調整輸出電壓Vout。舉例而言,當輸出電壓Vout小於參考電壓RV時,控制電路110增加輸出電壓Vout。當輸出電壓Vout大於參考電壓RV時,控制電路110減少輸出電壓Vout。當輸出電壓Vout等於參考電壓RV時,控制電路110維持輸出電壓Vout。藉由負載120提供的回授信號(即參考電壓RV),控制電路110適當地調整輸出電壓Vout,用以提供一穩定的電源電壓,使得負載120穩定地工作。
第2圖為本發明之控制電路的一可能實施例。如圖所示,控制電路210包括一空乏型金屬氧化半導體場效電晶體(depletion-mode MOSFET;以下簡稱空乏型MOSFET)211、一增強型金屬氧化半導體場效電晶體(enhancement-mode MOSFET;以下簡稱增強型MOSFET)212以及一電流電壓轉換器(I-V transformer)213。
空乏型MOSFET 211的汲極接收輸入電壓Vin,其閘極接收一控制電壓CV1,其源極耦接電流電壓轉換器213。在本實施例中,空乏型MOSFET 211係為一永遠開啟(always on)電晶體。當空乏型MOSFET 211的閘極與源極之間的壓差大於空乏型MOSFET 211的臨界電壓(threshold voltage)時,空乏型MOSFET 211導通。因此,電流電壓轉換器213根據流經空乏型MOSFET 211的電流,產生一控制電壓CV2。然而,當空乏型MOSFET 211的閘極與源極之間的壓差小於空乏型MOSFET 211的臨界電壓時,空乏型MOSFET 211不導通。當空乏型MOSFET 211不導通時,由於沒有電流流過空乏型MOSFET 211,故不會造成功率損耗。在一可能實施例中,控制電壓CV1係由一外部裝置(如負載120)所提供。在此例中,外部裝置利用控制電壓CV1,導通或不導通空乏型MOSFET 211,用以調整輸出電壓Vout。
增強型MOSFET 212的汲極接收輸入電壓Vin,其閘極接收控制電壓CV2,其源極用以提供輸出電壓Vout,其基極耦接一接地端216。在本實施例中,增強型MOSFET 212根據控制電壓CV2產生輸出電壓Vout。本發明並不限定增強型MOSFET 212的種類。在一可能實施例中,增強型MOSFET 212係為一N型電晶體。在此例中,當控制電壓CV2為高位準時,增強型MOSFET 212導通。此時,增強型MOSFET 212根據輸入電壓Vin產生輸出電壓Vout。在一可能實施例中,當控制電壓CV2不足以完全導通增強型MOSFET 212時,輸出電壓Vout可能減小。當控制電壓CV2完全導通增強型MOSFET 212時,輸出電壓Vout增加。因此,透過電壓CV2的控制,可得到穩定的輸出電壓Vout。在本實施例中,增強型MOSFET 212係為一高壓元件,其通道尺寸大於空乏型MOSFET 211的通道尺寸。
電流電壓轉換器213根據流經空乏型MOSFET 211的電流,產生控制電壓CV2予增強型MOSFET 212的閘極。本發明並不限定電流電壓轉換器213的電路架構。任何可將電流轉換成電壓的電路架構,均可作為電流電壓轉換器213。在本實施例中,電流電壓轉換器213包括一儲能元件214以及一二極體215。
儲能元件214的一端耦接空乏型MOSFET 211的源極與增強型MOSFET 212的閘極。儲能元件214的另一端耦接接地端216。儲能元件214根據流經空乏型MOSFET 211的電流而充電。在此例中,儲能元件214所儲存的電壓作為控制電壓CV2。因此,即使空乏型MOSFET 211不導通,增強型MOSFET 212仍可根據控制電壓CV2,產生輸出電壓Vout。本發明並不限定儲能元件214的種類。在一可能實施例中,儲能元件214係為一電容。
二極體215並聯儲能元件214。在本實施例中,二極體215的陰極(cathode)耦接空乏型MOSFET 211源極與增強型MOSFET 212的閘極,其陽極(anode)耦接接地端216。在一可能實施例中,接地端216用以接收一接地電壓(ground)。在本實施例中,當儲能元件214儲存足夠的電壓時,增強型MOSFET 212導通,用以產生輸出電壓Vout。
藉由儲能元件214儲存電荷,空乏型MOSFET 211就不需要持續導通,故可節省功率損耗。當空乏型MOSFET 211不導通時,沒有電流流過空乏型MOSFET 211,故可避免漏電流發生。再者,由於空乏型MOSFET 211的切換速度快,故可確保儲能元件214儲存足夠的電荷,並可確保增強型MOSFET 212產生輸出電壓Vout。
第3圖為本發明之控制電路的另一可能實施例。第3圖相似於第2圖,不同之處在於,第3圖的電流電壓轉換器313包括一電阻314。電阻314的一端耦接空乏型MOSFET 311的源極以及增強型MOSFET 312的閘極。電阻314的另一端耦接一接地端315。在本實施例中,電阻314根據流經空乏型MOSFET 311的電流,提供一控制電壓CV2。在此例中,電阻314兩端的壓差作為控制電壓CV2。
增強型MOSFET 312根據控制電壓CV2以及輸入電壓Vin,產生輸出電壓Vout。由於增強型MOSFET 312的動作原理相同於第2圖的增強型MOSFET 212的動作原理,故不再贅述。另外,第3圖的空乏型MOSFET 311的動作原理相似於第2圖的空乏型MOSFET 211的動作原理,故不再贅述。
第4圖係為本發明之控制電路的另一可能實施例。在本實例中,控制電路410包括一空乏型MOSFET 411、一增強型MOSFET 412、一電流電壓轉換器413以及一電壓調整器414。由於空乏型MOSFET 411與增強型MOSFET 412的動作與第2圖的空乏型MOSFET 211及增強型MOSFET 212相似,故不再贅述。
電流電壓轉換器413根據流經空乏型MOSFET 411的電流,產生控制電壓CV2。本發明並不限定電流電壓轉換器413的電路架構。在一可能實施例中,電流電壓轉換器413的電路架構相似於第2圖的電流電壓轉換器213或是第3圖的電流電壓轉換器313。
電壓調整器415根據輸出電壓Vout,產生控制電壓CV1。在本實施例中,電壓調整器415包括一比較電路415以及一電阻串416。電阻串416根據輸出電壓Vout,產生一分壓DV。電阻串416包括電阻417及418。電阻417的一端耦接增強型MOSFET 412的源極。電阻417的一端輸出分壓DV,並耦接電阻418的一端。電阻418的另一端耦接一接地端419。比較電路415比較分壓DV與參考電壓RV,用以判斷輸出電壓Vout是否達一目標電壓。比較電路415根據分壓DV與參考電壓RV的比較結果,產生控制電壓CV1,用以調整輸出電壓Vout。
在其它實施例中,比較電路415係直接比較輸出電壓Vout與參考電壓RV。在此例中,電阻串416可省略,並且比較電路415直接耦接增強型MOSFET 412的源極。當輸出電壓Vout等於參考電壓RV時,表示輸出電壓Vout已達目標值。因此,比較電路415透過控制電壓CV1不導通空乏型MOSFET 411。當輸出電壓Vout小於參考電壓RV時,比較電路415透過控制電壓CV1,控制空乏型MOSFET 411,用以增加流經空乏型MOSFET 411的電流。在一可能實施例中,參考電壓RV係由一外部裝置(如負載120)所提供。在此例中,參考電壓RV可能事先儲存於外部裝置中。
在一可能實施例中,空乏型MOSFET 與增強型MOSFET整合在同一基底上,用以減少元件佔用空間。第5圖為本發明之空乏型MOSFET與增強型MOSFET的一可能半導體結構的俯視圖。在本實施例中,空乏型MOSFET與增強型MOSFET係整合在同一基底(substrate)500上。
如圖所示,井區511形成在基底500中。在本實施例中,井區511係為一U形結構,其開口朝向方向D1。摻雜區521與522形成在井區511之中。在一可能實施例中,摻雜區521的導電型不同於摻雜區522的導電型。閘極結構531形成在基底500之上,並重疊部分井區511。在一可能實施例中,閘極結構531作為增強型MOSFET的閘極。井區512形成在基底500之中。摻雜區523形成在井區512之中。在一可能實施例中,摻雜區523的導電型相同於摻雜區522的導電型。閘極結構532形成在基底500之上,並重疊摻雜區525及524。在一可能實施例中,閘極結構532作為空乏型MOSFET的閘極。
第6圖為第5圖之半導體結構沿著虛線A-A’’部分的剖面圖。井區511A與511B設置於基底500中。在一可能實施例中,基底500具有第一導電型。在本實施例中,井區511A與511B係為第5圖的井區511的部分。因此,井區511A與511B彼此電性連接。在一可能實施例中,井區511A與511B具有第一導電型。在此例中,井區511A與511B的摻雜濃度高於基底500的摻雜濃度。
井區512設置於基底500中,並位於井區511A與511B之間。在本實施例中,井區512具有第二導電型。第二導電型不同於第一導電型。舉例而言,第一導電型係為P型,第二導電型係為N型。在其它實施例中,第一導電型係為N型,第二導電型係為P型。
摻雜區521A設置於井區511A中。在本實施例中,摻雜區521A具有第一導電型,作為增強型MOSFET ET的一基極(bulk)。在一可能實施例中,摻雜區521A的摻雜濃度高於井區511A的摻雜濃度。摻雜區522具有第二導電型,並形成於井區511A中。摻雜區522的摻雜濃度高於井區512的摻雜濃度。在本實施例中,摻雜區522作為增強型MOSFET ET的源極。閘極結構531設置於基底500之上,並重疊部分井區511A及512。在本實施例中,閘極結構531作為增強型MOSFET ET的閘極。摻雜區523具有第二導電型,並形成於井區512之中。摻雜區523的摻雜濃度高於井區512的摻雜濃度。在本實施例中,摻雜區523作為增強型MOSFET ET的汲極。
另外,摻雜區523也作為空乏型MOSFET DT的汲極。如圖所示,閘極結構532設置於基底500之上,並重疊部分井區512及511B。在本實施例中,閘極結構532作為空乏型MOSFET DT的閘極。摻雜區525形成於基底500與井區511中。如圖所示,摻雜區525具有一第一部分以及一第二部分,其中第一部分位於基底500中,第二部分位於井區511B中。在本實施例中,摻雜區525具有第二導電型,作為空乏型MOSFET DT的通道。摻雜區524設置於井區511B之中。在本實施例中,摻雜區524具有第二導電型,作為空乏型MOSFET DT的源極。摻雜區521B設置於井區511B之中。在本實施例中,摻雜區521B具有第一導電型,作為空乏型MOSFET DT的基極。摻雜區521B與521A係為第5圖的摻雜區521的一部分。
由於空乏型MOSFET 與增強型MOSFET 共用同一摻雜區(即523),故可減少走線數量。再者,由於空乏型MOSFET 與增強型MOSFET 的製程相似,只不過空乏型MOSFET 多了一摻雜區(即525),因此,並不會增加製程的複雜度。
在其它實施例中,井區512更包括一井區513。井區513具有第二導電型。在此例中,井區512係為一深井區(deep well)。在一可能實施例中,摻雜區523的摻雜濃度高於井區513的摻雜濃度。井區513的摻雜濃度高於井區512的摻雜濃度。
在一些實施例中,第6圖更顯示隔離結構541~546。隔離結構541~546可能是淺溝渠隔離(Shallow Trench Isolation;STI)結構或是區域氧化 (Local Oxidation of Silicon;LOCOS)結構。在其它實施例中,井區512更包括摻雜區526A及526B。摻雜區526A位於隔離結構543 之下,並具有第一導電型,用以控制增強型MOSFET ET的崩潰電壓。摻雜區526B位於隔離結構544之下,並具有第一導電型,用以控制空乏型MOSFET DT 的崩潰電壓。在一可能實施例中,摻雜區526A係為一環形結構(未顯示)的一部分,而摻雜區526B係為該環形結構的另一部分。換句話說,摻雜區526A與526B彼此電性連接。在本實施例中,隔離結構543隔離閘極結構531與摻雜區523,隔離結構544隔離閘極結構532與摻雜區523。在其它實施例中,摻雜區526A及526B之至少一者延伸進入井區513。
除非另作定義,在此所有詞彙(包含技術與科學詞彙)均屬本發明所屬技術領域中具有通常知識者之一般理解。此外,除非明白表示,詞彙於一般字典中之定義應解釋為與其相關技術領域之文章中意義一致,而不應解釋為理想狀態或過分正式之語態。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾。舉例來,本發明實施例所系統、裝置或是方法可以硬體、軟體或硬體以及軟體的組合的實體實施例加以實現。因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100:操作系統;110:控制電路;120:負載;Vin:輸入電壓;Vout:輸出電壓;RV:參考電壓;210、310、410:控制電路;211、311、411、DT:空乏型MOSFET;212、312、412、ET:增強型MOSFET;213、313、413:電流電壓轉換器;214:儲能元件;215:二極體;216、315、419:接地端;CV1、CV2:控制電壓;314、417、418:電阻;414:電壓調整器;415:比較電路;416:電阻串;DV:分壓;500:基底;511~513、511A、511B:井區;521~525、521A、521B、526A、526B:摻雜區;531、532:閘極結構;541~546:隔離結構;D1:方向。
第1圖為本發明之操作系統的示意圖。 第2圖為本發明之控制電路的一可能實施例。 第3圖為本發明之控制電路的另一可能實施例。 第4圖係為本發明之控制電路的另一可能實施例。 第5圖為本發明之空乏型MOSFET與增強型MOSFET的半導體結構俯視圖。 第6圖為第5圖之半導體結構沿著虛線A-A’’部分的剖面圖。
500:基底
511A、511B、512、513:井區
521A、521B、522~525、526A、526B:摻雜區
531、532:閘極結構
541~546:隔離結構
DT:空乏型MOSFET
ET:增強型MOSFET
Claims (10)
- 一種控制電路,用以提供一輸出電壓予一負載,包括: 一空乏型MOSFET,其汲極接收一輸入電壓,其閘極接收一第一控制電壓; 一增強型MOSFET,其汲極接收該輸入電壓,其源極耦接該負載;以及 一電流電壓轉換器,根據流經該空乏型MOSFET的電流,產生一第二控制電壓予該增強型MOSFET的閘極; 其中該增強型MOSFET根據該第二控制電壓產生該輸出電壓予該負載。
- 如申請專利範圍第1項所述之控制電路,其中該電流電壓轉換器包括: 一儲能元件,耦接於該空乏型MOSFET的源極與該增強型MOSFET的閘極,並根據流經該空乏型MOSFET的電流而充電,用以提供該第二控制電壓;以及 一二極體,並聯該儲能元件。
- 如申請專利範圍第1項所述之控制電路,其中該電流電壓轉換器係為一電阻,該電阻根據流經該空乏型MOSFET的電流,提供該第二控制電壓。
- 如申請專利範圍第1項所述之控制電路,更包括: 一電壓調整器,根據該輸出電壓,產生該第一控制電壓。
- 如申請專利範圍第4項所述之控制電路,其中該電壓調整器包括: 一電阻串,處理該輸出電壓,用以產生一分壓;以及 一比較電路,比較該分壓與一參考電壓,用以產生該第一控制電壓。
- 如申請專利範圍第5項所述之控制電路,其中該參考電壓係由該負載提供。
- 如申請專利範圍第1項所述之控制電路,其中該增強型MOSFET包括: 一基底,具有一第一導電型; 一第一井區,具有該第一導電型,並形成在該基底中; 一第一摻雜區,具有一第二導電型,並形成在該第一井區中; 一第二井區,具有該第二導電型,並形成在該基底中; 一第二摻雜區,具有該第二導電型,並形成在該第二井區中;以及 一第一閘極結構,形成於該基底之上,並重疊該第一及第二井區; 其中該第一摻雜區作為該增強型MOSFET的源極,該第二摻雜區作為該增強型MOSFET的汲極,該第一閘極結構作為該增強型MOSFET的閘極。
- 如申請專利範圍第7項所述之控制電路,更包括: 一第三井區,具有該第一導電型,並形成在該基底中; 一第三摻雜區,具有該第二導電型,並形成在該第三井區中;以及 一第二閘極結構,形成於該基底之上,並重疊該第二及第三井區; 一第四摻雜區,具有該第二導電型,該第四摻雜區具有一第一部分以及一第二部分,該第一部分形成在該基底中,該第二部分形成在該第三井區中; 其中該第三摻雜區作為該空乏型MOSFET的源極,該第二閘極結構作為該空乏型MOSFET的閘極,該第二摻雜區作為該空乏型MOSFET的汲極,該第四摻雜區作為該空乏型MOSFET的通道。
- 如申請專利範圍第8項所述之控制電路,更包括: 一第四井區,具有該第二導電型,並形成於該第二井區中,其中該第二摻雜區位於該第四井區中; 一第一隔離結構,用以分隔該第二閘極結構與該第二摻雜區; 一第二隔離結構,用以分隔該第一閘極結構與該第二摻雜區; 一第五摻雜區,具有該第一導電型,並形成於該第一隔離結構之下;以及 一第五摻雜區,具有該第一導電型,並形成於該第二隔離結構之下。
- 如申請專利範圍第7項所述之控制電路,其中該第一導電型為P型,該第二導電型為N型。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107139318A TWI688192B (zh) | 2018-11-06 | 2018-11-06 | 控制電路及其包含之半導體結構 |
CN201910467133.2A CN111147060B (zh) | 2018-11-06 | 2019-05-31 | 控制电路及其包含的半导体结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107139318A TWI688192B (zh) | 2018-11-06 | 2018-11-06 | 控制電路及其包含之半導體結構 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI688192B TWI688192B (zh) | 2020-03-11 |
TW202019067A true TW202019067A (zh) | 2020-05-16 |
Family
ID=70516731
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107139318A TWI688192B (zh) | 2018-11-06 | 2018-11-06 | 控制電路及其包含之半導體結構 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN111147060B (zh) |
TW (1) | TWI688192B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI847460B (zh) * | 2022-12-29 | 2024-07-01 | 新唐科技股份有限公司 | 半導體結構 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4427903A (en) * | 1980-06-24 | 1984-01-24 | Nippon Electric Co., Ltd. | Voltage current converter circuit |
EP0405407A3 (en) * | 1989-06-29 | 1992-02-26 | Siemens Aktiengesellschaft | Circuit arrangement for controlling a mosfet with a load connected to its source |
FR2649828B1 (fr) * | 1989-07-17 | 1991-10-31 | Sgs Thomson Microelectronics | Circuit integre vdmos/logique comprenant un transistor vertical deplete et une diode zener |
JP3595483B2 (ja) * | 2000-01-27 | 2004-12-02 | Necエレクトロニクス株式会社 | 電荷検出信号処理回路 |
JP2004086750A (ja) * | 2002-08-28 | 2004-03-18 | Nec Micro Systems Ltd | バンドギャップ回路 |
TWI224869B (en) * | 2004-03-25 | 2004-12-01 | Richtek Techohnology Corp | Apparatus for driving depletion type junction field effect transistor |
EP2287908A2 (en) * | 2007-01-24 | 2011-02-23 | Keystone Semiconductor, Inc. | Depletion-mode MOSFET circuits and applications |
TWI425222B (zh) * | 2009-02-23 | 2014-02-01 | United Microelectronics Corp | 電壓產生裝置 |
US9338382B2 (en) * | 2010-05-29 | 2016-05-10 | Wenyu Jiang | Systems, methods and apparatus for making and using eyeglasses with adaptive lens driven by gaze distance and low power gaze tracking |
JP2012195454A (ja) * | 2011-03-16 | 2012-10-11 | Ricoh Co Ltd | 半導体装置 |
US9768160B2 (en) * | 2013-08-09 | 2017-09-19 | Infineon Technologies Austria Ag | Semiconductor device, electronic circuit and method for switching high voltages |
CN103928464B (zh) * | 2014-04-18 | 2015-08-12 | 杭州士兰微电子股份有限公司 | 复合器件及开关电源 |
-
2018
- 2018-11-06 TW TW107139318A patent/TWI688192B/zh active
-
2019
- 2019-05-31 CN CN201910467133.2A patent/CN111147060B/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI847460B (zh) * | 2022-12-29 | 2024-07-01 | 新唐科技股份有限公司 | 半導體結構 |
Also Published As
Publication number | Publication date |
---|---|
CN111147060B (zh) | 2023-08-08 |
CN111147060A (zh) | 2020-05-12 |
TWI688192B (zh) | 2020-03-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101515184B (zh) | 低压降稳压器 | |
JP5214580B2 (ja) | 高電圧トランジスタおよび電源制御エレメント | |
US10186944B2 (en) | Switching power supply and the controller thereof | |
US9437591B1 (en) | Cross-domain electrostatic discharge protection device | |
US9948178B2 (en) | Semiconductor device including plurality of booster units | |
US10547250B2 (en) | Rectifier device | |
CN110419015B (zh) | 用于使用浮动带隙参考和温度补偿进行负输出电压有源箝位的方法和设备 | |
US20230122458A1 (en) | Low dropout linear regulator and control circuit thereof | |
US20120153924A1 (en) | Voltage Regulator Soft-Start Circuit | |
US7309976B2 (en) | DC/DC converter having an internal power supply | |
JP2012004254A (ja) | ダイオード回路 | |
US8461819B2 (en) | Current detector for guarding against negative potential of an output node thereof | |
US9030855B2 (en) | Semiconductor device, start-up circuit having first and second circuits and a single voltage output terminal coupled to a second node between the semiconductor unit and the first circuit, and operating method for the same | |
US20100194465A1 (en) | Temperature compensated current source and method therefor | |
TWI688192B (zh) | 控制電路及其包含之半導體結構 | |
TWI655817B (zh) | 保護電路、放大器及切換電源供應裝置 | |
US20160087529A1 (en) | Bootstrap Circuit | |
KR101215830B1 (ko) | Ldmos 소자를 이용한 스위치 회로 | |
US20210035969A1 (en) | High-voltage circuitry device and ring circuitry layout thereof | |
US20190372476A1 (en) | Rectifier device | |
TWI440289B (zh) | 半導體裝置、啟動電路及其操作方法 | |
US8294215B2 (en) | Low voltage power supply | |
CN109217242B (zh) | 一种具有防反接功能的电源转换电路、集成电路 | |
TW202111962A (zh) | 開關裝置 | |
US8692589B2 (en) | Semiconductor element driving circuit and semiconductor device |