TW202018544A - 決定積體電路之電壓以及找出電壓與電路參數之關係的方法 - Google Patents
決定積體電路之電壓以及找出電壓與電路參數之關係的方法 Download PDFInfo
- Publication number
- TW202018544A TW202018544A TW107139648A TW107139648A TW202018544A TW 202018544 A TW202018544 A TW 202018544A TW 107139648 A TW107139648 A TW 107139648A TW 107139648 A TW107139648 A TW 107139648A TW 202018544 A TW202018544 A TW 202018544A
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- circuit
- parameter
- circuit parameter
- simulation
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/33—Design verification, e.g. functional simulation or model checking
- G06F30/3315—Design verification, e.g. functional simulation or model checking using static timing analysis [STA]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/33—Design verification, e.g. functional simulation or model checking
- G06F30/3308—Design verification, e.g. functional simulation or model checking using simulation
- G06F30/3312—Timing analysis
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/327—Logic synthesis; Behaviour synthesis, e.g. mapping logic, HDL to netlist, high-level language to RTL or netlist
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/33—Design verification, e.g. functional simulation or model checking
- G06F30/3308—Design verification, e.g. functional simulation or model checking using simulation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/36—Circuit design at the analogue level
- G06F30/367—Design verification, e.g. using simulation, simulation program with integrated circuit emphasis [SPICE], direct methods or relaxation methods
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2111/00—Details relating to CAD techniques
- G06F2111/08—Probabilistic or stochastic CAD
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2119/00—Details relating to the type or aim of the analysis or the optimisation
- G06F2119/06—Power analysis or power optimisation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2119/00—Details relating to the type or aim of the analysis or the optimisation
- G06F2119/12—Timing analysis or timing optimisation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本發明揭露一種決定IC之電壓的方法,包含:依據一電路設計進行一靜態時序分析,以得到該電路設計之一關鍵路徑的資料,再據以產生一網表;依據一標準電壓及複數個預設參數對該網表執行一電路參數模擬以及一蒙地卡羅模擬,以分別得到一電路參數參考值以及複數個電路參數值的一變異數;依據一預設電壓範圍執行一適應性電壓調整分析,以得到一電壓與電路參數關係,其中該電壓與電路參數關係指出該預設電壓範圍內複數個預設電壓的每一個所關聯的一電路參數偏移達到了多少個該變異數;以及依據該標準電壓測試一IC,以得到該IC之一電路參數測試值,並依據該電路參數測試值與該電路參數參考值之差以及該電壓與電路參數關係,決定該IC之一供應電壓。
Description
本發明是關於一種電壓決定方法,尤其是關於一種決定積體電路之電壓以及找出電壓與電路參數之關係的方法。
分析製程飄移對生產良率(production yield)/訊號傳輸延遲之影響面臨下列問題: (1) 在固定電壓下,以不同的製程飄移值/模型(process variance/model)進行模擬時,訊號傳輸延遲的偏移量常會造成積體電路的功能失效或無法通過驗證。 (2) 使用製程飄移值/模型來進行分析僅限於固定電壓的分析,無法以適應性電壓調整的方式來分析飄移值對訊號傳輸延遲的影響。 (3) 若針對電路之關鍵路徑上的每種元件,使用所有製程飄移值/模型來進行特性描述(characterization),會非常耗時。 (4) 使用特性描述參數庫模型(characterization library model)之分析與關鍵路徑電路模擬之間有0~5%左右的誤差。
另有一種採用適應性電壓調整的技術可見於下列文獻:專利號US8884685之美國專利。上述技術需要特定電路,不易被廣泛應用。
本發明之一目的在於提供一種決定積體電路之電壓以及找出電壓與電路參數之關係的方法,以避免先前技術的問題。
本發明揭露了一種決定積體電路之電壓的方法,包含:依據一電路設計進行一靜態時序分析,以得到該電路設計之一關鍵路徑的資料,再依據該關鍵路徑的該資料產生一網表;依據一標準電壓及複數個預設參數對該網表執行一電路參數模擬以及一蒙地卡羅模擬,以分別得到一電路參數參考值以及複數個電路參數值的一變異數;依據一預設電壓範圍執行一適應性電壓調整分析,以得到一電壓與電路參數關係,其中該電壓與電路參數關係指出該預設電壓範圍內複數個預設電壓的每一個所關聯的一電路參數偏移達到了多少個該變異數;以及依據該標準電壓測試一實體積體電路,以得到該實體積體電路之一電路參數測試值,並依據該電路參數測試值與該電路參數參考值之一測試參數差以及該電壓與電路參數關係,決定該實體積體電路之一供應電壓。
本發明另揭露一種找出電壓與電路參數之關係的方法,包含:依據一電路設計進行一靜態時序分析,以得到該電路設計之一關鍵路徑的資料,再依據該關鍵路徑的該資料產生一網表;依據一標準電壓及複數個預設參數對該網表執行一電路參數模擬以及一蒙地卡羅模擬,以分別得到一電路參數參考值以及一變異數;以及依據一預設電壓範圍執行一適應性電壓調整分析,以得到一電壓與電路參數關係,其中該電壓與電路參數關係指出該預設電壓範圍內複數個預設電壓的每一個所關聯的一電路參數偏移達到了多少個該變異數。
有關本發明的特徵、實作與功效,茲配合圖式作較佳實施例詳細說明如下。
本說明書的用語是參照本技術領域的習慣用語,如本說明書對部分用語有加以說明或定義,該部分用語的解釋是以本說明書的說明或定義為準。另外,本說明書的實施例及其範例性的實作是供本領域具有通常知識者瞭解及實施本發明,非用以限制本發明之實施;換言之,該些實施例與實作的均等實施與合理變化均屬本發明之範圍。
本揭露包含決定積體電路之電壓的方法以及找出電壓與電路參數之關係的方法,能夠節省研發時間,並能提高生產良率。
圖1顯示本發明之決定積體電路之電壓的方法的一實施例。如圖1所示,該實施例包含下列步驟: 步驟S110:依據一電路設計進行一靜態時序分析(static timing analysis, STA),以得到該電路設計之一關鍵路徑(critical path)的資料,再依據該關鍵路徑的該資料產生一網表(netlist)(例如:利用已知軟體Spice所產生的網表)。於一範例性的實作中,該電路設計包含複數個訊號傳輸路徑,該些訊號傳輸路徑中會造成最大訊號傳輸延遲的路徑被視為該關鍵路徑;舉例而言,如圖2所示,一關鍵路徑200包含一鎖相迴路(phase-locked loop, PLL)210、複數個緩衝器(buffers, BUF)220以及一輸出接腳230,鎖相迴路210與緩衝器220接收一電壓(例如:後述之標準電壓或供應電壓)與一時脈(未顯示於圖)以運作,關鍵路徑200是用來從鎖相迴路210傳遞一訊號至輸出接腳230。上述靜態時序分析與網表的產生為習知技術,其中靜態時序分析可見於以下公開資訊「http://codebeauty.blogspot.tw/2011/08/know-static-timing-analysis.html」,網表的產生可見於以下公開資訊「https://www.yumpu.com/en/document/view/11196829/cell-characterization-concepts-silvaco」。 步驟S120:依據一標準電壓(regular voltage)(例如:1伏特(1V),或其它適用於該電路設計及其製程的電壓)及複數個預設參數對該網表執行一電路參數模擬以及一蒙地卡羅(Monte Carlo)模擬,以分別得到一電路參數參考值以及複數個電路參數值的一變異數s。於一範例性的實作中,該複數個預設參數包含複數個製程參數。於一範例性的實作中,該複數個參數包含上述製程參數以及下列參數的至少其中之一:該關鍵路徑之一迴轉(slew)參數;該關鍵路徑之一負載(load)參數;以及一電壓下降(IR drop)參數,該迴轉參數、該負載參數及該電壓下降參數之定義為本領域之通常知識。於一範例性的實作中,該電路參數模擬是一製程角落(process corner)模擬像是一典型典型角落(typical-typical corner, TT corner)模擬,TT corner是關於標準NMOS電晶體的切換速度與標準PMOS電晶體的切換速度,TT corner的定義為本領域之通常知識。於一範例性的實作中,該電路參數參考值是一訊號傳輸延遲參數的TT corner值。於一範例性的實作中,執行該電路參數模擬所得到的該電路參數參考值與執行該蒙地卡羅模擬所得到的該複數個電路參數值為同一類型的參數值;舉例而言,該電路參數參考值為一訊號傳輸延遲參考值,該複數個電路參數值為複數個訊號傳輸延遲值,該些訊號傳輸延遲值可構成一機率分佈圖如圖3所示,圖3之橫軸為延遲時間(單位:皮秒(picosecond)),縱軸為機率(單位:百分率),該些訊號傳輸延遲值的變異數s為2.035ps。上述製程角落模擬與蒙地卡羅模擬為習知技術,其中蒙地卡羅模擬可見於以下公開資訊「https://www.sciencedirect.com/topics/neuroscience/monte-carlo-method」。 步驟S130:依據一預設電壓範圍執行一適應性電壓調整(adaptive voltage scaling, AVS)分析,以得到一電壓與電路參數關係,其中該電壓與電路參數關係指出該預設電壓範圍內複數個預設電壓的每一個所關聯的一電路參數偏移達到了多少個該變異數s。於一範例性的實作中,該預設電壓範圍是前述標準電壓的80%至120%(例如:該標準電壓為1V,該預設電壓範圍為0.8V~1.2V),該複數個預設電壓是在該預設電壓範圍內以0.01V為間隔的複數個電壓(即0.8V, 0.81V, 0.82V, …, 1.18V, 1.19V, 1.2V),該適應性電壓調整分析是依據各預設電壓執行該電路參數模擬/該蒙地卡羅模擬以得到各預設電壓相對應的電路參數(例如:訊號傳輸延遲參數)的TT corner值/平均值,再依據前述電路參數參考值與該TT corner值/平均值的差來求出各預設電壓所關聯的電路參數偏移(例如:該電路參數偏移等於該電路參數參考值與該TT corner值/平均值的差)達到了多少個該變異數s,從而由所有預設電壓關聯的所有電路參數偏移得知上述電壓與電路參數關係如圖4所示。 步驟S140:依據該標準電壓測試一實體積體電路,以得到該實體積體電路的一電路參數測試值,並依據該電路參數測試值與該電路參數參考值之一測試參數差以及該電壓與電路參數關係,決定該實體積體電路的一供應電壓。舉例而言,若該標準電壓為1V、該電路參數參考值為一延遲值367ps、該電路參數測試值為一延遲值392ps、前述變異數s為9ps以及前述電壓與電路參數關係指出+2個變異數s對應1.13V與+3個變異數s對應1.2V,該測試參數差25ps(392ps-367ps)會近似於2.78個該變異數s,且利用內插法可得知2.78個該變異數s對應1.1846V,因此該供應電壓可決定為1.1846V,在此供應電壓下,該實體積體電路的一電路參數實際值(例如:一延遲值370ps)與該電路參數參考值367ps之差會小於該電路參數測試值392ps與該電路參數參考值367ps之差,從而該實體積體電路之效能表現在該供應電壓下會較符合預期而能通過驗證,本例中,該標準電壓與該供應電壓之一電壓差會正比於該測試參數差。
值得注意的是,前述步驟S110至步驟S130可用來找出該電壓與電路參數之關係,且前述步驟S140不一定要被執行,以利實施者將該電壓與電路參數之關係做其它應用。
值得注意的是,在實施為可能的前提下,本技術領域具有通常知識者可選擇性地實施前述任一實施例中部分或全部技術特徵,或選擇性地實施前述複數個實施例中部分或全部技術特徵的組合,藉此增加本發明實施時的彈性。
綜上所述,本發明能夠決定積體電路之電壓以及找出電壓與電路參數之關係,從而達到節省研發時間以及提高生產良率等益處。
雖然本發明之實施例如上所述,然而該些實施例並非用來限定本發明,本技術領域具有通常知識者可依據本發明之明示或隱含之內容對本發明之技術特徵施以變化,凡此種種變化均可能屬於本發明所尋求之專利保護範疇,換言之,本發明之專利保護範圍須視本說明書之申請專利範圍所界定者為準。
S110~S140:步驟200:關鍵路徑210:PLL(鎖相迴路)220:BUF(緩衝器)230:輸出接腳s:變異數m:平均值
[圖1]顯示本發明之決定積體電路之電壓的方法的一實施例; [圖2]顯示圖1所述之關鍵路徑的一實施例; [圖3]顯示圖1所述之複數個電路參數值的一實施例所構成的機率分佈圖;以及 [圖4]顯示圖1所述之電壓與電路參數關係的一實施例。
S110~S140:步驟
Claims (10)
- 一種決定積體電路之電壓的方法,包含: 依據一電路設計進行一靜態時序分析(static timing analysis, STA),以得到該電路設計之一關鍵路徑(critical path)的資料,再依據該關鍵路徑的該資料產生一網表(netlist); 依據一標準電壓(regular voltage)及複數個預設參數對該網表執行一電路參數模擬以及一蒙地卡羅(Monte Carlo)模擬,以分別得到一電路參數參考值以及複數個電路參數值的一變異數; 依據一預設電壓範圍執行一適應性電壓調整(adaptive voltage scaling, AVS)分析,以得到一電壓與電路參數關係,其中該電壓與電路參數關係指出該預設電壓範圍內複數個預設電壓的每一個所關聯的一電路參數偏移達到了多少個該變異數;以及 依據該標準電壓測試一實體積體電路,以得到該實體積體電路之一電路參數測試值,並依據該電路參數測試值與該電路參數參考值之一測試參數差以及該電壓與電路參數關係,決定該實體積體電路之一供應電壓。
- 如申請專利範圍第1項所述之決定積體電路之電壓的方法,其中該標準電壓位於該預設電壓範圍內。
- 如申請專利範圍第1項所述之決定積體電路之電壓的方法,其中該電路參數模擬是一製程角落(process corner)模擬。
- 如申請專利範圍第3項所述之決定積體電路之電壓的方法,其中該電路參數模擬是一典型典型角落(typical-typical corner, TT corner)模擬。
- 如申請專利範圍第1項所述之積體電路的電壓設定方法,其中該電路參數參考值與該電路參數測試值均為該關鍵路徑的訊號傳輸延遲值。
- 如申請專利範圍第1項所述之決定積體電路之電壓的方法,其中該標準電壓與該供應電壓之一電壓差正比於該測試參數差。
- 如申請專利範圍第1項所述之決定積體電路之電壓的方法,其中該複數個預設參數包含複數個製程參數以及下列參數的至少其中之一:該關鍵路徑之一迴轉(slew)參數;該關鍵路徑之一負載(load)參數;以及一電壓下降(IR drop)參數。
- 如申請專利範圍第1項所述之決定積體電路之電壓的方法,其中該實體積體電路於該供應電壓下的一電路參數實際值、該電路參數測試值與該電路參數參考值為同一類型的參數值,且該電路參數實際值與該電路參數參考值之一實際參數差小於該電路參數測試值與該電路參數參考值之該測試參數差。
- 一種找出電壓與電路參數之關係的方法,包含: 依據一電路設計進行一靜態時序分析,以得到該電路設計之一關鍵路徑的資料,再依據該關鍵路徑的該資料產生一網表; 依據一標準電壓及複數個預設參數對該網表執行一電路參數模擬以及一蒙地卡羅模擬,以分別得到一電路參數參考值以及一變異數;以及 依據一預設電壓範圍執行一適應性電壓調整分析,以得到一電壓與電路參數關係,其中該電壓與電路參數關係指出該預設電壓範圍內複數個預設電壓的每一個所關聯的一電路參數偏移達到了多少個該變異數。
- 如申請專利範圍第9項所述之找出電壓與電路參數之關係的方法,其中該電路參數模擬是一製程角落模擬。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107139648A TWI697797B (zh) | 2018-11-08 | 2018-11-08 | 決定積體電路之電壓以及找出電壓與電路參數之關係的方法 |
US16/667,121 US11455449B2 (en) | 2018-11-08 | 2019-10-29 | Method for determining IC voltage and method for finding relation between voltages and circuit parameters |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107139648A TWI697797B (zh) | 2018-11-08 | 2018-11-08 | 決定積體電路之電壓以及找出電壓與電路參數之關係的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202018544A true TW202018544A (zh) | 2020-05-16 |
TWI697797B TWI697797B (zh) | 2020-07-01 |
Family
ID=70550026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107139648A TWI697797B (zh) | 2018-11-08 | 2018-11-08 | 決定積體電路之電壓以及找出電壓與電路參數之關係的方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11455449B2 (zh) |
TW (1) | TWI697797B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113779915A (zh) * | 2021-08-03 | 2021-12-10 | 深圳天狼芯半导体有限公司 | 集成电路性能分析方法、装置、仿真设备及存储介质 |
TWI774381B (zh) * | 2021-05-18 | 2022-08-11 | 瑞昱半導體股份有限公司 | 電路模擬方法與電路模擬系統 |
TWI783773B (zh) * | 2021-11-10 | 2022-11-11 | 瑞昱半導體股份有限公司 | 用來建立關於電路特性之製程飄移模型以供進行電路模擬之方法及電路模擬系統 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112464599B (zh) * | 2020-11-26 | 2023-04-11 | 海光信息技术股份有限公司 | 应用在电路的静态时序分析中确定电源电压数据的方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6986078B2 (en) * | 2002-08-07 | 2006-01-10 | International Business Machines Corporation | Optimization of storage and power consumption with soft error predictor-corrector |
EP2006784A1 (en) * | 2007-06-22 | 2008-12-24 | Interuniversitair Microelektronica Centrum vzw | Methods for characterization of electronic circuits under process variability effects |
US8271256B2 (en) * | 2009-08-13 | 2012-09-18 | Oracle America, Inc. | Physics-based MOSFET model for variational modeling |
US8615727B2 (en) * | 2010-12-16 | 2013-12-24 | Synopsys, Inc. | Simultaneous multi-corner static timing analysis using samples-based static timing infrastructure |
US8884685B1 (en) | 2013-08-19 | 2014-11-11 | Entropic Communications, Inc. | Adaptive dynamic voltage scaling system and method |
TWI522794B (zh) * | 2015-06-10 | 2016-02-21 | 國立成功大學 | 節能非揮發性微處理器 |
-
2018
- 2018-11-08 TW TW107139648A patent/TWI697797B/zh active
-
2019
- 2019-10-29 US US16/667,121 patent/US11455449B2/en active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI774381B (zh) * | 2021-05-18 | 2022-08-11 | 瑞昱半導體股份有限公司 | 電路模擬方法與電路模擬系統 |
CN113779915A (zh) * | 2021-08-03 | 2021-12-10 | 深圳天狼芯半导体有限公司 | 集成电路性能分析方法、装置、仿真设备及存储介质 |
TWI783773B (zh) * | 2021-11-10 | 2022-11-11 | 瑞昱半導體股份有限公司 | 用來建立關於電路特性之製程飄移模型以供進行電路模擬之方法及電路模擬系統 |
Also Published As
Publication number | Publication date |
---|---|
US20200151295A1 (en) | 2020-05-14 |
TWI697797B (zh) | 2020-07-01 |
US11455449B2 (en) | 2022-09-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI697797B (zh) | 決定積體電路之電壓以及找出電壓與電路參數之關係的方法 | |
JP5490534B2 (ja) | 設定可能リング発振器を用いる回路シミュレータパラメータ抽出 | |
US7725744B2 (en) | Method and apparatus to generate circuit energy models with multiple clock gating inputs | |
CN102955758A (zh) | 用于提高现场可编程门阵列的性能的装置和关联方法 | |
US7696811B2 (en) | Methods and circuits to reduce threshold voltage tolerance and skew in multi-threshold voltage applications | |
US8560294B1 (en) | Method and apparatus for an automated input/output buffer information specification model generator | |
US8930864B2 (en) | Method of sharing and re-using timing models in a chip across multiple voltage domains | |
CN111274751B (zh) | 决定集成电路之电压及找出电压与电路参数之关系的方法 | |
TWI700598B (zh) | 晶圓特性預測方法與電子裝置 | |
Pfeifer et al. | On measurement of impact of the metallization and FPGA design to the changes of SLICE parameters and generation of delay faults | |
EP3012976B1 (en) | Timing control with body-bias | |
US20170169150A1 (en) | Method for system simulation and non-transitory computer-readable recording medium thereof | |
WO2016178332A1 (ja) | プログラマブルロジックデバイス、プログラマブルロジックデバイスのエラー検証方法、及びプログラマブルロジックデバイスの回路形成方法 | |
TWI504913B (zh) | 誤差補償方法與應用此方法的自動測試設備 | |
Bautz et al. | A slew/load-dependent approach to single-variable statistical delay modeling | |
Khalid et al. | Safe operation region characterization for quantifying the reliability of CMOS logic affected by process variations | |
Abbas et al. | Sizing and optimization of low power process variation aware standard cells | |
US10361689B2 (en) | Static compensation of an active clock edge shift for a duty cycle correction circuit | |
CN104657558A (zh) | 提取lod效应模型的方法 | |
US20050177356A1 (en) | Circuit simulation method and circuit simulation apparatus | |
US8166445B1 (en) | Estimating Icc current temperature scaling factor of an integrated circuit | |
US10713409B2 (en) | Integrated circuit design system with automatic timing margin reduction | |
Khalid et al. | Using safe operation regions to assess the error probability of logic circuits due to process variations | |
US20240201254A1 (en) | Jitter measuring circuit, jitter analyzing apparatus including the same, and related methods of manufacturing semiconductor devices | |
Buckler et al. | Dynamic synchronizer flip-flop performance in FinFET technologies |