TW202016748A - 積體電路、匯流排系統以及其控制方法 - Google Patents

積體電路、匯流排系統以及其控制方法 Download PDF

Info

Publication number
TW202016748A
TW202016748A TW107136211A TW107136211A TW202016748A TW 202016748 A TW202016748 A TW 202016748A TW 107136211 A TW107136211 A TW 107136211A TW 107136211 A TW107136211 A TW 107136211A TW 202016748 A TW202016748 A TW 202016748A
Authority
TW
Taiwan
Prior art keywords
pull
warning
slave
voltage level
alert
Prior art date
Application number
TW107136211A
Other languages
English (en)
Other versions
TWI705335B (zh
Inventor
吳旻鴻
黃之鴻
邱俊瑋
Original Assignee
新唐科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to TW107136211A priority Critical patent/TWI705335B/zh
Priority to US16/593,202 priority patent/US10901935B2/en
Priority to CN201910958618.1A priority patent/CN111045973B/zh
Publication of TW202016748A publication Critical patent/TW202016748A/zh
Application granted granted Critical
Publication of TWI705335B publication Critical patent/TWI705335B/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4286Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a handshaking protocol, e.g. RS232C link

Abstract

本發明提供一種積體電路。該積體電路包括一特定接腳、耦接於該特定接腳之一下拉電路與一電壓偵測器以及一控制器。該下拉電路包括對應於一驅動電壓位準的一下拉電阻,並根據一控制信號而選擇性地耦接該下拉電阻至該特定接腳。該電壓偵測器從該特定接腳得到一偵測電壓值。該控制器判斷該偵測電壓值是否相同於該驅動電壓位準,以便提供該控制信號。當該偵測電壓值大於或小於該驅動電壓位準時,該控制器提供該控制信號至該下拉電路,以使該下拉電阻電性分離於該特定接腳。

Description

積體電路、匯流排系統以及其控制方法
本發明係有關於一種匯流排系統,且特別係有關於一種具有複數從屬元件之匯流排系統。
以往在電腦系統中,晶片組如南橋晶片(south bridge chip)是藉由低接腳數(Low Pin Count,LPC)介面來與其他的電路模組,例如具不同功能的系統單晶片(System-on-a-chip,SoC)相電性連接。透過低接腳數介面連接的這些外接電路模組可分配到不同的獨立位址,南橋晶片可因此以一對多的方式和外接電路模組通訊。然而近年來,部分新提出的匯流排架構,例如增強序列週邊設備介面(Enhanced Serial Peripheral Interface;eSPI)匯流排,僅允許晶片組和外接電路模組間以一對一的機制通訊。
本發明提供一種積體電路。該積體電路包括一特定接腳、耦接於該特定接腳之一下拉電路與一電壓偵測器以及一控制器。該下拉電路包括對應於一驅動電壓位準的一下拉電阻,並根據一控制信號而選擇性地耦接該下拉電阻至該特定接腳。該電壓偵測器從該特定接腳得到一偵測電壓值。該控制器判斷該偵測電壓值是否相同於該驅動電壓位準,以便提供該控制信號。當該偵測電壓值大於或小於該驅動電壓位準時,該控制器提供該控制信號至該下拉電路,以使該下拉電阻電性分離於該特定接腳。
再者,本發明提供一種匯流排系統。該匯流排系統包括一主控元件、一增強序列週邊設備介面匯流排以及複數從屬元件。該等從屬元件是經由該增強序列週邊設備介面匯流排電性連接於該主控元件。每一該等從屬元件包括一警示交握接腳、耦接於該警示交握接腳之一下拉電路以及一電壓偵測器以及一控制器。該下拉電路包括對應於一驅動電壓位準的一下拉電阻,用以根據一控制信號而選擇性地耦接該下拉電阻至該警示交握接腳。該電壓偵測器偵測該警示交握接腳以得到一偵測電壓值。該控制器判斷該偵測電壓值是否相同於該驅動電壓位準,以便提供該控制信號。在每一該等從屬元件中,該警示交握接腳是經由一警示交握控制線而電性連接於其他從屬元件的該警示交握接腳,以及該警示交握控制線是經由一上拉電阻而耦接於一電源。在該等從屬元件之一第一從屬元件中,當該偵測電壓值不等於該驅動電壓位準時,該控制器判斷該下拉電阻是經由該警示交握接腳而耦接於該等從屬元件之一第二從屬元件之該下拉電阻。
再者,本發明提供一種控制方法,用以控制一匯流排系統之複數從屬元件之一第一從屬元件,其中該匯流排系統更包括一上拉電阻以及經由一增強序列週邊設備介面匯流排電性連接於該等從屬元件之一主控元件。該第一從屬元件之一第一警示交握接腳是經由一警示交握控制線而電性連接於該等從屬元件之一第二從屬元件之一第二警示交握接腳,以及該警示交握控制線是經由一上拉電阻而耦接於一電源。經由該第一警示交握接腳,偵測該警示交握控制線,以得到一偵測電壓值。相應於該第一從屬元件之一警示需求,當該偵測電壓值相同於該電源之一電源電壓位準時,耦接該第一從屬元件中對應於一第一驅動電壓位準的一第一下拉電阻至該第一警示交握接腳。當該偵測電壓值大於或小於該第一驅動電壓位準時,將該第一下拉電阻電性分離於該第一警示交握接腳。
為讓本發明之上述和其他目的、特徵、和優點能更明顯易懂,下文特舉出較佳實施例,並配合所附圖式,作詳細說明如下:
第1圖係顯示根據本發明一些實施例所述之匯流排系統1。匯流排系統1包括主控(master)元件10、匯流排12以及複數從屬(slave)元件14A-14D。在一些實施例中,主控元件10可以是南橋晶片,而從屬元件14A-14D為積體電路。
在一些實施例中,主控元件10可電性連接於一電腦系統(未顯示)的處理模組20,以便相應於處理模組20的指令而經由匯流排12與從屬元件14A-14D進行資料存取。在一些實施例中,處理模組20可電性連接於電腦系統的記憶體22,以便根據不同應用程式的需求來存取記憶體22。
在一些實施例中,匯流排12為增強序列週邊設備介面(Enhanced Serial Peripheral Interface,eSPI)匯流排。在匯流排系統1中,主控元件10是經由匯流排12而電性連接於從屬元件14A-14D。此外,主控元件10是以一對一機制與從屬元件14A-14D通訊,而從屬元件14A-14D是根據仲裁機制與主控元件10進行通訊。值得注意的是,從屬元件14A-14D的數量僅是個例子,並非用以限定本發明。
第2圖係顯示根據本發明一些實施例所述之第1圖中匯流排系統1之連接配置圖。在此實施例中,匯流排12包括重置信號線eSPI_RST、晶片選擇(chip select)信號線eSPI_CS、時脈訊號eSPI_CLK以及輸入輸出信號線eSPI_IO。主控元件10是藉由晶片選擇信號線eSPI_CS與從屬元件14A-14D以一對一機制來進行通訊。此外,透過仲裁機制,從屬元件14A-14D可經由輸入輸出信號線eSPI_IO與主控元件10進行通訊(例如傳輸資料與指令)。當主控元件10經由匯流排12與從屬元件14A-14D進行通訊時,時脈訊號eSPI_CLK可做為參考時脈。
一般來說,根據晶片選擇信號線eSPI_CS的運作機制,主控元件10僅能選擇單一從屬元件進行通訊。然而,藉由使用仲裁機制,於匯流排系統1中單一時間僅由從屬元件14A-14D之一者與主控元件10進行回應。因此,在主控元件10仍以一對一通訊機制運作的情形下,匯流排12可對應一個晶片選擇信號線eSPI_CS而連接從屬元件14A-14D進行通訊,因而可提高匯流排系統1的擴充性。
在第2圖中,從屬元件14A-14D包括警示交握(handshake)接腳Alert_A-Alert_D。從屬元件14A-14D的警示交握接腳Alert_A-Alert_D是彼此電性連接至警示交握控制線ALERT_HAND。在此實施例中,警示交握控制線ALERT_HAND是經由電阻Rp而電性連接至電源VDD,而電阻Rp為上拉(pull-up)電阻,於是警示交握控制線ALERT_HAND的電壓大體上會相同於電源VDD的電源電壓位準。此外,從屬元件14A-14D內的控制器145A-145D可藉由使用下拉電路150A-150D來控制所對應之警示交握接腳Alert_A-Alert_D為個別的特定驅動電壓,以便驅動警示交握控制線ALERT_HAND。於是,每一從屬元件14A-14D可藉由控制警示交握控制線ALERT_HAND的電壓值,來取得主動和主控元件10通訊的權利。此外,警示交握接腳Alert_A-Alert_D為雙向輸入/輸出接腳(bi-directional input/output),且在輸出模式下為汲極開路(open drain)。
如先前所描述,在於匯流排系統1中,單一時間僅由從屬元件14A-14D之一者與主控元件10進行通訊。因此,當從屬元件14A欲與主控元件10進行通訊時,控制器145A可透過下拉電路150A將警示交握接腳Alert_A設定在驅動電壓位準VD_A,以驅動警示交握控制線ALERT_HAND。當從屬元件14B欲與主控元件10進行通訊時,控制器145B可透過下拉電路150B將警示交握接腳Alert_B設定在驅動電壓位準VD_B,以驅動警示交握控制線ALERT_HAND。當從屬元件14C欲與主控元件10進行通訊時,控制器145C可透過下拉電路150C將警示交握接腳Alert_C設定在驅動電壓位準VD_C,以驅動警示交握控制線ALERT_HAND。當從屬元件14D欲與主控元件10進行通訊時,控制器145D可透過下拉電路150D將警示交握接腳Alert_D設定在驅動電壓位準VD_D,以驅動警示交握控制線ALERT_HAND。值得注意的是,每一從屬元件14A-14D具有不同的驅動電壓位準VD_A-VD_D。
第3圖係顯示根據本發明一些實施例所述之從屬元件14。從屬元件14包括警示交握接腳Alert、電壓偵測器130、控制器145以及下拉電路150。電壓偵測器130以及下拉電路150電性連接於警示交握接腳Alert。下拉電路150包括電阻Rs。在此實施例中,電阻Rs為下拉(pull-down)電阻。下拉電路150可根據控制信號Ctrl而選擇性地將下拉電阻Rs耦接於警示交握接腳Alert。此外,下拉電阻Rs的電阻值亦是由來自控制器145的控制信號Ctrl所設定。如先前所描述,每一從屬元件14的警示交握接腳Alert可經由警示交握控制線ALERT_HAND以及上拉電阻Rp而電性連接至電源VDD。於是,當控制信號Ctrl將下拉電阻Rs耦接於警示交握接腳Alert時,可藉由調整下拉電阻Rs的電阻值來控制上拉電阻Rp與下拉電阻Rs的電阻值比例,以便將警示交握接腳Alert設定在專屬的驅動電壓位準VD。在一些實施例中,下拉電阻Rs是由以串聯方式連接的複數電阻所形成,以及下拉電阻Rs是耦接於開關(未顯示)以及接地端(未顯示)之間。值得注意的是,每一從屬元件14(例如第2圖之從屬元件14A-14D)的下拉電阻Rs具有不同的電阻值。因此,當任一從屬元件14的下拉電阻Rs經由警示交握接腳Alert而耦接於警示交握控制線ALERT_HAND時,根據上拉電阻Rp與該下拉電阻Rs的分壓結果,警示交握控制線ALERT_HAND會經由警示交握接腳Alert而被設定在對應於上拉電阻Rp與該下拉電阻Rs之電阻比例的電壓值。舉例來說,假設上拉電阻Rp與下拉電阻Rs的比例為1:4且電源VDD的電源電壓位準為5伏特,當下拉電阻Rs電性連接於上拉電阻Rp時,根據分壓結果,警示交握控制線ALERT_HAND的電壓會被設定在4伏特。
在第3圖中,電壓偵測器130可經由警示交握接腳Alert對警示交握控制線ALERT_HAND進行偵測/量測,以得到警示交握控制線ALERT_HAND的偵測電壓值DET。在一些實施例中,電壓偵測器130包括一或多個比較器,用以提供具有複數位元之偵測電壓值DET。在一些實施例中,電壓偵測器130的比較器可以是數位比較器或是類比比較器。
在從屬元件14中,控制器145可透過軟體或是硬體方式得到該從屬元件14之專屬的驅動電壓位準VD等資訊。根據驅動電壓位準VD,控制器145會提供控制信號Ctrl至下拉電路150,以便調整下拉電阻Rs的電阻值。於是,當控制信號Ctrl控制下拉電阻Rs耦接於警示交握接腳Alert時,下拉電路150可藉由控制上拉電阻Rp與下拉電阻Rs的電阻值比例,而將警示交握接腳Alert設定在驅動電壓位準VD。
在第3圖中,警示需求Alert_REQ是表示從屬元件14欲與第2圖之主控元件10進行通訊(例如傳送中斷需求)。因此,當接收到警示需求Alert_REQ時,控制器145會經由電壓偵測器130來偵測/量測警示交握接腳Alert,以得到警示交握控制線ALERT_HAND的偵測電壓值DET。接著,控制器145會根據偵測電壓值DET來判斷警示交握控制線ALERT_HAND是否被其他從屬元件所驅動。舉例來說,當警示交握控制線ALERT_HAND的偵測電壓值DET小於電源VDD的電源電壓位準時,控制器145可判斷出警示交握控制線ALERT_HAND已被其他從屬元件所驅動。反之,當警示交握控制線ALERT_HAND的偵測電壓值DET大體上相同於電源VDD的電源電壓位準時,控制器145可判斷出警示交握控制線ALERT_HAND未被其他從屬元件所驅動。在確定警示交握控制線ALERT_HAND未被其他從屬元件14所驅動之後,控制器145會提供控制信號Ctrl至下拉電路150,以便致能下拉電路150。於是,具有對應於驅動電壓位準VD之電阻值的下拉電阻Rs會電性連接於警示交握接腳Alert。接著,控制器145會控制電壓偵測器130持續監看警示交握控制線ALERT_HAND。當警示交握控制線ALERT_HAND上的電壓穩定或是經過一特定時間間隔(例如0.1微秒)之後,控制器145會進一步判斷警示交握控制線ALERT_HAND的偵測電壓值DET是否相同於專屬的驅動電壓位準VD。若偵測電壓值DET是相同於驅動電壓位準VD,則控制器145可判斷出警示交握控制線ALERT_HAND未被其他從屬元件所驅動,於是從屬元件14便可與第2圖之主控元件10進行通訊(例如處理中斷需求)。在完成與主控元件10的通訊之後,控制器145會提供控制信號Ctrl至下拉電路150,以便禁能下拉電路150。於是,下拉電路150的下拉電阻Rs會電性分離於上拉電阻Rp,而警示交握控制線ALERT_HAND就不會被從屬元件14所驅動。反之,若偵測電壓值DET是不同於驅動電壓位準VD,則控制器145可判斷出警示交握控制線ALERT_HAND亦被其他從屬元件14所驅動。於是,根據偵測電壓值DET以及驅動電壓位準VD,控制器145會決定是否禁能下拉電路150。
第4圖係顯示根據本發明一些實施例所述之控制方法,用以控制匯流排系統中的從屬元件。第4圖之控制方法可由匯流排系統中從屬元件之控制器所執行,例如第2圖之控制器145A-145D或是第3圖之控制器145。
匯流排系統1可包括一或多個從屬元件14。此外,每一從屬元件14的警示交握接腳Alert是彼此電性連接至警示交握控制線ALERT_HAND。再者,警示交握控制線ALERT_HAND是經由上拉電阻Rp而電性連接至電源VDD。此外,每一從屬元件14具有專屬的驅動電壓位準VD。在匯流排系統1中,驅動警示交握控制線ALERT_HAND的優先順序是由各從屬元件14的驅動電壓位準VD所決定。此外,在第4圖之控制方法中,具有最小之驅動電壓位準VD的從屬元件14會具有驅動警示交握控制線ALERT_HAND之最高優先權。反之,具有最大之驅動電壓位準VD的從屬元件14會具有驅動該警示交握控制線ALERT_HAND之最低優先權。
同時參考第3圖與第4圖,在步驟S410,控制器145可透過軟體或是硬體方式得到從屬元件14的專屬之驅動電壓位準VD。此外,根據驅動電壓位準VD,控制器145會提供控制信號Ctrl至下拉電路150,以便根據驅動電壓位準VD來調整下拉電阻Rs的電阻值。接著,在步驟S420,控制器145會判斷是否有接收到警示需求Alert_REQ。若無,則控制器145會繼續判斷是否有接收到警示需求Alert_REQ。
在接收到警示需求Alert_REQ之後,控制器145會經由電壓偵測器130來偵測/量測警示交握接腳Alert,以得到警示交握控制線ALERT_HAND的偵測電壓值DET。根據警示交握控制線ALERT_HAND的偵測電壓值DET,控制器145可判斷警示交握控制線ALERT_HAND是否被其他從屬元件14所驅動(步驟S430)。如先前所描述,當警示交握控制線ALERT_HAND的偵測電壓值DET大體上相同於電源VDD的電源電壓位準時,控制器145可判斷出警示交握控制線ALERT_HAND未被其他從屬元件所驅動。反之,當警示交握控制線ALERT_HAND的偵測電壓值DET小於電源VDD的電源電壓位準時,控制器145可判斷出警示交握控制線ALERT_HAND已被其他從屬元件所驅動。於是,控制器145會繼續執行步驟S420與S430,直到控制器145判斷出警示交握控制線ALERT_HAND未被其他從屬元件所驅動(即偵測電壓值DET大體上相同於電源VDD的電源電壓位準)。
在確定警示交握控制線ALERT_HAND未被其他從屬元件14所驅動之後,控制器145會提供控制信號Ctrl至下拉電路150,以便致能下拉電路150(步驟S440)。於是,具有對應於驅動電壓位準VD之電阻值的下拉電阻Rs會電性連接於警示交握接腳Alert。
接著,控制器145會經由電壓偵測器130持續監看警示交握控制線ALERT_HAND的偵測電壓值DET。當警示交握控制線ALERT_HAND的偵測電壓值DET穩定或是經過一特定時間間隔(例如0.1微秒)之後,控制器145會對警示交握控制線ALERT_HAND的偵測電壓值DET與驅動電壓位準VD進行比較(步驟S450)。當偵測電壓值DET小於驅動電壓位準VD時,控制器145可判斷出警示交握控制線ALERT_HAND同時被具有較高優先權之其他從屬元件14所驅動。於是,控制器145會禁能下拉電路150(步驟S460),以便將下拉電路150的下拉電阻Rs電性分離於上拉電阻Rp,並回到步驟S420。此外,當偵測電壓值DET大於驅動電壓位準VD時,控制器145可判斷出警示交握控制線ALERT_HAND同時被具有較低優先權之其他從屬元件14所驅動。於是,控制器145會繼續致能下拉電路150,使得下拉電路150的下拉電阻Rs會電性連接於上拉電阻Rp,並繼續監看警示交握控制線ALERT_HAND的偵測電壓值DET,直到具有較低優先權之其他從屬元件14將其內部之下拉電路150的下拉電阻Rs電性分離於電阻Rp,使得警示交握控制線ALERT_HAND的偵測電壓值DET會相同於驅動電壓位準VD。於是,控制器145可判斷出警示交握控制線ALERT_HAND未被其他從屬元件所驅動,即從屬元件14取得警示交握控制線ALERT_HAND的控制權(步驟S470)。接著,在步驟S480,從屬元件14便可與第2圖之主控元件10進行通訊(例如處理中斷需求)。在完成通訊之後,控制器145會禁能下拉電路150(步驟S460),以便將下拉電路150的下拉電阻Rs電性分離於上拉電阻Rp,並回到步驟S420。
在一些實施例中,具有最大之驅動電壓位準VD的從屬元件14會具有驅動該警示交握控制線之最高優先權,而具有最小之驅動電壓位準VD的從屬元件14會具有驅動該警示交握控制線之最低優先權。因此,當警示交握控制線ALERT_HAND的偵測電壓值DET大於所對應之驅動電壓位準VD時,控制器145可判斷警示交握控制線ALERT_HAND同時被具有較高優先權之從屬元件所驅動。於是,控制器145會禁能下拉電路150(步驟S460),以便將下拉電路150的下拉電阻Rs電性分離於上拉電阻Rp。反之,當偵測電壓值DET小於驅動電壓位準VD時,控制器145可判斷出警示交握控制線ALERT_HAND同時被具有較低優先權之從屬元件所驅動。於是,控制器145會繼續致能下拉電路150,使得下拉電路150的下拉電阻Rs會電性連接於上拉電阻Rp,並繼續監看警示交握控制線ALERT_HAND的偵測電壓值DET,直到具有較低優先權之其他從屬元件14將其內部之下拉電路150的下拉電阻Rs電性分離於電阻Rp,使得偵測電壓值DET會相同於所對應之驅動電壓位準VD。於是,控制器145可判斷出警示交握控制線ALERT_HAND未被其他從屬元件所驅動,而從屬元件14便可與第2圖之主控元件10進行通訊(例如處理中斷需求)。
第5圖係顯示警示交握控制線ALERT_HAND的示範波形圖,用以說明第2圖之從屬元件14A-14D根據第4圖之控制方法來驅動警示交握控制線ALERT_HAND的操作。同時參考第2圖與第5圖,首先,在時間點t1,警示交握控制線ALERT_HAND維持在電源VDD的電源電壓位準,於是從屬元件14A-14D會判斷出警示交握控制線ALERT_HAND沒有被任一從屬元件14A-14D所驅動。接著,從屬元件14C會相應於其警示需求Alert_REQ而致能下拉電路150C,以便將警示交握接腳Alert_C設定在驅動電壓位準VD_C。於是,從屬元件14C取得警示交握控制線ALERT_HAND的控制權,便可與主控元件10進行通訊(例如處理中斷需求)。在完成與主控元件10的通訊之後,從屬元件14C會禁能下拉電路150C。於是,警示交握控制線ALERT_HAND會從驅動電壓位準VD_C上升為電源VDD的電源電壓位準。
在時間點t2,警示交握控制線ALERT_HAND維持在電源VDD的電源電壓位準,於是從屬元件14A-14D會判斷出警示交握控制線ALERT_HAND沒有被任一從屬元件14A-14D所驅動。接著,從屬元件14A-14D都有警示需求Alert_REQ存在。於是,下拉電路150A-150D會分別被從屬元件14A-14D所致能,而警示交握控制線ALERT_HAND會從電源VDD的電源電壓位準開始下降(在時間點t3)。在此實施例中,具有最小之驅動電壓位準VD_A的從屬元件14A會具有驅動該警示交握控制線ALERT_HAND之最高優先權,而具有最大之驅動電壓位準VD_D的從屬元件14D會具有驅動該警示交握控制線ALERT_HAND之最低優先權,其中VD_A<VD_B<VD_C<VD_D<VDD。
在時間點t3之後,由於從屬元件14A-14D的下拉電阻Rs都耦接於上拉電阻Rp,所以警示交握控制線ALERT_HAND的電壓會受到並聯之四個不同電阻值之下拉電阻Rs所影響而持續下降。在時間點t4,對從屬元件14D而言,當警示交握控制線ALERT_HAND的偵測電壓值DET小於驅動電壓位準VD_D時,控制器145D可判斷出警示交握控制線ALERT_HAND同時被具有較高優先權之其他從屬元件14A、14B或14C所驅動。於是,控制器145D會禁能下拉電路150D,以便將下拉電路150D的下拉電阻Rs電性分離於上拉電阻Rp。
在時間點t5,對從屬元件14C而言,當警示交握控制線ALERT_HAND的偵測電壓值DET小於驅動電壓位準VD_C時,控制器145C可判斷出警示交握控制線ALERT_HAND同時被具有較高優先權之其他從屬元件14A或14B所驅動。於是,控制器145C會禁能下拉電路150C,以便將下拉電路150C的下拉電阻Rs電性分離於上拉電阻Rp。
在時間點t6,對從屬元件14B而言,當警示交握控制線ALERT_HAND的偵測電壓值DET小於驅動電壓位準VD_B時,控制器145B可判斷出警示交握控制線ALERT_HAND同時被具有較高優先權之從屬元件14A所驅動。於是,控制器145B會禁能下拉電路150B,以便將下拉電路150B的下拉電阻Rs電性分離於上拉電阻Rp。
在時間點t7,由於只有從屬元件14A繼續驅動警示交握控制線ALERT_HAND,所以警示交握控制線ALERT_HAND的偵測電壓值DET最後會相同於驅動電壓位準VD_A。具體而言,當從屬元件14A-14D同時驅動警示交握控制線ALERT_HAND時,根據第4圖之控制方法,具有最高優先權的從屬元件14A可以取得警示交握控制線ALERT_HAND的控制權。於是,從屬元件14A便可與主控元件10進行通訊(例如處理中斷需求)。在完成與主控元件10的通訊之後,從屬元件14A會禁能下拉電路150A。接著,警示交握控制線ALERT_HAND會從驅動電壓位準VD_A上升為電源VDD的電源電壓位準。
對匯流排系統1的每一從屬元件14而言,藉由比較來自警示交握接腳ALERT之警示交握控制線ALERT_HAND的偵測電壓值DET以及其本身的驅動電壓位準VD,即可判斷出警示交握控制線ALERT_HAND是否被其他從屬元件所驅動。因此,不需增加額外的接腳即可相容於原來的架構。此外,藉由偵測/量測警示交握控制線ALERT_HAND的電壓,使用者可得知警示交握控制線ALERT_HAND目前正被哪一從屬元件14所驅動,因此可加速除錯的時間。再者,藉由指派每一從屬元件14具有不同的驅動電壓位準VD,可決定每一從屬元件14驅動警示交握控制線ALERT_HAND的優先順序。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中包括通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
1:匯流排系統10:主控元件12:匯流排130:電壓偵測器14A-14D、14:從屬元件145A-145D、145:控制器150A-150D、150:下拉電路20:處理模組22:記憶體210:第一功能模組220:第二功能模組230、240:輸出緩衝器250:選擇器260:開關Alert_A-Alert_D、Alert:警示交握接腳ALERT_HAND:警示交握控制線ALERT_REQ:警示需求Ctrl:控制信號DET:偵測電壓值eSPI_CLK:時脈信號eSPI_CS:晶片選擇信號線eSPI_IO:輸入輸出信號線eSPI_RST:重置信號線Rp:上拉電阻Rs:下拉電阻S410-S480:步驟VD_A- VD_D:驅動電壓位準;以及VDD:電源
第1圖係顯示根據本發明一些實施例所述之匯流排系統; 第2圖係顯示根據本發明一些實施例所述之第1圖之匯流排系統之連接配置圖; 第3圖係顯示根據本發明一些實施例所述之從屬元件;以及 第4圖係顯示根據本發明一些實施例所述之控制方法,用以控制匯流排系統中的從屬元件。 第5圖係顯示複數從屬元件執行第4圖之控制方法之驅動警示交握控制線的示範波形圖。
1:匯流排系統
10:主控元件
12:匯流排
14A-14D:從屬元件
145A-145D:控制器
150A-150D:下拉電路
Alert_A-Alert_D:警示交握接腳
ALERT_HAND:警示交握控制線
eSPI_CLK:時脈信號
eSPI_CS:晶片選擇信號線
eSPI_IO:輸入輸出信號線
eSPI_RST:重置信號線
Rp:上拉電阻
VDD:電源

Claims (10)

  1. 一種積體電路,包括: 一特定接腳; 一下拉電路,耦接於該特定接腳並包括對應於一驅動電壓位準的一下拉電阻,用以根據一控制信號而選擇性地耦接該下拉電阻至該特定接腳; 一電壓偵測器,耦接於該特定接腳,用以從該特定接腳得到一偵測電壓值;以及 一控制器,用以判斷該偵測電壓值是否相同於該驅動電壓位準,以便提供該控制信號; 其中當該偵測電壓值大於或小於該驅動電壓位準時,該控制器提供該控制信號至該下拉電路,以使該下拉電阻電性分離於該特定接腳。
  2. 如申請專利範圍第1項所述之積體電路,其中該積體電路為電性連接於一主控元件之複數從屬元件之一者,以及該特定接腳是經由一警示交握控制線而電性連接於其他該等從屬元件的該特定接腳,其中該警示交握控制線是經由一上拉電阻而耦接於一電源。
  3. 如申請專利範圍第2項所述之積體電路,其中當該偵測電壓值相同於該驅動電壓位準時,該控制器提供該控制信號至該下拉電路,以使該下拉電阻電性連接於該特定接腳,以便經由該特定接腳驅動該警示交握控制線。
  4. 如申請專利範圍第1項所述之積體電路,其中當該偵測電壓值大於該驅動電壓位準時,該控制器提供該控制信號至該下拉電路,以使該下拉電阻電性連接於該特定接腳,以及當該偵測電壓值小於該驅動電壓位準時,該控制器提供該控制信號至該下拉電路,以使該下拉電阻電性分離於該特定接腳。
  5. 如申請專利範圍第1項所述之積體電路,其中當該偵測電壓值大於該驅動電壓位準時,該控制器提供該控制信號至該下拉電路,以使該下拉電阻電性分離於該特定接腳,以及當該偵測電壓值小於該驅動電壓位準時,該控制器提供該控制信號至該下拉電路,以使該下拉電阻電性連接於該特定接腳。
  6. 一種匯流排系統,包括: 一主控元件; 一增強序列週邊設備介面匯流排;以及 複數從屬元件,經由該增強序列週邊設備介面匯流排電性連接於該主控元件,其中每一該等從屬元件包括: 一警示交握接腳; 一下拉電路,耦接於該警示交握接腳並包括對應於一驅動電壓位準的一下拉電阻,用以根據一控制信號而選擇性地耦接該下拉電阻至該警示交握接腳; 一電壓偵測器,耦接於該警示交握接腳,用以偵測該警示交握接腳以得到一偵測電壓值;以及 一控制器,用以判斷該偵測電壓值是否相同於該驅動電壓位準,以便提供該控制信號; 其中在每一該等從屬元件中,該警示交握接腳是經由一警示交握控制線而電性連接於其他從屬元件的該警示交握接腳,以及該警示交握控制線是經由一上拉電阻而耦接於一電源; 其中在該等從屬元件之一第一從屬元件中,當該偵測電壓值不等於該驅動電壓位準時,該控制器判斷該下拉電阻是經由該警示交握接腳而耦接於該等從屬元件之一第二從屬元件之該下拉電阻。
  7. 如申請專利範圍第6項所述之匯流排系統,其中在該第一從屬元件中,當判斷出該偵測電壓值是等於該驅動電壓位準時,該控制器判斷該下拉電阻沒有經由該警示交握接腳耦接於該第二從屬元件之該下拉電阻。
  8. 如申請專利範圍第6項所述之匯流排系統,其中具有最大電壓位準之該驅動電壓位準的該從屬元件具有該驅動該警示交握控制線之最高優先權,以及在每一該等從屬元件中,當判斷出該偵測電壓值大於該驅動電壓位準時,該控制器提供該控制信號至該下拉電路,以使該下拉電阻電性連接於該警示交握接腳,以及當判斷出該偵測電壓值小於該驅動電壓位準時,該控制器提供該控制信號至該下拉電路,以使該下拉電阻電性分離於該警示交握接腳。
  9. 一種控制方法,用以控制一匯流排系統之複數從屬元件之一第一從屬元件,其中該匯流排系統更包括一上拉電阻以及經由一增強序列週邊設備介面匯流排電性連接於該等從屬元件之一主控元件,且該第一從屬元件之一第一警示交握接腳是經由一警示交握控制線而電性連接於該等從屬元件之一第二從屬元件之一第二警示交握接腳,以及該警示交握控制線是經由一上拉電阻而耦接於一電源,該控制方法包括: 經由該第一警示交握接腳,偵測該警示交握控制線,以得到一偵測電壓值; 相應於該第一從屬元件之一警示需求,當該偵測電壓值相同於該電源之一電源電壓位準時,耦接該第一從屬元件中對應於一第一驅動電壓位準的一第一下拉電阻至該第一警示交握接腳;以及 當該偵測電壓值大於或小於該第一驅動電壓位準時,將該第一下拉電阻電性分離於該第一警示交握接腳。
  10. 如申請專利範圍第9項所述之控制方法,其中當該偵測電壓值大於或小於該第一驅動電壓位準時,將該第一下拉電阻電性分離於該第一警示交握接腳之步驟更包括: 當該偵測電壓值大於或小於該第一驅動電壓位準時,判斷出該第二從屬元件之對應於一第二驅動電壓位準的一第二下拉電阻是經由該第二警示交握接腳而電性連接於該警示交握控制線; 其中該第二驅動電壓位準不同於該第一驅動電壓位準。
TW107136211A 2018-10-15 2018-10-15 積體電路、匯流排系統以及其控制方法 TWI705335B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW107136211A TWI705335B (zh) 2018-10-15 2018-10-15 積體電路、匯流排系統以及其控制方法
US16/593,202 US10901935B2 (en) 2018-10-15 2019-10-04 IC, bus system and control method thereof
CN201910958618.1A CN111045973B (zh) 2018-10-15 2019-10-10 集成电路、汇流排系统以及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107136211A TWI705335B (zh) 2018-10-15 2018-10-15 積體電路、匯流排系統以及其控制方法

Publications (2)

Publication Number Publication Date
TW202016748A true TW202016748A (zh) 2020-05-01
TWI705335B TWI705335B (zh) 2020-09-21

Family

ID=70159635

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107136211A TWI705335B (zh) 2018-10-15 2018-10-15 積體電路、匯流排系統以及其控制方法

Country Status (3)

Country Link
US (1) US10901935B2 (zh)
CN (1) CN111045973B (zh)
TW (1) TWI705335B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI773247B (zh) 2021-04-13 2022-08-01 新唐科技股份有限公司 匯流排系統

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5928345A (en) * 1996-09-30 1999-07-27 Rosemont Inc. Field instrument with data bus communications protocol
JP2003513504A (ja) * 1999-10-28 2003-04-08 パワースマート,インク. 片方向単線通信インターフェース
TWI347516B (en) * 2007-09-04 2011-08-21 Inventec Corp Multi-voltage power supply and power enable circuit with power-on sequence consideration
CN101482749A (zh) * 2008-01-11 2009-07-15 鸿富锦精密工业(深圳)有限公司 主设备对从设备的自动定址系统
US7752365B2 (en) * 2008-04-01 2010-07-06 Kyocera Corporation Bi-directional single conductor interrupt line for communication bus
WO2009142632A1 (en) * 2008-05-21 2009-11-26 Hewlett-Packard Development Company, L.P. Multi-drop serial bus with location detection and method
CN101615169B (zh) * 2008-06-26 2011-05-18 上海工程技术大学 基于spi通信结构模型双向式身份识别及信息交互平台的方法
CN103106157B (zh) * 2011-11-15 2016-07-06 新唐科技股份有限公司 存储器控制元件
TW201329731A (zh) * 2012-01-06 2013-07-16 Ite Tech Inc 用於識別通用串列匯流排(usb)和移動高解析度鏈接(mhl)設備的一種裝置和其方法
US9015394B2 (en) * 2012-06-22 2015-04-21 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. Chip select (‘CS’) multiplication in a serial peripheral interface (‘SPI’) system
CN102890666B (zh) * 2012-07-13 2015-09-30 华为终端有限公司 一种共用接口的装置及其方法、移动通讯终端
CN103399837B (zh) * 2013-08-13 2017-02-08 杭州威力克通信系统有限公司 应用于主从设备的通信装置
TWI508096B (zh) * 2013-08-27 2015-11-11 Mstar Semiconductor Inc 輸出驅動裝置、輸出驅動器以及電位轉換系統
CN104753596B (zh) * 2014-12-29 2017-09-01 东莞市启鼎光电科技有限公司 一种无源分光rs‑485光纤总线多口终端
CN204631265U (zh) * 2015-04-30 2015-09-09 徐友华 一种通过总线连接多个传感器的总线防拆电路
TWI567561B (zh) * 2015-11-26 2017-01-21 新唐科技股份有限公司 匯流排系統
US10270440B2 (en) * 2016-07-20 2019-04-23 Semiconductor Components Industries, Llc Output driver having pull-down capability
US11301406B2 (en) * 2016-08-16 2022-04-12 Intel Corporation Method, apparatus and system for role transfer functionality for a bus master
US10120829B2 (en) * 2016-11-23 2018-11-06 Infineon Technologies Austria Ag Bus device with programmable address
CN106373533A (zh) * 2016-11-23 2017-02-01 上海传英信息技术有限公司 背光驱动电路和背光驱动电流调整方法
TWI694336B (zh) * 2018-05-24 2020-05-21 新唐科技股份有限公司 匯流排系統以及其偵測方法
TWI671638B (zh) * 2018-05-24 2019-09-11 新唐科技股份有限公司 匯流排系統
TWI698752B (zh) * 2018-08-22 2020-07-11 新唐科技股份有限公司 積體電路、匯流排系統以及其控制方法

Also Published As

Publication number Publication date
TWI705335B (zh) 2020-09-21
CN111045973A (zh) 2020-04-21
US10901935B2 (en) 2021-01-26
CN111045973B (zh) 2021-05-28
US20200117634A1 (en) 2020-04-16

Similar Documents

Publication Publication Date Title
JP5207720B2 (ja) Oob検出回路およびシリアルataシステム
TWI671638B (zh) 匯流排系統
US10657088B2 (en) Integrated circuit, bus system and control method thereof
US7403021B2 (en) Testing circuit for a data interface
US8732366B2 (en) Method to configure serial communications and device thereof
US11216049B2 (en) Bus system
TWI694336B (zh) 匯流排系統以及其偵測方法
US7863938B2 (en) Address decoder and method for setting an address
US7791854B2 (en) Current limit protection apparatus and method for current limit protection
TWI705335B (zh) 積體電路、匯流排系統以及其控制方法
US11321258B2 (en) Integrated circuit, bus system and scheduling method
JP2001092588A (ja) 改良したマウスの光学的サンプリング方法、及び、システム
US20060039408A1 (en) Budget sensor bus
JP2018536946A (ja) 周辺機器デバイスからの割り込みのデジタルアグリゲーション
US20110148765A1 (en) Optical mouse soc with 8-pins
US20220327086A1 (en) Bus system
KR20140092547A (ko) 유에스비 오티지 자동 변경 장치
US20120218117A1 (en) Quantification indicating circuit
US11880332B2 (en) Bus system with controllable communication priority