TW201947572A - 面板驅動電路 - Google Patents

面板驅動電路 Download PDF

Info

Publication number
TW201947572A
TW201947572A TW108116814A TW108116814A TW201947572A TW 201947572 A TW201947572 A TW 201947572A TW 108116814 A TW108116814 A TW 108116814A TW 108116814 A TW108116814 A TW 108116814A TW 201947572 A TW201947572 A TW 201947572A
Authority
TW
Taiwan
Prior art keywords
gate
gate line
level
mth
connection
Prior art date
Application number
TW108116814A
Other languages
English (en)
Other versions
TWI706406B (zh
Inventor
葉政忠
Original Assignee
矽創電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 矽創電子股份有限公司 filed Critical 矽創電子股份有限公司
Publication of TW201947572A publication Critical patent/TW201947572A/zh
Application granted granted Critical
Publication of TWI706406B publication Critical patent/TWI706406B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本發明提供一種面板驅動電路,其包含一閘極驅動電路、至少一連接電路與一控制電路。閘極驅動電路耦接複數閘極線並產生複數閘極訊號至該些閘極線。連接電路連接該些閘極線之一第M條閘極線與一第P條閘極線,M、P為正整數。以及,控制電路耦接該連接電路並控制該連接電路。該閘極驅動電路輸出該閘極訊號至該第M條閘極線,而掃描該第M條閘極線期間,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的一連接路徑。

Description

面板驅動電路
本發明係有關於一種驅動電路,尤其是一種省電設計的面板驅動電路。
薄膜電晶體液晶顯示器包含顯示面板與驅動電路,藉由驅動電路控制顯示面板之像素電晶體輸出電壓,而控制顯示面板內液晶排列方向,進而控制透光度產生灰階之色彩效果。驅動電路電性連接至像素電晶體之閘極端,負責每一列像素電晶體的開關,掃描時一次打開一整列的像素電晶體。當像素電晶體導通(ON)時,驅動電路將控制亮度、灰階的電壓透過像素電晶體的源極端與汲極端形成的通道傳送至顯示面板的像素,而驅動像素,即控制顯示面板內液晶排列方向。
再者,顯示面板內各線路及各元件間因耦合效應而有寄生電容存在。例如一條閘極線對接地端的等效電容可以包含閘極線與源極線間的寄生電容、閘極線與共用線間的寄生電容及閘極線與其他閘極線間的寄生電容。而且,閘極線連接至像素電晶體的閘極端,所以像素電晶體的閘極端與源極端間的寄生電容對閘極線上的訊號亦有影響,即閘極線對接地端的等效電容亦包含像素電晶體的閘極端與源極端間的寄生電容。該些寄生電容影響驅動電路的電力消耗,而且該些寄生電容的大小正比於顯示面板的尺寸與面板解析度。如此,驅動電路透過閘極線控制像素電晶體的閘極電流消耗亦正比顯示面板的尺寸與面板解析度。
因此,本發明提供一種面板驅動電路,以降低顯示面板驅動期間的電力消耗。
本發明之目的,在於提供一種面板驅動電路,其降低顯示面板驅動期間的電力消耗。
本發明揭示一種面板驅動電路,其包含一閘極驅動電路、至少一連接電路與一控制電路。閘極驅動電路耦接複數閘極線並產生複數閘極訊號至該些閘極線。連接電路連接該些閘極線之一第M條閘極線與一第P條閘極線,M、P為正整數。以及,控制電路耦接該連接電路並控制該連接電路。其中,該閘極驅動電路輸出該閘極訊號至該第M條閘極線,而掃描該第M條閘極線期間,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的一連接路徑。
在說明書及後續的申請專利範圍當中使用了某些詞彙指稱特定的元件,然,所屬本發明技術領域中具有通常知識者應可理解,製造商可能會用不同的名詞稱呼同一個元件,而且,本說明書及後續的申請專利範圍並不以名稱的差異作為區分元件的方式,而是以元件在整體技術上的差異作為區分的準則。在通篇說明書及後續的申請專利範圍當中所提及的「包含」為一開放式用語,故應解釋成「包含但不限定於」。再者,「耦接」一詞在此包含任何直接及間接的連接手段。因此,若文中描述一第一裝置耦接一第二裝置,則代表該第一裝置可直接連接該第二裝置,或可透過其他裝置或其他連接手段間接地連接至該第二裝置。
為使 貴審查委員對本發明之特徵及所達成之功效有更進一步之瞭解與認識,謹佐以實施例說明,說明如後:
請參閱第一圖,其為本發明之面板驅動電路應用於面板之實施例的示意圖。如圖所示,面板驅動電路包含一閘極驅動電路10、一控制電路20與至少一連接電路40,更可包含一源極驅動電路30。閘極驅動電路10耦接複數閘極線GL0、GL1、GL2-GLN,並產生複數閘極訊號G0、G1、G2-GN,且輸出至該些閘極線GL0-GLN。連接電路40連接該些閘極線GL0-GLN之至少兩閘極線。控制電路20耦接閘極驅動電路10、源極驅動電路30與連接電路40,並控制閘極驅動電路10、源極驅動電路30與連接電路40,其中,控制電路20可以為一時序控制器。源極驅動電路30產生複數源極訊號S0、S1、S2-SN至複數源極線31。面板包含複數像素,每一像素包含一電晶體、一液晶電容LC與一儲存電容SC。閘極驅動電路10控制該些電晶體導通而傳輸該些源極訊號S0-SN至液晶電容LC與儲存電容SC。
現針對本發明之面板驅動電路運作說明,舉例來說,連接電路40連接該些閘極線GL0-GLN之一第M條閘極線與一第P條閘極線,M、P為正整數。於第一圖實施例中,閘極線 GL0可以為第M條閘極線,閘極線 GL1可以為第P條閘極線,然而,其僅作說明之用,非限制本發明的實施方式。於閘極驅動電路10輸出閘極訊號G0至第M條閘極線(例如第一圖所示之閘極線GL0),而掃描第M條閘極線期間,控制電路20控制連接電路40導通第M條閘極線與第P條閘極線(例如第一圖所示之閘極線GL1)間的一連接路徑,即第M條閘極線與第P條閘極線相互連接。如此,第M條閘極線與第P條閘極線可以共享(sharing)電力,即第M條閘極線與第P條閘極線相互共享電力。爾後,當閘極驅動電路10掃描第M條閘極線或第P條閘極線時,閘極驅動電路10可以消耗較少的電力將第M條閘極線與第P條閘極線的準位拉至一禁能準位或一致能準位。因此,本發明的面板驅動電路可降低顯示面板驅動期間的電力消耗。於本發明之一實施例中,連接電路40可為一開關電路。
請參閱第二圖,其為本發明之控制電路、閘極驅動電路與連接電路之第一實施例的電路圖。如圖所示,控制電路20輸出閘極控制訊號CG[X]~CG[X+N]與連接控制訊號EQ[X]~EQ[X+N-1],而控制閘極驅動電路10與連接電路40。閘極驅動電路10依據閘極控制訊號CG[X]~CG[X+N]控制閘極訊號G0、G1、G2-GN的準位。連接控制訊號EQ[X]~EQ[X+N-1]控制連接電路40,一連接控制訊號EQ[X]控制連接電路40,而導通第M條閘極線與第P條閘極線間的連接路徑。閘極驅動電路10包含複數選擇電路14、15,該些選擇電路14、15耦接控制電路20與分別耦接第M條閘極線與第P條閘極線,由於第二圖實施例例舉第M條閘極線與第P條閘極線進行說明,因此第二圖僅繪示兩個選擇電路14、15分別接收閘極控制訊號CG[X]與閘極控制訊號CG[X+1],但並非以此為限。該些選擇電路14、15接收一第一閘極電壓VGH與一第二閘極電壓VGL。如此,閘極控制訊號CG[X]與閘極控制訊號CG[X+1]控制該些選擇電路14、15依據第一閘極電壓VGH或第二閘極電壓VGL,而輸出閘極訊號GM、GP,即控制閘極訊號GM、GP之準位為第一閘極電壓VGH或第二閘極電壓VGL之準位。其中,第一閘極電壓VGH之準位為致能準位,第二閘極電壓VGL之準位為禁能準位。
再者,第二圖實施例的該些選擇電路14、15更接收一參考電壓GND,然而,其亦可以不接收參考電壓GND,參考電壓GND之準位為一參考準位。即該些選擇電路14、15輸出的該些閘極訊號GM、GP之準位可以從致能準位轉變為禁能準位,或者該些閘極訊號GM、GP可以從致能準位轉變為參考準位後,再轉變為禁能準位。此外,第一閘極電壓VGH與第二閘極電壓VGL可以由一充電泵浦提供,或者其他電源供應電路提供,而參考電壓GND可以由充電泵浦提供或為接地端電壓。
請參閱第三圖,其為本發明之閘極訊號之第一驅動實施例的波形圖。如圖所示,於時間t1與時間t2期間,閘極訊號G0之準位轉變為致能準位(第一閘極電壓VGH之準位),再從致能準位轉變為禁能準位(第二閘極電壓VGL之準位),此期間為閘極訊號G0掃描閘極線GL0的掃描期間,同理,時間t3與時間t4之期間為閘極訊號G1掃描閘極線GL1的掃描期間,而時間t5與時間t6之期間及時間t7與時間t8之期間分別為其他掃描訊號掃描其他閘極線的掃描期間。
復參閱第二圖與第三圖,控制電路20產生閘極控制訊號CG[X]至選擇電路14,而控制選擇電路14輸出第一閘極電壓VGH為閘極訊號G0之電壓,即控制閘極訊號G0之準位為致能準位,以掃描閘極線GL0。另外,在選擇電路14包含接收參考電壓GND的實施例中,控制電路20控制選擇電路14先輸出參考電壓GND,然後輸出第一閘極電壓VGH,如此閘極訊號G0之準位會從參考電壓GND的參考準位提升至第一閘極電壓VGH的致能準位。於本發明之一實施例中,由於參考電壓GND為接地端電壓,而第二閘極電壓VGL為負電壓,因此藉由輸出接地端電壓至閘極線GL0可不需耗費電力,即可拉升閘極訊號G0之電壓至接地端電壓。接續,輸出第一閘極電壓VGH至閘極線GL0,而拉升閘極訊號G0之電壓至第一閘極電壓VGH,由於第一閘極電壓VGH從參考電壓GND拉升閘極訊號G0之電壓,其相較於第一閘極電壓VGH從第二閘極電壓VGL拉升閘極訊號G0之電壓,節省許多電力,如此提供第一閘極電壓VGH的電源供應電路可以節省許多電力。第一閘極電壓VGH從參考電壓GND拉升閘極訊號G0之電壓至第一閘極電壓VGH所耗費之電流Igh可表示如下︰
Igh = Frame Rate × Cgate × (VGH - 0)----------------------------------(1)
其中,Frame Rate為畫面更新率或稱幀率;Cgate為閘極線上可觀測到之等效電容值。
同理,轉變閘極訊號G0之準位從致能準位為禁能準位時,可先轉變閘極訊號G0之準位至參考電壓GND的參考準位,其不需耗費電力,再從參考準位轉變至第二閘極電壓VGL之禁能準位,第二閘極電壓VGL從參考電壓GND拉降閘極訊號G0之電壓至第二閘極電壓VGL,其相較於第二閘極電壓VGL從第一閘極電壓VGH拉降閘極訊號G0之電壓,節省許多電力,如此提供第二閘極電壓VGL的電源供應電路可以節省許多電力。第二閘極電壓VGL從參考電壓GND拉降閘極訊號G0之電壓至第二閘極電壓VGL所耗費之電流Igl可表示如下︰
Igl = Frame Rate × Cgate × (VGL - 0)----------------------------------(2)
同於上述,控制電路20產生閘極控制訊號CG[X+1]至選擇電路15,而在時間t1初期,控制選擇電路15輸出第二閘極電壓VGL為閘極訊號G1之電壓,即控制閘極訊號G1之準位為禁能準位,而未掃描閘極線GL1。另外,在選擇電路15包含接收參考電壓GND的實施例中,在掃描閘極線GL1前,控制電路20控制選擇電路15可先輸出參考電壓GND,然後要掃描閘極線GL1時,再輸出第一閘極電壓VGH,如此面板驅動電路可降低顯示面板驅動期間的電力消耗。
再者,在對應於閘極線GL0的閘極訊號G0從致能準位轉變為參考準位或第二閘極電壓VGL的禁能準位前,為了節省閘極驅動電路10掃描另一條閘極線(例如閘極線GL1)的電力消耗,控制電路20控制連接電路40而導通閘極線GL0與閘極線GL1之間的連接路徑。如此,閘極線GL0與閘極線GL1經由連接路徑相互電性連接,因此閘極線GL0與閘極線GL1會均分位於閘極線GL0、GL1的閘極訊號G0、G1的電壓。如第三圖所示,位於閘極線GL1的閘極訊號G1的電壓(參考電壓GND)被位於閘極線GL0的閘極訊號G0的電壓(第一閘極電壓VGH)拉升,而位於閘極線GL0的閘極訊號G0的電壓(第一閘極電壓VGH)下降。如第三圖所示,位於閘極線GL0、GL1的閘極訊號G0、G1的電壓共享為一半的第一閘極電壓VGH(VGH/2)。即位於閘極線GL0的閘極訊號G0拉升位於閘極線GL1的閘極訊號G1的準位,且位於閘極線GL0的閘極訊號G0的準位下降。換言之,第M條閘極線與第P條閘極線間的連接路徑導通時,位於第M條閘極線的閘極訊號拉升位於第P條閘極線的閘極訊號的準位,且位於第M條閘極線的閘極訊號的準位下降。
此時,閘極線GL0與閘極線GL1上的準位皆為第一閘極電壓VGH的一半準位。如此,掃描閘極線GL1時,第一閘極電壓VGH從一半的第一閘極電壓VGH拉升閘極線GL1之閘極訊號G1的電壓至第一閘極電壓VGH,如此可降低電力消耗,其所耗費之電流Igh可表示如下︰
Igh = Frame Rate × Cgate × (VGH - VGH/2)----------------------------------(3)
基於上述,於本發明的面板驅動電路驅動面板期間,對應於第M條閘極線的閘極訊號掃描第M條閘極線期間,對應於第M條閘極線的閘極訊號的準位由致能準位轉變至禁能準位前,控制電路20控制連接電路40導通第M條閘極線與第P條閘極線間的連接路徑,以節省面板驅動期間的電力消耗。此外,當控制電路20控制連接電路40導通第M條閘極線與第P條閘極線間的連接路徑的期間,閘極驅動電路10停止輸出對應於第M條閘極線的閘極訊號與對應於第P條閘極線的閘極訊號。例如連接閘極線GL0與閘極線GL1之間的連接路徑時,閘極驅動電路10停止輸出對應於閘極線GL0的閘極訊號G0與對應於閘極線GL1的閘極訊號G1,即停止輸出電壓至閘極線GL0、GL1。
再者,連接閘極線GL0與閘極線GL1之間的連接路徑一段適當時間後,此適當時間依據需求而決定,控制電路20控制連接電路40斷開閘極線GL0與閘極線GL1間的連接路徑,即在閘極線GL0之閘極訊號G0的準位轉變為禁能準位前斷開閘極線GL0與閘極線GL1間的連接路徑。換言之,控制電路20於第M條閘極線的閘極訊號的準位轉變至禁能準位前控制連接電40斷開第M條閘極線與第P條閘極線間的連接路徑。而且,連接電路40斷開閘極線GL0與閘極線GL1間的連接路徑後,閘極驅動電路10控制對應於閘極線GL0的閘極訊號G0的準位轉變至禁能準位前,先轉變為參考電壓GND的參考準位。
由上述說明可知,在選擇電路14包含接收參考電壓GND的實施例中,當連接閘極線GL0與閘極線GL1之間的連接路徑時,閘極線GL1上的準位是從參考準位轉變為一半的第一閘極電壓VGH的準位。即控制電路20控制連接電路40導通第M條閘極線與第P條閘極線間的連接路徑導通前,閘極驅動電路10控制對應於第P條閘極線之閘極訊號的準位轉變為參考準位。爾後,連接電路40斷開閘極線GL0與閘極線GL1間的連接路徑後,閘極驅動電路10控制對應於閘極線GL1的閘極訊號G1轉變為致能準位而掃描第二閘極線12,即閘極訊號G1的準位從一半的第一閘極電壓VGH的準位轉變為第一閘極電壓VGH的準位。接續,閘極線GL1上的電力同樣可以與其他閘極線共享,即閘極線GL1的閘極訊號G1拉升閘極線GL2的閘極訊號G2的準位,且閘極訊號G1的準位降低。其餘閘極線共享電力的技術內容可以如第三圖實施例的閘極線GL0與閘極線GL1的掃描方式實施,不再覆述。
此外,連接電路40更可連接閘極線GL0與閘極線GL2,且導通閘極線GL0與閘極線GL2之間的連接路徑,也就是閘極線GLO同時電性連接閘極線GL1、GL2,讓閘極線GL0、GL1、GL2三者互相共享電力,以節省電力。如此可知,本發明之電力共享機制,並非限制兩條閘極線共享電力,可依據使用需要讓兩條以上閘極線互相電性連接而共享電力。
請參閱第四圖,其為本發明之閘極訊號之第二驅動實施例的波形圖。第四圖實施例與第三圖實施例的差異在於,第三圖說明第M條閘極線與第P條閘極線為相鄰的閘極線。然而,本發明技術亦可以應用於第四圖實施例的非相鄰閘極線的電力共享,其驅動方式與第三圖相同,不再覆述。
請參閱第五圖,其為本發明之閘極訊號之第三驅動實施例的波形圖。如圖所示,第五圖實施例利用閘極線GL0從參考電壓GND的參考準位降低至第二閘極電壓VGL的禁能準位前,連接至其他閘極線,以節省閘極驅動電路10控制閘極線GL0之閘極訊號G0的電壓從參考電壓GND降低至第二閘極電壓VGL的電力。如第五圖所示,閘極線GL0之閘極訊號G0的電壓為參考電壓GND且閘極線GL1之閘極訊號G1的電壓為第二閘極電壓VGL時,閘極線GL0連接閘極線GL1,如此兩者之閘極訊號G0、G1的電壓互相共享,即閘極訊號G0的電壓下降至一半的第二閘極電壓VGL,而閘極訊號G1的電壓上升至一半的第二閘極電壓VGL。由於第二閘極電壓VGL從一半的第二閘極電壓VGL下拉閘極訊號G0之電壓至第二閘極電壓VGL,其相較於第二閘極電壓VGL從參考電壓GND下拉閘極訊號G0之電壓至第二閘極電壓VGL,節省許多電力,如此提供第二閘極電壓VGL的電源供應電路可以節省許多電力,其所耗費之電流Igl可表示如下︰
Igl = Frame Rate × Cgate × (VGL - VGL/2)----------------------------------(4)
反之,第三圖與第四圖實施例是利用閘極線GL0之閘極訊號G0的電壓從第一閘極電壓VGH的致能準位降低至參考電壓GND的參考準位前的電力,分享至其他閘極線,以節省其他閘極線從第二閘極電壓VGL的禁能準位或參考電壓GND的參考準位提升至第一閘極電壓VGH的致能準位的電力。
所以,按照第五圖實施例,於時間t1與時間t2之間的掃描期間,閘極驅動電路10控制閘極線GL0之閘極訊號G0的準位從第二閘極電壓VGL的禁能準位上升到參考電壓GND的參考準位後,再控制閘極訊號G0的準位上升到第一閘極電壓VGH的致能準位。爾後,閘極驅動電路10控制閘極訊號G0的準位轉變為參考準位,且控制電路20控制連接電路40導通閘極線GL0與閘極線GL1間的連接路徑。於導通閘極線GL0與閘極線GL1間的連接路徑前,閘極驅動電路10控制對應於閘極線GL1的閘極訊號G1的準位為第二閘極電壓VGL之禁能準位。於導通閘極線GL0與閘極線GL1間的連接路徑後,位於閘極線GL0的閘極訊號G0拉升位於閘極線GL1的閘極訊號G1的準位,且位於閘極線GL0的閘極訊號G0的準位下降。
復參閱第五圖,於閘極線GL0的閘極訊號G0的準位轉變至禁能準位前,控制電路20控制連接電路40斷開閘極線GL0與閘極線GL1間的連接路徑。連接電路40斷開閘極線GL0與閘極線GL0間的連接路徑後,閘極驅動電路10控制對應於閘極線GL0的閘極訊號G0的準位轉變為第二閘極電壓VGL之禁能準位。而且,連接電路40斷開閘極線GL0與閘極線GL1間的連接路徑後,閘極驅動電路10亦控制對應於閘極線GL1的閘極訊號G1的準位轉變至參考電壓GND的參考準位,此為不耗費電力,接續閘極驅動電路10控制閘極訊號G1的準位轉變至第一閘極電壓VGH的致能準位。此外,控制電路20控制連接電路40導通第M條閘極線與第P條閘極線間的連接路徑的期間,閘極驅動電路10停止輸出對應於第M條閘極線(例如閘極線GL0)的閘極訊號與對應於第P條閘極線(例如閘極線GL1)的閘極訊號。
請參閱第六圖,其為本發明之閘極訊號之第四驅動實施例的波形圖。第六圖實施例與第五圖實施例的差異在於,第五圖說明第M條閘極線與第P條閘極線為相鄰的閘極線。然而,本發明技術亦可以應用於第六圖實施例的非相鄰閘極線的電力共享,其驅動方式與第五圖相同,不再覆述。
請參閱第七圖,其為本發明之控制電路、閘極驅動電路與連接電路之第二實施例的電路圖。如圖所示,第七圖實施例增加一連接電路41於第M條閘極線與第Q條閘極線之間,以及增加一連接電路42於第P條閘極線與第Q條閘極線之間,Q為正整數。如此,第M條閘極線上的電力可以透過兩個連接電路40、41分享至其他兩條閘極線(第七圖實施例為分享至第P條閘極線與第Q條閘極線),而第P條閘極線上的電力可以透過連接電路42分享至其他閘極線(第七圖實施例為分享至第Q條閘極線)。連接電路40、41、42耦接控制電路20,接收連接控制訊號EQ[X]、EQ[X+1]與EQ[X+2]。連接控制訊號EQ[X]、EQ[X+1]與EQ[X+2]控制連接電路40、41、42分別導通或斷開第M條閘極線與第P條閘極線、第Q條閘極線之間的連接路徑,以及第P條閘極線與第Q條閘極線之間的連接路徑。閘極驅動電路10的選擇電路14、15、16分別依據閘極控制訊號CG[X]、CG[X+1]、CG[X+2],而輸出閘極訊號GM、GP、GQ至第M條閘極線、第P條閘極線及第Q條閘極線,即依據閘極控制訊號CG[X]、CG[X+1]、CG[X+2]輸出第一閘極電壓VGH、第二閘極電壓VGL或參考電壓GND至第M條閘極線、第P條閘極線及第Q條閘極線。其表示該些閘極訊號GM、GP、GQ的準位可以為第一閘極電壓VGH之致能準位、第二閘極電壓VGL之禁能準位與參考電壓GND之參考準位。
請參閱第七圖與第八圖。第八圖為其為本發明之閘極訊號之第五驅動實施例的波形圖。如圖所示,於時間t1與時間t2的掃描期間,閘極線GL0(第M條閘極線)之準位從第一閘極電壓VGH之致能準位降低至參考電壓GND之參考準位前的電力分享至閘極線GL1(第P條閘極線),其技術內容如第三圖的時間t1與時間t2的掃描期間,不再覆述。再者,閘極線GL0之準位從參考電壓GND之參考準位降低至第二閘極電壓VGL之禁能準位前,閘極線GL2(第Q條閘極線)的電力分享至閘極線GL0,其技術內容如第五圖的時間t1與時間t2的掃描期間,不再覆述。所以,閘極線GL0與閘極線GL1共享電力,閘極線GL0與閘極線GL2共享電力,以節省閘極驅動電路10控制閘極線GL1與閘極線GL0的電力消耗。另外,如圖所示,於時間t3與時間t4的掃描期間,閘極線GL1(第P條閘極線)之準位從第一閘極電壓VGH之致能準位降低至參考電壓GND之參考準位前的電力亦會分享至閘極線GL2(第Q條閘極線),其技術內容如第三圖的時間t1與時間t2的掃描期間,不再覆述。此外,控制電路20控制連接電路40、41、42導通第M條閘極線與第P條閘極線、第M條閘極線與第Q條閘極線、第P條閘極線與第Q條閘極線間之連接路徑的期間,閘極驅動電路10停止輸出對應於第M條閘極線(例如閘極線GL0)、對應於第P條閘極線(例如閘極線GL1)、對應於第Q條閘極線(例如閘極線GL2)的閘極訊號。
綜合上述,本發明揭示一種面板驅動電路,其包含一閘極驅動電路、至少一連接電路與一控制電路。閘極驅動電路耦接複數閘極線並產生複數閘極訊號至該些閘極線。連接電路連接該些閘極線之一第M條閘極線與一第P條閘極線,M、P為正整數。控制電路耦接該連接電路並控制該連接電路。該閘極驅動電路輸出該閘極訊號至該第M條閘極線,而掃描該第M條閘極線期間,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的一連接路徑,如此即可降低顯示面板驅動期間的電力消耗。
10‧‧‧閘極驅動電路
14‧‧‧選擇電路
15‧‧‧選擇電路
16‧‧‧選擇電路
20‧‧‧控制電路
30‧‧‧源極驅動電路
31‧‧‧源極線
40‧‧‧連接電路
41‧‧‧連接電路
42‧‧‧連接電路
CG[X]~CG[X+N]‧‧‧閘極控制訊號
CG[X+1]‧‧‧閘極控制訊號
CG[X+2]‧‧‧閘極控制訊號
EQ[X]~EQ[X+N-1]‧‧‧連接控制訊號
EQ[X+1]‧‧‧連接控制訊號
EQ[X+2]‧‧‧連接控制訊號
G0‧‧‧閘極訊號
G1‧‧‧閘極訊號
G2‧‧‧閘極訊號
GL0‧‧‧閘極線
GL1‧‧‧閘極線
GL2‧‧‧閘極線
GLN‧‧‧閘極線
GM‧‧‧閘極訊號
GND‧‧‧參考電壓
GP‧‧‧閘極訊號
GQ‧‧‧閘極訊號
LC‧‧‧液晶電容
S0‧‧‧源極訊號
S1‧‧‧源極訊號
S2‧‧‧源極訊號
SN‧‧‧源極訊號
SC‧‧‧儲存電容
t1‧‧‧時間
t2‧‧‧時間
t3‧‧‧時間
t4‧‧‧時間
t5‧‧‧時間
t6‧‧‧時間
t7‧‧‧時間
t8‧‧‧時間
VGH‧‧‧第一閘極電壓
VGL‧‧‧第二閘極電壓
第一圖:其為本發明之面板驅動電路應用於面板之實施例的示意圖;
第二圖:其為本發明之控制電路、閘極驅動電路與連接電路之第一實施例的電路圖;
第三圖:其為本發明之閘極訊號之第一驅動實施例的波形圖;
第四圖:其為本發明之閘極訊號之第二驅動實施例的波形圖;
第五圖:其為本發明之閘極訊號之第三驅動實施例的波形圖;
第六圖:其為本發明之閘極訊號之第四驅動實施例的波形圖;
第七圖:其為本發明之控制電路、閘極驅動電路與連接電路之第二實施例的電路圖;及
第八圖:其為本發明之閘極訊號之第五驅動實施例的波形圖。

Claims (18)

  1. 一種面板驅動電路,其包含: 一閘極驅動電路,耦接複數閘極線,並產生複數閘極訊號,且輸出至該些閘極線; 至少一連接電路,連接該些閘極線之一第M條閘極線與一第P條閘極線,M、P為正整數;以及 一控制電路,耦接該連接電路,控制該連接電路; 其中,該閘極驅動電路輸出該閘極訊號至該第M條閘極線,而掃描該第M條閘極線期間,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的一連接路徑。
  2. 如申請專利範圍第1項所述之面板驅動電路,其中,該第M條閘極線與該第P條閘極線間的該連接路徑導通時,位於該第M條閘極線的該閘極訊號拉升位於該第P條閘極線的該閘極訊號的準位,且位於該第M條閘極線的該閘極訊號的準位下降。
  3. 如申請專利範圍第1項所述之面板驅動電路,其中,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的該連接路徑前,該閘極驅動電路控制對應於該第P條閘極線之該閘極訊號的準位從一禁能準位轉變為一參考準位。
  4. 如申請專利範圍第3項所述之面板驅動電路,其中,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的該連接路徑後,並在對應於該第M條閘極線的該閘極訊號的準位轉變為該禁能準位前,該控制電路控制該連接電路斷開該第M條閘極線與該第P條閘極線間的該連接路徑,該連接電路斷開該第M條閘極線與該第P條閘極線間的該連接路徑後,該閘極驅動電路控制對應於該第P條閘極線的該閘極訊號的準位轉變為一致能準位。
  5. 如申請專利範圍第1項所述之面板驅動電路,其中,對應於該第M條閘極線的該閘極訊號掃描該第M條閘極線期間,對應於該第M條閘極線的該閘極訊號的準位為一致能準位,而轉變為一禁能準位前,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的該連接路徑。
  6. 如申請專利範圍第5項所述之面板驅動電路,其中,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的該連接路徑後,並在對應於該第M條閘極線的該閘極訊號的準位轉變為該禁能準位前,該控制電路控制該連接電路斷開該第M條閘極線與該第P條閘極線間的該連接路徑。
  7. 如申請專利範圍第6項所述之面板驅動電路,其中,該連接電路斷開該第M條閘極線與該第P條閘極線間的該連接路徑後,該閘極驅動電路控制對應於該第M條閘極線的該閘極訊號的準位轉變為該禁能準位前,先轉變為一參考準位。
  8. 如申請專利範圍第7項所述之面板驅動電路,其中,另一連接電路連接該些閘極線的該第M條閘極線與一第Q條閘極線,該閘極驅動電路控制對應於該第M條閘極線的該閘極訊號的準位轉變為該參考準位後,該控制電路控制該另一連接電路導通該第M條閘極線與該第Q條閘極線間的一連接路徑,該另一連接電路導通該第M條閘極線與該第Q條閘極線間的該連接路徑的期間,該閘極驅動電路停止輸出對應於該第M條閘極線的該閘極訊號與對應於該第Q條閘極線的該閘極訊號,Q為正整數。
  9. 如申請專利範圍第8項所述之面板驅動電路,其中,該閘極驅動電路控制對應於該第Q條閘極線的該閘極訊號的準位為該禁能準位,位於該第M條閘極線的該閘極訊號拉升位於該第Q條閘極線的該閘極訊號的準位,且位於該第M條閘極線的該閘極訊號的準位下降。
  10. 如申請專利範圍第9項所述之面板驅動電路,其中,該控制電路控制該另一連接電路導通該第M條閘極線與該第Q條閘極線間的該連接路徑後,並在該第M條閘極線的該閘極訊號的準位轉變為該禁能準位前,該控制電路控制該另一連接電路斷開該第M條閘極線與該第Q條閘極線間的該連接路徑,該另一連接電路斷開該第M條閘極線與該第Q條閘極線間的該連接路徑後,該閘極驅動電路控制對應於該第Q條閘極線的該閘極訊號的準位轉變為一致能準位前,先轉變為該參考準位。
  11. 如申請專利範圍第10項所述之面板驅動電路,其中,又一連接電路連接該些閘極線的該第P條閘極線與該第Q條閘極線,對應於該第P條閘極線的該閘極訊號的準位為該致能準位,而轉變為該禁能準位前,該控制電路控制該又一連接電路導通該第P條閘極線與該第Q條閘極線間的一連接路徑,位於該第P條閘極線的該閘極訊號拉升位於該第Q條閘極線的該閘極訊號的準位,且位於該第P條閘極線的該閘極訊號的準位下降,該又一連接電路導通該第P條閘極線與該第Q條閘極線間的該連接路徑的期間,該閘極驅動電路停止輸出對應於該第P條閘極線的該閘極訊號與對應於該第Q條閘極線的該閘極訊號。
  12. 如申請專利範圍第11項所述之面板驅動電路,其中,該控制電路控制該又一連接電路導通該第P條閘極線與該第Q條閘極線間的該連接路徑後,並在該第P條閘極線的該閘極訊號的準位轉變為該禁能準位前,該控制電路控制該又一連接電路斷開該第P條閘極線與該第Q條閘極線間的該連接路徑。
  13. 如申請專利範圍第12項所述之面板驅動電路,其中,該又一連接電路斷開該第P條閘極線與該第Q條閘極線間的該連接路徑後,該閘極驅動電路控制對應於該第Q條閘極線的該閘極訊號的準位轉變為該致能準位。
  14. 如申請專利範圍第1項所述之面板驅動電路,其中,該閘極驅動電路控制對應於該第M條閘極線的該閘極訊號的準位為一致能準位,而轉變為一禁能準位前,先轉變為一參考準位,且該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的該連接路徑。
  15. 如申請專利範圍第14項所述之面板驅動電路,其中,該閘極驅動電路控制對應於該第P條閘極線的該閘極訊號的準位為一禁能準位,位於該第M條閘極線的該閘極訊號拉升位於該第P條閘極線的該閘極訊號的準位,且位於該第M條閘極線的該閘極訊號的準位下降。
  16. 如申請專利範圍第14項所述之面板驅動電路,其中,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的該連接路徑後,並在該第M條閘極線的該閘極訊號的準位轉變為該禁能準位前,該控制電路控制該連接電路斷開該第M條閘極線與該第P條閘極線間的該連接路徑,該連接電路斷開該第M條閘極線與該第P條閘極線間的該連接路徑後,該閘極驅動電路控制對應於該第M條閘極線的該閘極訊號的準位轉變為該禁能準位。
  17. 如申請專利範圍第14項所述之面板驅動電路,其中,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的該連接路徑後,並在該第M條閘極線的該閘極訊號的準位轉變為該禁能準位前,該控制電路控制該連接電路斷開該第M條閘極線與該第P條閘極線間的該連接路徑,該連接電路斷開該第M條閘極線與該第P條閘極線間的該連接路徑後,該閘極驅動電路控制對應於該第P條閘極線的該閘極訊號的準位轉變為一致能準位前,先轉變為該參考準位。
  18. 如申請專利範圍第1項所述之面板驅動電路,其中,該控制電路控制該連接電路導通該第M條閘極線與該第P條閘極線間的該連接路徑的期間,該閘極驅動電路停止輸出對應於該第M條閘極線的該閘極訊號與對應於該第P條閘極線的該閘極訊號。
TW108116814A 2018-05-15 2019-05-15 面板驅動電路 TWI706406B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201862671444P 2018-05-15 2018-05-15
US62/671,444 2018-05-15

Publications (2)

Publication Number Publication Date
TW201947572A true TW201947572A (zh) 2019-12-16
TWI706406B TWI706406B (zh) 2020-10-01

Family

ID=68546190

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108116814A TWI706406B (zh) 2018-05-15 2019-05-15 面板驅動電路

Country Status (2)

Country Link
CN (1) CN110491346B (zh)
TW (1) TWI706406B (zh)

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI253051B (en) * 2004-10-28 2006-04-11 Quanta Display Inc Gate driving method and circuit for liquid crystal display
TWI368201B (en) * 2007-10-31 2012-07-11 Hannstar Display Corp Display apparatus and method for driving display panel thereof
KR101409985B1 (ko) * 2008-01-31 2014-06-20 삼성디스플레이 주식회사 액정 표시 장치
TWI406250B (zh) * 2009-06-29 2013-08-21 Chunghwa Picture Tubes Ltd 啟動時序保護電路與方法
CN103353680B (zh) * 2013-07-05 2015-08-19 京东方科技集团股份有限公司 液晶像素单元驱动方法和装置
CN103345094B (zh) * 2013-07-09 2016-06-29 深圳市华星光电技术有限公司 一种液晶面板、驱动方法和液晶显示装置
CN104425035B (zh) * 2013-08-29 2017-07-28 北京京东方光电科技有限公司 移位寄存器单元、移位寄存器及显示装置
TWI508053B (zh) * 2013-09-16 2015-11-11 Au Optronics Corp 閘極驅動電路及閘極驅動方法
EP3118845B1 (en) * 2014-03-10 2019-05-29 LG Display Co., Ltd. Display device and a method for driving same
CN104280965A (zh) * 2014-10-29 2015-01-14 深圳市华星光电技术有限公司 显示面板及其中像素结构和驱动方法
CN104991362B (zh) * 2015-04-22 2018-04-03 深圳市华星光电技术有限公司 显示面板及显示装置
CN105304041B (zh) * 2015-11-06 2019-03-22 深圳市华星光电技术有限公司 一种扫描驱动装置
CN106023933B (zh) * 2016-07-21 2019-02-15 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
KR102578837B1 (ko) * 2016-09-30 2023-09-15 엘지디스플레이 주식회사 게이트 구동 회로와 이를 이용한 표시장치
CN106531115B (zh) * 2017-01-05 2019-02-26 京东方科技集团股份有限公司 栅极驱动电路、驱动方法和显示装置
CN107132709A (zh) * 2017-05-05 2017-09-05 惠科股份有限公司 液晶像素电路及其驱动方法与液晶显示面板
CN107481690A (zh) * 2017-08-25 2017-12-15 惠科股份有限公司 画素结构及其应用于显示面板
CN107818770A (zh) * 2017-10-25 2018-03-20 惠科股份有限公司 显示面板的驱动装置及方法

Also Published As

Publication number Publication date
CN110491346B (zh) 2022-05-10
TWI706406B (zh) 2020-10-01
CN110491346A (zh) 2019-11-22

Similar Documents

Publication Publication Date Title
US9293223B2 (en) Shift register unit, gate driving circuit and display device
KR100759974B1 (ko) 액정 표시 장치 및 그의 구동 방법.
US8325126B2 (en) Liquid crystal display with reduced image flicker and driving method thereof
US10460652B2 (en) Scan driver circuit and liquid crystal display device having the circuit
KR101920885B1 (ko) 표시 장치 및 그 구동 방법
US20150171833A1 (en) Gate driver circuit outputting superimposed pulses
TWI421849B (zh) 液晶顯示裝置
CN111916016B (zh) 扫描驱动电路、显示面板和显示装置
KR20020057408A (ko) 게이트 신호 지연 보상 액정 디스플레이 장치, 패널 및 방법
EP2511754A1 (en) Pixel circuit and display apparatus
US10204586B2 (en) Gate driver on array (GOA) circuits and liquid crystal displays (LCDs)
WO2017128645A1 (zh) 像素电路及其驱动方法、显示面板和显示装置
US9007359B2 (en) Display device having increased aperture ratio
KR101297241B1 (ko) 액정표시장치의 구동장치
US20070268230A1 (en) Level shifter and liquid crystal display using the same
CN108257575A (zh) 一种栅极驱动电路及显示装置
CN109119041B (zh) Goa电路结构
US11011128B1 (en) GOA circuit driving method and driving device
KR20110045947A (ko) 액정 표시 장치 및 그의 구동 방법
KR101206726B1 (ko) 표시 장치
TWI706406B (zh) 面板驅動電路
CN214226481U (zh) 一种提高输出波形稳定性的gip电路
KR101746685B1 (ko) 액정 표시 장치 및 그 구동 방법
US9990893B2 (en) Pixel circuit
CN112735320A (zh) 一种提高输出波形稳定性的gip电路及驱动方法