TW201842680A - 太陽電池元件及太陽電池元件之製造方法 - Google Patents

太陽電池元件及太陽電池元件之製造方法 Download PDF

Info

Publication number
TW201842680A
TW201842680A TW107113809A TW107113809A TW201842680A TW 201842680 A TW201842680 A TW 201842680A TW 107113809 A TW107113809 A TW 107113809A TW 107113809 A TW107113809 A TW 107113809A TW 201842680 A TW201842680 A TW 201842680A
Authority
TW
Taiwan
Prior art keywords
semiconductor substrate
passivation layer
solar cell
cell element
layer
Prior art date
Application number
TW107113809A
Other languages
English (en)
Other versions
TWI673883B (zh
Inventor
伊藤憲和
福地健次
Original Assignee
日商京瓷股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商京瓷股份有限公司 filed Critical 日商京瓷股份有限公司
Publication of TW201842680A publication Critical patent/TW201842680A/zh
Application granted granted Critical
Publication of TWI673883B publication Critical patent/TWI673883B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • H01L31/186Particular post-treatment for the devices, e.g. annealing, impurity gettering, short-circuit elimination, recrystallisation
    • H01L31/1868Passivation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0216Coatings
    • H01L31/02161Coatings for devices characterised by at least one potential jump barrier or surface barrier
    • H01L31/02167Coatings for devices characterised by at least one potential jump barrier or surface barrier for solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0216Coatings
    • H01L31/02161Coatings for devices characterised by at least one potential jump barrier or surface barrier
    • H01L31/02167Coatings for devices characterised by at least one potential jump barrier or surface barrier for solar cells
    • H01L31/02168Coatings for devices characterised by at least one potential jump barrier or surface barrier for solar cells the coatings being antireflective or having enhancing optical properties for the solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0236Special surface textures
    • H01L31/02363Special surface textures of the semiconductor body itself, e.g. textured active layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/036Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes
    • H01L31/0368Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes including polycrystalline semiconductors
    • H01L31/03682Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes including polycrystalline semiconductors including only elements of Group IV of the Periodic Table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers
    • H01L31/068Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers
    • H01L31/068Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells
    • H01L31/0682Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells back-junction, i.e. rearside emitter, solar cells, e.g. interdigitated base-emitter regions back-junction cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • H01L31/1804Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof comprising only elements of Group IV of the Periodic Table
    • H01L31/182Special manufacturing methods for polycrystalline Si, e.g. Si ribbon, poly Si ingots, thin films of polycrystalline Si
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/546Polycrystalline silicon PV cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Sustainable Development (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Sustainable Energy (AREA)
  • Manufacturing & Machinery (AREA)
  • Photovoltaic Devices (AREA)

Abstract

本發明之太陽電池元件具備半導體基板及被覆部。半導體基板具有第1半導體區域及第2半導體區域。第1半導體區域係存在於半導體基板之第1面側之第1導電型半導體區域。第2半導體區域係位於半導體基板之與第1面為相反側之第2面側之不同於第1導電型之第2導電型半導體區域。被覆部位於半導體基板之第1面側。被覆部具有以積層有包含鈍化層及抗反射層之複數個層之狀態存在之積層部分。於積層部分中,鈍化層具有處於隨著自第1面之外周部側接近中央部側而厚度減少之狀態之區域。

Description

太陽電池元件及太陽電池元件之製造方法
本發明係關於一種太陽電池元件及太陽電池元件之製造方法。
於太陽電池元件中,例如有使用包含單晶或多晶矽等之半導體基板之晶系太陽電池元件。於此種晶系太陽電池元件中,例如,若於半導體基板之受光面側存在抗反射膜,且於半導體基板之背面側存在鈍化層,則光電轉換效率能夠提高(例如,參照國際公開第2015/182503號等)。
本發明揭示一種太陽電池元件及太陽電池元件之製造方法。 太陽電池元件之一態樣具備半導體基板及被覆部。上述半導體基板具有第1半導體區域及第2半導體區域。上述第1半導體區域係存在於上述半導體基板之第1面側之第1導電型半導體區域。上述第2半導體區域係位於上述半導體基板之與上述第1面為相反側之第2面側之不同於上述第1導電型之第2導電型半導體區域。上述被覆部位於上述半導體基板之第1面側。上述被覆部具有以積層有包含鈍化層及抗反射層之複數個層之狀態存在之積層部分。於該積層部分中,上述鈍化層具有處於隨著自上述第1面之外周部側接近中央部側而厚度減少之狀態之區域。 太陽電池元件之製造方法之一態樣包括:第1步驟,其係準備第1半導體基板及第2半導體基板;及第2步驟,其係於上述第1半導體基板及上述第2半導體基板之各者之表面之上形成鈍化層。上述第1半導體基板及上述第2半導體基板之各者具有存在於第1面側之第1導電型之第1半導體區域、及存在於與上述第1面為相反側之第2面側之不同於上述第1導電型之第2導電型之第2半導體區域。於上述第2步驟中,於以上述第1半導體基板之上述第1面與上述第2半導體基板之上述第1面接近且對向之方式配置上述第1半導體基板及上述第2半導體基板之狀態下形成上述鈍化層。於上述第2步驟中,以如下方式形成上述鈍化層,即,具有處於隨著自上述第1半導體基板及上述第2半導體基板之各者之上述第1面中之外周部側接近中央部側而厚度減少之狀態的區域。
於太陽電池元件中,例如有使用包含單晶或多晶矽等之半導體基板之晶系太陽電池元件。於此種晶系太陽電池元件中,例如,若於半導體基板之受光面側存在抗反射膜,且於半導體基板之與受光面側相反之背面側存在鈍化層,則能夠使光電轉換效率提高。 此處,例如,可考慮藉由使用原子層沈積(ALD:Atomic Layer Deposition)法,形成包含氧化鋁等之緻密之鈍化層。於該情形時,例如,於使用ALD法於半導體基板之背面上形成鈍化層時,能夠於半導體基板之整個周圍形成鈍化層。因此,例如,能夠不僅於半導體基板之背面上而且於受光面上亦形成具有相同之組成之層。就另一觀點而言,能夠於半導體基板之背面上形成鈍化層,且於半導體基板之受光面上形成具有與鈍化層相同之組成之抗反射膜。 然而,於晶系太陽電池元件中,例如,半導體基板之受光面側之區域具有第1導電型,半導體基板之與受光面相反之背面側之區域具有與第1導電型相反之第2導電型。因此,例如,產生用以使半導體基板之背面側之區域中之少數載子之再結合降低之電場鈍化效應的層有促進半導體基板之受光面側之區域中之少數載子之再結合之虞。 此處,例如,假定第1導電型為n型,第2導電型為p型,且鈍化層包含氧化鋁之情形。於該情形時,例如,於半導體基板之背面側之p型區域中,因氧化鋁所具有之固定負電荷而作為少數載子之電子不易接近背面。另一方面,例如,於半導體基板之受光面側之n型區域中,因氧化鋁所具有之固定負電荷而作為少數載子之電洞易於接近受光面。因此,有促進半導體基板之受光面側之區域中之少數載子之再結合之虞。 為了避免此種問題,例如,亦可於利用遮罩覆蓋半導體基板之受光面側之狀態下於背面側形成鈍化層。 然而,關於太陽電池元件,於使光電轉換效率容易地提高之方面有改善之餘地。 因此,本案發明者等人創造出了能夠使太陽電池元件之光電轉換效率容易地提高之技術。 對此,以下,基於圖式對各種實施形態進行說明。於圖式中對具有相同之構成及功能之部分標註相同之符號,且於下述說明中省略重複說明。又,圖式係模式性地表示者。於圖1至圖11及圖14至圖17中,標註右手系之XYZ座標系統。於該XYZ座標系統中,將下述太陽電池元件10之作為受光面之第1元件面10a中之輸出取出電極6a之長邊方向設為+Y方向,將該輸出取出電極6a之短邊方向設為+X方向,將第1元件面10a之法線方向設為+Z方向。又,於圖4、圖14、圖15及圖17中,省略下述凹凸構造(紋理)及第1電極6之記載。於圖3及圖6至圖10中,強調半導體基板1之第1面1a中之紋理之凹凸。 <1.第1實施形態> <1-1.太陽電池元件> 基於圖1至圖4對第1實施形態之太陽電池元件10之構成進行說明。此處,作為太陽電池元件10之一例,列舉PERC(Passivated Emitter Rear Cell,鈍化射極背面電池)型太陽電池元件來進行說明。 如圖1至圖3中所示,太陽電池元件10例如具有:第1元件面10a,其係主要供光入射之受光面(亦稱為前表面);及第2元件面10b,其係位於該第1元件面10a之相反側之背面。太陽電池元件10例如具備半導體基板1。半導體基板1例如具有:第1面1a;第2面1b,其位於該第1面1a之相反側;及第3面1c,其係作為以將第1面1a與第2面1b連接之狀態定位之側面。半導體基板1例如具有位於第1面1a側之第1導電型(於第1實施形態中為n型)之第1半導體區域3、及位於第2面1b側之與第1導電型不同之第2導電型(於第1實施形態中為p型)之第2半導體區域2。進而,太陽電池元件10例如具備第3半導體區域4、抗反射層5、第1電極6、第2電極7、第3電極8、鈍化層9及保護層11。 半導體基板1例如為單晶或多晶矽之基板(亦稱為矽基板)。只要半導體基板1為具有如上所述之第1半導體區域3及第2半導體區域2之半導體基板,則亦可為使用除矽以外之材料而構成者。 以下,對將p型半導體用作第2半導體區域2之情形進行說明。於該情形時,例如,使用p型矽基板作為半導體基板1。該矽基板之厚度例如可為250 μm以下,進而亦可為150 μm以下。半導體基板1之形狀並無特別限定。但是,例如,若半導體基板1之俯視時之形狀為矩形狀,則於藉由排列複數個太陽電池元件10而製造太陽電池模組時,能夠使相鄰之太陽電池元件10之間之間隙變小。但是,於將處於包含多晶矽基板之狀態之第2半導體區域2設為p型之情形時,例如,於半導體基板1中含有硼或鎵等雜質以作為摻雜劑元素。 第1半導體區域3係以積層於第2半導體區域2上之狀態定位。就另一觀點而言,第1半導體區域3位於半導體基板1中之第1面1a側。若第1半導體區域3具有相對於第2半導體區域2相反之導電型(n型),則於半導體基板1中,於第1半導體區域3與第2半導體區域2之界面存在pn接面部。第1半導體區域3例如能夠藉由如下方法而形成,即,將磷等雜質元素作為摻雜劑藉由擴散而導入至半導體基板1之第1面1a側之表層部。 如圖3中所示,於半導體基板1之第1面1a側,亦可存在用以降低所照射之光之反射率之微細之紋理。紋理之凸部之高度例如被設為0.1 μm至10 μm左右。紋理之相鄰之凸部之頂間之長度例如被設為0.1 μm至20 μm左右。於紋理中,例如,凹部亦可為大致球面狀,凸部亦可為稜錐形狀。上述「凸部之高度」意指例如於圖3中,以通過凹部之底面之假想直線作為基準線,於相對於該基準線垂直之方向上,自該基準線起至上述凸部之頂為止之距離。 抗反射層5例如具有降低照射至太陽電池元件10之第1元件面10a之光之反射率的功能。抗反射層5之素材例如可應用氮化矽或氧化矽等。關於抗反射層5之折射率及厚度,只要適當採用對於太陽光中之能夠由半導體基板1吸收且有助於發電之波長範圍之光能夠實現低反射條件之折射率及厚度即可。作為抗反射層5,例如可採用具有1.8至2.5左右之折射率及20 nm至120 nm左右之厚度者。 第3半導體區域4位於半導體基板1之第2面1b側。該第3半導體區域4之導電型只要為與第2半導體區域2相同之導電型(於第1實施形態中為p型)即可。而且,第3半導體區域4所含有之摻雜劑之濃度高於第2半導體區域2所含有之摻雜劑之濃度。換言之,於第3半導體區域4中,摻雜劑元素以高於在第2半導體區域2中為了設為第2導電型而摻雜之摻雜劑元素之濃度的濃度存在。因此,半導體基板1例如於第2面1b包含具有p型之導電型之半導體之區域(亦稱為p型半導體區域)。第3半導體區域4例如能夠於半導體基板1之第2面1b側形成內部電場。藉此,例如,於半導體基板1之第2面1b之表面附近,不易產生因作為少數載子之電子之再結合所導致之光電轉換效率之降低。第3半導體區域4例如能夠藉由使硼或鋁等摻雜劑元素擴散至半導體基板1之第2面1b側之表層部而形成。此處,能夠將第2半導體區域2所含有之摻雜劑元素之濃度設為5×1015 atoms/cm3 至1×1017 atoms/cm3 左右,將第3半導體區域4所含有之摻雜劑元素之濃度設為1×1018 atoms/cm3 至5×1021 atoms/cm3 左右。第3半導體區域4例如存在於下述第3電極8與半導體基板1之接觸部分。 第1電極6係位於半導體基板1之第1面1a側之電極。又,如圖1中所示,第1電極6具有輸出取出電極6a及複數個線狀之集電極6b。輸出取出電極6a係用以將藉由發電所獲得之電力取出至外部之電極。輸出取出電極6a之短邊方向之長度(亦稱為寬度)例如被設為1.3 mm至2.5 mm左右。輸出取出電極6a之至少一部分係以與集電極6b交叉而電性連接之狀態定位。集電極6b係用以收集藉由利用半導體基板1而進行之發電所獲得之電力的電極。各集電極6b之寬度例如被設為50 μm至200 μm左右。如此,集電極6b之寬度小於輸出取出電極6a之寬度。又,複數個集電極6b例如於以相互具有1 mm至3 mm左右之間隔之方式排列之狀態下定位。第1電極6之厚度例如被設為10 μm至40 μm左右。第1電極6例如能夠藉由如下方法而形成,即,於將以銀作為主成分之金屬膏藉由網版印刷法等塗佈成所期望之形狀之後,將該金屬膏進行焙燒。於本說明書中,主成分意指含有成分中之所含有之比率(亦稱為含有率)最大之(高之)成分。此處,例如,亦可為具有與集電極6b相同之形狀之輔助電極6c於半導體基板1之周緣部沿輸出取出電極6a之長邊方向定位,且將集電極6b彼此電性連接。 如圖2及圖3中所示,第2電極7及第3電極8位於半導體基板1之第2面1b側。 第2電極7係用以將藉由太陽電池元件10中之發電所獲得之電力取出至外部之電極。第2電極7之厚度例如被設為10 μm至30 μm左右。該第2電極7之寬度例如被設為1.3 mm至7 mm左右。又,第2電極7包含銀作為主成分。此種第2電極7例如能夠藉由如下方法而形成,即,於將以銀作為主成分之金屬膏藉由網版印刷法等塗佈成所期望之形狀之後,對該金屬膏進行焙燒。 如圖2及圖3中所示,第3電極8係用以於半導體基板1之第2面1b側收集藉由半導體基板1進行發電所得之電力的電極。又,第3電極8係以與第2電極7電性連接之狀態定位。只要第2電極7之至少一部分連接於第3電極8即可。第3電極8之厚度例如被設為15 μm至50 μm左右。又,第3電極8包含鋁作為主成分。第3電極8例如能夠藉由如下方法而形成,即,於將以鋁作為主成分之金屬膏藉由網版印刷法等塗佈成所期望之形狀之後,對該金屬膏進行焙燒。 鈍化層9係用以謀求半導體基板1之表面之惰性化之層。作為鈍化層9之素材,例如可採用氧化鋁等。如圖3中所示,於第1實施形態中,鈍化層9例如具有位於半導體基板1之第1面1a側之部分。但是,如圖1、圖3及圖4中所示,太陽電池元件10具備位於半導體基板1之第1面1a側之被覆部Pc1。如圖4中所示,被覆部Pc1具有以積層有包含鈍化層9及抗反射膜5之複數個層之狀態存在之部分(亦稱為積層部分)Ps1。於該積層部分Ps1中,鈍化層9具有處於隨著自第1面1a中之外周部1op側接近中央部1cp側而厚度減少之狀態之區域(亦稱為變厚區域)Ad1。此種變厚區域Ad1例如能夠藉由下述太陽電池元件10之製造方法而容易地形成。 於圖1至圖4之例中,半導體基板1之第1面1a及第2面1b之各形狀係具有約156 mm之一邊之長度之正方形狀。又,於第1面1a上存在鈍化層9之區域係自外周部1op起15 mm至40 mm左右之環狀之區域。就另一觀點而言,於第1面1a上存在鈍化層9之區域例如被設為自外周部1op起至外周部1op與中央部1cp之距離之20%至50%左右為止之區域。因此,如圖1中所示,於俯視第1元件面10a之情形時,太陽電池元件10係於中央部1cp及其周邊之區域具有不存在鈍化層9之區域(亦稱為不存在區域)Pm1。 鈍化層9之厚度例如能夠利用光譜式橢圓偏光儀(spectroscopic ellipsometer)而測定。但是,於利用光譜式橢圓偏光儀而進行之厚度之測定中,根據測定精度,數nm至未達5 nm左右之厚度可能成為不準確之測定值。因此,關於半導體基板1之第1面1a側之鈍化層9之厚度之分佈的測定值,例如亦可對各測定值適當實施將不準確之值設為偏移值進行減算之修正。此處,偏移值例如可為測定精度上之固定之下限值,亦可基於利用光譜式橢圓偏光儀所得之測定值、及根據利用以第1元件面10a作為對象之目視所得之色調之變化之辨識能夠識別之鈍化層9之有無而決定。又,例如,於將藉由利用光譜式橢圓偏光儀進行之厚度之測定所獲得之固定值(例如10 nm)以上之測定值、與藉由剖面之觀察等而辨識之實際之厚度進行匹配之情形時,亦可不對固定值以上之測定值實施修正之運算。 但是,例如,於半導體基板1中,處於越接近外周部1op則於利用鑄造而進行之半導體之錠之製作時及半導體之錠之切斷時所產生之結晶缺陷之密度越增加之狀態。例如,於半導體基板1中,因利用鑄造而進行之半導體之錠之製造時之影響,變為於自外周部1op起約30 mm左右之區域中,越接近外周部1op則結晶缺陷之密度越增加之狀態。又,例如,於半導體基板1中,因半導體之錠之切斷時之影響,變為於自外周部1op起約15 mm左右之區域中,越接近外周部1op則結晶缺陷之密度越增加之狀態。 因此,於第1實施形態中,例如,於半導體基板1之第1面1a側,鈍化層9以隨著接近第1面1a之外周部1op側,與結晶缺陷之密度對應地厚度增加之方式定位。例如,可考慮於自第1面1a之外周部1op起至15 mm至30 mm左右為止之區域中,鈍化層9以隨著接近第1面1a之外周部1op側而厚度增加之方式定位之構成。於該情形時,例如,於半導體基板1之表面,藉由鈍化層9之存在,能夠實現利用懸鍵之終端化等而進行之結晶缺陷之惰性化。藉此,例如,於在太陽電池元件10中進行與太陽光之照射對應之發電時,能夠於半導體基板1中之第1面1a側降低少數載子之再結合。因此,能夠容易地使太陽電池元件10中之光電轉換效率提高。 此處,作為鈍化層9,例如可採用氧化矽或氧化鋁。於該情形時,例如,若於積層部分Ps1中,鈍化層9為與半導體基板1之第1面1a相接之狀態,則於半導體基板1之最表面之懸鍵(矽之懸鍵)鍵結氧及矽、或氧及鋁。例如,生成於矽之懸鍵(Si-)鍵結氧及矽而成之Si-O-Si之鍵、或於矽之懸鍵(Si-)鍵結氧及鋁而成之Si-O-Al之鍵。藉此,例如,於在太陽電池元件10中進行與太陽光之照射對應之發電時,能夠於半導體基板1中之第1面1a側降低少數載子之再結合。其結果為,太陽電池元件10中之光電轉換效率能夠容易地提高。 此處,例如,只要處於構成鈍化層9之狀態之氧化鋁利用例如ALD法等而形成,則鈍化層9能夠成為緻密者。於該情形時,例如,能夠於半導體基板1之第1面1a之外周部1op側及其附近實現利用充分之懸鍵之終端化等而進行之結晶缺陷之惰性化。其結果為,太陽電池元件10中之光電轉換效率能夠容易地提高。 又,例如,於在鈍化層9之上利用化學蒸鍍(Chemical Vapor Deposition:CVD(化學氣相沈積))法等形成抗反射層5之情形時,因鈍化層9之存在,不易於半導體基板1之表面產生因電漿等而引起之損傷。因此,例如,於半導體基板1之表層部不易混入雜質,從而於半導體基板1之表層部不易形成缺陷。其結果為,於半導體基板1之第1面1a側,因鈍化層9之存在而不易產生少數載子之再結合。因此,例如,太陽電池元件10中之光電轉換效率能夠容易地提高。 又,例如,若採用於積層部分Ps1中,鈍化層9與抗反射層5以相接之狀態定位之構造,則積層部分Ps1成為簡單之構造。因此,例如,利用鈍化層9之厚度之變化而進行之太陽電池元件10之第1元件面10a之反射率之變化之調整變得容易。因此,例如,能夠降低太陽電池元件10中之外周部1op及中央部1cp之反射率之變化,因此光電轉換效率不易降低。 又,例如,於太陽電池元件10之第1元件面10a側,積層部分Ps1亦可以自藍色光至紫外光之波長區域之反射率隨著自第1面1a中之外周部1op側接近中央部1cp側而減少之方式定位。此處,作為自藍色光至紫外光之波長區域,例如可採用300 nm至500 nm之波長區域。於該情形時,例如,於太陽電池元件10之第1元件面10a側,即便於外周部1op側因鈍化層9之存在而某種程度上反射率上升,於中央部1cp側及其周邊,反射率亦能夠降低。因此,例如,與於太陽電池元件10之第1面1a側,鈍化層9之厚度不變化之情形相比,光電轉換效率不易降低。 又,例如,只要鈍化層9利用ALD法等而形成,則鈍化層9中所含有之氫之密度能夠變高。藉此,例如,於半導體基板1之第1面1a側,藉由鈍化層9中所包含之氫,易於實現外周部1op及其附近之利用懸鍵之終端化而進行之結晶缺陷之惰性化。因此,例如,於半導體基板1之第1面1a側不易產生少數載子之再結合。其結果為,例如,太陽電池元件10中之光電轉換效率能夠提高。 又,於第1實施形態中,例如,如圖3中所示,鈍化層9具有位於半導體基板1之第2面1b側之部分。第2面1b側之鈍化層9之厚度例如被設為10 nm至200 nm左右。於該情形時,例如,於半導體基板1之第2面1b側,藉由利用懸鍵之終端化等而進行之結晶缺陷之惰性化,變得不易產生少數載子(此處為電子)之再結合。因此,例如,太陽電池元件10中之光電轉換效率能夠容易地提高。又,例如,若鈍化層9主要包含氧化鋁,則能夠具有固定負電荷。於該情形時,藉由場效應,半導體基板1之第2面1b側之少數載子自作為p型之第2半導體區域2與鈍化層9之界面之第2面1b遠離。因此,例如,於半導體基板1中之第2面1b側之部分,因鈍化層9之電場鈍化效應而變得不易產生少數載子之再結合。因此,於半導體基板1之第1面1a側及第2面1b側之兩者,能夠藉由鈍化層9而謀求利用懸鍵之終端化而進行之結晶缺陷之惰性化。因此,於半導體基板1之第2面1b側,能夠藉由鈍化層9而獲得電場鈍化效應。其結果為,例如,太陽電池元件10中之光電轉換效率能夠提高。 又,於第1實施形態中,例如,如圖3中所示,鈍化層9不僅具有位於半導體基板1之第1面1a側及第2面1c側之部分,而且具有位於第3面1c側之部分。第3面1c側之鈍化層9之厚度例如被設為10 nm至200 nm左右。於該情形時,例如,於半導體基板1之第3面1c側,藉由利用懸鍵之終端化等而進行之結晶缺陷之惰性化,變得不易產生少數載子之再結合。因此,例如,太陽電池元件10中之光電轉換效率能夠容易地提高。又,例如,若半導體基板1中之第3面1c側之表層部為p型半導體區域,則於第3面1c側亦藉由鈍化層9之電場鈍化效應而變得不易產生少數載子之再結合。其結果為,例如,太陽電池元件10中之光電轉換效率能夠提高。 又,例如,如圖1、圖3及圖4中所示,可採用於俯視透視太陽電池元件10之第1元件面10a及半導體基板1之第1面1a之情形時,鈍化層9不位於中央部1cp之上之形態。此時,存在上述不存在區域Pm1。於圖3及圖4之例中,抗反射層5係以與第1面1a之中央部1cp相接之狀態定位。於該情形時,例如,即便於鈍化層9包含具有負的固定電荷之氧化鋁之狀態下,於第1導電型(n型)之第1半導體區域3之中央部1cp,亦不易發生因鈍化層9而變得易產生少數載子之再結合之不良情況。因此,例如,與將鈍化層9形成於太陽電池元件10之第1面1a整個面之構造相比,光電轉換效率能夠容易地提高。又,若採用抗反射層5以與中央部1cp相接之狀態定位之簡單之構成,則太陽電池元件10之第1元件面10a之反射率之調整變得容易。因此,例如,能夠降低太陽電池元件10中之外周部1op及中央部1cp之反射率之變化,因此光電轉換效率不易降低。 如圖3中所示,保護層11例如位於半導體基板1中之第2半導體區域2之上。作為保護層11之素材,例如可採用氮化矽或氧化矽等。保護層11例如能夠藉由利用下述CVD法而進行之氮化矽層之製膜而形成。於該情形時,保護層11之厚度例如根據半導體基板1之第2面1b之凹凸形狀之大小、金屬膏所包含之玻璃料之種類或其含量、以及第3電極8之形成時之焙燒條件等而變更。保護層11之厚度例如被設為50 nm至800 nm左右。 又,太陽電池元件10具有以貫通鈍化層9及保護層11而到達半導體基板1之第2面1b之狀態定位之孔部。即,於孔部所在之區域中,於半導體基板1之第2面1b上,不存在鈍化層9及保護層11。此種孔部之剖面形狀例如可為點(dot)狀,亦可如圖2中所示般為帶(線)狀。於該情形時,孔部之直徑或寬度例如只要為10 μm至500 μm左右即可。俯視透視時之彼此相鄰之孔部之中心彼此之距離(亦稱為孔部之間距)例如被設為0.3 mm至3 mm左右。 此處,例如,於將用以形成第3電極8之以鋁作為主成分之金屬膏於保護層11上塗佈成所期望之形狀並進行焙燒時,第3電極8與半導體基板1電性連接。此時,金屬膏係藉由鋁自金屬膏擴散至半導體基板1之第2面1b之表層部,而形成第3半導體區域4。另一方面,關於鈍化層9中之被保護層11覆蓋之區域,鈍化層9未藉由金屬膏而燒透。因此,鈍化層9之鈍化效應不易降低。 如此,若於半導體基板1之第2面1b側,於鈍化層9上存在保護層11,則例如能夠降低因用以形成第3電極8之素材所導致之鈍化層之燒透之產生等。藉此,例如,能夠於半導體基板1之第2面1b側使鈍化層9充分地存在。又,例如,於使用太陽電池元件10時,藉由保護層11之存在,水分及酸等變得不易到達鈍化層9。因此,能夠降低鈍化層9之因水分及酸等所引起之劣化。 又,保護層11例如亦可不僅存在於位於半導體基板1之第2面1b側之鈍化層9上,而且存在於位於半導體基板1之第3面1c側及第1面1a側之鈍化層9上等。於該情形時,藉由保護層11之存在,能夠降低太陽電池元件10中之漏電流之產生。 又,例如,亦可於p型半導體區域(第2半導體區域2)與包含氧化鋁之鈍化層(亦稱為第1鈍化層)9之間,存在包含氧化矽之另一鈍化層(亦稱為第2鈍化層)。藉此,能夠使半導體基板1之第2面1b側之鈍化性能提高。此處,例如,若第2鈍化層之厚度為0.1 nm至1 nm左右,則即便處於使用氧化矽而構成之狀態之第2鈍化層具有固定正電荷,於第2面1b側亦不易產生第2鈍化層之電場鈍化效應之降低。 進而,例如,第3電極8亦可於太陽電池元件10之第2面1b上以具有如集電極6b般之形狀且與第2電極7連接之狀態定位。根據此種構造,例如,亦能夠使入射至太陽電池元件10之第2元件面10b側之來自地面等之反射光亦有助於發電,使太陽電池元件10之輸出提高。 進而,例如,亦可於以氧化鋁作為主成分之鈍化層9與保護層11之間,存在利用ALD法而形成之氧化矽之層(亦稱為氧化矽層)。只要該氧化矽層係利用ALD法而形成,則能夠變為較保護層11更緻密之層。此種氧化矽層例如藉由存在於鈍化層9與保護層11之間而作為鈍化層9與保護層11之緩衝層而發揮功能。藉此,鈍化層9與保護層11之密接性進而提高。此處,例如,若氧化矽層之厚度小於鈍化層9之厚度,則即便氧化矽層具有固定正電荷,鈍化層9之因固定負電荷而產生之電場鈍化效應亦不易降低。具體而言,氧化矽層之厚度例如被設為5 nm至15 nm左右。 <1-2.太陽電池元件之製造方法> 其次,使用圖5至圖11對太陽電池元件10之製造方法之各步驟詳細地進行說明。 首先,如圖5中所示,準備半導體基板1。半導體基板1例如藉由既有之丘克拉斯基(Czochralski:CZ)法或鑄造法等形成。以下,對使用p型多晶矽基板作為半導體基板1之例進行說明。此處,例如,藉由鑄造法製作多晶矽之錠。繼而,將該錠切片為例如250 μm以下之厚度而製作半導體基板1。其後,為了去除半導體基板1之切斷面之機械性損傷層及污染層,亦可將半導體基板1之表面利用NaOH、KOH、氫氟酸或硝氟酸等之水溶液進行極微量蝕刻。 其次,如圖6中所示,於半導體基板1之第1面1a形成紋理。作為紋理之形成方法,例如,可利用使用NaOH等鹼性溶液或硝氟酸等酸溶液之濕式蝕刻、或使用反應性離子蝕刻(Reactive Ion Etching:RIE)法等之乾式蝕刻。 其次,如圖7中所示,對具有上述步驟中所形成之紋理之半導體基板1之第1面1a,形成作為n型半導體區域之第1半導體區域3。具體而言,於具有紋理之半導體基板1中之第1面1a側之表層部形成n型之第1半導體區域3。第1半導體區域3能夠使用例如將設為膏狀之P2 O5 (五氧化二磷)塗佈於半導體基板1之第1面1a上並使磷熱擴散之塗佈熱擴散法、或以設為氣體狀之POCl3 (氧氯化磷)作為擴散源之氣相熱擴散法等而形成。第1半導體區域3例如形成為具有0.1 μm至2 μm左右之深度及40 Ω/□至200 Ω/□左右之薄片電阻值。例如,於氣相熱擴散法中,於具有包含POCl3 等之擴散氣體之氣氛中,於600℃至800℃左右之溫度區域中,對半導體基板1實施5分鐘至30分鐘左右之熱處理,將磷玻璃形成於半導體基板1之表面。其後,於氬氣或氮氣等惰性氣體之氣氛中,於800℃至900℃左右之高溫下,對半導體基板1實施10分鐘至40分鐘左右之熱處理。此時,磷自磷玻璃擴散至半導體基板1之表層中,於半導體基板1之第1面1a側形成第1半導體區域3。 此處,於在形成第1半導體區域3時,於第2面1b側亦形成第1半導體區域3之情形時,例如將形成於第2面1b側之第1半導體區域3藉由蝕刻而去除,於第2面1b側使p型之第2半導體區域2露出。此處,例如,能夠藉由將半導體基板1之第2面1b側浸於硝氟酸溶液,將形成於第2面1b側之第1半導體區域3去除。而且,其後,將附著於半導體基板1之第1面1a側之磷玻璃藉由蝕刻而去除。若如此使磷玻璃殘存於第1面1a側,並將形成於第2面1b側之第1半導體區域3藉由蝕刻而去除,則第1面1a側之第1半導體區域3不易被去除,而不易受損。此時,亦可將形成於半導體基板1之第3面1c之第1半導體區域亦一起去除。 於形成第1半導體區域3時,例如,亦可預先於第2面1b側形成擴散遮罩,藉由氣相熱擴散法等而形成第1半導體區域3,繼而將擴散遮罩去除。藉由此種製程亦能夠形成與上述相同之構造。於該情形時,於第2面1b側未形成第1半導體區域3,因此變得無需將第2面1b側之第1半導體區域3去除之步驟。 以此方式,能夠準備具有存在於第1面1a側之第1導電型(此處為n型)之第1半導體區域3、及存在於第2面1b側之第2導電型(此處為p型)之第2半導體區域2之多晶之半導體基板1。此處,例如,能夠準備具有相同之構造之複數個半導體基板1。於複數個半導體基板1中,例如包含第1半導體基板1fi及第2半導體基板1se。 其次,如圖8中所示,於半導體基板1之表面上形成鈍化層9。鈍化層9之大部分例如包含氧化鋁。又,如圖8中所示,於在表面上形成有鈍化層9之半導體基板1之上形成抗反射層5。抗反射層5之大部分例如包含氮化矽。作為鈍化層9之形成方法,若使用例如ALD法或熱CVD法,則能夠於半導體基板1之第1面1a側、第2面1b側及第3面1c側容易地形成鈍化層9。 例如,於藉由ALD法形成鈍化層9時,首先,於成膜裝置之腔室內載置形成有上述第1半導體區域3之半導體基板1。此時,例如,如圖11中所示,複數個半導體基板1以支持於匣Lf0之狀態載置於腔室內。此處,例如,於匣Lf0之能夠支持1片半導體基板1之槽部Tr0配置2片半導體基板1。具體而言,例如,於腔室內,以第1半導體基板1fi之第1面1a與第2半導體基板1se之第1面1a接近且對向之方式配置第1半導體基板1fi及第2半導體基板1se。此處,例如,於腔室內,以+Y方向成為上方向之方式配置匣Lf0。作為匣Lf0,例如可採用具有複數根棒狀部分(亦稱為棒狀部)Bm0且於該等複數根棒狀部Bm0存在複數組槽部Tr0之構成。 然後,於如上所述般在腔室內配置有第1半導體基板1fi及第2半導體基板1se之狀態下,於包含第1半導體基板1fi及第2半導體基板1se之複數個半導體基板1之表面之上形成鈍化層9。此處,於將各半導體基板1加熱至100℃至250℃左右之溫度區域為止之狀態下,反覆進行複數次下述步驟A至步驟D而形成包含氧化鋁之鈍化層9。此時,由於以第1半導體基板1fi之第1面1a與第2半導體基板1se之第1面1a接近之狀態定位,故而於各半導體基板1之第1面1a中,越自外周部1op側遠離則越變得難以供給鈍化層9之原料。藉此,如圖8中所示,以具有處於隨著自第1半導體基板1fi及第2半導體基板1se之各者之第1面1a中之外周部1op側接近中央部1cp側而厚度減少之狀態之變厚區域Ad1之方式,形成鈍化層9。此處,例如與於將半導體基板1之第1面1a側利用遮罩覆蓋之狀態下形成鈍化層9之情形相比,變得無需形成遮罩之步驟及去除遮罩之步驟。藉此,例如,能夠使生產性提高。又,例如與於半導體基板1不形成遮罩且於整個周圍形成鈍化層9之情形相比,變得無需去除形成於半導體基板1之第1面1a側之鈍化層9之步驟。藉此,例如,能夠使生產性提高。 如上所述,於半導體基板1中,例如處於越接近外周部1op則利用鑄造而進行之半導體之錠之製作時及半導體之錠之切斷時所產生之結晶缺陷之密度越增加之狀態。因此,於第1實施形態之太陽電池元件10中,例如,於半導體基板1之第1面1a側,根據結晶缺陷之密度,以隨著接近第1面1a之外周部側而厚度增加之狀態存在鈍化層9。而且,此處,例如,能夠藉由在如圖11中所示般之狀態下形成鈍化層9,容易地形成具有所期望之厚度之變化之鈍化層9。因此,例如,太陽電池元件10中之光電轉換效率能夠容易地提高。 此處,例如,即便於在第2半導體區域2與包含氧化鋁之第1鈍化層9之間,形成包含氧化矽之另一第2鈍化層之情形時,亦能夠利用ALD法而形成第2鈍化層。於該情形時,能夠於將半導體基板1加熱至與上述相同之溫度區域之狀態下,反覆進行複數次下述步驟A至步驟D,形成包含氧化矽之第2鈍化層。步驟A至步驟D之內容係如以下。 [步驟A]將用以形成氧化矽層之雙二乙胺基矽烷(BDEAS)等矽原料、或用以形成氧化鋁之三甲基鋁(TMA)等鋁原料與載氣一起供給至半導體基板1上。載氣例如可應用氬氣或氮氣等。此時,矽原料或鋁原料吸附於半導體基板1之第1面1a、第2面1b及第3面1c。供給BDEAS或TMA之時間只要為例如15毫秒至3000毫秒左右即可。此處,於步驟A之開始時,半導體基板1之表面亦可藉由-OH基而終止。換言之,半導體基板1之表面之構造亦可具有Si-O-H之鍵。該構造例如能夠藉由將半導體基板1利用稀氫氟酸進行處理之後利用純水進行洗淨而形成。 [步驟B]藉由利用氮氣將成膜裝置之腔室內進行淨化,將腔室內之矽原料或鋁原料去除。進而,將物理吸附及化學吸附於半導體基板1之矽原料或鋁原料中之除以原子層級別化學吸附之成分以外之矽原料或鋁原料去除。利用氮氣將腔室內進行淨化之時間只要為例如1秒鐘至數十秒鐘左右即可。 [步驟C]藉由將水或臭氧氣體等氧化劑供給至成膜裝置之腔室內,將BDEAS或TMA中所包含之烷基去除且取代為OH基。藉此,於半導體基板1之上形成氧化矽或氧化鋁之原子層。此處,將氧化劑供給至腔室內之時間只要為例如750毫秒至1100毫秒左右即可。又,例如,藉由將氫(H)與氧化劑一起供給至腔室內,變得易於藉由氧化矽或氧化鋁而含有較多之氫原子。 [步驟D]藉由利用氮氣將成膜裝置之腔室內進行淨化,將腔室內之氧化劑去除。此時,例如,將於半導體基板1上形成原子層級別之氧化矽或氧化鋁時無助於反應之氧化劑等去除。利用氮氣將腔室內進行淨化之時間只要為例如1秒鐘至數十秒鐘左右即可。 以後,藉由反覆進行複數次步驟A至步驟D之一連串之步驟,能夠形成具有所期望之厚度之氧化矽之層或氧化鋁之層。 然後,於半導體基板1之第1面1a側及第3面1c側形成抗反射層5。此處,抗反射層5能夠使用例如電漿增強化學氣相沈積(Plasma-Enhanced Chemical Vapor Deposition:PECVD)法或濺鍍法而形成。例如,於使用PECVD法之情形時,事先將半導體基板1以較抗反射層5之成膜中之溫度高之溫度進行加熱。其後,藉由將矽烷(SiH4 )與氨(NH3 )之混合氣體利用氮氣(N2 )進行稀釋,於50 Pa至200 Pa之反應壓力下利用輝光放電分解進行電漿化,並沈積於經加熱之半導體基板1上,形成抗反射層5。此時,將成膜溫度設為350℃至650℃左右,將事先進行加熱之溫度設為較成膜溫度高出50℃左右。又,將輝光放電所需要之高頻電源之頻率設為10 kHz至500 kHz。又,氣體之流量係根據反應室之大小等而適當決定。氣體之流量例如被設為150 ml/分(sccm)至6000 ml/分(sccm)之範圍。矽烷之流量A與氨之流量B之流量比(B/A)例如被設為0.5至15。 其次,如圖9中所示,於半導體基板1之第2面1b側之鈍化層9上之至少一部分形成保護層11。此處,例如,能夠藉由使用CVD法或濺鍍法製膜氮化矽層,於鈍化層9之上形成保護層11。 其次,藉由雷射光束之照射而局部地去除鈍化層9及保護層11,形成孔部。此種孔部例如藉由使用YAG(釔・鋁・石榴石)雷射之雷射光束之照射而形成。 其次,如圖10中所示,例如,以如下方式形成第1電極6、第2電極7及第3電極8。 第1電極6例如能夠使用含有包含銀作為主成分之金屬粉末、有機媒劑及玻璃料等之金屬膏(亦稱為第1金屬膏)而製作。此處,例如,首先,利用網版印刷法等,於半導體基板1之第1面1a側之部分塗佈第1金屬膏。亦可對該塗佈後之第1金屬膏,實施以特定之溫度使溶劑蒸散之乾燥。其後,於焙燒爐內,例如,藉由在最高溫度為600℃至850℃,加熱時間為數十秒鐘至數十分鐘左右之條件下將第1金屬膏進行焙燒而形成第1電極6。此處,例如,若使用網版印刷法,則能夠於一步驟中形成輸出取出電極6a及集電極6b。 第2電極7例如能夠使用含有包含銀作為主成分之金屬粉末、有機媒劑及玻璃料等之金屬膏(亦稱為第2金屬膏)而製作。此處,例如,首先,利用網版印刷法等,於半導體基板1之第2面1b側之部分塗佈第2金屬膏。亦可對該塗佈後之第2金屬膏,實施以特定之溫度使溶劑蒸散之乾燥。其後,於焙燒爐內,例如藉由在最高溫度為600℃至850℃,加熱時間為數十秒鐘至數十分鐘左右之條件下將第2金屬膏進行焙燒,於半導體基板1之第2面1b側形成第2電極7。 第3電極8例如能夠使用含有包含鋁作為主成分之金屬粉末、有機媒劑及玻璃料之金屬膏(亦稱為第3金屬膏)而製作。此處,例如,首先,以接觸於預先塗佈之第2金屬膏之一部分之方式,利用網版印刷法等,於半導體基板1之第2面1b側之部分塗佈第3金屬膏。此時,亦可除形成有第2電極7之部位之一部分以外於半導體基板1之第2面1b側之大致整個面塗佈第3金屬膏。第3金屬膏之塗佈例如藉由網版印刷等而執行。亦可對該塗佈後之第3金屬膏,實施以特定之溫度使溶劑蒸散之乾燥。其後,於焙燒爐內,例如藉由在最高溫度為600℃至850℃,加熱時間為數十秒鐘至數十分鐘左右之條件下將第3金屬膏進行焙燒,於半導體基板1之第2面1b側形成第3電極8。於該焙燒時,第3金屬膏係經由孔部而與第2半導體區域2連接,且於半導體基板1之第2面1b側之表層部形成第3電極8。又,伴隨第3電極8之形成,亦形成第3半導體區域4。另一方面,位於保護層11上之第3金屬膏係藉由保護層11而阻擋。因此,於第3金屬膏之焙燒時,基本不產生波及鈍化層9之不良影響。 藉由以上之步驟,能夠製作太陽電池元件10。但是,例如,第2電極7亦可於形成第3電極8之後形成。又,例如,第2電極7無需與半導體基板1直接接觸。例如,第2電極7亦可位於保護層11之上。又,第1電極6、第2電極7及第3電極8亦可藉由在塗佈各個金屬膏之後,將該等金屬膏同時進行焙燒而形成。藉此,太陽電池元件10之生產性提高,並且對於半導體基板1之熱歷程降低,能夠使太陽電池元件10之輸出特性提高。 <1-3.實施例> 其次,對第1實施形態之太陽電池元件10之實施例進行說明。第1實施形態之太陽電池元件10之實施例係以如下方式製作。 首先,準備具有一邊之長度為約156 mm之正方形狀之正面及背面、及約200 μm之厚度之多晶矽基板,以作為具有p型之第2半導體區域2之半導體基板1。將該半導體基板1利用NaOH水溶液進行蝕刻而去除表面之損傷層。其後,進行半導體基板1之洗淨。然後,於半導體基板1之第1面1a側使用RIE法形成紋理。 其次,於半導體基板1之第1面1a側之表層部,利用以氧氯化磷作為擴散源之氣相熱擴散法,將磷藉由擴散而導入。藉此,形成薄片電阻為90 Ω/□左右之n型之第1半導體區域3。此時,將形成於半導體基板1之第3面1c側及第2面1b側之第1半導體區域3利用硝氟酸溶液去除。其後,將殘留於半導體基板1之第1面1a側之磷玻璃利用氫氟酸溶液去除。 其次,於半導體基板1之表面使用ALD法形成氧化鋁之層以作為鈍化層9。此時,使用ALD法之氧化鋁之層之形成係於以下條件下進行。於成膜裝置之腔室內,以第1半導體基板1fi之第1面1a與第2半導體基板1se之第1面1a接近且對向之方式配置第1半導體基板1fi及第2半導體基板1se。於該狀態下,以各半導體基板1之表面溫度變為200℃左右之方式維持。然後,使用作為鋁原料之TMA、及作為氧化劑之臭氧氣體,以第2面1b側之厚度變為約30 nm之方式形成包含氧化鋁作為主成分之鈍化層9。 其次,於第1面1a側,利用PECVD法,形成厚度為約70 nm之包含氮化矽作為主成分之抗反射層5。 其次,於形成於第2面1b側之鈍化層9上,利用PECVD法將氮化矽製膜,形成厚度為約200 nm之保護層11。 其次,於第1面1a側以成為第1電極6之圖案之方式塗佈第1金屬膏,於第2面1b側以成為第2電極7之圖案之方式塗佈第2金屬膏。又,於第2面1b側以成為第3電極8之圖案之方式塗佈第3金屬膏。其後,藉由將該等金屬膏於最高溫度為710℃且焙燒時間為10分鐘之條件下進行焙燒,形成第3半導體區域4、第1電極6、第2電極7及第3電極8。以此方式,製作太陽電池元件10之實施例。 另一方面,以上述太陽電池元件10之實施例之製作方法為基礎,藉由在鈍化層9之形成步驟中利用遮罩覆蓋第1面1a,不於第1面1a上形成鈍化層9地製作太陽電池元件10之參考例。 <1-3-1.太陽電池EL檢查> 針對如上所述般製作之太陽電池元件10之實施例及參考例之各者,於第1元件面10a側之輸出取出電極6a、及第2元件面10b側之第2電極7安裝端子。又,以太陽電池元件10之實施例及參考例之各者之第1元件面10a成為被攝體之方式配置攝像元件。然後,對太陽電池元件10之實施例及參考例之各者,實施一面於輸出取出電極6a與第2電極7之間流通固定之電流,一面利用攝像元件拍攝第1元件面10a之發光(Electro Luminescence:EL(電致發光))之狀態的檢查(亦稱為太陽電池EL檢查)。此時,使用太陽電池EL檢查裝置(ITES製造之PVX100)。 如圖12(b)中所示,於太陽電池元件10之參考例中,於第1元件面10a之外周部1op及其附近,發光量下降。相對於此,如圖12(a)中所示,於太陽電池元件10之實施例中,與太陽電池元件10參考例相比,於第1元件面10a之外周部1op及其附近,發光量之下降得以降低。藉此,半導體基板1之實施例已被推定為如下者,即,藉由在第1面1a側包含處於隨著接近外周部1op側而厚度增加之狀態之變厚區域Ad1之鈍化層9的存在,利用懸鍵之終端化等所進行之結晶缺陷之惰性化得以實現。 <1-3-2.太陽電池元件之第1面之反射特性> 關於如上所述般製作之太陽電池元件10之實施例,針對第1元件面10a中之自外周部起約15 mm之位置(亦稱為第1測定位置)、及第1元件面10a中之自外周部起約70 mm之位置(亦稱為第2測定位置)進行反射率之測定。此處,針對300 nm至1200 nm之波長範圍,將每10 nm之波長之光按時間順序照射至第1元件面10a,並利用積分球將此時之來自第1元件面10a之反射光進行集光,使用二極體測定反射光之強度。即,將波長為300 nm之光照射至第1元件面10a並測定反射光之強度,將波長為310 nm之光照射至第1元件面10a並測定反射光之強度,…,將波長為1200 nm之光照射至第1元件面10a並測定反射光之強度。此時,將各波長之光照射至第1元件面10a上之10 mm四方之區域。然後,針對各波長之光,藉由將第1元件面10a之反射光之強度(亦稱為第1強度)I1除以照射至第1元件面10a之入射光之強度(亦稱為第2強度)I2,算出反射率R(=(I1/I2)×100)[%]。 於圖13中,利用粗一點鏈線描繪第1測定位置之光之波長與反射率之關係(亦稱為分光反射率),利用粗實線描繪第2測定位置之光之波長與反射率之關係(分光反射率)。如圖13中所示,關於第1測定位置,與第2測定位置相比,自300 nm至500 nm之自藍色光至紫外光之波長區域之反射率變大。藉此,太陽電池元件10之實施例已被推定為處於自藍色光至紫外光之波長區域之反射率隨著自第1面1a中之外周部1op側接近中央部1cp側而減少之狀態者。因此,例如,已知於第1元件面10a中,即便於外周部1op側因鈍化層9之存在而反射率某種程度上升,於中央部1cp側及其周邊,反射率亦降低。換言之,太陽電池元件10之實施例已被推定為如下者,即,照射至半導體基板1之第1面1a側之光易被半導體基板1吸收,光電轉換效率提高。 <1-4.第1實施形態之總結> 於第1實施形態之太陽電池元件10中,例如,於半導體基板1之第1面1a側存在被覆部Pc1。該被覆部Pc1具有以積層有包含鈍化層9及抗反射膜5之複數個層之狀態存在之積層部分Ps1。於該積層部分Ps1中,鈍化層9具有處於隨著自第1面1a中之外周部1op側接近中央部1cp側而厚度減少之狀態之變厚區域Ad1。換言之,於半導體基板1之第1面1a側,位有以隨著接近第1面1a之外周部1op側而與結晶缺陷之密度對應地厚度增加之方式存在的鈍化層9。於該情形時,例如,於半導體基板1之表面,藉由鈍化層9之存在,能夠實現利用懸鍵之終端化等而進行之結晶缺陷之惰性化。藉此,例如,於半導體基板1中之第1面1a側,能夠降低少數載子之再結合。而且,上述變厚區域Ad1例如能夠藉由上述太陽電池元件10之製造方法而容易地形成。因此,太陽電池元件10中之光電轉換效率能夠容易地提高。 又,例如,若鈍化層9具有位於半導體基板1之第2面1b側之部分,則於半導體基板1之第2面1b側,藉由利用懸鍵之終端化等而進行之結晶缺陷之惰性化,變得不易產生少數載子之再結合。因此,例如,太陽電池元件10中之光電轉換效率能夠容易地提高。又,例如,於半導體基板1中之第2面1b側之表層部為p型半導體區域之情形時,於半導體基板1中之第2面1b側,藉由鈍化層9之電場鈍化效應而變得不易產生少數載子之再結合。因此,於半導體基板1之第1面1a側及第2面1b側之兩者,藉由鈍化層9能夠謀求利用懸鍵之終端化而進行之結晶缺陷之惰性化。因此,於半導體基板1之第2面1b側,能夠藉由鈍化層9而獲得電場鈍化效應。其結果為,例如,太陽電池元件10中之光電轉換效率能夠提高。 <2.其他實施形態> 本發明並不限定於上述第1實施形態,能夠於不脫離本發明之主旨之範圍內進行各種變更、改良等。 <2-1.第2實施形態> 於上述第1實施形態中,例如,亦可如圖14中所示般於半導體基板1之第1面1a之上位有抗反射層5,且於該抗反射層5之上位有鈍化層9。具體而言,例如,位於半導體基板1之第1面1a側之被覆部Pc1A亦可為以上述第1實施形態之被覆部Pc1作為基本構成,並將鈍化層9及抗反射層5之位置變更為上下相反者。 於圖14之例中,被覆部Pc1A具有位於半導體基板1之第1面1a之上之抗反射層5、及位於該抗反射層5之上之鈍化層9。具體而言,被覆部Pc1A具有以積層有包含鈍化層9及抗反射膜5之複數個層之狀態存在之部分(積層部分)Ps1A。而且,於該積層部分Ps1A中,抗反射層5係以與第1面1a相接之狀態定位。換言之,於太陽電池元件10中,半導體基板1之第1面1a以由抗反射層5直接被覆之狀態定位。進而,該抗反射層5以由鈍化層9被覆之狀態定位。該鈍化層9具有處於隨著自第1面1a中之外周部1op側接近中央部1cp側而厚度減少之狀態之變厚區域Ad1A。 若採用上述構成,則例如具有固定正電荷之抗反射層5位於n型之第1半導體區域3上,且能夠將固定正電荷導入至抗反射層5與半導體基板1之界面。藉此,例如,於抗反射層5與半導體基板1之界面附近,藉由電場鈍化效應,少數載子之再結合得以降低。 但是,於將使用太陽電池元件10之太陽電池模組用於大規模之太陽光發電之情形時,存在於太陽電池模組之玻璃等透光性基板與太陽電池元件10之間,產生例如較大為600 V至1000 V左右之電壓差之情況。相對於此,若於帶正電之透光性基板與具有固定正電荷之抗反射層5之間存在具有固定負電荷之鈍化層9,則上述較大之電壓差不易影響抗反射層5。因此,於抗反射層5不易蓄積固定負電荷。藉此,於抗反射層5與第1半導體區域3之界面中,光產生載子之活動不會被抗反射層5較大地妨礙,能夠降低導致輸出之降低之現象(Potential Induced Degradation:PID(電位誘導降解))之產生。換言之,對於PID之耐性(亦稱為PID耐性)能夠提高。 又,例如,於抗反射層5被鈍化層9覆蓋之積層部分Ps1A中,於進行用以形成第1電極6、第2電極7及第3電極8之焙燒等熱處理時,抗反射層5中之氫不易釋放至外部空間。因此,抗反射層5中之氫易於擴散至半導體基板1之第1面1a側。換言之,鈍化層9係作為抗反射層5之上覆層而發揮功能。藉此,例如,於半導體基板1之第1面1a側,外周部1op及其附近之懸鍵亦藉由自抗反射層5供給之氫而終端化。其結果為,於半導體基板1之第1面1a側變得不易產生少數載子之再結合。進而,此處,鈍化層9之厚度越大,則鈍化層9之作為抗反射層5之上覆層之功能越能夠增強。因此,例如,於半導體基板1之第1面1a側,隨著接近第1面1a之外周部1op側而與結晶缺陷之密度對應地鈍化層9之厚度增加,鈍化層9之作為抗反射層5之上覆層之功能能夠增強。藉此,例如,太陽電池元件10中之光電轉換效率能夠提高。又,例如,若鈍化層9係利用ALD法等形成,則鈍化層9中所含有之氫之密度能夠變高。於該情形時,例如,若鈍化層9中之氫之密度大於抗反射層5中之氫之密度,則鈍化層9之作為抗反射層5之上覆層之功能能夠增強。 <2-2.第3實施形態> 於上述各實施形態中,例如,亦可如圖15中所示般於半導體基板1之第1面1a側亦存在保護層11。具體而言,例如,位於半導體基板1之第1面1a側之被覆部Pc1B亦可為以上述第1實施形態之被覆部Pc1作為基本構成且變更為保護層11位於鈍化層9與抗反射層5之間者。於圖15之例中,被覆部Pc1B具有位於半導體基板1之第1面1a之上之鈍化層9、位於該鈍化層9之上之保護層11、及位於該保護層11之上之抗反射層5。此種保護層11例如能夠以如下方式形成。 如圖11中所示,於腔室內,以第1半導體基板1fi之第1面1a與第2半導體基板1se之第1面1a接近且對向之方式配置第1半導體基板1fi及第2半導體基板1se。然後,於如上所述般於腔室內配置有第1半導體基板1fi及第2半導體基板1se之狀態下,於包含第1半導體基板1fi及第2半導體基板1se之複數個半導體基板1之表面之上利用CVD等形成保護層11。 <2-3.第4實施形態> 於上述各實施形態中,例如,亦可如圖16及圖17中所示般於第1面1a之中央部1cp及其周邊亦存在鈍化層9。具體而言,例如,位於半導體基板1之第1面1a側之被覆部Pc1C亦可為以上述第1實施形態之被覆部Pc1作為基本構成且變更為於第1面1a之中央部1cp及其周邊亦存在鈍化層9者。於圖16及圖17之例中,於俯視透視半導體基板1之第1面1a之情形時,於被覆部Pc1C中,鈍化層9具有位於第1面1a之中央部1cp之上之區域(亦稱為存在區域)Pm1C。此時,存在區域Pm1C中之鈍化層9之厚度係根據鈍化層9之素材及固定電荷密度之大小等而變更,例如被設為5 nm以下。於該情形時,例如,於半導體基板1之第1面1a側之中央部1cp之表層部,藉由利用懸鍵之終端化等而進行之結晶缺陷之惰性化,變得不易產生少數載子之再結合。另一方面,例如,即便鈍化層9具有固定負電荷,亦只要鈍化層9之厚度為5 nm以下,則少數載子之再結合不易增加。因此,例如,太陽電池元件10中之光電轉換效率能夠提高。又,於圖17中,存在於第1面1a之中央部1cp及其周邊之鈍化層9具有固定之膜厚,但亦可為中央部1cp之鈍化層9亦以隨著接近外周部1op側而膜厚變厚之方式存在。 <3.其他> 於上述各實施形態中,例如,於半導體基板1之第1面1a側,亦可於以氧化鋁作為主成分之鈍化層9之上,進而存在氧化矽之層。於該情形時,例如,藉由在積層部分Ps1添加氧化矽之層,能夠使第1元件面10a之外周部1op側之區域之反射率降低。 於上述各實施形態中,例如,太陽電池元件10亦可並非PERC型太陽電池元件,而是例如具有IBC(Interdigitated Back Contact,交指式背接觸)、MWT(Metal Wrap Through,金屬貫穿式)及EWT(Emitter Wrap Through,射極貫穿式)等構造之背接觸類型之太陽電池元件。具體而言,太陽電池元件10例如只要為具有於半導體基板1之第1面1a上存在至少包含鈍化層9之一部分及抗反射層5之積層部分Ps1、Ps1A、Ps1B之構造者即可。 於上述各實施形態中,例如,亦可於半導體基板1之第1面1a側,於外周部1op之附近存在鈍化層9之厚度固定之區域。於該情形時,例如,鈍化層9亦可具有厚度固定之區域、及位於該區域之中央部1cp側之變厚區域Ad1。 於上述各實施形態中,例如,可考慮第1氧化矽層、氧化鋁之鈍化層9及第2氧化矽層按該順序利用ALD法而依序形成於半導體基板1之第2面1b之上之情形。此處,第1氧化矽層之厚度例如被設為0.6 nm左右,鈍化層9之厚度例如被設為15 nm左右,第2氧化矽層之厚度例如被設為5 nm左右。於該情形時,例如,亦可為於半導體基板1之第1面1a側中之外周部1op之附近亦依序形成第1氧化矽層、氧化鋁之鈍化層9及第2氧化矽層。 於上述各實施形態中,例如,利用PECVD法形成包含氮化矽之保護層11,但亦可使用絕緣膏形成保護層11。於該情形時,首先,於鈍化層9之上塗佈以矽氧烷樹脂(具有矽氧烷鍵(Si-O-Si鍵)之有機化合物)作為主成分之絕緣膏。然後,藉由使該絕緣膏乾燥,能夠於鈍化層9之上形成保護層11。具體而言,例如,使用網版印刷法等於鈍化層9上之至少一部分,將絕緣膏以具有所期望之圖案之方式進行塗佈。其後,將該絕緣膏使用加熱板或乾燥爐等於最高溫度為150℃至350℃且加熱時間為1分鐘至10分鐘之條件下進行乾燥。藉此,能夠將具有所期望之圖案之保護層11形成於鈍化層9上。 而且,於第3金屬膏之焙燒時,第3金屬膏經由保護層11之孔部而將鈍化層9燒透。此時,第3金屬膏與第2半導體區域2連接,且於半導體基板1之第2面1b側形成第3電極8。又,伴隨第3電極8之形成,於半導體基板1之第2面1b側之表層部亦形成第3半導體區域4。藉此,變得無需藉由雷射光束之照射局部地去除鈍化層9及保護層11,形成孔部之步驟。因此,太陽電池元件之生產性提高。 當然處於分別構成上述各實施形態及各種變化例之狀態之全部或一部分能夠於適當且不矛盾之範圍內進行組合。
1‧‧‧半導體基板
1a‧‧‧第1面
1b‧‧‧第2面
1c‧‧‧第3面
1cp‧‧‧中央部
1fi‧‧‧第1半導體基板
1op‧‧‧外周部
1se‧‧‧第2半導體基板
2‧‧‧第2半導體區域
3‧‧‧第1半導體區域
4‧‧‧第3半導體區域
5‧‧‧抗反射層
6‧‧‧第1電極
6a‧‧‧輸出取出電極
6b‧‧‧集電極
6c‧‧‧輔助電極
7‧‧‧第2電極
8‧‧‧第3電極
9‧‧‧鈍化層(第1鈍化層)
10‧‧‧太陽電池元件
10a‧‧‧第1元件面
10b‧‧‧第2元件面
11‧‧‧保護層
Ad1‧‧‧變厚區域
Ad1A‧‧‧變厚區域
Bm0‧‧‧棒狀部
Lf0‧‧‧匣
Pc1‧‧‧被覆部
Pc1A‧‧‧被覆部
Pc1B‧‧‧被覆部
Pc1C‧‧‧被覆部
Pm1‧‧‧不存在區域
Pm1C‧‧‧存在區域
Ps1‧‧‧積層部分
Ps1A‧‧‧積層部分
Ps1B‧‧‧積層部分
Tr0‧‧‧槽部
X‧‧‧方向
Y‧‧‧方向
Z‧‧‧方向
圖1係表示第1實施形態之太陽電池元件之一例中之受光面側之外觀的俯視圖。 圖2係表示第1實施形態之太陽電池元件之一例中之背面側之外觀的背面圖。 圖3係表示沿圖1及圖2之III-III線之太陽電池元件之切斷面的剖面圖。 圖4係模式性地表示第1實施形態之太陽電池元件之第1面側之部分之切斷面的放大剖面圖。 圖5係表示第1實施形態之太陽電池元件中之與圖3之切斷面對應之部分之製造中途之狀態之一例的剖面圖。 圖6係表示第1實施形態之太陽電池元件中之與圖3之切斷面對應之部分之製造中途之狀態之一例的剖面圖。 圖7係表示第1實施形態之太陽電池元件中之與圖3之切斷面對應之部分之進行製造之中途之狀態之一例的剖面圖。 圖8係表示第1實施形態之太陽電池元件中之與圖3之切斷面對應之部分之製造中途之狀態之一例的剖面圖。 圖9係表示第1實施形態之太陽電池元件中之與圖3之切斷面對應之部分之製造中途之狀態之一例的剖面圖。 圖10係表示第1實施形態之太陽電池元件中之與圖3之切斷面對應之部分之製造中途之狀態之一例的剖面圖。 圖11係表示於第1實施形態之太陽電池元件之製造步驟中形成鈍化層之情況之一例的圖。 圖12(a)係表示捕捉太陽電池EL(electroluminescence,電致發光)檢查中之太陽電池元件之實施例之發光狀態所得之圖像之一例的圖。圖12(b)係表示捕捉太陽電池EL檢查中之太陽電池元件之參考例之發光狀態所得之圖像之一例的圖。 圖13係表示實施例之前表面之分光反射率之一例的曲線圖。 圖14係模式性地表示第2實施形態之太陽電池元件中之與圖3之切斷面對應之第1面側之部分之切斷面的放大剖面圖。 圖15係模式性地表示第3實施形態之太陽電池元件中之與圖3之切斷面對應之第1面側之部分之切斷面的放大剖面圖。 圖16係表示第4實施形態之太陽電池元件之一例中之受光面側之外觀的俯視圖。 圖17係模式性地表示第4實施形態之太陽電池元件中之與圖3之切斷面對應之第1面側之部分之切斷面的放大剖面圖。

Claims (10)

  1. 一種太陽電池元件,其具備: 半導體基板,其具有存在於第1面側之第1導電型之第1半導體區域、及位於與上述第1面為相反側之第2面側之不同於上述第1導電型之第2導電型之第2半導體區域;及 被覆部,其位於該半導體基板之上述第1面側;且 該被覆部具有以積層有包含鈍化層及抗反射層之複數個層之狀態存在之積層部分, 於上述積層部分中,上述鈍化層具有處於隨著自上述第1面之外周部側接近中央部側而厚度減少之狀態之區域。
  2. 如請求項1之太陽電池元件,其中 於上述積層部分中,上述鈍化層係以與上述第1面相接之狀態定位。
  3. 如請求項1之太陽電池元件,其中 於上述積層部分中,上述抗反射層係以與上述第1面相接之狀態定位。
  4. 如請求項1至3中任一項之太陽電池元件,其中 於上述積層部分中,上述鈍化層與上述抗反射層以相接之狀態定位。
  5. 如請求項1至4中任一項之太陽電池元件,其中 上述積層部分中之自藍色光至紫外光之波長區域之反射率處於隨著自上述第1面中之上述外周部側接近上述中央部側而減少之狀態。
  6. 如請求項1至5中任一項之太陽電池元件,其中 上述鈍化層位於上述半導體基板之上述第1面側、上述第2面側、及處於將上述第1面與上述第2面連接之狀態之第3面側。
  7. 如請求項6之太陽電池元件,其中 於上述半導體基板之上述第2面側,保護層位於上述鈍化層上。
  8. 如請求項1至7中任一項之太陽電池元件,其中 於俯視透視上述第1面之情形時,上述鈍化層具有位於上述中央部之上之區域。
  9. 如請求項1至8中任一項之太陽電池元件,其中 上述抗反射層係以與上述第1面之上述中央部相接之狀態定位。
  10. 一種太陽電池元件之製造方法,其包括: 第1步驟,其係準備分別具有存在於第1面側之第1導電型之第1半導體區域、及存在於與上述第1面為相反側之第2面側之不同於上述第1導電型之第2導電型之第2半導體區域的第1半導體基板及第2半導體基板;及 第2步驟,其係於以上述第1半導體基板之上述第1面與上述第2半導體基板之上述第1面接近且對向之方式配置上述第1半導體基板及上述第2半導體基板之狀態下,於上述第1半導體基板及上述第2半導體基板之各者之表面之上形成鈍化層; 於上述第2步驟中,以如下方式形成上述鈍化層,即,具有處於隨著自上述第1半導體基板及上述第2半導體基板之各者之上述第1面中之外周部側接近中央部側而厚度減少之狀態之區域。
TW107113809A 2017-04-27 2018-04-24 太陽電池元件及太陽電池元件之製造方法 TWI673883B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-088210 2017-04-27
JP2017088210 2017-04-27

Publications (2)

Publication Number Publication Date
TW201842680A true TW201842680A (zh) 2018-12-01
TWI673883B TWI673883B (zh) 2019-10-01

Family

ID=63920410

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107113809A TWI673883B (zh) 2017-04-27 2018-04-24 太陽電池元件及太陽電池元件之製造方法

Country Status (6)

Country Link
US (1) US11081617B2 (zh)
EP (1) EP3618124B1 (zh)
JP (1) JP6430090B1 (zh)
CN (1) CN110546768B (zh)
TW (1) TWI673883B (zh)
WO (1) WO2018198683A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106981522B (zh) * 2017-03-03 2018-07-10 浙江爱旭太阳能科技有限公司 能够提高光电转换效率的perc太阳能电池及其制备方法
CN109494281B (zh) * 2018-12-03 2024-01-26 乐山新天源太阳能科技有限公司 太阳能电池抗pid装置
CN111916505A (zh) * 2020-07-17 2020-11-10 隆基绿能科技股份有限公司 一种晶体硅太阳能电池、制备方法及电池模组
CN112864279A (zh) * 2021-01-28 2021-05-28 通威太阳能(成都)有限公司 一种抗pid效应的双面电池及其制备方法
CN112864280A (zh) * 2021-01-29 2021-05-28 通威太阳能(安徽)有限公司 一种高可靠性的双面电池及其制备方法
CN113078222B (zh) * 2021-03-29 2023-03-31 横店集团东磁股份有限公司 一种双面太阳能电池及其制备方法
CN116314382B (zh) * 2023-05-16 2023-09-08 天合光能股份有限公司 太阳能电池及其制作方法、光伏组件及光伏系统

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3712503A1 (de) * 1987-04-13 1988-11-03 Nukem Gmbh Solarzelle
US5356488A (en) * 1991-12-27 1994-10-18 Rudolf Hezel Solar cell and method for its manufacture
JPH08204224A (ja) * 1995-01-23 1996-08-09 Sumitomo Electric Ind Ltd 化合物半導体受光素子及びその製造方法
EP1758173A1 (fr) * 2005-08-23 2007-02-28 EM Microelectronic-Marin SA Cellule à photodiode à contrôle de la réflectivité de lumière, et procédé de fabrication d'une telle cellule
US7932138B2 (en) * 2007-12-28 2011-04-26 Viatron Technologies Inc. Method for manufacturing thin film transistor
DE102009031151A1 (de) * 2008-10-31 2010-05-12 Bosch Solar Energy Ag Solarzelle und Verfahren zu deren Herstellung
JP2011035092A (ja) * 2009-07-31 2011-02-17 Sanyo Electric Co Ltd 裏面接合型太陽電池及びそれを用いた太陽電池モジュール
KR20120111378A (ko) * 2011-03-31 2012-10-10 삼성디스플레이 주식회사 태양 전지 및 이의 제조 방법
KR101258938B1 (ko) * 2011-07-25 2013-05-07 엘지전자 주식회사 태양 전지
KR101223033B1 (ko) * 2011-07-29 2013-01-17 엘지전자 주식회사 태양 전지
WO2013062727A1 (en) * 2011-10-24 2013-05-02 Applied Materials, Inc. Method and apparatus of removing a passivation film and improving contact resistance in rear point contact solar cells
JP6648986B2 (ja) * 2014-05-28 2020-02-19 京セラ株式会社 太陽電池素子および太陽電池モジュール
CN106463548B (zh) 2014-05-29 2018-07-24 京瓷株式会社 太阳能电池元件以及太阳能电池模块

Also Published As

Publication number Publication date
WO2018198683A1 (ja) 2018-11-01
EP3618124A4 (en) 2020-12-09
US20200052149A1 (en) 2020-02-13
EP3618124B1 (en) 2022-12-14
CN110546768B (zh) 2023-04-07
CN110546768A (zh) 2019-12-06
JPWO2018198683A1 (ja) 2019-06-27
JP6430090B1 (ja) 2018-11-28
TWI673883B (zh) 2019-10-01
EP3618124A1 (en) 2020-03-04
US11081617B2 (en) 2021-08-03

Similar Documents

Publication Publication Date Title
TWI673883B (zh) 太陽電池元件及太陽電池元件之製造方法
EP1876651B1 (en) Solar cell manufacturing method
JP6285545B2 (ja) 太陽電池素子および太陽電池モジュール
US8975172B2 (en) Solar cell element and method for manufacturing solar cell element
JP5490231B2 (ja) 太陽電池素子およびその製造方法ならびに太陽電池モジュール
JP5848454B2 (ja) 太陽電池素子
US9871156B2 (en) Solar cell and method of manufacturing the same
JP5813212B2 (ja) 太陽電池素子
KR20120129264A (ko) 태양 전지 및 이의 제조방법
WO2016068237A1 (ja) 太陽電池モジュール
WO2013100085A1 (ja) 太陽電池素子、太陽電池素子の製造方法および太陽電池モジュール
JP2015050277A (ja) 太陽電池およびその製造方法
JP2014011246A (ja) 太陽電池素子および太陽電池モジュール
TW201616662A (zh) 太陽能電池及其製造方法
JP6426486B2 (ja) 太陽電池素子の製造方法
JP5744202B2 (ja) アルミナ膜の形成方法
US11101392B2 (en) Solar cell element and method for manufacturing solar cell element
US20150096611A1 (en) Solar cell device and method for manufacturing the same
JP6430842B2 (ja) 太陽電池素子の製造方法および太陽電池モジュールの製造方法
JP2015191907A (ja) 太陽電池素子
JP2013004944A (ja) 太陽電池、及び太陽電池の製造方法