TW201836097A - 用於對半導體元件進行超音波接合的方法 - Google Patents

用於對半導體元件進行超音波接合的方法 Download PDF

Info

Publication number
TW201836097A
TW201836097A TW107108056A TW107108056A TW201836097A TW 201836097 A TW201836097 A TW 201836097A TW 107108056 A TW107108056 A TW 107108056A TW 107108056 A TW107108056 A TW 107108056A TW 201836097 A TW201836097 A TW 201836097A
Authority
TW
Taiwan
Prior art keywords
conductive structures
bonding
semiconductor component
conductive
semiconductor
Prior art date
Application number
TW107108056A
Other languages
English (en)
Other versions
TWI791013B (zh
Inventor
羅伯特 N. 奇拉克
多明尼克 A. 迪安傑利斯
赫斯特 克勞伯格
Original Assignee
美商庫利克和索夫工業公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US15/456,767 external-priority patent/US9779965B2/en
Application filed by 美商庫利克和索夫工業公司 filed Critical 美商庫利克和索夫工業公司
Publication of TW201836097A publication Critical patent/TW201836097A/zh
Application granted granted Critical
Publication of TWI791013B publication Critical patent/TWI791013B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/185Joining of semiconductor bodies for junction formation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K20/00Non-electric welding by applying impact or other pressure, with or without the application of heat, e.g. cladding or plating
    • B23K20/10Non-electric welding by applying impact or other pressure, with or without the application of heat, e.g. cladding or plating making use of vibrations, e.g. ultrasonic welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67092Apparatus for mechanical treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • H01L2021/60007Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process
    • H01L2021/60022Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation involving a soldering or an alloying process using bump connectors, e.g. for flip chip mounting
    • H01L2021/60097Applying energy, e.g. for the soldering or alloying process
    • H01L2021/60195Applying energy, e.g. for the soldering or alloying process using dynamic pressure, e.g. ultrasonic or thermosonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Mechanical Engineering (AREA)
  • Pressure Welding/Diffusion-Bonding (AREA)
  • Wire Bonding (AREA)
  • Die Bonding (AREA)

Abstract

一種對半導體元件進行超音波接合的方法,該方法包括以下步驟:(a)將第一半導體元件的複數個第一導電結構的複數個表面與第二半導體元件的複數個第二導電結構的複數個相對應表面對準;以及(b)將該等第一導電結構中的多個第一導電結構超音波接合至該等第二導電結構中相對應的多個第二導電結構。第一導電結構及第二導電結構中的至少一個的接合表面包括易碎塗層。

Description

用於對半導體元件進行超音波接合的方法
本發明涉及半導體封裝的形成,尤其涉及用於將半導體元件接合在一起的改進的系統及方法。
傳統的半導體封裝通常包括晶粒附接工藝和導線接合工藝。在這個產業中,先進半導體封裝技術(例如,倒裝晶片接合、熱壓接合等)正獲得更多的關注。例如,在熱壓接合中,在半導體元件之間使用熱量和壓力來形成複數個互連部。
雖然先進封裝技術的應用日益增加,但是在這些技術中存在許多限制,這些限制包括例如與一些先進封裝技術的相對初期(relative infancy)有關的限制。因此,期望能提供用於將半導體元件接合在一起的改進系統及方法。
根據本發明的示例性實施例,提供了一種對半導體元件進行超音波接合的方法。該方法包括以下步驟:(a)將第一半導體元件的複數個第一導電結構的複數個表面與第二半導體元件的複數個第二導電結構的複數個相對應表面對準;以及(b)將該等第一導電結構中的多個第一導電結構超音波接合至該等第二導電結構中相應的多個第二導電結構。在步驟(b)之前,該等第一導電結構及該等第二導電結構中的至少一個的接合表面包括易碎塗層。
例如,位於至少一個第一半導體元件及至少一個第二半導體元件的複數個導電結構上的易碎塗層可以在倒裝晶片接合前施加,以保護導電結構的接合表面免於氧化(例如,其中導電結構可以由銅形成或者包括銅)。塗層可以是由氮化矽、氧化矽或碳化矽或它們的混合物構成的表面層,該塗層具有適於接合的厚度而無需用熔劑處理(fluxing),並且該塗層在超音波接合的作用下足夠易碎,以在第一半導體元件和第二半導體元件的導電結構之間獲得金屬到金屬接觸。該塗層的厚度的示例性範圍在10埃(Angstroms, Å)到500埃之間,另一示例性範圍在15埃到250埃之間。該塗層可以是例如鈦、鉭、銦、鋁、錫、鋅、鋯、釩、鉻、鎳的氮化物、氧化物或碳化物。
可以使用足夠易碎的陶瓷塗層,以在超音波倒裝晶片接合期間在相應導電結構的接合表面之間獲得金屬到金屬接觸,並且獲得適於接合而無需用熔劑處理的表面。
亦即,本發明提供了一種方法以保護導電結構(例如,銅導電結構)的用於包括超音波連接的倒裝晶片接合的接合表面免受污染物(諸如氧化銅)或者從該接合表面移除污染物。該方法包括使接合表面塗覆有陶瓷材料層,該陶瓷材料層具有適於接合而無需熔劑處理、並且給該層提供足夠易碎以在倒裝晶片接合期間在導電結構的接合表面之間獲得金屬到金屬接觸的硬度的厚度。
導電結構的塗層可以是由與銅形成複合物(complexes)的稀土金屬構成的表層塗層(例如,如果包括塗層的導電結構是銅)。塗層可以具有這樣的厚度,使得在形成銅複合物(例如,暴露於含有氫的還原環境)時,形成陶瓷氫化物層(例如,選自銅-稀土金屬複合物的金屬氫化物以及形成金屬氫化物的不與銅融合金屬的金屬氫化物的金屬氫化物化合物的層),該陶瓷氫化物層具有適於接合且無需熔劑處理並且給該層提供前述硬度的厚度。
如本發明所使用的,「半導體元件」一詞意指包括(或被配置成在隨後的步驟中包括)半導體晶片或晶粒的任何結構。示例性的半導體元件包括裸露的半導體晶粒、位於基板(例如,導線框架、PCB、載體等)上的半導體晶粒、封裝半導體裝置、倒裝晶片半導體裝置、嵌入基板中的晶粒、由半導體晶粒構成的堆疊等。此外,半導體元件可以包括被配置成被接合或者以其它方式被包括在半導體封裝中的元件(例如,被結合在堆疊晶粒構型中的間隔件、基板等)。
根據本發明的某些示例性實施例,提供了用於裝配諸如疊層封裝(即,package on package, PoP)結構的半導體裝置的創新技術(及結構)。例如,多個半導體元件(可以是封裝)可以呈堆疊結構佈置。這些元件中的每個元件較佳地包括被超音波接合在一起的鋁(或鋁合金、或部分是鋁(partially aluminum))導電結構。這種技術具有某些優點,包括例如:與其它互連技術(例如,基於焊料的PoP技術)相比,密度減小;與其它互連技術相反,不使用焊料塊回流;並且在某些應用中通過使用鋁-鋁互連使得能進行室溫超音波接合。
圖1A顯示超音波接合機100的部分,超音波接合機100包括接合工具124以及支撐結構150。如本領域技術人員將理解到的,熱壓接合機(諸如機器100或本發明中所描述的任何其它機器的實施例)可包括為了簡單起見而未在附圖中示出的許多元件。示例性的元件包括例如:複數個輸入元件,其用於提供欲與其它半導體元件接合的複數個輸入工件;複數個輸出元件,其用於接收此時包括其它半導體元件的複數個已加工工件;用於移動複數個工件的傳送系統;用於對複數個工件進行成像和對準的成像系統;承載接合工具的接合頭元件;用於移動接合頭元件的運動系統;包括用於操作機器的軟體的電腦系統;以及其它元件。
再次參考圖1A,上部半導體元件108由接合工具124的保持部分110(例如,通過真空,諸如通過由保持部分110的保持表面所定義的真空埠)保持。上部半導體元件108包括位於其下表面上的上部導電結構112a及112b。下部半導體元件160包括被接合至基板104(或者以其它方式由基板104支撐)的半導體晶粒102。下部導電結構106a及106b被設置在下部半導體晶粒102的上表面上。基板104又由支撐結構150(例如,機器100的加熱塊、機器100的砧座或者任何其它理想的支撐結構)支撐。在圖1A所示的結構(準備進行接合)中,上部導電結構112a及112b中的每一個通常是與相對應的下部導電結構106a及106b對準。通過接合工具124的運動(如圖1A中的箭頭126所示)使半導體元件108向下移動。在這個運動之後,圖1B示出了相應導電結構106a與112a以及106b與112b之間的接觸。利用超音波換能器(未於圖中示出,但在附圖中被表示為『ultrasonic generator, USG』,即超音波發生器)通過接合工具124將超音波能量114施加至上部半導體元件108以及上部導電結構112a和112b。例如,承載接合工具124的超音波換能器又可以由機器100的接合頭元件承載。
在超音波接合期間,下部導電結構106a及106b可通過由支撐結構150提供給下部半導體元件160的支撐(例如,支撐結構150的支撐表面可包括一個或多個真空埠,以在接合期間將基板104緊固至支撐結構150)來保持相對靜止。超音波能量114(與可選的接合力及/或熱量一起)可以使得導電結構局部變形。例如,在圖1C中,導電結構106a及106b以及112a及112b被示出為部分地變形。在圖1C中,超音波接合部被形成在相應成對的導電結構之間。例如,超音波接合部128a被形成在變形的導電結構112a'/106a'之間,並且超音波接合部128b被形成在變形的導電結構112b'/106b'之間。導電結構106a及106b以及112a及112b可以由鋁或鋁合金形成,或者可以在它們的接合表面處包含鋁等等。
相應成對的導電元件106a與112a以及106b與112b可以在室溫下(在接合過程期間無需添加熱量)被接合在一起。可選地,可以施加額外的熱量,例如:(1)在接合過程期間,通過接合工具124給上部半導體元件108施加額外的熱量,由此加熱上部導電元件112a及112b;及/或(2)在接合過程期間,通過支撐結構150(例如,加熱塊150)給下部半導體元件160施加額外的熱量,由此加熱下部導電結構106a及106b。這種可選的加熱(例如,通過接合工具及/或支撐結構等)適用於在本發明中所顯示並描述的本發明的任何實施例。
圖1A至圖1C所示的半導體元件160和108可以是被配置成接合在一起的多個半導體元件中的任何一種。在一個特別具體的示例(其也適用於在本發明中所顯示並描述的其它實施例)中,半導體元件160是處理器(例如,也可被稱為應用處理器單元(application processor unit, APU)的行動電話處理器),並且半導體元件108是被配置成如圖1A至圖1C所示地接合至處理器的存儲裝置。
圖1A至圖1C所示的導電結構(即,112a、112b、106a、106b)被顯示為通用結構。這些結構可以採取許多不同的形式,諸如導電柱、柱形凸起(例如,使用柱形凸起機形成)、電鍍導電結構、濺射導電結構、導線部分、接合焊盤、接觸焊盤以及其它形式。本發明提供的各種其它附圖顯示這些結構的具體示例。根據本發明的某些實施例,導電結構在於該位置處將被接合至其它導電結構的接觸區域(即,接合表面)包括鋁。在這些實施例中,導電結構可以由鋁或鋁合金(例如,鋁與銅熔成合金、鋁與矽和銅熔成合金等)形成。在其它示例中,導電結構可以包括除鋁之外的基底導電材料(例如,銅)與位於接觸區域的鋁(或鋁合金)。在本申請案中,如果導電結構被稱為「鋁」,則應理解到,該結構可以是鋁,可以是鋁合金,或者可以在這種導電結構的接觸區域包括鋁(或鋁合金)。
圖2A顯示超音波接合機200的部分,超音波接合機200包括接合工具224以及支撐結構250。上部半導體元件208由接合工具224的保持部分210(例如,通過真空)保持,並且包括設置在其下表面處的上部導電結構222a及222b(即,導電鋁焊盤222a及222b)。下部半導體元件260包括被接合至基板204(或者以其它方式由基板204支撐)的半導體晶粒202。下部導電結構206a及206b被設置在下部半導體晶粒202的上表面上。基板204又由支撐結構250支撐。在圖2A所示的結構中,上部導電結構222a及222b中的每一個通常是與相對應的下部導電結構206a及206b對準(並且被配置成超音波接合至相對應的下部導電結構206a及206b)。下部導電結構206a包括被設置在下部半導體晶粒202上的上表面上的銅(Cu)柱230以及位於Cu柱230的上表面上的上部鋁接觸結構216。上部鋁接觸結構216例如可以被電鍍或濺射到下部銅柱230的上表面上。圖2B是圖2A的「B」部分的放大圖,並且顯示下部導電結構206a的與上部導電元件222a處於接觸的頂部。
利用超音波換能器(未於圖中顯示)通過接合工具224將超音波能量施加至上部半導體元件208。如圖2C所示,超音波能量可以使導電結構局部變形。即,超音波接合部228被形成在變形的上部導電結構222a'與變形的接觸結構216'之間(如圖2C所示)。
如本領域技術人員將理解到的,Cu柱230(包括電鍍或濺射的鋁接觸結構/部分216)僅是包括鋁的導電結構的一個示例。圖2A還示出了另一種示例性的導電結構206b。下部導電結構206b是諸如一部分鋁線(可以使用導線接合工藝來接合)、鋁柱等的鋁結構(或鋁合金結構)。
圖3顯示超音波接合機300的部分,超音波接合機300包括接合工具324以及支撐結構350。上部半導體元件308由接合工具324的保持部分310(例如,通過真空)保持,並且包括上部導電結構322a及322b(即,導電鋁焊盤322a及322b)。圖3顯示封裝半導體裝置360(即,下部半導體元件360)到上部半導體元件308的接合。下部半導體元件360包括接合至基板304(或以其它方式由基板304支撐)的半導體晶粒302。下部導電結構306a及306b被設置在基板304的上表面上。基板304又由支撐結構350支撐。導線環320a及320b被接合在半導體晶粒302和基板304之間(雖然未在圖3中顯示,但是晶粒302可以倒裝晶片接合至基板304,這與導線環互連不同或是對它的補充)。已經在晶粒302和導線環320a及320b上施加塗層/封裝334(例如,環氧樹脂模塑膠)。如圖所示,下部導電結構306a及306b的上部部分暴露於塗層/封裝334上方,以允許電連接至上部半導體元件308。
在圖3所示的結構中,上部導電結構322a及322b中的每一個通常是與相對應的下部導電結構306a及306b對準(並且被配置成超音波接合至相對應的下部導電結構306a及306b)。如圖3所示,下部導電結構306a及306b中的每一個包括位於基板304的上表面上的相應Cu柱330a及330b、以及位於Cu柱330a及330b的上表面上的相應上部鋁接觸結構316a及316b。上部鋁接觸結構316a及316b可以被電鍍或濺射到Cu柱330a及330b的相應上表面上。如圖所示,已經通過接合工具324的運動(如圖3中的箭頭所示)使半導體元件308向下移動,圖3顯示導電結構306a與322a以及306b與322b之間的接觸。使用超音波換能器來(例如,通過接合工具324)將超音波能量(與可選的熱量及/或接合力一起)施加至上部半導體元件308,以在鋁導電結構322a及322b與相應的鋁接觸結構316a及316b之間形成超音波接合部。
圖4A顯示超音波接合機400的部分,超音波接合機400包括接合工具424以及支撐結構450。上部半導體元件408由接合工具424的保持部分410(例如,通過真空)保持,並且包括設置在其下表面上的上部導電結構412a及412b(即,例如濺射鋁凸起、鋁柱形凸起等)。下部半導體元件460包括被接合至支撐結構404(例如,FR4支撐結構)(或以其他方式由支撐結構404支撐)的半導體晶粒402。下部導電結構406a及406b(即,例如濺射鋁凸起、鋁柱形凸起等)被設置在下部半導體晶粒402的上表面上。基板404又由支撐結構450支撐。在圖4A所示的結構中,上部導電結構412a及412b中的每一個通常是與相對應的下部導電結構406a及406b對準(並且被配置成超音波接合至相對應的下部導電結構406a及406b)。圖4B顯示結構412a及406a(在超音波接合之前)的細節。再次參考圖4A,已經通過接合工具424的運動(如圖4A中的箭頭所示)使半導體元件408向下移動,讓接觸被顯示在導電結構406a與412a以及406b與412b之間。使用超音波換能器來(例如,通過接合工具424)將超音波能量414(與可選的熱量及/或接合力一起)施加至上部半導體元件408,以在變形的上部鋁導電結構和變形的相應下部鋁接觸結構之間形成超音波接合部428a和428b(參見,例如圖4C所示的被形成在變形的結構412a'與變形的結構406a'之間的完整超音波接合部428a')。
圖5A顯示超音波接合機500的部分,超音波接合機500包括接合工具524以及支撐結構550。上部半導體元件508由接合工具524的保持部分510(例如,通過真空)保持,並且包括上部導電結構522a及522b(即,導電鋁焊盤522a及522b)。下部半導體元件560包括被接合至基板504(例如,FR4支撐結構)(或者以其它方式由基板504支撐)的半導體晶粒502。下部導電結構506a及506b(即,例如濺射鋁凸起、鋁柱形凸起等)被設置在下部半導體晶粒502的上表面上。基板504又由支撐結構550支撐。在圖5A所示的結構中,上部導電結構522a及522b中的每一個通常是與相對應的下部導電結構506a及506b對準(並且被配置成超音波接合至相對應的下部導電結構506a及506b)。圖5B顯示結構522a及506a(在超音波接合之前)的細節。如圖所示,已經通過接合工具524的運動(如圖5A中的箭頭所示)使半導體元件508向下移動,圖5A顯示導電結構506a與522a之間的接觸。使用超音波換能器來(例如,通過接合工具524)將超音波能量(與可選的熱量及/或接合力一起)施加至上部半導體元件508,以在變形的上部鋁導電結構與變形的相應下部鋁接觸結構之間形成超音波接合部528a及528b(參見,例如圖5C所示的被形成在變形的結構522a'與變形的結構506a'之間的完整超音波接合部528a')。
圖6A顯示超音波接合機600的部分,超音波接合機600包括接合工具624以及支撐結構650。在圖6A中,根據本發明的教示,多個半導體元件係以一堆疊結構接合在一起。具體而言,半導體元件660a包括被接合至基板604a(或者以其它方式由基板604a支撐)的半導體晶粒602a,其中導電結構606a及606b(即,例如濺射鋁凸起、鋁柱形凸起等)被設置在半導體晶粒602a的上表面上。半導體元件660a由支撐結構650支撐。
另一個半導體元件660b(包括被接合至基板604b或者以其它方式由基板604b支撐的相應半導體晶粒602b,並且包括位於基板604b上的導電結構612a及612b)已經預先被接合至半導體元件660a。具體而言,接合工具624預先將元件660b接合(例如,超音波接合)至元件660a,使得在相應成對的鋁導電結構612a與606a以及612b與606b之間形成超音波接合部628a及628b。元件660b還包括導電結構606a'及606b',它們已經在下面描述的步驟中被接合至元件660c的導電結構。圖6B顯示包括變形的導電結構612a及606a的超音波接合部628a的詳細視圖。
類似地,又一個半導體元件660c(包括被接合至基板604c或者以其它方式由基板604c支撐的相應半導體晶粒602c,並且包括位於基板604c上的導電結構612a'及612b')已經預先被接合至半導體元件660b。具體而言,接合工具624預先將元件660c接合(例如,超音波接合)至元件660b,使得在相應成對的鋁導電結構612a'與606a'以及612b'與606b'之間形成超音波接合部628a'及628b'。元件660c還包括導電結構606a''及606b'',它們將在下面描述的步驟中被接合至元件660d的導電結構。
如圖6A所示,上部半導體元件660d由接合工具624的保持部分610(例如,通過真空)保持,並且包括被接合至基板604d(或者以其它方式由基板604d支撐)的半導體晶粒602d。導電結構612a''及612b''(即,例如濺射鋁凸起、鋁柱形凸起等)被設置在基板604d的下表面上。導電結構612a''及612b''通常是與相對應的導電結構606a''及606b''對準(並且被構造成超音波接合至相對的相應導電結構606a''及606b'')。通過接合工具624的運動(如圖6A中的箭頭所示)使半導體元件660d向下移動。在該向下運動之後,在相應成對的導電結構612a''與606a''以及612b''與606b''之間發生接觸(參見,例如圖6C的結構612a''與606a''之間在通過超音波接合變形前的接觸的詳細視圖)。使用超音波換能器(未於圖中示出)通過接合工具624將超音波能量施加至上部半導體元件604d,以在相應成對的導電結構612a''與606a''以及612b''與606b''之間形成超音波接合部。
雖然已經例示了具體的示例性上部鋁導電結構和下部鋁導電結構,但是本領域技術人員將理解到,在本發明的教示內允許有各種形狀和設計的上部鋁導電結構和下部鋁導電結構。
圖7是顯示根據本發明的一個示例性實施例的將半導體接合在一起的方法的流程圖。如本領域技術人員所理解到的,可以省略被包括在流程圖的某些步驟;可以增加一些額外的步驟;以及,步驟的順序可以相對於所示出的順序改變。在步驟700中,第一半導體元件(例如,包括位於基板上的半導體晶粒)被支撐在接合機的支撐結構上。第一半導體元件(例如,半導體結構的上表面)包括至少部分地由鋁構成的多個第一導電結構(參見,例如圖1A中的元件160的結構106a及106b;圖2A中的元件260的結構206a及206b;圖3A中的元件360的結構306a及306b;圖4A中的元件460的結構406a及406b;圖5A中的元件560的結構506a及506b;以及圖6A中的元件660c的結構606a''及606b'')。在步驟702中,第二半導體元件由接合機的接合工具的保持部分保持(參見,例如相應附圖中的元件108、208、308、408、508以及660d)。第二半導體元件包括至少部分地由鋁構成的多個第二導電結構(例如,位於第二半導體元件的下表面上)。在步驟704中,第一導電結構和第二導電結構被彼此對準(參見,例如圖1A和圖6A),隨後使它們彼此接觸。在可選的步驟706中,以預定大小的接合力將多個被對準的第一導電結構和第二導電結構壓在一起。預定大小的接合力可以是單個接合力值,或者可以是接合操作期間實際接合力在其中變化的接合力曲線(profile)。在可選的步驟708中,將熱量施加至多個被對準的第一導電結構及/或第二導電結構。例如,可以使用支撐第一半導體元件的支撐結構來將熱量施加至第一導電結構。類似地,可以使用保持第二半導體元件的接合工具來將熱量施加至第二導電結構。在步驟710中,多個第一導電結構和第二導電結構被超音波接合在一起,以在它們之間形成超音波接合部。
如本領域技術人員將理解到的,由於本發明將鋁材料接合至鋁材料,這可以容易地利用超音波能量及/或接合力來完成,而通常不需要加熱,因此當期望環境溫度/較低溫度的接合操作時,本發明尤其有益。
雖然本發明主要描述並例示關於被超音波接合在一起的兩對導電結構,但是本發明當然不限於此。實際上,根據本發明裝配的半導體封裝(例如,先進封裝)可以具有任意數量的導電結構,並且可以具有被超音波接合在一起的數百(或者甚至數千)對導電結構。此外,導電結構不需要成對接合。例如,一個結構可以被接合至兩個或更多個相對的結構。因此,來自一個半導體元件的任意數量的導電結構可以被超音波接合至另一個半導體的任意數量的導電結構。
雖然本發明主要描述(和示出)了超音波能量通過接合工具(例如,在接合工具與超音波換能器接合的位置)的施加,但是本發明不限於此。更確切地說,可以通過任何期望的結構傳輸超音波能量,例如支撐結構。
如本領域技術人員將理解到的,根據具體應用,超音波接合的細節可廣泛變化。儘管如此,現在描述一些非限制性的示例性細節。例如,可以結合導電結構(例如,柱結構等)的設計來對超音波換能器的頻率進行設計,使得換能器諧振頻率大致與給定的半導體元件的諧振頻率一致,在這種情況下,導電結構可以作為懸臂樑來動態地起作用。在另一個示例性替代方案中,換能器能夠以簡單的「從動」型方式相對於半導體元件成非諧振狀態運行。
施加至超音波換能器(例如,施加至換能器驅動器中的壓電晶體/陶瓷)的能量的示例性範圍可以在0.1kHz至160kHz、10kHz至120kHz、20kHz至60kHz等範圍內。在接合期間,可以施加單個頻率,或者可以施加多個頻率(例如,依序地、同時地或者依序且同時地)。對半導體元件的擦洗(即,被施加至由接合工具保持的半導體元件的振動能量)可以在多個期望方向中的任意方向上被施加,並且可以通過保持半導體元件的接合工具(如本發明中所示的)、通過支撐半導體元件的支撐結構、以及其它結構來施加。具體參考本發明所示的實施例(其中超音波能量通過保持半導體元件的接合工具施加),擦洗可以在大致平行於或者大致垂直於接合工具的縱向軸線的方向上(或者在其它方向上)施加。
由超音波換能器施加的振動能量可以例如以0.1 um至10 um的峰-峰幅度範圍施加(例如,利用對恆定電壓、恆定電流的回饋控制、或包括但不限於斜坡電流、斜坡電壓的交替控制方案、或基於一個或多個輸入的比例回饋控制)。
如本發明所描述的,還可以在超音波接合週期的至少一部分期間施加接合力。接合力的示例性範圍為0.1kg至100kg。接合力可以作為恆定值施加,或者可以是在接合週期期間改變的接合力曲線。在受控的接合力實施方式中,基於一個或多個輸入(例如,超音波振幅、時間、速度、變形、溫度等),對接合力的回饋控制可以是恆定的、斜坡的或成比例的。
如本發明所描述的,可以在接合週期前及/或在接合週期期間對半導體元件中的一個或多個進行加熱。半導體元件的示例性溫度範圍在20℃至250℃之間。熱量(例如,通過接合工具和支撐結構中的一個或全部、或者其它元件施加的)可以作為恆定值施加,或者可以是在接合週期期間改變的溫度曲線,並且可以利用回饋控制來控制。
雖然本發明主要係描述並例示關於位於相應半導體元件上的鋁導電結構之間形成超音波接合部,但是本發明當然不限於此。即,本發明的教示可以適用在具有不同成分的導電結構之間形成超音波接合部。用於被連接的導電結構的材料的示例性列表包括:鋁與銅(即,在位於一個半導體元件上的鋁導電結構與位於另一半導體元件上的銅導電結構之間形成超音波接合部);無鉛焊料(例如,主要由錫組成)與銅;無鉛焊料與鋁;銅與銅;鋁與銀;銅與銀;鋁與金;金與金;以及銅與金。當然,可以設想導電結構成分(例如,銦)的其它組合。
如以上所提供的,雖然已經結合被包括在半導體元件的各種導電結構中的鋁材料來描述本發明的多個方面,但是本發明不限於此。即,位於半導體元件上的導電結構可以包括各種不同的材料(或由各種不同的材料形成)。例如,位於上部半導體元件(例如,使用接合工具承載和接合的元件)上的導電結構及/或位於下部半導體元件(例如,上部導電元件被接合至的元件)上的導電結構可以由銅形成(或者包括銅)。這種銅材料表面可能受大氣污染物;即,銅表面傾向於氧化。
因此,在本發明的某些實施例中,多個第一導電結構和多個第二導電結構中的至少一種導電結構可以由銅形成(或者包括銅)。在本發明的這種實施例中,整個導電結構不需要由銅形成,而是,多個第一導電結構及/或多個第二導電結構可以在鄰近多個第一導電結構和多個第二導電結構中的另一種導電結構的介面部分處包括銅。
根據本發明的各個面向,可以在進行超音波接合前,將塗層(例如,無機塗層)施加至這種導電結構的表面,以防止銅表面(例如,諸如銅柱的銅導電結構的連接表面)氧化。具體而言,可以在進行接合前,將這種塗層施加至位於上部半導體元件(例如,使用接合工具來承載和接合的元件)上的導電結構及/或位於下部半導體元件(例如,上部導電元件接合被接合至的元件)上的導電結構的表面(例如,接合表面)。
例如,這種塗層可以是作為薄的易碎塗層被施加在導電結構(例如,銅柱導電結構)上的無機塗層(例如,氮氧化矽塗層)。在位於上部半導體元件和下部半導體元件上的相應導電結構之間形成倒裝晶片互連部前,塗層可以起到保護這些導電結構(諸如銅導電結構)中的某些免於氧化等的作用。隨後,結合超音波倒裝晶片連接工藝,位於相對應導電結構上的(一個或多個)塗層被超音波擦除,由此建立金屬到金屬的接觸/互連。
通過在導電結構上設置塗層,可以提高細間距倒裝晶片封裝的生產率和穩固性。例如,由於倒裝晶片封裝(其可以包括銅互連部)趨向越來越細的間距,因此塗層的使用適用於包括但不限於晶粒到基板、晶粒到晶粒以及晶粒到晶圓的各種場合中形成互連部。
在利用超音波能量破壞(break through)塗層(及/或形成在導電結構上的其它氧化物層)後,完成半導體元件的導電結構之間的最終連接工藝(例如,其可包括熱、壓力及/或力的任何所需組合)。
圖8A至圖8C(與圖9的流程圖一起)、圖10A至圖10C(與圖11的流程圖一起)以及圖12A至圖12C(與圖13的流程圖一起)顯示在利用前述(一個或多個)塗層的半導體元件之間形成互連部的系統及方法。圖9、圖11及圖13顯示根據本發明的示例性實施例的將半導體元件接合在一起的方法的流程圖。如本領域技術人員所理解到的,可以省略被包括在流程圖中的某些步驟;可以增加一些額外的步驟;以及,步驟的順序可以相對於所示出的順序改變。
具體參考圖8A,上部半導體元件808由接合工具824的保持部分810(例如,通過真空,諸如通過由保持部分810的保持表面限定的真空埠)保持。上部半導體元件808包括位於其下表面上的上部導電結構812a及812b。下部半導體元件860包括被接合至基板804(或者以其它方式由基板804支撐)的半導體晶粒802。下部導電結構806a及806b(例如,諸如銅柱的銅導電結構、其它導電結構)被設置在下部半導體晶粒802的上表面上。塗層806a1被設置在導電結構806a上,並且塗層806b1被設置在導電結構806b上。基板804又由支撐結構850(例如,機器800的加熱塊、機器800的砧座或者任何其它期望的支撐結構)支撐。在圖8A所示的結構(準備進行接合)中,上部導電結構812a及812b中的每一個通常是與相對應的下部導電結構806a及806b對準。通過接合工具824的運動(如圖8A中的箭頭826所示)使半導體元件808向下移動。在這個運動之後,圖8B顯示相應導電結構806a(包括塗層806a1)與812a以及806b(包括塗層806b1)與812b之間的接觸。利用超音波換能器(未於圖中示出,但在附圖中被表示為「USG」,即超音波發生器)通過接合工具824將超音波能量814施加至上部半導體元件808以及上部導電結構812a和812b。例如,承載接合工具824的超音波換能器又可以由倒裝晶片接合機800的接合頭組件承載。在超音波接合期間,下部導電結構806a及806b可通過由支撐結構850提供給下部半導體元件860的支撐(例如,支撐結構850的支撐表面可包括一個或多個真空埠,以在接合期間將基板804緊固至支撐結構850)來保持相對靜止。超音波能量814(與可選的接合力及/或熱量一起)可以使得導電結構局部變形。例如,在圖8C中,導電結構806a及806b以及812a及812b被顯示為變形(或者至少部分地變形)。在圖8C中,超音波接合部被形成在相應成對的導電結構之間。例如,超音波接合部828a被形成在變形的導電結構812a'/806a'之間,並且超音波接合部828b被形成在變形的導電結構812b'/806b'之間。
具體參考圖9,在步驟900中,第一半導體元件(例如,包括位於基板上的半導體晶粒,諸如圖8A所示的元件860)被支撐在接合機的支撐結構上。第一半導體元件(例如,半導體結構的上表面)包括多個第一導電結構,該多個第一導電結構包括位於導電結構的接觸表面(例如,用於倒裝晶片接合的接合表面)上的易碎塗層(參見,例如如圖8A所示的元件860的包括塗層806a1及806b1的結構806a及806b)。在步驟902中,第二半導體元件由接合機的接合工具的保持部分保持(參見,例如圖8A中的元件808)。第二半導體元件包括多個第二導電結構(例如,位於第二半導體元件的下表面上)。在步驟904中,第一導電結構和第二導電結構被彼此對準(參見,例如圖8A),並且隨後使它們彼此接觸(參見,例如圖8B)。在步驟906中,超音波能量(諸如在圖8B中,通過承載第二半導體元件的接合工具)被施加至第二半導體元件,使得第二半導體元件的導電結構破壞第一半導體元件的導電結構的與在該成對導電結構之間形成的超音波接合部(例如,參見圖8C中的超音波接合部828a及828b)相關的相應塗層。
具體參考圖10A,上部半導體元件1008由接合工具1024的保持部分1010(例如,通過真空,諸如通過由保持部分1010的保持表面限定的真空埠)保持。上部半導體元件1008包括位於其下表面上的上部導電結構1012a及1012b(例如,由銅形成或包括銅的導電結構),其中塗層1012a1被設置在導電結構1012a上,並且塗層1012b1被設置在導電結構1012b上。下部半導體元件1060包括被接合至基板1004(或者以其它方式由基板1004支撐)的半導體晶粒1002。下部導電結構1006a及1006b(例如,諸如銅柱的銅導電結構、其它導電結構)被設置在下部半導體晶粒1002的上表面上。基板1004又由支撐結構1050(例如,機器1000的加熱塊、機器1000的砧座或者任何其它期望的支撐結構)支撐。在圖10A所示的結構(準備進行接合)中,上部導電結構1012a及1012b中的每一個通常是與相對應的下部導電結構1006a及1006b對準。通過接合工具1024的運動(如圖10A中的箭頭1026所示)使半導體元件1008向下移動。在這個運動之後,圖10B顯示相應導電結構1006a與1012a(包括塗層1012a1)以及1006b與1012b(包括塗層1012b1)之間的接觸。利用超音波換能器通過接合工具1024將超音波能量1014施加至上部半導體元件1008以及上部導電結構1012a及1012b。例如,承載接合工具1024的超音波換能器又可以由機器1000的接合頭元件承載。在超音波接合期間,下部導電結構1006a及1006b可通過由支撐結構1050提供給下部半導體元件1060的支撐(例如,支撐結構1050的支撐表面可包括一個或多個真空埠,以在接合期間將基板1004緊固至支撐結構1050)來保持相對靜止。超音波能量1014(與可選的接合力及/或熱量一起)可以使得導電結構局部變形。例如,在圖10C中,導電結構1006a及1006b以及1012a及1012b被顯示為變形(或者至少部分地變形)。在圖10C中,超音波接合部被形成在相應成對的導電結構之間。例如,超音波接合部1028a被形成在變形的1012a'/1006a'之間,並且超音波接合部1028b被形成在變形的導電結構1012b'/1006b'之間。
具體參考圖11,在步驟1100中,第一半導體元件(例如,包括位於基板上的半導體晶粒,諸如圖10A所示的元件1060)被支撐在接合機的支撐結構上。第一半導體元件(例如,半導體結構的上表面)包括多個第一導電結構(參見,例如圖10A所示的元件1060的結構1006a及1006b)。在步驟1102中,第二半導體元件由接合機的接合工具的保持部分保持(參見,例如圖10A中的元件1008)。第二半導體元件包括多個第二導電結構(例如,位於第二半導體元件的下表面上),該多個第二導電結構包括位於導電結構的接觸部分上的塗層(參見,例如圖10A所示,元件1060的包括塗層1012a1及1012b1的結構1012a及1012b)。在步驟1104中,第一導電結構和第二導電結構被彼此對準(參見,例如圖10A),並且隨後使它們彼此接觸。在步驟1106中,超音波能量(諸如在圖10B中,通過承載第二半導體元件的接合工具)被施加至第二半導體元件,使得第一半導體元件的導電結構破壞第二半導體元件的導電結構的與在該成對導電結構之間形成超音波接合部(例如,參見圖10C中的超音波接合部1028a及1028b)相關的相應塗層。
具體參考圖12A,上部半導體元件1208由接合工具1224的保持部分1210(例如,通過真空,諸如通過由保持部分1210的保持表面限定的真空埠)保持。上部半導體元件1208包括位於其下表面上的上部導電結構1212a及1212b(例如,由銅形成或包括銅的導電結構),其中塗層1212a1被設置在導電結構1212a上,並且塗層1212b1被設置在導電結構1212b上。下部半導體元件1260包括被接合至基板1204(或者以其它方式由基板1204支撐)的半導體晶粒1202。下部導電結構1206a及1206b(例如,諸如銅柱的銅導電結構、其它導電結構)被設置在下部半導體晶粒1202的上表面上。塗層1206a1被設置在導電結構1206a上,並且塗層1206b1被設置在導電結構1206b上。基板1204又由支撐結構1250(例如,機器1200的加熱塊、機器1200的砧座或者任何其它期望的支撐結構)支撐。在圖12A所示的結構(準備進行接合)中,上部導電結構1212a及1212b中的每一個通常是與相對應的下部導電結構1206a及1206b對準。通過接合工具1224的運動(如圖12A中的箭頭1226所示)使半導體元件1208向下移動。在這個運動之後,圖12B顯示相應導電結構1206a(包括塗層1206a1)與1212a(包括塗層1212a1)以及1206b(包括塗層1206b1)與1212b(包括塗層1212b1)之間的接觸。利用超音波換能器(未示出,但在附圖中被表示為「USG」,即超音波發生器)通過接合工具1224將超音波能量1214施加至上部半導體元件1208以及上部導電結構1212a及1212b。例如,承載接合工具1224的超音波換能器又可以由機器1200的接合頭元件承載。在超音波接合期間,下部導電結構1206a及1206b可通過由支撐結構1250提供給下部半導體元件1260的支撐(例如,支撐結構1250的支撐表面可包括一個或多個真空埠,以在接合期間將基板1204緊固至支撐結構1250)來保持相對靜止。超音波能量1214(與可選的接合力及/或熱量一起)可以使得導電結構局部變形。例如,在圖12C中,導電結構1206a及1206b以及1212a及1212b被顯示為變形(或者至少部分地變形)。在圖12C中,超音波接合部被形成在相應成對的導電結構之間。例如,超音波接合部1228a被形成在變形的導電結構1212a'/1206a'之間,並且超音波接合部1228b被形成在變形的導電結構1212b'/1206b'之間。
具體參考圖13,在步驟1300中,第一半導體元件(例如,包括位於基板上的半導體晶粒,諸如圖12A所示的元件1260)被支撐在接合機的支撐結構上。第一半導體元件(例如,半導體結構的上表面)包括多個第一導電結構,該多個第一導電結構包括位於導電結構的接觸表面上的塗層(參見,例如圖12A所示,元件1260的包括塗層1206a1及1206b1的結構1206a及1206b)。在步驟1302中,第二半導體元件由接合機的接合工具的保持部分保持(參見,例如圖12A中的元件1208)。第二半導體元件包括多個第二導電結構(例如,位於第二半導體元件的下表面上),該多個第二導電結構包括位於導電結構的接觸部分的塗層(參見,例如圖12A所示,元件1208的包括塗層1212a1及1212b1的結構1212a及1212b)。在步驟1304中,第一導電結構和第二導電結構被彼此對準(參見,例如圖12A),並且隨後使它們彼此接觸。在步驟1306中,超音波能量(諸如在圖12B中,通過承載第二半導體元件的接合工具)被施加至第二半導體元件,使得第二半導體元件的導電結構破壞第一半導體元件的導電結構的與在該成對導電結構之間形成超音波接合部(例如,參見圖12C中的超音波接合部1228a及1228b)相關的相應塗層(並且反之亦然,即,第一半導體元件的導電結構破壞第二半導體元件的導電結構的與在該成對導電結構之間形成超音波接合部相關的相應塗層)。
相應成對的導電元件(圖8A中的806a與812a以及806b與812b;圖10A中的1006a與1012a以及1006b與1012b;以及圖12中的1206a與1212a以及1206b與1212b)可以在室溫下(無需在接合工藝期間添加熱量)被接合在一起。可選地,可以例如:(1)在接合工藝期間,通過接合工具824/1024/1224給上部半導體元件808/1008/1012施加熱量,由此加熱相應的上部導電元件;及/或(2)在接合工藝期間,通過支撐結構850/1050/1250給下部半導體元件860/1060/1260施加熱量,由此加熱相應的下部導電結構。這種可選的加熱(例如,通過接合工具及/或支撐結構等)適用於在本發明中示出並描述的本發明的任何實施例。
此外,在接合工藝(例如,結合圖8A至圖8C、圖10A至圖10C以及圖12A至圖12C示出並描述的工藝)期間,可以用預定大小的接合力將多個第一導電結構和第二導電結構壓合在一起。預定大小的接合力可以是單個接合力值,或者可以是倒裝晶片接合操作期間實際接合力在其中變化的接合力曲線。
無論上述特定元件如何,半導體元件860及808(在圖8A至圖8C中)、1060及1008(在圖10A至圖10C中)以及1260及1208(在圖12A至圖12C中)可以是被配置成接合在一起的多個半導體元件中的任意一個(例如,被配置成接合至處理器的記憶體裝置)。例如,下部半導體元件(860、1060、1260)可以是被配置成在倒裝晶片接合工藝期間接收上部半導體元件(例如,晶粒)的半導體晶粒、晶圓、面板、基板、以及許多其它可能的元件。
導電結構(即,圖8A至圖8C中的812a、812b、806a及806b;圖10A至圖10C中的1012a、1012b、1006a及1006b;以及圖12A至圖12C中的1212a、1212b、1206a及1206b)被顯示為通用結構。這些結構可以採用許多不同的形式,諸如導電柱、柱形凸起(例如,使用柱形凸起機形成的)、電鍍導電結構、濺射導電結構、導線部分、接合焊盤、接觸焊盤以及其它形式。本發明提供的各種其它附圖顯示這種結構的具體示例。根據本發明的某些實施例,導電結構可以由銅或受氧化的一些其它材料等形成,或者包括銅或受氧化的一些其它材料等。
儘管本發明參照特定實施例來說明和描述,但本發明並不意圖受限於該描述細節。相反地,在申請專利範圍的範疇和均等範圍內且在不脫離本發明的情況下,可以對本發明細節進行各種修改。
100‧‧‧超音波接合機、機器
102‧‧‧半導體晶粒、下部半導體晶粒
104‧‧‧基板
106a、106b‧‧‧導電結構、下部導電結構、導電元件、結構
106a'‧‧‧導電結構
108‧‧‧半導體元件、上部半導體元件、元件
110‧‧‧保持部分
112a、112b‧‧‧導電結構、上部導電結構、導電元件、上部導電元件
112a'‧‧‧導電結構
114‧‧‧超音波能量
124‧‧‧接合工具
126‧‧‧箭頭
128a、128b‧‧‧超音波接合部
150‧‧‧支撐結構
160‧‧‧半導體元件、下部半導體元件、元件
200‧‧‧超音波接合機
202‧‧‧半導體晶粒、下部半導體晶粒
204‧‧‧基板
206a、206b‧‧‧下部導電結構、導電結構、結構
208‧‧‧上部半導體元件、元件
210‧‧‧保持部分
216‧‧‧上部鋁接觸結構、鋁接觸結構/部分
216'‧‧‧接觸結構
222a、222b‧‧‧上部導電結構、導電鋁焊盤
222a'‧‧‧上部導電結構
224‧‧‧接合工具
228‧‧‧超音波接合部
230‧‧‧銅柱、Cu柱
250‧‧‧支撐結構
260‧‧‧下部半導體元件、元件
300‧‧‧超音波接合機
302‧‧‧半導體晶粒、晶粒
304‧‧‧基板
306a、306b‧‧‧下部導電結構、導電結構、結構
308‧‧‧上部半導體元件
310‧‧‧保持部分
316a、316b‧‧‧上部鋁接觸結構、鋁接觸結構
320a、320b‧‧‧導線環
322a、322b‧‧‧上部導電結構、導電鋁焊盤、導電結構、鋁導電結構
324‧‧‧接合工具
330a、330b‧‧‧Cu柱
334‧‧‧塗層/封裝
350‧‧‧支撐結構
360‧‧‧封裝半導體裝置、下部半導體元件、元件
400‧‧‧超音波接合機
402‧‧‧半導體晶粒、下部半導體晶粒
404‧‧‧支撐結構、基板
406a、406b‧‧‧下部導電結構、導電結構、結構
406a、406a'‧‧‧結構
408‧‧‧上部半導體元件、半導體元件、元件
410‧‧‧保持部分
412a、412b‧‧‧上部導電結構、導電結構
412a、412a'‧‧‧結構
414‧‧‧超音波能量
424‧‧‧接合工具
428a、428b‧‧‧超音波接合部
428a'‧‧‧完整超音波接合部
450‧‧‧支撐結構
460‧‧‧下部半導體元件、元件
500‧‧‧超音波接合機
502‧‧‧半導體晶粒、下部半導體晶粒
504‧‧‧基板
506a、506b‧‧‧下部導電結構、結構
506a、506a'‧‧‧結構
508‧‧‧半導體元件、上部半導體元件、元件
510‧‧‧保持部分
522a、522b‧‧‧上部導電結構、導電鋁焊盤
522a、522a'‧‧‧結構
524‧‧‧接合工具
528a、528b‧‧‧超音波接合部
528a'‧‧‧完整超音波接合部
550‧‧‧支撐結構
560‧‧‧下部半導體元件、元件
600‧‧‧超音波接合機
602a、602b、602c、602d‧‧‧半導體晶粒
604a、604b、604c、604d‧‧‧基板、上部半導體元件
606a、606b、612a、612b‧‧‧導電結構、鋁導電結構
606a'、606b'、612a'、612b'‧‧‧導電結構、鋁導電結構
606a''、606b''、612a''、612b''‧‧‧導電結構、結構
624‧‧‧接合工具
628a、628b‧‧‧超音波接合部
628a'、628b'‧‧‧超音波接合部
650‧‧‧支撐結構
660a、660b、660c、660d‧‧‧半導體元件、元件
700、702、704、706、708、710‧‧‧步驟
800‧‧‧倒裝晶片接合機、機器
802‧‧‧下部半導體晶粒、半導體晶粒
804‧‧‧基板
806a、806b‧‧‧導電結構、下部導電結構、結構、導電元件
806a'、806b'‧‧‧導電結構
806a1、806b1‧‧‧塗層
808‧‧‧上部半導體元件、元件、半導體元件
810‧‧‧保持部分
812a、812b‧‧‧上部導電結構、導電結構、導電元件
812a'、812b'‧‧‧導電結構
814‧‧‧超音波能量
824‧‧‧接合工具
826‧‧‧箭頭
828a、828b‧‧‧超音波接合部
850‧‧‧支撐結構
860‧‧‧下部半導體元件、元件、半導體元件
900、902、904、906‧‧‧步驟
1000‧‧‧機器
1002‧‧‧半導體晶粒、下部半導體晶粒
1004‧‧‧基板
1006a、1006b‧‧‧下部導電結構、導電結構、結構、導電元件
1006a'、1006b'‧‧‧導電結構
1008‧‧‧上部半導體元件、半導體元件、元件
1010‧‧‧保持部分
1012‧‧‧上部半導體元件
1012a、1012b‧‧‧上部導電結構、導電結構、導電元件
1012a'、1012b'‧‧‧導電結構
1012a1、1012b1‧‧‧塗層
1014‧‧‧超音波能量
1024‧‧‧接合工具
1026‧‧‧箭頭
1028a、1028b‧‧‧超音波接合部
1050‧‧‧支撐結構
1060‧‧‧下部半導體元件、元件、半導體元件
1100、1102、1104、1106‧‧‧步驟
1200‧‧‧機器
1202‧‧‧半導體晶粒、下部半導體晶粒
1204‧‧‧基板
1206a、1206b‧‧‧下部導電結構、導電結構、結構、導電元件
1206a'、1206b'‧‧‧導電結構
1206a1、1206b1塗層
1208‧‧‧上部半導體元件、半導體元件
1210‧‧‧保持部分
1212a、1212b‧‧‧上部導電結構、導電結構、導電元件
1212a'、1212b'‧‧‧導電結構
1212a1、1212b1‧‧‧塗層
1214‧‧‧超音波能量
1224‧‧‧接合工具
1226‧‧‧箭頭
1228a、1228b‧‧‧超音波接合部
1250‧‧‧支撐結構
1260‧‧‧下部半導體元件、元件、半導體元件
1300、1302、1304、1306‧‧‧步驟
當結合附圖閱讀下面的詳細描述時,將最佳地理解本發明。需要強調的是,根據一般慣例,附圖的各種特徵不是按比例繪製的。相反地,為清楚起見,各種特徵的尺寸被任意擴大或減小。附圖中包括以下圖式: 圖1A至圖1C是超音波接合機的部分的方塊圖,顯示根據本發明的一個示例性實施例的將上部半導體元件接合至下部半導體元件的結構及方法; 圖2A是超音波接合機的部分的方塊圖,顯示根據本發明的另一個示例性實施例的將上部半導體元件接合至下部半導體元件的結構及方法; 圖2B是圖2A的「圖2B」部分的放大圖; 圖2C是圖2B在超音波接合後的示意圖; 圖3是超音波接合機的部分的方塊圖,顯示根據本發明的又一個示例性實施例的將上部半導體元件接合至下部半導體元件的結構及方法; 圖4A是超音波接合機的部分的方塊圖,顯示根據本發明的又一個示例性實施例的將上部半導體元件接合至下部半導體元件的結構及方法; 圖4B是圖4A的「圖4B」部分的放大圖; 圖4C是圖4B在超音波接合後的示意圖; 圖5A是超音波接合機的部分的方塊圖,顯示根據本發明的另一個示例性實施例的將上部半導體元件接合至下部半導體元件的結構及方法; 圖5B是圖5A的「圖5B」部分的放大圖; 圖5C是圖5B在超音波接合後的示意圖; 圖6A是超音波接合機的部分的方塊圖,顯示根據本發明的又一個示例性實施例的將上部半導體元件接合至下部半導體元件的結構及方法; 圖6B是圖6A的「圖6B」部分的放大圖; 圖6C是圖6A的一部分在導電結構之間接觸後的示意圖; 圖7顯示根據本發明的一個示例性實施例的對半導體元件進行超音波接合的方法的流程圖; 圖8A至圖8C是超音波接合機的部分的框圖,顯示根據本發明的一個示例性實施例的將上部半導體元件接合至下部半導體元件的結構及方法; 圖9顯示根據本發明的一個示例性實施例的對半導體元件進行超音波接合的方法的流程圖; 圖10A至圖10C是超音波接合機的部分的方塊圖,顯示根據本發明的另一個示例性實施例的將上部半導體元件接合至下部半導體元件的另一個結構及方法; 圖11顯示根據本發明的又一個示例性實施例的對半導體元件進行超音波接合的又一個方法的流程圖; 圖12A至圖12C是超音波接合機的部分的方塊圖,顯示根據本發明的又一個示例性實施例的將上部半導體元件接合至下部半導體元件的又一個結構及方法;以及 圖13顯示根據本發明的又一個示例性實施例的對半導體元件進行超音波接合的又一個方法的流程圖。

Claims (25)

  1. 一種對半導體元件進行超音波接合的方法,該方法包括以下步驟: (a)將一第一半導體元件的複數個第一導電結構的表面與一第二半導體元件的複數個第二導電結構的相對應表面對準,其中,該等第一導電結構及該等第二導電結構中的至少一個的接合表面包括一易碎塗層;以及 (b)將該等第一導電結構中的多個第一導電結構超音波接合至該第二導電結構中相對應的多個第二導電結構。
  2. 根據申請專利範圍第1項所述的方法,其中,該第一半導體元件是一半導體晶粒。
  3. 根據申請專利範圍第1項所述的方法,其中,該第一半導體元件和該第二半導體元件中的每一個是相對應的一半導體晶粒。
  4. 根據申請專利範圍第1項所述的方法,其中,該第一半導體元件包括一半導體晶粒。
  5. 根據申請專利範圍第1項所述的方法,其中,該第一半導體元件和該第二半導體元件中的每一個包括相對應的一半導體晶粒。
  6. 根據申請專利範圍第1項所述的方法,進一步包括以下步驟:使該第一半導體元件朝著該第二半導體元件移動,使得該等第一導電結構的複數個下表面與相對應的該等第二導電結構的複數個上表面接觸。
  7. 根據申請專利範圍第1項所述的方法,進一步包括以下步驟:在該步驟(b)的至少一部分期間,在該第一半導體元件和該第二半導體元件之間施加壓力。
  8. 根據申請專利範圍第1項所述的方法,進一步包括以下步驟:在該步驟(b)期間,使該等第一導電結構中的多個第一導電結構變形。
  9. 根據申請專利範圍第1項所述的方法,其中,該步驟(b)在環境溫度下進行。
  10. 根據申請專利範圍第1項所述的方法,進一步包括以下步驟:在該步驟(b)的至少一部分期間對該第一半導體元件和該第二導電元件中的至少一個進行加熱。
  11. 根據申請專利範圍第1項所述的方法,進一步包括以下步驟:在該步驟(b)的至少一部分期間,使用保持該第一半導體元件的一接合工具來對該第一半導體元件進行加熱。
  12. 根據申請專利範圍第1項所述的方法,進一步包括以下步驟:在該步驟(b)的至少一部分期間,使用在該步驟(b)期間支撐該第二半導體元件的一支撐結構來對該第二半導體元件進行加熱。
  13. 根據申請專利範圍第1項所述的方法,其中,該等第一導電結構及該等第二導電結構中的至少一個係由銅形成。
  14. 根據申請專利範圍第1項所述的方法,其中,該等第一導電結構及該等第二導電結構中的每一個均為銅導電結構。
  15. 根據申請專利範圍第1項所述的方法,其中,該等第一導電結構及該等第二導電結構中的至少一個在鄰近該等第一導電結構及該等第二導電結構中的另一個的一介面部分處包括銅。
  16. 根據申請專利範圍第1項所述的方法,其中,該步驟(b)包括,使用在該步驟(b)期間保持該第一半導體元件的接合工具來將該等第一導電結構中的多個第一導電結構超音波接合至該等第二導電結構中相對應的多個第二導電結構。
  17. 根據申請專利範圍第16項所述的方法,在該步驟(b)期間,該接合工具與一超音波換能器接合以提供超音波能量。
  18. 根據申請專利範圍第16項所述的方法,其中,該接合工具利用真空以在該步驟(b)期間保持該第一半導體元件。
  19. 根據申請專利範圍第1項所述的方法,其中,該易碎塗層是陶瓷塗層。
  20. 根據申請專利範圍第1項所述的方法,其中,該易碎塗層是由矽的氮化物、氧化物或碳化物或者它們的混合物構成的表面層。
  21. 根據申請專利範圍第1項所述的方法,其中,該易碎塗層的厚度在10埃到500埃之間。
  22. 根據申請專利範圍第1項所述的方法,其中,該易碎塗層的厚度在15埃到250埃之間。
  23. 一種對半導體元件進行超音波接合的方法,該方法包括以下步驟: (a)將一第一半導體元件的複數個第一導電結構的複數個表面與一第二半導體元件的複數個第二導電結構的複數個相對應表面對準,該第一半導體元件由接合機的支撐結構所支撐,該第二半導體元件由該接合機的接合工具承載,其中,該等第一導電結構的一接合表面包括一易碎塗層;以及 (b)使用該接合工具將該等第一導電結構中的多個第一導電結構超音波接合至該等第二導電結構中相對應的多個第二導電結構。
  24. 一種對半導體元件進行超音波接合的方法,該方法包括以下步驟: (a)將一第一半導體元件的複數個第一導電結構的複數個表面與一第二半導體元件的複數個第二導電結構的複數個相對應表面對準,該第一半導體元件由接合機的支撐結構所支撐,該第二半導體元件由該接合機的接合工具承載,其中,該等第二導電結構的一接合表面包括一易碎塗層;以及 (b)使用該接合工具將該等第一導電結構中的多個第一導電結構超音波接合至該等第二導電結構中相對應的多個第二導電結構。
  25. 一種對半導體元件進行超音波接合的方法,所述方法包括以下步驟: (a)將一第一半導體元件的複數個第一導電結構的複數個表面與一第二半導體元件的複數個第二導電結構的複數個相對應表面對準,該第一半導體元件由接合機的支撐結構所支撐,該第二半導體元件由該接合機的接合工具承載,其中,該等第一導電結構及該等第二導電結構中的每一個的接合表面包括一易碎塗層;以及 (b)使用該接合工具將該等第一導電結構中的多個第一導電結構超音波接合至該第二導電結構中相對應的多個第二導電結構。
TW107108056A 2017-03-13 2018-03-09 用於對半導體元件進行超音波接合的方法 TWI791013B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/456,767 2017-03-13
US15/456,767 US9779965B2 (en) 2013-10-08 2017-03-13 Systems and methods for bonding semiconductor elements

Publications (2)

Publication Number Publication Date
TW201836097A true TW201836097A (zh) 2018-10-01
TWI791013B TWI791013B (zh) 2023-02-01

Family

ID=63573903

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107108056A TWI791013B (zh) 2017-03-13 2018-03-09 用於對半導體元件進行超音波接合的方法

Country Status (3)

Country Link
KR (1) KR102475581B1 (zh)
CN (1) CN108573882B (zh)
TW (1) TWI791013B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110676184B (zh) * 2019-08-27 2021-11-02 华东光电集成器件研究所 一种金属外壳引线互连方法
CN117219526B (zh) * 2023-11-09 2024-02-09 日月新半导体(昆山)有限公司 集成电路接合工艺及集成电路结构

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5660319A (en) * 1995-01-17 1997-08-26 Texas Instruments Incorporated Ultrasonic bonding process
JPH1050758A (ja) * 1996-08-01 1998-02-20 Hitachi Ltd 超音波接合方法及び接合構造
CN100397602C (zh) * 1998-10-05 2008-06-25 库利克及索法工业公司 半导体铜键合焊点表面保护
US6413576B1 (en) * 1998-10-05 2002-07-02 Kulicke & Soffa Investments, Inc. Semiconductor copper bond pad surface protection
JP3451373B2 (ja) * 1999-11-24 2003-09-29 オムロン株式会社 電磁波読み取り可能なデータキャリアの製造方法
JP2002158257A (ja) * 2000-11-16 2002-05-31 Mitsubishi Electric Corp フリップチップボンディング方法
JP3860088B2 (ja) * 2002-07-25 2006-12-20 Necエレクトロニクス株式会社 ボンディング方法及びボンディング装置
JP2005209833A (ja) * 2004-01-22 2005-08-04 Sony Corp 半導体装置の製造方法
JP2009267157A (ja) * 2008-04-25 2009-11-12 Panasonic Corp プリント配線板、このプリント配線板を用いた半導体装置の製造方法、半導体装置並びに音響変換装置
SG177817A1 (en) * 2010-07-19 2012-02-28 Soitec Silicon On Insulator Temporary semiconductor structure bonding methods and related bonded semiconductor structures
US9136240B2 (en) * 2013-10-08 2015-09-15 Kulicke And Soffa Industries, Inc. Systems and methods for bonding semiconductor elements
TWI509089B (zh) * 2014-07-15 2015-11-21 Tanaka Electronics Ind Sectional Structure of Pure Copper Alloy Wire for Ultrasonic Jointing

Also Published As

Publication number Publication date
CN108573882B (zh) 2023-10-20
KR20180104580A (ko) 2018-09-21
KR102475581B1 (ko) 2022-12-08
CN108573882A (zh) 2018-09-25
TWI791013B (zh) 2023-02-01

Similar Documents

Publication Publication Date Title
US10312216B2 (en) Systems and methods for bonding semiconductor elements
US7648856B2 (en) Methods for attaching microfeature dies to external devices
US10297568B2 (en) Systems and methods for bonding semiconductor elements
JP2009110995A (ja) 3次元実装方法及び装置
TWI791013B (zh) 用於對半導體元件進行超音波接合的方法
JP2002373967A (ja) 半導体装置およびその製造方法
TWI539586B (zh) 覆晶接合方法、及特徵爲包含該覆晶接合方法之固體攝像裝置之製造方法
US9779965B2 (en) Systems and methods for bonding semiconductor elements
TWI752187B (zh) 用於對半導體元件進行接合的系統及其方法
JP6213946B2 (ja) 回路基板の接合方法及び半導体モジュールの製造方法
Myung et al. The reliability of ultrasonic bonded Cu to Cu electrode for 3D TSV stacking
Suppiah et al. A short review on thermosonic flip chip bonding
JP4952527B2 (ja) 半導体装置の製造方法及び半導体装置
JP2004303952A (ja) 接合方法および接合装置
JP2008016668A (ja) 半導体装置の製造方法
TW200933755A (en) Chip package process and structure thereof
JP2005174981A (ja) 電子部品の製造方法及び電子部品