TW201826709A - 重置電路及電子設備 - Google Patents
重置電路及電子設備 Download PDFInfo
- Publication number
- TW201826709A TW201826709A TW106109429A TW106109429A TW201826709A TW 201826709 A TW201826709 A TW 201826709A TW 106109429 A TW106109429 A TW 106109429A TW 106109429 A TW106109429 A TW 106109429A TW 201826709 A TW201826709 A TW 201826709A
- Authority
- TW
- Taiwan
- Prior art keywords
- resistor
- coupled
- switching element
- module
- output
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/22—Modifications for ensuring a predetermined initial state when the supply voltage has been applied
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/19—Monitoring patterns of pulse trains
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Electronic Switches (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
Abstract
一種重置電路,包括一檢測模組、一保持模組以及一輸出模組,其中該檢測模組、該保持模組分別耦接該輸出模組;該檢測模組用於檢測提供給一負載的至少一輸入電源,在該至少一輸入電源的電壓變為一異常狀態時,使該輸出模組輸出一重置信號;該保持模組用於在該負載處於一待命狀態時,使該輸出模組不輸出該重置信號,進而保持該負載處於該待命狀態。通過上述方式,該輸出模組在該輸入電源的電壓變為該異常狀態時輸出該重置信號,並且在該負載處於該待命狀態時,該保持模組使該輸出模組不輸出該重置信號,使該負載能夠成功進入該待命狀態。
Description
本發明涉及電子領域,特別係涉及一種重置電路及電子設備。
電子設備中一般包括電源板,用於將市電轉換為直流電源供給負載使用。當市電出現電網波動或者電源干擾(例如插電源線時抖動)時,可能使得電源板提供給負載的直流電源電壓不穩,從而導致電子設備死機。為此提出了電壓監控重置電路,用於當電源板提供給負載的直流電源電壓不穩時,輸出重置信號以重置系統,防止死機。但係當電子設備變為待命狀態(standby)而關閉直流電源時,直流電源的電壓下降會使得電壓監控重置電路輸出重置信號,使得電子設備重置而無法進入待命狀態。
本發明主要解決的技術問題係提供一種重置電路及電子設備,能夠提供正確的重置信號。
為了解決上述技術問題,本發明採用的一個技術方案係:提供一種重置電路,包括:檢測模組、保持模組以及輸出模組,檢測模組、保持模組分別耦接輸出模組;檢測模組用於檢測提供給負載的至少一路輸入電源,在輸入電源的電壓變為異常狀態時,使輸出模組輸出重置信號;保持模組,用於在負載處於待命狀態時,使輸出模組不輸出重置信號,進而保持負載處於待命狀態。
其中,檢測模組具體用於在檢測到輸入電源的電壓變為異常狀態時向所述輸出模組輸出使能信號,以使得所述輸出模組輸出重置信號。
其中,保持模組具體用於接收表示負載處於待命狀態的控制信號,回應控制信號而對輸出模組進行箝位,以使得輸出模組不輸出重置信號。
其中,保持模組具體用於從負載中控制晶片的待命控制管腳接收控制信號,控制信號為用於指示負載處於待命狀態的待命控制信號。
其中,保持模組使用硬體實現。
其中,保持模組包括第一開關元件、第一電阻、第二電阻和第三電阻,輸出模組包括第二開關元件和第四電阻,第一開關元件和第二開關元件為三極體、場效電晶體或開關晶片;第一電阻和第二電阻的一端用於接收控制信號,第一電阻的另一端接地,第二電阻的另一端耦接第一開關元件的控制端,第一開關元件的第一連接端接地,第一開關元件的第二連接端耦接第三電阻的一端和第二開關元件的控制端,第三電阻的另一端耦接待命電源;第二開關元件的第一連接端接地,第二開關元件的第二連接端耦接第四電阻的一端並用於輸出重置信號,第四電阻的另一端耦接待命電源。
其中,保持模組包括第一開關元件、第一電阻、第二電阻和第三電阻,第一開關元件為三極體、場效電晶體或開關晶片;第一電阻和第二電阻的一端用於接收控制信號,第一電阻的另一端接地,第二電阻的另一端耦接第一開關元件的控制端,第一開關元件的第一連接端接地,第一開關元件的第二連接端耦接第三電阻的一端和輸出模組,第三電阻的另一端耦接待命電源。
其中,保持模組包括第一二極體和第一電阻,輸出模組包括第一開關元件和第二電阻,第一開關元件為三極體、場效電晶體或開關晶片;第一二極體的負極和第一電阻的一端用於接收控制信號,第一電阻的另一端耦接待命電源,第一二極體的正極耦接第一開關元件的控制端;第一開關元件的第一連接端接地,第一開關元件的第二連接端耦接第二電阻的一端並輸出重置信號,第二電阻的另一端耦接待命電源。
其中,保持模組包括第一二極體和第一電阻;第一二極體的負極和第一電阻的一端用於接收控制信號,第一電阻的另一端耦接待命電源,第一二極體的正極耦接輸出模組。
其中,檢測模組至少包括一檢測開關元件和第五電阻,檢測開關元件為三極體、場效電晶體或開關晶片;輸入電源耦接檢測開關元件的控制端,檢測開關元件的第一連接端接地,檢測開關元件的第二連接端耦接輸出模組和第五電阻的一端,第五電阻的另一端耦接待命電源;或輸入電源耦接檢測開關元件的控制端,檢測開關元件的第一連接端耦接輸出模組和第五電阻的一端,第五電阻的另一端接地,檢測開關元件的第二連接端接地。
其中,檢測模組進一步包括第六電阻、第七電阻、第八電阻和至少一個檢測電容,至少一個檢測電容與輸入電源對應;第六電阻的一端耦接待命電源,第六電阻的另一端耦接第七電阻的一端、第八電阻的一端和每個檢測電容的一端,第七電阻的另一端接地,第八電阻的另一端耦接檢測開關元件的控制端,每個檢測電容的另一端分別耦接對應的輸入電源。
其中,檢測模組至少包括比較器,輸入電源耦接比較器的輸入端,比較器的輸出端耦接輸出模組。
其中,輸入電源的電壓變為異常狀態包含輸入電源的電壓低於預設的閾值。
為了解決上述技術問題,本發明採用的另一個技術方案係:提供一種電子設備,包括:電源板、以上任一項的重置電路和負載;重置電路用於檢測電源板提供給負載的至少一路輸入電源,並在輸入電源的電壓變為異常狀態且負載不處於待命狀態時,向負載輸出重置信號。
本發明的有益效果係:重置電路的輸出模組在輸入電源的電壓變為異常狀態時且負載不處於待命狀態時向輸出重置信號,並且通過在重置電路中設置保持模組,在負載處於待命狀態時,保持模組使輸出模組不輸出重置信號,使得負載能夠成功進入待命狀態。
在說明書通篇和所附權利要求中使用某些術語以指代特定部件。 本領域技術人員將理解,製造者可通過不同名稱來指代一部件。 本文檔不旨在區分名稱不同但功能相同的部件。在以下描述中和在權利要求書中,以開放的形式使用術語“包括”和“包含”,並從而應當將它們解釋為表示“包括,但不限於……”。 而且,術語“耦合”旨在表示間接或直接電連接。 因此,如果一個設備電連接至另一設備,該連接可以是通過直接電連接,或通過經由其它設備和連接的間接電連接。
如第1圖所述,本發明重置電路第一實施例包括:檢測模組1、保持模組2以及輸出模組3,檢測模組1、保持模組2分別耦接輸出模組3。
檢測模組1用於檢測電源板(圖中未畫出)提供給負載(圖中未畫出)的至少一路輸入電源,在輸入電源的電壓變為異常狀態時,使輸出模組3輸出重置信號。
檢測模組1可以使用分立元件來檢測輸入電源,也可以使用集成元件例如具備電壓監控功能的重置晶片來檢測輸入電源。一般而言,檢測模組具體用於在檢測到輸入電源的電壓變為異常狀態時向所述輸出模組輸出使能信號,以使得所述輸出模組輸出重置信號。
在本發明一個實施例中,輸入電源的電壓變為異常狀態係指電壓瞬斷,例如插頭插入插座或者電網波動帶來的暫態掉電然後恢復正常。在一個實施例中,例如第8圖中,此時檢測模組中的檢測開關元件S5的控制端的輸入電壓低於閾值(例如0.7V)。
保持模組2,用於在負載處於待命狀態時,使輸出模組3不輸出重置信號,進而保持負載處於待命狀態。
保持模組2可以使用硬體實現,也可以使用軟體實現。當保持模組2使用硬體實現時,可以使用分立元件,也可以使用集成元件。
在本發明一個實施例中,保持模組2接收表示負載處於待命狀態的控制信號,回應控制信號而對輸出模組進行箝位,以使得輸出模組不輸出重置信號。
通過上述實施例的實施,重置電路當輸入電源的電壓變為異常狀態且負載不處於待命狀態時,向負載輸出重置信號,並且在重置電路中設置保持模組,在負載處於待命狀態時,保持模組使輸出模組不輸出重置信號,使得負載能夠成功進入待命狀態。
如第2圖所示,在本發明重置電路的一個實施例中,保持模組4用於從負載5中控制晶片6的待命控制管腳接收控制信號,控制信號為用於指示負載5處於待命狀態的待命控制信號,通過控制電源板不輸出正常工作電壓給負載5的控制晶片6來使得負載5進入待命狀態。電源板7接收該待命控制信號,並回應該待命控制信號以關閉至少部分輸入電源。例如在負載5不處於待命狀態,即正常工作時,待命控制信號為低電平,在待命狀態時待命控制信號為高電平,在另一舉例說明中,也可以在負載5正常工作時,待命控制信號為高電平,在待命狀態時待命控制信號為低電平。電源板7回應該待命控制信號需要一段回應時間,因此當輸入電源的電壓在待命控制信號的作用下被關閉而降低時,保持模組4已使輸出模組8不輸出重置信號,使得負載5能夠成功進入待命狀態。
通過上述實施例的實施,使用控制晶片自帶的待命控制管腳輸出的待命控制信號控制保持模組,從而控制重置電路正常輸出重置信號而不影響負載進入待命狀態。避免佔用負載的控制晶片額外的輸入輸出介面來控制重置電路,也不需要對介面進行軟體定義,節省資源,提高回應時間與回應準確性。本實施例可以與本發明重置電路的任一實施例相結合。
如第3圖所示,在本發明重置電路的第二實施例中,保持模組12包括:開關元件S1、電阻R1、電阻R2和電阻R3,輸出模組13包括開關元件S2和電阻R4。
在這個實施例中,在負載不處於待命狀態,即正常工作時,待命控制信號為低電平,在待命狀態時待命控制信號為高電平;並且設置為當輸出模組輸出高電平時,則不輸出重置信號,當輸出模組輸出低電平時,則輸出重置信號。
電阻R1和電阻R2的一端用於接收控制信號,電阻R1的另一端接地,電阻R2的另一端耦接開關元件S1的控制端,開關元件S1的第一連接端接地,開關元件S1的第二連接端耦接電阻R3的一端和開關元件S2的控制端,電阻R3的另一端耦接待命電源Vs。開關元件S2的第一連接端接地,開關元件S2的第二連接端耦接電阻R4的一端並用於輸出重置信號,電阻R4的另一端耦接待命電源Vs。
圖中的開關元件S1和開關元件S2為NPN型雙極結型三極體,其控制端係指基極,第一連接端係發射極,第二連接端係集電極。開關元件S1和開關元件S2也可以為PNP型雙極結型三極體、場效電晶體或開關晶片,此時電路中元件參數和連接關係可做相應修改。當開關元件S1和開關元件S2為場效電晶體時,其控制端係指柵極,如果場效電晶體係對稱的,那麼第一連接端係源極,第二連接端係漏極;或者第一連接端係漏極,第二連接端係源極。如果場效電晶體係不對稱的,那麼第一連接端係源極,第二連接端係漏極。
待命電源可以為電源板輸出給重置電路的直流電源,待命電源連接的元件較少,負荷較低,當市電出現電網波動或者電源干擾時,待命電源與電源板輸出的其他直流電源相比負荷更低,不容易或者更晚出現電壓不穩的現象。待命電源也可以為電池輸出給重置電路的直流電源。
負載不在待命狀態時控制信號為低電平,使得開關元件S1的控制端為低電平,開關元件S1截止。開關元件S2的控制端耦接檢測模組11的輸出端。檢測模組11在檢測到輸入電源的電壓為正常狀態時輸出低電平,開關元件S2截止,輸出模組13輸出高電平,即不輸出重置信號。檢測模組11在檢測到輸入電源的電壓變為異常狀態時輸出高電平的使能信號,使得開關元件S2導通,輸出模組13輸出低電平的重置信號。
負載進入待命狀態時控制信號為高電平,使得開關元件S1的控制端為高電平,開關元件S1導通,將開關元件S2的控制端下拉至低電平,配置開關元件S1的導通電阻,使得即使檢測模組11檢測到輸入電源電壓變為異常狀態而輸出使能信號,開關元件S2的控制端仍被保持模組12箝位至低電平,開關元件S2仍為截止狀態,輸出模組13不輸出重置信號。
如第4圖所示,在本發明重置電路的第三實施例中,保持模組22包括:開關元件S3、電阻R5、第二電阻R6和第三電阻R7。
在這個實施例中,在負載不處於待命狀態,即正常工作時,待命控制信號為低電平,在待命狀態時待命控制信號為高電平;並且設置為當輸出模組輸出低電平時,則不輸出重置信號,當輸出模組輸出高電平時,則輸出重置信號。
電阻R5和電阻R6的一端用於接收控制信號,電阻R5的另一端接地,電阻R6的另一端耦接開關元件S3的控制端,開關元件S3的第一連接端接地,第二連接端耦接電阻R7的一端和輸出模組23並輸出重置信號,電阻R7的另一端耦接待命電源。
圖中的開關元件S3為NPN型雙極結型三極體,也可以為PNP型雙極結型三極體、場效電晶體或開關晶片,此時電路中元件參數和連接關係可做相應修改。開關元件S3和待命電源的具體描述可參考本發明重置電路第二實施例中的對應內容,在此不再贅述。
負載不在待命狀態時控制信號為低電平,使得開關元件S3的控制端為低電平,開關元件S3截止。檢測模組21的輸出端耦接開關元件S3的第二連接端。檢測模組21在檢測到輸入電源的電壓為正常狀態時輸出低電平,輸出模組23不輸出重置信號。檢測模組21在檢測到輸入電源的電壓變為異常狀態時輸出高電平的使能信號,使得輸出模組23輸出高電平的重置信號。
負載進入待命狀態時控制信號為高電平,使得開關元件S3的控制端為高電平,開關元件S3導通,將開關元件S3的第二連接端下拉至低電平,配置開關元件S3的導通電阻,使得即使檢測模組21檢測到輸入電源電壓變為異常狀態而輸出使能信號,開關元件S3的第二連接端仍被保持模組22箝位至低電平,使得輸出模組23不輸出重置信號。
如第5圖所示,在本發明重置電路的第四實施例中,保持模組32包括:二極體D1和電阻R8,輸出模組33包括:二極體D2、開關元件S4和電阻R9。
二極體D1的負極和電阻R8的一端用於接收控制信號,電阻R8的另一端耦接待命電源,二極體D1的正極耦接二極體D2的正極,二極體D2的負極耦接開關元件S4的控制端。開關元件S4的第一連接端接地,第二連接端耦接電阻R9的一端並輸出重置信號,電阻R9的另一端耦接待命電源。
圖中的開關元件S4為NPN型雙極結型三極體,也可以為PNP型雙極結型三極體、場效電晶體或開關晶片,此時電路中元件參數和連接關係可做相應修改。開關元件S4和待命電源的具體描述可參考本發明重置電路第二實施例中的對應內容,在此不再贅述。
在這個實施例中,在負載不處於待命狀態,即正常工作時,待命控制信號為高電平,在待命狀態時待命控制信號為低電平;並且設置為當輸出模組輸出低電平時,則輸出重置信號,當輸出模組輸出高電平時,則不輸出重置信號。
負載不在待命狀態時控制信號為高電平,使得二極體D1的負極為高電平,二極體D1截止。檢測模組31的輸出端耦接二極體D2的正極。檢測模組31在檢測到輸入電源的電壓為正常狀態時輸出低電平,開關元件S4截止,輸出模組33輸出高電平,即不輸出重置信號。檢測模組31在檢測到輸入電源的電壓變為異常狀態時輸出高電平的使能信號,使得二極體D2導通,開關元件S4的控制端為高電平,開關元件S4導通,輸出模組33輸出低電平的重置信號。
負載進入待命狀態時控制信號為低電平,使得二極體D1的負極為低電平,此時即使檢測模組31檢測到輸入電源電壓變為異常狀態而輸出高電平的使能信號,二極體D1和D2導通,將開關元件S4的控制端下拉箝位至低電平,使得開關元件S4截止,輸出模組33不輸出重置信號。
二極體D2的一個作用係在負載進入待命狀態時,防止二極體D1的正嚮導通電壓較高時,二極體D1導通後正極電壓高於開關元件S4的閾值電壓的情況下錯誤的使得開關元件S4導通。如果二極體D1的正嚮導通電壓較低,使得二極體D1導通後正極電壓低於開關元件S4的閾值電壓,則二極體D2可以省去。在一個實施例中,二極體D1可以採用低壓差二極體,比如0.2V正嚮導通電壓。另一實施例中,如果正嚮導通電壓達到0.7V的話,由於增加了二極體D2,可以確保重置電路不被誤觸發。
如第6圖所示,在本發明重置電路的第五實施例中,保持模組42包括:二極體D3和電阻R10。
在這個實施例中,在負載不處於待命狀態,即正常工作時,待命控制信號為高電平,在待命狀態時待命控制信號為低電平;並且設置為當輸出模組輸出高電平時,則輸出重置信號,當輸出模組輸出低電平時,則不輸出重置信號。
二極體D3的負極和電阻R10的一端用於接收控制信號,電阻R10的另一端耦接待命電源,二極體D3的正極耦接輸出模組43並輸出重置信號。待命電源的具體描述可參考本發明重置電路第二實施例中的對應內容,在此不再贅述。
負載不在待命狀態時控制信號為高電平,使得二極體D3的負極為高電平,二極體D3截止。檢測模組41的輸出端耦接二極體D3的正極。檢測模組41在檢測到輸入電源的電壓為正常狀態時輸出低電平,輸出模組43不輸出重置信號。檢測模組41在檢測到輸入電源的電壓變為異常狀態時輸出高電平的使能信號,使輸出模組43輸出高電平的重置信號。
負載進入待命狀態時控制信號為低電平,使得二極體D3的負極為低電平,此時即使檢測模組41檢測到輸入電源電壓變為異常狀態而輸出高電平的使能信號,二極體D3導通,二極體D3的正極被箝位至低電平,使得輸出模組43不輸出重置信號。
在第3圖-第6圖所示的各實施例中,檢測模組在檢測到輸入電源的電壓為正常狀態時均輸出低電平,在檢測到輸入電源的電壓變為異常狀態時均輸出高電平的使能信號。當然,在本發明重置電路的其他實施例中,檢測模組可以在檢測輸入電源的電壓為正常狀態時輸出高電平,在檢測到輸入電源的電壓變為異常狀態時輸出低電平的使能信號,此時電路的連接關係和/或元件參數應做適應性的調整。
如第7圖所示,在本發明重置電路的第六實施例中,檢測模組101和保持模組102分別耦接及閘U1的兩個輸入端,及閘U1的輸出端耦接輸出模組103。
當負載不在待命狀態時,保持模組102的輸出端為高電平,此時及閘U1的輸出端的狀態與檢測模組101輸出端的狀態相同,檢測模組101檢測到輸入電源的電壓為異常狀態時輸出高電平的使能信號,及閘U1的輸出端也為高電平,使輸出模組103輸出重置信號。
當負載進入待命狀態時,保持模組102的輸出端為低電平,此時即使檢測模組101輸出高電平的使能信號,及閘U1的輸出端仍被保持模組102控制在低電平,使得輸出模組103不輸出重置信號。
如果控制信號在負載不在待命狀態時為高電平,在負載進入待命狀態時為低電平,則保持模組102的輸出端可以直接耦接控制信號。反之,如果控制信號在負載不在待命狀態時為低電平,在負載進入待命狀態時為高電平,則保持模組102中應當包括反相器或者可以等效為反相器的電路。當然,保持模組102中可以進一步包括其他元件,例如一端耦接控制信號另一端接地的下拉電阻、串聯在控制信號和輸出端之間的串聯電阻等。
如果檢測模組101檢測到輸入電源的電壓為異常狀態時輸出模組103輸出高電平的重置信號,則輸出模組103的輸出端可以直接耦接及閘U1的輸出端。反之如果輸出模組103輸出低電平的重置信號,則輸出模組103應當包括反相器或者可以等效為反相器的電路。當然,輸出模組103中可以進一步包括其他元件。
如第8圖所示,在本發明重置電路的一個實施例中,檢測模組51包括:檢測開關元件S5、電阻R11、電阻R12、電阻R13、電阻R14和檢測電容C1。本實施例可以與以上本發明重置電路的任一實施例相結合。
檢測電容C1的一端耦接對應的輸入電源,檢測電容C1的另一端在A點耦接電阻R11的一端、電阻R12的一端和電阻R13的一端,電阻R11的另一端耦接待命電源,電阻R12的另一端接地,電阻R13的另一端耦接檢測開關元件S5的控制端。檢測開關元件S5的第一連接端接地。檢測開關元件S5的第二連接端為檢測模組51的輸出端,耦接輸出模組(圖中未畫出)和電阻R14的一端,電阻R14的另一端耦接待命電源。
圖中只畫出了一路輸入電源和對應的一個檢測電容,如果有多路輸入電源,可以使用多個檢測電容,每個檢測電容的一端分別耦接對應的輸入電源,另一端均耦接圖中的A點。當具有多路輸入電源和對應的多路檢測電容時,當其中一路檢測到電壓的異常變化,則影響A點的電壓值。
本實施例中的輸入電源通過檢測電容耦接A點,在本發明重置電路的其他實施例中,輸入電源也可以經檢測電阻分壓之後耦接A點。
圖中的開關元件S5為NPN型雙極結型三極體,也可以為PNP型雙極結型三極體、場效電晶體或開關晶片,此時電路中元件參數和連接關係可做相應修改。開關元件S5和待命電源的具體描述可參考本發明重置電路第二實施例中的對應內容,在此不再贅述。
配置R11、R12和R13的阻值,使得輸入電源的電壓不處於異常狀態時,即具有正常的工作電壓時,開關元件S5的控制端為高電平,開關元件S5導通。電阻R14為上拉電阻,配置開關元件S5的導通電阻和R14的阻值,使檢測模組51輸出低電平。
當輸入電源的電壓變為異常狀態時,例如瞬間掉電時,檢測電容C1瞬間導通,將開關元件S5的控制端變為低電平,開關元件S5截止,檢測模組51輸出高電平的使能信號。隨後待命電源通過電阻R11對檢測電容C1進行充電,A點電壓隨之升高,充電一段時間後使得開關元件S5的控制端變為高電平,檢測模組51輸出低電平。
本實施例中在A點和開關元件S5的控制端之間串聯電阻R13,可以防止檢測模組51對輸入電源的電壓波動太敏感而可能出現的誤檢,從而使輸出模組錯誤的輸出重置信號。
如第9圖所示,在本發明重置電路的一個實施例中,檢測模組61包括:檢測開關元件S6、電阻R15、電阻R16、電阻R17、電阻R18和檢測電容C2。本實施例可以與本發明重置電路除第7圖對應的實施例之外的任一實施例相結合。
檢測電容C2的一端耦接對應的輸入電源,檢測電容C2的另一端在B點耦接電阻R15的一端、電阻R16的一端和電阻R17的一端,電阻R15的另一端耦接待命電源,電阻R16的另一端接地,電阻R17的另一端耦接檢測開關元件S6的控制端。檢測開關元件S6的第一連接端為檢測模組61的輸出端,耦接輸出模組(圖中未畫出)和電阻R18的一端,電阻R18的另一端接地。檢測開關元件S6的第二連接端耦接待命電源。
圖中只畫出了一路輸入電源和對應的一個檢測電容,如果有多路輸入電源,可以使用多個檢測電容,每個檢測電容的一端分別耦接對應的輸入電源,另一端均耦接圖中的B點。當具有多路輸入電源和對應的多路檢測電容時,當其中一路檢測到電壓的異常變化,則影響B點的電壓值。
本實施例中的輸入電源通過檢測電容耦接B點,在本發明重置電路的其他實施例中,輸入電源也可以經檢測電阻分壓之後耦接B點。
圖中的開關元件S6為NPN型雙極結型三極體,也可以為PNP型雙極結型三極體、場效電晶體或開關晶片,此時電路中元件參數和連接關係可做相應修改。開關元件S6和待命電源的具體描述可參考本發明重置電路第二實施例中的對應內容,在此不再贅述。
配置R15、R16和R17的阻值,使得輸入電源的電壓不處於異常狀態時,即具有正常的工作電壓時,開關元件S6的控制端為高電平,開關元件S6導通。電阻R18為下拉電阻,配置開關元件S6的導通電阻和R18的阻值,使檢測模組61輸出高電平。
當輸入電源的電壓變為異常狀態時,例如瞬間掉電時,檢測電容C2瞬間導通,將開關元件S6的控制端變為低電平,開關元件S6截止,檢測模組61輸出低電平的使能信號。隨後待命電源通過電阻R15對檢測電容C2進行充電,B點電壓隨之升高,充電一段時間後使得開關元件S6的控制端變為高電平,檢測模組61輸出高電平。
本實施例中在B點和開關元件S6的控制端之間串聯電阻R17,可以防止檢測模組61對輸入電源的電壓波動太敏感而可能出現的誤檢,從而使輸出模組錯誤的輸出重置信號。
如第10圖所示,在本發明重置電路的一個實施例中,檢測模組71包括:比較器L1、電阻R19和電阻R20。本實施例可以與本發明重置電路除第7圖、第8圖對應的實施例之外的任一實施例相結合。
比較器L1的第一輸入端耦接電阻R19和電阻R20的一端,電阻R19的另一端耦接待命電源,電阻R20的另一端接地,比較器L1的第二輸入端耦接輸入電源,比較器L1的輸出端為檢測模組71的輸出端,耦接輸出模組(圖中未畫出)。
比較器L1的第一輸入端為同相輸入端,第二輸入端為反相輸入端;或比較器L1的第一輸入端為反相輸入端,第二輸入端為同相輸入端。配置電阻R19和電阻R20的阻值,使得比較器L1的第一輸入端輸入合適的參考電壓。在本發明重置電路的其他實施例中,也可以使用內置參考電壓的比較器,此時輸入電源耦接比較器的輸入端。
圖中只畫出了一路輸入電源,如果有多路輸入電源,可以為每路輸入電源分別使用比較器,也可以將至少兩路輸入電源耦接至同一比較器。
如第11圖所示,在本發明重置電路的一個實施例中,輸出模組73進一步包括電阻R21和電容C3。本實施例可以與本發明重置電路的任一實施例相結合。
電阻R21的一端耦接輸出模組73的輸出端,另一端接地,通過配置電阻R21的阻值,可以調節輸出端輸出高電平或低電平時的實際電壓。電容C3的一端耦接輸出模組73的輸出端,另一端接地,可以起到防靜電的作用。
如第12圖所示,本發明電子設備的第一實施例包括:電源板10、重置電路20和負載30,其中重置電路20為本發明重置電路任一實施例及可能的組合中的重置電路。重置電路20用於檢測電源板10提供給負載30的至少一路輸入電源,並在輸入電源的電壓變為異常狀態且負載不處於待命狀態時,向負載30輸出重置信號。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
1、11、21、31、41、51、61、71、101‧‧‧檢測模組
2、8、13、23、33、43、73、103‧‧‧輸出模組
3、4、12、22、32、42、102‧‧‧保持模組
6‧‧‧控制晶片
7、10‧‧‧電源板
20‧‧‧重置電路
5、30‧‧‧負載
2、8、13、23、33、43、73、103‧‧‧輸出模組
3、4、12、22、32、42、102‧‧‧保持模組
6‧‧‧控制晶片
7、10‧‧‧電源板
20‧‧‧重置電路
5、30‧‧‧負載
第1圖為本發明重置電路第一實施例的結構示意圖; 第2圖為本發明重置電路一實施例中保持模組從負載中控制晶片的待命控制管腳接收控制信號的示意圖; 第3圖為本發明重置電路第二實施例的電路圖; 第4圖為本發明重置電路第三實施例的電路圖; 第5圖為本發明重置電路第四實施例的電路圖; 第6圖為本發明重置電路第五實施例的電路圖; 第7圖為本發明重置電路第六實施例的電路圖; 第8圖為本發明重置電路一實施例中檢測模組的電路圖; 第9圖為本發明重置電路又一實施例中檢測模組的電路圖; 第10圖為本發明重置電路又一實施例中檢測模組的電路圖; 第11圖為本發明重置電路一實施例中輸出模組的電路圖; 第12圖為本發明電子設備第一實施例的結構示意圖。
Claims (15)
- 一種重置電路,包括: 一輸出模組; 一檢測模組,耦接至該輸出模組,用以檢測提供給一負載的至少一輸入電源,其中當該至少一輸入電源的電壓為一異常狀態時,使該輸出模組輸出一重置信號;以及 一保持模組,耦接至該輸出模組,當該負載處於一待命狀態時,該保持模組使該輸出模組不輸出該重置信號,進而保持該負載處於該待命狀態。
- 如申請專利範圍第1項所述之重置電路,其中該檢測模組在檢測到該輸入電源的電壓為該異常狀態時向該輸出模組輸出一使能信號以使該輸出模組輸出該重置信號。
- 如申請專利範圍第1項所述之重置電路,其中當該保持模組接收表示該負載處於該待命狀態的一控制信號時,該保持模組回應該控制信號而對該輸出模組進行箝位以使得該輸出模組不輸出該重置信號。
- 如申請專利範圍第3項所述之重置電路,其中該保持模組從該負載中的一控制晶片的一待命控制管腳接收該控制信號,該控制信號係用以指示該負載處於該待命狀態的一待命控制信號。
- 如申請專利範圍第4項所述之所述的重置電路,其中該保持模組使用硬體實現。
- 如申請專利範圍第2項所述之所述的重置電路,其中該保持模組包含一第一開關元件、一第一電阻、一第二電阻和一第三電阻,該輸出模組包含一第二開關元件和一第四電阻,其中該第一開關元件和該第二開關元件為三極體、場效電晶體或開關晶片;該第一電阻和該第二電阻的一端用於接收該控制信號,該第一電阻的另一端接地,該第二電阻的另一端耦接該第一開關元件的一控制端,該第一開關元件的一第一連接端接地,該第一開關元件的一第二連接端耦接該第三電阻的一端和該第二開關元件的一控制端,該第三電阻的另一端耦接一待命電源;該第二開關元件的一第一連接端接地,該第二開關元件的一第二連接端耦接該第四電阻的一端並用於輸出該重置信號,該第四電阻的另一端耦接所述待命電源。
- 如申請專利範圍第2項所述之重置電路,其中該保持模組包含一第一開關元件、一第一電阻、一第二電阻和一第三電阻,該第一開關元件為三極體、場效電晶體或開關晶片;該第一電阻和該第二電阻的一端用於接收該控制信號,該第一電阻的另一端接地,該第二電阻的另一端耦接該第一開關元件的一控制端,該第一開關元件的一第一連接端接地,該第一開關元件的一第二連接端耦接該第三電阻的一端和該輸出模組,該第三電阻的另一端耦接一待命電源。
- 如申請專利範圍第2項所述之重置電路,其中該保持模組包含一第一二極體和一第一電阻,該輸出模組包含一第二二極體、一第一開關元件和一第二電阻,該第一開關元件為三極體、場效電晶體或開關晶片;該第一二極體的一負極和該第一電阻的一端用於接收該控制信號,該第一電阻的另一端耦接一待命電源,該第一二極體的一正極耦接該第二二極體的一正極;該第二二極體的一負極耦接該第一開關元件的一控制端,該第一開關元件的一第一連接端接地,該第一開關元件的一第二連接端耦接該第二電阻的一端並輸出該重置信號,該第二電阻的另一端耦接該待命電源。
- 如申請專利範圍第2項所述之重置電路,其中該保持模組包含一第一二極體和一第一電阻;該第一二極體的一負極和該第一電阻的一端用於接收該控制信號,該第一電阻的另一端耦接一待命電源,該第一二極體的一正極耦接該輸出模組。
- 如申請專利範圍第1-9任一項所述之重置電路,其中該檢測模組至少包含一檢測開關元件和一第五電阻,該檢測開關元件為三極體、場效電晶體或開關晶片;該至少一輸入電源耦接該檢測開關元件的一控制端,該檢測開關元件的一第一連接端接地,該檢測開關元件的一第二連接端耦接該輸出模組和該第五電阻的一端,該第五電阻的另一端耦接該待命電源;或該輸入電源耦接該檢測開關元件的該控制端,該檢測開關元件的該第一連接端耦接該輸出模組和該第五電阻的一端,該第五電阻的另一端接地,該檢測開關元件的該第二連接端接地。
- 如申請專利範圍第10項所述之重置電路,其中該檢測模組另包含一第六電阻、一第七電阻、一第八電阻和至少一個檢測電容,該至少一個檢測電容與該輸入電源對應;該第六電阻的一端耦接該待命電源,該第六電阻的另一端耦接該第七電阻的一端、該第八電阻的一端和該至少一檢測電容中的每一檢測電容的一端,該第七電阻的另一端接地,該第八電阻的另一端耦接該檢測開關元件的一控制端,該至少一檢測電容中的每一檢測電容的另一端分別耦接該對應的輸入電源。
- 如申請專利範圍第1-9任一項所述之重置電路,其中該檢測模組至少包含一比較器,該輸入電源耦接該比較器的一輸入端,該比較器的一輸出端耦接該輸出模組。
- 如申請專利範圍第1-9任一項所述之重置電路,其中該輸入電源的電壓為異常狀態係指該輸入電源的電壓瞬斷。
- 如申請專利範圍第1項所述之重置電路,其中該檢測模組與該保持模組分別耦接一及閘的兩個輸入端,該及閘的一輸出端耦接該輸出模組。
- 一種電子設備,包括: 一電源板; 一負載;以及 如申請專利範圍第1-14任一項所述之重置電路; 其中該重置電路用於檢測該電源板提供給該負載的至少一輸入電源,並在該輸入電源的電壓為異常狀態且該負載不處於待命狀態時,向該負載輸出該重置信號。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
??201610681983.9 | 2016-08-17 | ||
CN201610681983.9A CN106325448B (zh) | 2016-08-17 | 2016-08-17 | 一种复位电路及电子设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201826709A true TW201826709A (zh) | 2018-07-16 |
TWI640162B TWI640162B (zh) | 2018-11-01 |
Family
ID=57743628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106109429A TWI640162B (zh) | 2016-08-17 | 2017-03-22 | 重置電路及電子設備 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10135436B2 (zh) |
CN (1) | CN106325448B (zh) |
TW (1) | TWI640162B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107168814A (zh) * | 2017-06-22 | 2017-09-15 | 芯海科技(深圳)股份有限公司 | 一种解决系统死机的装置及方法 |
CN111857307B (zh) * | 2020-07-30 | 2022-04-01 | 南京英锐创电子科技有限公司 | 电源复位电路的控制装置、控制系统及控制方法 |
CN116455373B (zh) * | 2023-06-14 | 2023-09-05 | 芯迈微半导体(上海)有限公司 | 一种数字芯片的复位触发电路、数字芯片以及数字电路 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3040326C1 (de) * | 1980-10-25 | 1981-10-08 | Eurosil GmbH, 8000 München | Mikroprozessor mit Ruecksetz-Schaltanordnung |
US5564010A (en) * | 1993-05-24 | 1996-10-08 | Thomson Consumer Electronics, Inc. | Reset signal generator, for generating resets of multiple duration |
US5956240A (en) * | 1996-11-15 | 1999-09-21 | Thomson Consumer Electronics, Inc. | Quick-reset circuit for auxiliary power supply |
JP4233205B2 (ja) * | 2000-09-28 | 2009-03-04 | シャープ株式会社 | リセット装置、半導体集積回路装置および半導体記憶装置 |
JP4437541B2 (ja) * | 2004-11-17 | 2010-03-24 | 富士通マイクロエレクトロニクス株式会社 | リセット制御回路及びリセット制御方法 |
TW200725250A (en) * | 2005-12-30 | 2007-07-01 | Tatung Co Ltd | Electronic device and reset circuit for overcoming instantaneous voltage drop and preventing abnormal writing of system data |
KR20140122567A (ko) * | 2013-04-10 | 2014-10-20 | 에스케이하이닉스 주식회사 | 파워 온 리셋 회로를 포함하는 반도체 장치 |
CN204290914U (zh) * | 2014-11-28 | 2015-04-22 | Tcl通力电子(惠州)有限公司 | 复位电路及电子设备 |
CN204794938U (zh) * | 2015-07-01 | 2015-11-18 | 青岛歌尔声学科技有限公司 | 一种复位电路及具有该电路的电子设备 |
CN104980134B (zh) * | 2015-07-01 | 2018-10-19 | 青岛歌尔声学科技有限公司 | 一种复位电路及具有该电路的电子设备 |
-
2016
- 2016-08-17 CN CN201610681983.9A patent/CN106325448B/zh active Active
-
2017
- 2017-03-22 TW TW106109429A patent/TWI640162B/zh active
- 2017-03-29 US US15/472,304 patent/US10135436B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
TWI640162B (zh) | 2018-11-01 |
US20180054194A1 (en) | 2018-02-22 |
CN106325448A (zh) | 2017-01-11 |
CN106325448B (zh) | 2019-04-12 |
US10135436B2 (en) | 2018-11-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20160344227A1 (en) | Terminal and battery charging control device and method therefor | |
TWI468920B (zh) | 具有耗電量偵測功能的電子裝置 | |
TWI640162B (zh) | 重置電路及電子設備 | |
US11329477B2 (en) | Direct-current voltage supply circuit | |
CN210327077U (zh) | 快速充电电路及装置 | |
TWI556540B (zh) | 電子裝置供電系統 | |
CN114487895A (zh) | 一种负载的检测电路及电路板组件 | |
TW201344409A (zh) | 電子設備 | |
CN209170009U (zh) | 电源电路及电子设备 | |
US20110114858A1 (en) | Digital input circuit | |
CN207074996U (zh) | 接口电路和电子设备 | |
CN215681904U (zh) | 电源切换电路及医疗设备 | |
CN211786002U (zh) | 检测电路及电源装置 | |
CN110518543B (zh) | 一种短路保护电路和供电系统 | |
CN209462242U (zh) | 电源并联电路 | |
CN209046523U (zh) | 上下电顺序控制电路及电子设备 | |
CN108267648A (zh) | 具有静电防护功能的检测设备 | |
CN111025177A (zh) | 电源输入监测装置 | |
CN108733122B (zh) | 数字输出电路及工业控制设备 | |
CN107478895B (zh) | 一种电压检测电路 | |
CN214544115U (zh) | 一种带阻抗检测的供电控制系统 | |
CN220421806U (zh) | 一种实现设备上电检测与设备类型检测的adc电路 | |
WO2019100300A1 (zh) | 充电电路与电子装置 | |
CN212433612U (zh) | 一种驱动装置及车辆系统 | |
CN218386791U (zh) | 一种温度保护电源电路 |