TW201818417A - 用於動態確定以執行讀取回收操作的技術 - Google Patents

用於動態確定以執行讀取回收操作的技術 Download PDF

Info

Publication number
TW201818417A
TW201818417A TW106126646A TW106126646A TW201818417A TW 201818417 A TW201818417 A TW 201818417A TW 106126646 A TW106126646 A TW 106126646A TW 106126646 A TW106126646 A TW 106126646A TW 201818417 A TW201818417 A TW 201818417A
Authority
TW
Taiwan
Prior art keywords
memory
memory cells
read
read operations
conditions
Prior art date
Application number
TW106126646A
Other languages
English (en)
Other versions
TWI712044B (zh
Inventor
張帆
蔡宇
熊晨荣
哈曼 巴蒂亞
金炯錫
大衛 彼那德利
Original Assignee
愛思開海力士有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 愛思開海力士有限公司 filed Critical 愛思開海力士有限公司
Publication of TW201818417A publication Critical patent/TW201818417A/zh
Application granted granted Critical
Publication of TWI712044B publication Critical patent/TWI712044B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • G11C16/3431Circuits or methods to detect disturbed nonvolatile memory cells, e.g. which still read as programmed but with threshold less than the program verify threshold or read as erased but with threshold greater than the erase verify threshold, and to reverse the disturbance via a refreshing programming or erasing step
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • G11C16/3495Circuits or methods to detect or delay wearout of nonvolatile EPROM or EEPROM memory devices, e.g. by counting numbers of erase or reprogram cycles, by using multiple memory areas serially or cyclically
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/38Response verification devices
    • G11C29/42Response verification devices using error correcting codes [ECC] or parity check
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/44Indication or identification of errors, e.g. for repair
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/52Protection of memory contents; Detection of errors in memory contents
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7211Wear leveling

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Read Only Memory (AREA)

Abstract

本發明公開了一種用於根據記憶體的一個或多個條件來確定對記憶體的讀取操作的閾值數量的技術。如果記憶體的讀取操作的數量滿足讀取操作的閾值數量,則可以執行讀取回收操作以保存儲存在其中的數據。

Description

用於動態確定以執行讀取回收操作的技術
本發明係關於用於動態確定以執行讀取回收操作的技術,並且更具體地,關於用於根據記憶體的一個或多個條件來確定對記憶體的讀取操作的閾值數量的技術。
固態記憶體被普遍地用於包括例如消費者電子裝置(例如,手機、照相機、電腦等)的各種電子系統和企業電腦系統(例如,硬碟、隨機存取記憶體(RAM)等)中。由於延遲、輸送量、抗衝擊性、封裝和其它考慮因素,固態記憶體比機械記憶體儲存技術或其它記憶體儲存技術更受歡迎。儲存在固態記憶體裝置中的數據可能隨時間衰減。為了避免所儲存的數據的衰減,可以執行讀取回收(reclaim)操作。讀取回收操作可以將數據從記憶體中的一個位置複製到另一位置,以便保留數據。然而,每個讀取回收操作可能影響記憶體使用壽命和/或使用系統資源。因此,在固態記憶體領域需要改進。
相關申請的交叉引用: 本申請案請求於2016年8月11日提交的申請號為62/1373,891、代理所檔案號為098645-1020600-SK037-P、名稱為「基於操作條件的動態SPRD」的美國臨時專利申請案的優先權,該臨時專利申請案的全部被共同地轉讓並且透過引用而明確地併入本文以用於所有目的。
本文公開了一種動態地評估何時將執行讀取回收操作的技術。諸如快閃記憶體的記憶體可以被配置成根據記憶體的記憶體單元的充電狀態在其中儲存數據。充電狀態可以被讀取為分別對應於每個記憶體單元的電壓位準。隨時間的推移和/或對於操作條件,儲存在記憶體單元中的數據可能隨時間衰減。如果儲存在記憶體單元中的數據充分衰減,則儲存在其中的數據可能由於數據變得不可恢復而受到損壞。此外,在某些記憶體構造中,對一個記憶體單元執行記憶體操作(例如,讀取寫入)可能影響其它記憶體單元。為了減緩記憶體衰減,記憶體控制器可以被配置成對記憶體的記憶體單元(例如,記憶體單元的塊或頁面)週期性地執行讀取回收操作。
儲存在某些記憶體單元內的數據可以基於記憶體單元的操作條件而衰減降級。例如,對記憶體單元執行的每個讀取操作可以衰減記憶體單元中的每一個的各個電荷。當對記憶體單元執行讀取操作時,讀取操作引起的衰減可能累積。因此,確定何時對記憶體單元執行讀取回收操作的一種技術是用於確定讀取操作的閾值數量,當滿足該閾值數量時,其觸發執行讀取回收操作。然而,各種方法可以被用於確定用於執行讀取回收操作的讀取操作的閾值數量。例如,讀取操作的閾值數量可以被選擇以解決記憶體單元的最壞情況(例如,壽命終止條件),並且可以包括誤差範圍以確保在足夠數量的讀取操作下執行讀取回收操作,從而防止記憶體在其壽命終止之前衰減。
每次記憶體單元被寫入時,記憶體單元的壽命也可能衰減。此外,由於先進的記憶體製造技術(例如,減小平版印刷特徵尺寸、記憶體單元的三維堆疊等),由於讀取操作或寫入操作導致的記憶體單元的衰減可能被激化。因此,每個讀取回收操作可以透過從記憶體單元讀取和/或寫入記憶體單元來使記憶體單元的操作壽命減少。此外,每個讀取回收操作可能消耗記憶體控制器資源。例如,記憶體控制器的處理器、緩衝器、匯流排頻寬的週期或控制器的其它資源可以被消耗以執行每個讀取回收操作。因此,確定何時執行讀取回收操作可以平衡一些(有時相對的)結果。例如,確保記憶體不會由於過多的記憶體讀取操作而損壞可以與由於執行過多的讀取回收操作而影響記憶體壽命平衡。
本發明公開了用於動態地確定何時執行讀取回收操作的技術。透過動態地確定何時執行讀取回收操作,可以避免多餘的讀取回收操作,從而透過減少不必要的讀取操作或寫入操作並且減輕記憶體控制器在記憶體單元之間的不必要的移動數據的負擔來提高記憶體的壽命。防止記憶體控制器執行不必要的讀取回收操作可以提高記憶體控制器的性能和/或降低記憶體控制器的功耗。透過使用公開的技術,必要數量的讀取回收操作可以被動態地確定並且以適當的間隔執行,從而減緩記憶體單元數據損壞。
本發明公開了實施包括記憶體和控制器的裝置的技術。記憶體可以包括被佈置成使得讀取記憶體單元中的一個記憶體單元的值包括將電壓施加到記憶體單元中的其它記憶體單元。控制器可以被配置成確定記憶體單元中的一個或多個記憶體單元的一個或多個條件。控制器還可以被配置成基於一個或多個條件確定用於執行讀取回收操作的讀取操作的閾值數量,從而防止儲存在記憶體單元中一個或多個記憶體單元內的值受到施加到記憶體單元中的一個或多個記憶體單元的一個或多個電壓的損壞。控制器可以進一步被配置成確定對記憶體單元中的一個或多個記憶體單元執行讀取操作的數量。一個或多個條件可以是獨立的並且不同於讀取操作的數量。控制器還可以被配置成確定讀取操作的數量是否滿足讀取操作的閾值數量。控制器可以被配置成回應於確定讀取操作的數量滿足讀取操作的閾值數量,執行讀取回收操作。
控制器還可以被配置成回應於確定讀取操作的數量不滿足讀取操作的閾值數量,不執行讀取回收操作。控制器可以進一步被配置成從讀取操作的基線數量確定讀取操作的閾值數量,包括基於一個或多個條件修改讀取操作的基線數量。可以基於記憶體單元中的一個或多個的壽命終止預測(projection)來確定讀取操作的基線數量。壽命終止預測可以基於以下情況中的至少一種:記憶體單元中的一個或多個記憶體單元在操作壽命內預期將經受的編程擦除週期的最壞情況數量;或者記憶體單元中的一個或多個記憶體單元在數據不衰減的情況下儲存數據的最壞情況保持時間。
一個或多個條件可以包括一個或多個記憶體單元已經受的編程和擦除週期的數量。一個或多個條件可以包括一個或多個記憶體單元已經保持儲存在其中的數據的值的保留時間。一個或多個條件可以包括由耦接到記憶體的感測器確定的溫度。一個或多個條件可以包括由耦接到記憶體的感測器確定的濕度。記憶體可以包括快閃記憶體,並且讀取記憶體單元中的一個記憶體單元的值可以包括將電壓施加到快閃記憶體的字線。可以針對多個記憶體單元追蹤一個或多個條件和讀取操作的數量,多個記憶體單元包括一個或多個記憶體單元。讀取回收操作可以包括將值從多個記憶體單元複製到其它多個記憶體單元。
控制器可以進一步被配置成儲存讀取操作的多個閾值數量,讀取操作的多個閾值數量的每一個對應於記憶體單元的一個或多個條件的集合。確定讀取操作的閾值數量可以包括從讀取操作的多個閾值數量中選擇讀取操作的閾值數量。記憶體單元可以被佈置成平面陣列,其中經由行和列定址來定址一個或多個記憶體單元。
圖1A示出包括平面記憶體單元104的系統100。平面記憶體單元104能夠是可以使用沉積技術製造的二維記憶體構造。如圖所示,控制器102可以與平面記憶體單元104介面連接。控制器102可以被配置成確定(即,讀取)平面記憶體單元104的一個或多個記憶體單元114-130的狀態。控制器102可以被配置成寫入記憶體單元114-130中的一個或多個。可以並行地並且以任意組合執行讀取操作和寫入操作。雖然未示出,控制器102可以經由匯流排(例如,週邊元件介面(PCI))與中央處理單元(CPU)介面連接。控制器102可以包括處理器(x86、ARM等)、緩衝器、驅動器、可編程邏輯裝置、專用積體電路(ASIC)等。控制器102可以與記憶體(未示出)介面連接以載入和/或實施韌體或其它指令,當控制器102執行該韌體或其它指令時,控制器102可以配置成在平面記憶體單元104和外部裝置之間提供介面。
平面記憶體單元104可以包括例如快閃記憶體。為了確定由快閃記憶體單元儲存的值,控制器102可以引起記憶體單元的電壓。如果快閃記憶體單元在施加電壓之後導通,則控制器102可以確定快閃記憶體單元儲存了值。作為簡單的示例,快閃記憶體單元的關閉狀態可以表示記憶體單元儲存邏輯1。如果記憶體單元在施加電壓時不導通,則控制器102可以確定記憶體單元儲存了邏輯0。某些快閃記憶體單元可以被用於儲存一些狀態中的一種。例如,快閃記憶體單元可以儲存3種、4種、8種或其它數量的狀態。作為一個示例,當施加特定閾值電壓時,快閃記憶體單元可以導通。例如,0.5V閾值可以對應於八種狀態中的第二狀態。在該示例中,如果0.5V或更高電壓被施加到記憶體單元,則儲存第二狀態的快閃記憶體單元可以導通。類似地,0.8V閾值可以對應於八種示例狀態中的第三狀態。這樣,如果0.8V或更高電壓被施加到快閃記憶體單元,則儲存第三狀態的快閃記憶體單元可以導通。
控制器102可以被配置成依序施加電壓,例如以確定快閃記憶體單元的狀態。例如,控制器102可以經由數位類比轉換器施加增加的電壓。當電壓被增加以確定記憶體單元的狀態時,控制器102還可以確定何時特定記憶體單元導通。
例如當設置在平面記憶體單元104內的記憶體單元的數量增加時,記憶體構造內的記憶體單元(例如,平面記憶體單元104)的可定址性可能變得很耗時。例如,用於定址記憶體單元114-130中的每一個的一個控制模式可以是在控制器102和記憶體單元114-130中的每一個之間提供相應的唯一控制線。然而,這種模式可能導致大量不必要的追蹤、驅動、讀出等。如圖所示,行和列定址可以被用於確定平面記憶體單元104的具體記憶體單元的值。例如,控制線106a-106c和110可以用作列驅動器(其也可以被稱為位線)。控制線110可以是公共地線。當控制線106a被驅動時,電壓可以被施加到記憶體單元114、120和126。類似地,記憶體單元116、122和128可以由控制線106b通電,並且記憶體單元118、124和130可以由控制線106c通電。控制線112a-112c可以被認為是行驅動器(或字線)。當控制線112a被通電時,記憶體單元114、116和118可以被通電。類似地,控制線112b可以對應於記憶體單元120、122和124並使其通電,並且控制線112c可對應於記憶體單元126、128和130並使其通電。
讀出放大器132、134和136可以經由控制線108a-108c連接到各個記憶體單元。注意到在某些實施例中,讀出放大器132-136可以被集成到控制器102中。作為示例使用情況,控制器102可以執行讀取操作以確定記憶體單元120的狀態。這樣,控制器102可以依序地提供一個或多個閾值電壓(如本文公開的關於多狀態記憶體單元)以確定記憶體單元120的狀態。如果記憶體單元120是快閃記憶體單元並且對應於一個或多個閾值電壓中的一個而導通,則可以透過將各種電壓施加到記憶體單元120來確定記憶體單元120的狀態。然而,如圖所示,記憶體單元114和126可以沿著控制線(位線)106a與記憶體單元120串聯。為了防止記憶體單元114和126干擾記憶體單元120的讀取操作,可以利用選擇的參考電壓使控制線(字線)112a和112c通電,以確保記憶體單元114和126導通,而不管其中儲存的值。以這種方式,即使記憶體單元126和114可以與控制線106a和讀出放大器132之間的記憶體單元120電串聯,也可以透過讀出放大器132僅對記憶體單元120確定記憶體單元120的狀態。
圖1A還示出感測器單元138,其可以包括例如可用於確定記憶體單元114-130經受的環境的一個或多個方面的溫度感測器、濕度感測器、衝擊感測器或其它環境感測器中的一個或多個。當環境條件改變時,環境資訊可以被用於表徵和/或調整用於對記憶體單元114-130執行讀取回收操作的閾值。
圖1B示出與存取系統100的記憶體單元114-130有關的一些特徵。如本文所公開的,從記憶體單元120讀取值可以包括將電壓施加到記憶體單元114-118和/或記憶體126-130。例如,為了確定儲存在快閃記憶體單元內的數據,讀取參考電壓可以被施加到對應於該單元的電晶體。如果讀取參考電壓高於與儲存在其中的數據的值相對應的電壓,則電晶體可以導通(即,被接通)。讀取參考電壓可以被施加到例如可以將讀取的參考電壓施加到記憶體單元114、120和126中的每一個的控制線106a(例如,位線)。讀出放大器132可以讀取由記憶體單元114、120和126導通的電壓,以確定記憶體單元是否導通。為了將記憶體單元120與記憶體單元114和126隔離,確保記憶體單元114和126導通的電壓(即,通過電壓)可以被施加到記憶體單元114和126。
值得注意的是,記憶體單元114和126可能不是讀取操作的目標,然而通過電壓可以被施加到記憶體單元114和126以確定記憶體單元120的值。控制線112a(例如,字線)可以被配置成在記憶體單元114上施加通過電壓(其也可以在記憶體單元116和118上引起電壓)。類似地,控制線112c(例如,字線)可以被配置成在記憶體單元126上施加通過電壓(其也可以在記憶體單元128和130上引起電壓)。在圖示中,透過使記憶體單元114-118和126-130呈灰色來示出該效果。
向記憶體單元114和126施加通過電壓可以在對應於記憶體單元114和126的電晶體內引起電隧穿(tunneling),這可能使得確定儲存在其中的數據的值所需的電壓發生改變。因此,讀取快閃記憶體的儲存單元內的一個記憶體單元的值可能干擾相鄰記憶體單元的單元內容。由於電晶體由於工藝技術的改進而變得越來越微小,因此電晶體氧化物可以變得更薄,這可以進一步增加由於向記憶體單元施加電壓而導致的對干擾的敏感性。此外,當電壓被施加到記憶體單元時,干擾可能累積。
圖1C示出系統100的另外的特徵。如圖所示,平面記憶體單元104可以是較大記憶體構造(例如,記憶體電路集成的電路裸晶或封裝)內的記憶體單元114-130的邏輯配置或物理配置。記憶體單元140可以是記憶體單元142-156的邏輯配置或物理配置。平面記憶體單元104和記憶體單元140可以均為三維記憶體構造內的記憶體單元的層、記憶體單元的頁面、記憶體單元的塊或其它。在讀取回收操作期間,儲存在平面記憶體單元104內的數據的值可以被複製到記憶體單元140。透過確定例如記憶體單元140不儲存數據或儲存陳舊數據和/或記憶體單元140包含足夠的儲存容量以接收儲存在平面記憶體單元104內的數據來選擇將數據寫入記憶體單元140。因此,當確定讀取回收操作對於平面記憶體單元104是期望的時,控制器102可以選擇記憶體單元140,讀取包含在平面記憶體單元104內的數據,並且將數據寫入記憶體單元140。然後,平面記憶體單元104可以被擦除和/或被標記為陳舊。
圖2示出記憶體構造200的一些不同視圖。圖202包括可以對應於圖1A至圖1C的特徵的記憶體單元的假設(notional)配置。例如,圖202的BL1-BL3可以是可以對應於控制線106a-106c的位線。WL<0>至WL<N>可以是可對應於控制線112a-112c的字線。讀出放大器可對應於讀出放大器132-136。諸如電晶體208的電晶體均可對應於平面記憶體單元104中的一個。電晶體中的每一個可以儲存多個值作為相應的類比電壓。例如,記憶體單元中的每一個可以儲存四個值中的一個並且可以表示為兩位值(例如,0b00、0b01、0b10或0b11)。因此,儲存在記憶體單元中的數據可以由相應的最低有效位(LSB)和最高有效位(MSB)表示。字線的LSB和MSB可以形成相應的LSB頁面或MSB頁面。如圖所示,頁面-0可以形成WL<0>的LSB頁面,頁面-2可以形成WL<0>的MSB,頁面-1可以形成WL<1>的LSB等。如本文所公開的,讀取參考電壓的各個值可以應用於相應的字線,以便確定儲存在LSB頁面或MSB頁面中的數據的相應值。
如圖所示,使得電晶體導通的電壓(Vpass)可以被施加到WL<N>、WL<2>和WL<0>。具有施加的Vpass的電晶體的狀態由圖204示出。圖中示出示例性NAND快閃記憶體,其可以包括浮動柵極電晶體,該浮動柵極電晶體具有連接到字線的控制柵極(CG)以及連接到相鄰記憶體單元的源極和汲極。儲存在浮動柵極中的電荷量可以確定電晶體的閾值電壓以使電晶體導通,並且因此確定儲存在其中的值。如圖204所示,Vpass可以引起形成通過源極和汲極之間的基底的隧道。如圖206所示,參考電壓(例如,Va、Vb和Vc)可以被施加到浮動柵極(FG)的CG。如果參考電壓足夠,隧道(類似於隧道210)可以透過基底被引起並且浮動柵極可以導通。
可以透過將單個參考電壓(例如,Vb)引到字線來讀取LSB頁面。如果字線的電晶體導通,則相應的讀出放大器可以確定電晶體處於由電晶體儲存的數據包括設置的LSB的狀態。以類似的方式,逐漸升高的參考電壓可以被施加到字線以確定MSB頁面。然而,根據記憶體的配置,可能需要施加兩個電壓以確定是否設置電晶體的MSB。例如,可以施加在接地參考電壓和Vb之間的電壓,並且依序地,施加在Vb和Vpass之間的電壓。根據電晶體是否在施加各種參考電壓時導通,可以確定電晶體的LSB和MSB。
在透過可以在浮動柵極和相應的基底之間產生電隧穿的福勒-諾德海姆(Fowler-Nordheim(FN))隧穿效應的讀取操作或寫入操作期間,電荷可以被注入到浮動柵極中。FN隧道可以由通過隧道的電場觸發,並且可以與施加到CG的電壓和儲存在浮動柵極中的電荷量成比例。如本文所公開的,在讀取操作期間,可以在除了正被讀取的記憶體單元之外的記憶體單元(例如,當讀取如圖1B所示的記憶體單元120-124時的記憶體單元114-118和126-130)上引起電壓。
圖3示出說明本發明的特徵的圖300。圖表300包括表示在對記憶體單元組執行一定數量的讀取操作以區分記憶體條件之後的錯誤率的曲線的一些線的斜率。如本文所公開的,讀取操作可以在除了將被讀取的目標記憶體單元以外的記憶體單元上引起電壓,可能將錯誤引到記憶體中。所示的記憶體條件是對記憶體單元組已經執行的編程/擦除週期(PEC)。如圖所示,增加的PEC可能導致記憶體變得對讀取操作引起的錯誤更敏感。此外,導致不可接受的錯誤率的讀取操作的數量的斜率可以根據記憶體單元組已經經受的PEC的數量而變化。
如果錯誤率超過記憶體控制器引起錯誤的能力,則錯誤率可能變得不可接受。例如,錯誤碼校正(ECC)技術可以被用於減緩一些記憶體錯誤。然而,由讀取操作引入的錯誤的數量可能超過可以使用ECC技術減緩的可接受的錯誤率。如圖所示,給定可接受的誤差率為0.15%,已經經受15K個PEC的記憶體單元組可能對在4K次讀取操作之後的讀取操作引入的錯誤敏感。在經受僅10K個PEC之後的記憶體單元的相同組可能能夠在不可接受的數量的錯誤被引入之前經受70K次讀取操作。因此,如圖所示,根據記憶體已經經受的PEC的數量,可以用於確定記憶體在不遭遇由讀取操作引起的不可接受的高錯誤率的情況下可能經受的讀取操作的數量(例如,讀取操作的閾值數量)。
圖4示出可以包括本發明的特徵的表400。例如,表400可以包括每個表示保留時間的列。保留時間可以指示記憶體單元已經保留數據值的時間量(例如,經由電荷)。表400可以包括每個表示相應數量的PEC的行。表可以包括用於相應條件(例如,PEC週期和/或保留時間)的閾值讀取操作402-440的數量的各種值。並且,如圖所示,附加層442和444可以被包括在可以對應於記憶體單元的另一條件的表400的另一維度446中。層442和444可以包括例如記憶體單元經受的濕度或溫度。例如,可以經由感測器單元138的感測器來確定濕度或溫度。其它示例性條件可以包括例如記憶體已經經受的物理衝擊的數量或輻射量、製造工藝、製造的記憶體的批號或其它條件。
例如,可以在最終組裝之前製造和測試記憶體晶片,以確定記憶體對透過讀取操作引入的錯誤的敏感性的級別。敏感性的級別可以在記憶體內編碼。諸如控制器102的控制器可以基於敏感性的編碼級別來確定在執行讀取回收操作之前可以對記憶體執行的讀取操作的數量,以防止儲存在記憶體中的數據的不可接受的高錯誤率。在某些實施例中,可以透過諸如控制器102的控制器來測試記憶體,以在引起不可接受的高錯誤率之前測試和確定記憶體可以經受的讀取操作的數量。
表400可以由控制器儲存並存取。透過儲存表400,讀取操作數量的若干參考值可以被儲存。這可以防止例如與控制器相關聯的在觸發讀取回收操作之前計算讀取操作的數量的負擔。在某些實施例中,表400可以被用於儲存可以基於記憶體的一個或多個操作條件來調整的基線值。
圖5是示出根據本發明的某些實施例的用於確定是否執行讀取回收操作的方法的簡化流程圖500。例如,可以透過控制器102實施流程圖500的技術。例如,可以在初始啟動固態硬碟或其它記憶體裝置時啟動流程圖500的技術。在502中,可以確定記憶體的記憶體單元中的一個或多個的一個或多個條件。如本文所公開的,可以透過例如耦接到控制器的感測器來即時地確定一個或多個條件。例如,還可以透過測試記憶體和/或讀取指示記憶體的條件的值來確定條件。在504中,基於一個或多個條件,可以確定讀取操作的閾值數量。例如,可以從表(諸如表400)讀出讀取操作的閾值數量。讀取操作的閾值數量可以由控制器計算或者可以是儲存的參考值和計算的組合。在506中,可以確定對一個或多個記憶體單元執行的讀取操作的數量。在508中,如果讀取操作的數量滿足閾值,則可以作出確定。否則,表500的方法可以結束。如果如此,則在506中可以執行讀取回收操作。
圖6是示出可以被用於實施根據本發明的各個實施例的設備的簡化方塊圖。圖6僅是結合本發明的實施例的說明並且不限制如請求項所述的本發明的範圍。本領域普通技術人員將認識到其它變化、變型和可選方案。在一個實施例中,電腦系統600通常包括監視器610、電腦620、使用者輸出裝置630、使用者輸入裝置640、通信介面650等
如圖6所示,電腦620可以包括經由匯流排子系統690與多個週邊裝置通信的處理器660。這些週邊裝置可以包括使用者輸出裝置630、使用者輸入裝置640、通信介面650以及諸如隨機存取記憶體(RAM)670和磁碟機680的儲存子系統。
使用者輸入裝置640可以包括用於向電腦620輸入資訊的所有可能類型的裝置和機制。這些裝置和機制可以包括鍵盤、小鍵盤、結合到顯示器中的觸碰式螢幕、諸如語音辨識系統的音訊輸入裝置、麥克風和其它類型的輸入裝置。在各個實施例中,使用者輸入裝置640通常被實現為電腦滑鼠、軌跡球、軌跡板、操縱桿、無線遙控器、繪圖板、語音命令系統、視線追蹤系統等。使用者輸入裝置640通常允許使用者透過經由諸如點擊按鈕等的命令來選擇出現在監視器610上的物件、圖示、文本等。
使用者輸出裝置630包括用於從電腦620輸出資訊的所有可能類型的裝置和機制。這些裝置和機制可以包括顯示器(例如,監視器610)、諸如音訊輸出裝置的非視覺顯示器等。
通信介面650提供與其它通信網路和裝置的介面。通信介面650可以用作從其它系統接收數據和向其它系統傳輸數據的介面。通信介面650的實施例通常包括乙太網卡、數據機(電話、衛星、電纜、ISDN)、(不同步)數位用戶迴路(DSL)單元、火線介面、USB介面等。例如,通信介面650可以耦接到電腦網路、火線匯流排等。在其它實施例中,通信介面650可以物理地集成在電腦620的主機板上,並且可以是諸如軟DSL的軟體程式等。
在各個實施例中,電腦系統600還可以包括使得在諸如HTTP協定、TCP/IP協定、RTP/RTSP協定等的網路上能夠通信的軟體。在本發明的可選實施例中,也可以使用例如IPX、UDP等的其它通信軟體和傳輸協定。在一些實施例中,電腦620包括來自英特爾(Intel)的一個或至強(Xeon)微處理器作為處理器660。進一步地,在一個實施例中,電腦620包括基於UNIX的作業系統。
RAM 670和磁碟機680是被配置成儲存諸如本發明的實施例的包括可執行電腦代碼、人類可讀代碼等的數據的有形儲存介質的示例。其它類型的有形儲存介質包括軟碟、可移動硬碟、諸如CD-ROM、DVD和條形碼的光學儲存介質、諸如快閃記憶體的半導體記憶體、唯讀記憶體(ROM)、電池支援的揮發性記憶體、網路儲存裝置等。RAM 670和磁碟機680可以被配置成儲存提供本發明的功能的基本編程和數據構造。
提供本發明的功能的軟體代碼模組和指令可以被儲存在RAM 670和磁碟機680中。這些軟體模組可以由處理器660執行。RAM 670和磁碟機680還可以提供用於儲存根據本發明使用的數據的儲存庫。
RAM 670和磁碟機680可以包括多個記憶體,其包括用於在編程執行期間儲存指令和數據的主隨機存取記憶體(RAM)和其中儲存固定的非暫時性指令的唯讀記憶體(ROM)。RAM 670和磁碟機680可以包括為編程和數據檔案提供持久(非揮發性)儲存的檔案儲存子系統。RAM 670和磁碟機680還可以包括諸如可移動快閃記憶體的可移動儲存系統。
匯流排子系統690提供使電腦620的各種部件和子系統按預期彼此通信的機制。雖然匯流排子系統690被示意性地示出為單個匯流排,但是匯流排子系統的可選實施例可以利用多個匯流排。
圖6是能夠實施本發明的電腦系統的代表。對於本領域普通技術人員顯而易見的是,許多其它硬體和軟體配置適於與本發明一起使用。例如,電腦可以是臺式、便攜式、機架安裝或平板配置。另外,電腦可以是一系列聯網電腦。進一步地,想到使用諸如PentiumTM 或ItaniumTM 微處理器、來自超微半導體公司(Advanced Micro Devices,Inc.)的OpteronTM 或AthlonXPTM 微處理器等的其它微處理器。進一步地,可以想到諸如來自微軟公司(Microsoft Corporation)的Windows® 、WindowsXP® 、WindowsNT® 等、來自太陽微系統公司(Sun Microsystems)的Solaris、LINUX、UNIX等的其它類型的作業系統。在其它實施例中,上述技術可以在晶片或輔助處理板上實施。
本發明的各個實施例可以以軟體或硬體或兩者的組合的形式實施。邏輯可以作為指令的集合被儲存在電腦可讀或機器可讀的非暫時性儲存介質中,該指令的集合適於引導電腦系統的處理器執行本發明的實施例中公開的步驟的集合。邏輯可以形成適於引導資訊處理裝置執行在本發明的實施例中公開的一組步驟的電腦編程產品的部分。基於本文提供的公開內容和教導,本領域普通技術人員將理解實現本發明的其它方式和/或方法。
本文描述的數據結構和代碼可以部分地或完全地儲存在電腦可讀儲存介質和/或硬體模組和/或硬體設備上。電腦可讀儲存介質包括但不限於揮發性記憶體、非揮發性記憶體、諸如磁碟機、磁帶、CD(光碟)、DVD(數位通用光碟或數位視訊光碟)的磁性儲存裝置和光學儲存裝置、或能夠儲存代碼和/或數據的現在已知或以後開發的其它介質。本文描述的硬體模組或設備包括但不限於專用積體電路(ASIC)、現場可編程閘陣列(FPGA)、專用或共用處理器和/或現在已知或以後開發的其它硬體模組或設備。
本文描述的方法和進程可以部分地或完全實施為儲存在電腦可讀儲存介質或裝置中的代碼和/或數據,使得當電腦系統讀取並執行代碼和/或數據時,電腦系統執行相關的方法和進程。方法和進程也可以部分或完全實施在硬體模組或設備中,使得當硬體模組或設備被啟動時,其執行相關的方法和進程。本文公開的方法和進程可以使用代碼、數據和硬體模組或設備的組合來體現。
雖然為了清楚理解的目的已經詳細地描述前述實施例,但本發明不限於所提供的細節。存在實施本發明的許多可選方法。所公開的實施例是說明性的而不是限制性的。
100‧‧‧存取系統
102‧‧‧控制器
104‧‧‧記憶體單元
106a~106c‧‧‧控制線
108a~108c‧‧‧控制線
110‧‧‧控制線
112a~112c‧‧‧控制線
114‧‧‧記憶體單元
116‧‧‧記憶體單元
118‧‧‧記憶體單元
120‧‧‧記憶體單元
122‧‧‧記憶體單元
124‧‧‧記憶體單元
126‧‧‧記憶體單元
128‧‧‧記憶體單元
130‧‧‧記憶體單元
132‧‧‧讀出放大器
134‧‧‧讀出放大器
136‧‧‧讀出放大器
138‧‧‧感測器單元
140‧‧‧記憶體單元
142~156‧‧‧記憶體單元
200‧‧‧記憶體構造
202‧‧‧圖
204‧‧‧圖
206‧‧‧圖
208‧‧‧電晶體
300‧‧‧圖
400‧‧‧表
402~440‧‧‧閾值讀取操作
442‧‧‧附加層
444‧‧‧附加層
446‧‧‧維度
500‧‧‧流程圖
502‧‧‧流程
504‧‧‧流程
506‧‧‧流程
508‧‧‧流程
600‧‧‧電腦系統
610‧‧‧監視器
620‧‧‧電腦
630‧‧‧使用者輸出裝置
640‧‧‧使用者輸入裝置
650‧‧‧通信介面
660‧‧‧處理器
670‧‧‧RAM
680‧‧‧磁碟機
690‧‧‧匯流排子系統
BL1~BL3‧‧‧位線
LSB‧‧‧最低有效位
MSB‧‧‧最高有效位
Va‧‧‧參考電壓
Vb‧‧‧參考電壓
Vc‧‧‧參考電壓
Vpass‧‧‧導通電壓
Vref‧‧‧參考電壓
WL<0>~WL<N>‧‧‧字線
可以透過參照以下附圖來理解各個實施例的性質和優點。在附圖中,相似的部件或特徵可以具有相同的附圖標記。進一步地,可以透過用短劃線和區分相似部件的第二標記並和附圖標記一起來區分相同類型的各種部件。如果僅第一附圖標記被用於說明書中,則描述適用於具有相同第一附圖標記的相似部件中的任何一個,而不管第二附圖標記。 圖1A示出平面記憶體構造的簡化方塊圖; 圖1B示出圖1A的平面記憶體構造的特徵; 圖1C示出圖1A的平面記憶體構造的其它特徵; 圖2示出包括記憶體單元的截面圖的記憶體單元的特徵; 圖3示出本發明的某些特徵的圖; 圖4示出包括本發明的特徵的表; 圖5是示出根據某些實施例的記憶體控制器的操作的簡化流程圖;以及 圖6是示出根據本發明的可以被用於實施各個實施例的設備的簡化方塊圖。

Claims (20)

  1. 一種裝置,其包括: 記憶體,其包括記憶體單元,所述記憶體單元被佈置成使得讀取所述記憶體單元中的一個記憶體單元的值包括將電壓施加到所述記憶體單元中的其它記憶體單元; 控制器,其耦接到所述記憶體,所述控制器被配置成: 確定所述記憶體單元中的一個或多個記憶體單元的一個或多個條件; 基於所述一個或多個條件確定用於執行讀取回收操作的讀取操作的閾值數量,從而防止儲存在所述記憶體單元中一個或多個記憶體單元內的值受到施加到所述記憶體單元中的一個或多個記憶體單元的一個或多個電壓的損壞; 確定對所述記憶體單元中的一個或多個記憶體單元執行所述讀取操作的數量,其中所述一個或多個條件是獨立的並且不同於所述讀取操作的數量; 確定所述讀取操作的數量是否滿足所述讀取操作的閾值數量;以及 回應於確定所述讀取操作的數量滿足所述讀取操作的閾值數量,執行所述讀取回收操作。
  2. 如請求項1所述的裝置,其中所述控制器進一步被配置成: 回應於確定所述讀取操作的數量不滿足所述讀取操作的閾值數量,不執行所述讀取回收操作。
  3. 如請求項1所述的裝置,其中所述控制器進一步被配置成: 從所述讀取操作的基線數量確定所述讀取操作的閾值數量,包括基於所述一個或多個條件修改所述讀取操作的基線數量。
  4. 如請求項3所述的裝置,其中基於所述記憶體單元中的一個或多個記憶體單元的終止壽命預測來確定所述讀取操作的基線數量。
  5. 如請求項4所述的裝置,其中所述終止壽命預測基於以下情況中的至少一種: 所述記憶體單元中的一個或多個記憶體單元在操作壽命內預期將經受的編程擦除週期的最壞情況數量;或者 所述記憶體單元中的一個或多個記憶體單元在數據不衰減的情況下儲存所述數據的最壞情況保持時間。
  6. 如請求項1所述的裝置,其中所述一個或多個條件包括所述一個或多個記憶體單元已經受的編程和擦除週期的數量。
  7. 如請求項1所述的裝置,其中所述一個或多個條件包括所述一個或多個記憶體單元已經保持儲存在其中的數據的值的保留時間。
  8. 如請求項1所述的裝置,其中所述一個或多個條件包括由耦接到所述記憶體的感測器確定的溫度。
  9. 如請求項1所述的裝置,其中所述一個或多個條件包括由耦接到所述記憶體的感測器確定的濕度。
  10. 如請求項1所述的裝置,其中所述記憶體是快閃記憶體;以及 其中讀取所述記憶體單元中的一個記憶體單元的值包括將電壓施加到所述記憶體單元中的其它記憶體單元,包括將電壓施加到所述快閃記憶體的字線。
  11. 如請求項1所述的裝置,其中針對所述記憶體單元中的多個記憶體單元追蹤所述一個或多個條件和所述讀取操作的數量,所述多個記憶體單元包括所述一個或多個記憶體單元。
  12. 如請求項11所述的裝置,其中所述讀取回收操作包括將值從所述記憶體單元中的所述多個記憶體單元複製到所述記憶體單元中的其它多個記憶體單元。
  13. 如請求項1所述的裝置,其中所述控制器進一步被配置成: 儲存所述讀取操作的多個閾值數量,所述讀取操作的多個閾值數量中的每一個對應於所述記憶體單元的一個或多個條件的集合;以及 其中確定所述讀取操作的閾值數量包括從所述讀取操作的多個閾值數量中選擇所述讀取操作的閾值數量。
  14. 如請求項1所述的裝置,其中所述記憶體單元被佈置成平面陣列,其中經由行和列定址來定址所述一個或多個記憶體單元。
  15. 一種非暫時性電腦可讀介質,其儲存一指令,當透過一個或多個處理器執行所述指令時,所述指令使得所述一個或多個處理器執行以下步驟: 確定記憶體的記憶體單元中的一個或多個記憶體單元的一個或多個條件,所述記憶體單元被佈置成使得讀取所述記憶體單元中的一個記憶體單元的值包括將電壓施加到所述記憶體單元中的其它記憶體單元; 基於所述一個或多個條件確定用於執行讀取回收操作的讀取操作的閾值數量,從而防止儲存在所述記憶體單元中一個或多個記憶體單元內的值受到施加到所述記憶體單元中的一個或多個記憶體單元的一個或多個電壓的損壞; 確定對所述記憶體單元中的一個或多個記憶體單元執行所述讀取操作的數量,其中所述一個或多個條件是獨立的並且不同於所述讀取操作的數量; 確定所述讀取操作的數量是否滿足所述讀取操作的閾值數量;以及 回應於確定所述讀取操作的數量滿足所述讀取操作的閾值數量,執行所述讀取回收操作。
  16. 如請求項15所述的非暫時性電腦可讀介質,其中所述指令進一步使得所述一個或多個處理器在所述一個或多個記憶體單元的操作期間確定與所述一個或多個條件中的一個各自對應的一個或多個值。
  17. 如請求項15所述的非暫時性電腦可讀介質,其中所述記憶體是快閃記憶體;以及 其中讀取所述記憶體單元中的一個記憶體單元的值包括將電壓施加到所述記憶體單元中的其它記憶體單元包括將電壓施加到所述快閃記憶體的字線。
  18. 一種方法,其包括: 確定記憶體的記憶體單元中的一個或多個記憶體單元的一個或多個條件,所述記憶體單元被佈置成使得讀取所述記憶體單元中的一個記憶體單元的值包括將電壓施加到所述記憶體單元中的其它記憶體單元; 基於所述一個或多個條件確定用於執行讀取回收操作的讀取操作的閾值數量,從而防止儲存在所述記憶體單元中一個或多個記憶體單元內的值受到施加到所述記憶體單元中的所述一個或多個記憶體單元的一個或多個電壓的損壞; 確定對所述記憶體單元中的一個或多個記憶體單元執行所述讀取操作的數量,其中所述一個或多個條件是獨立的並且不同於所述讀取操作的數量; 確定所述讀取操作的數量是否滿足所述讀取操作的閾值數量;以及 回應於確定所述讀取操作的數量滿足所述讀取操作的閾值數量,執行所述讀取回收操作。
  19. 如請求項18所述的方法,其進一步包括在所述一個或多個記憶體單元的操作期間動態地確定與所述一個或多個條件中的一個各自對應的一個或多個值。
  20. 如請求項18所述的方法,其中所述記憶體是快閃記憶體;以及 其中讀取所述記憶體單元中的一個記憶體單元的值包括將電壓施加到所述記憶體單元的其它記憶體單元,包括將電壓施加所述快閃記憶體的字線。
TW106126646A 2016-08-11 2017-08-08 用於動態確定以執行讀取回收操作的技術 TWI712044B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662373891P 2016-08-11 2016-08-11
US62/373,891 2016-08-11
US15/495,590 2017-04-24
US15/495,590 US10049757B2 (en) 2016-08-11 2017-04-24 Techniques for dynamically determining performance of read reclaim operations

Publications (2)

Publication Number Publication Date
TW201818417A true TW201818417A (zh) 2018-05-16
TWI712044B TWI712044B (zh) 2020-12-01

Family

ID=61160311

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106126646A TWI712044B (zh) 2016-08-11 2017-08-08 用於動態確定以執行讀取回收操作的技術

Country Status (3)

Country Link
US (1) US10049757B2 (zh)
CN (1) CN107729259B (zh)
TW (1) TWI712044B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019053415A (ja) * 2017-09-13 2019-04-04 東芝メモリ株式会社 メモリシステム、その制御方法及びプログラム
US10691536B2 (en) 2017-09-22 2020-06-23 SK Hynix Inc. Method to select flash memory blocks for refresh after read operations
US11106532B1 (en) * 2020-04-29 2021-08-31 Micron Technology, Inc. Selective sampling of a data unit during a program erase cycle based on error rate change patterns
KR20220028300A (ko) * 2020-08-28 2022-03-08 에스케이하이닉스 주식회사 메모리 시스템 및 그 동작 방법
KR20220049397A (ko) * 2020-10-14 2022-04-21 삼성전자주식회사 메모리 장치, 이를 포함하는 스토리지 장치 및 스토리지 장치의 동작 방법

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4154700B1 (ja) * 2007-06-21 2008-09-24 健治 吉田 カード面の読取・命令実行方法
KR20100102925A (ko) * 2009-03-12 2010-09-27 삼성전자주식회사 리드 리클레임 신호를 발생하는 불휘발성 메모리 장치 및 이를 포함하는 메모리 시스템
US8806144B2 (en) 2009-05-12 2014-08-12 Stec, Inc. Flash storage device with read cache
US7818525B1 (en) 2009-08-12 2010-10-19 Texas Memory Systems, Inc. Efficient reduction of read disturb errors in NAND FLASH memory
KR101678909B1 (ko) * 2009-09-17 2016-11-23 삼성전자주식회사 플래시 메모리 시스템 및 그것의 소거 리프레쉬 방법
US9195588B2 (en) * 2010-11-02 2015-11-24 Hewlett-Packard Development Company, L.P. Solid-state disk (SSD) management
US8806106B2 (en) * 2010-11-12 2014-08-12 Seagate Technology Llc Estimating wear of non-volatile, solid state memory
CN102799423B (zh) * 2011-05-27 2015-07-29 深圳市金蝶中间件有限公司 Jsf中执行动态方法的方法及装置
KR101824068B1 (ko) * 2011-07-28 2018-03-15 삼성전자주식회사 메모리 컨트롤러 구동방법, 및 메모리 컨트롤러를 포함하는 메모리 시스템, 메모리 카드 및 휴대용 전자장치
US9146855B2 (en) * 2012-01-09 2015-09-29 Dell Products Lp Systems and methods for tracking and managing non-volatile memory wear
US8938630B2 (en) * 2012-07-30 2015-01-20 Micron Technology, Inc. Apparatus power control
KR102025263B1 (ko) * 2012-10-05 2019-09-25 삼성전자주식회사 메모리 시스템 및 그것의 읽기 교정 방법
US8930778B2 (en) 2012-11-15 2015-01-06 Seagate Technology Llc Read disturb effect determination
KR102025193B1 (ko) * 2013-02-19 2019-09-25 삼성전자주식회사 메모리 컨트롤러 및 그것의 동작 방법, 메모리 컨트롤러를 포함하는 메모리 시스템
KR102085127B1 (ko) * 2013-11-13 2020-04-14 삼성전자주식회사 메모리 컨트롤러의 구동 방법 및 메모리 컨트롤러에 의해서 제어되는 비휘발성 메모리 장치
KR102244618B1 (ko) * 2014-02-21 2021-04-26 삼성전자 주식회사 플래시 메모리 시스템 및 플래시 메모리 시스템의 제어 방법
KR20150100076A (ko) * 2014-02-24 2015-09-02 삼성전자주식회사 메모리로 커맨드를 이슈하는 커맨드 이슈 방법 및 메모리의 커맨드 처리 방법
KR20150140496A (ko) * 2014-06-05 2015-12-16 삼성전자주식회사 실시간 데이터 복구를 위한 리드 리클레임 방법 및 그에 따른 메모리 시스템
KR102318561B1 (ko) * 2014-08-19 2021-11-01 삼성전자주식회사 스토리지 장치, 스토리지 장치의 동작 방법
KR102128406B1 (ko) * 2014-09-26 2020-07-10 삼성전자주식회사 스토리지 장치 및 스토리지 장치의 동작 방법
KR102229024B1 (ko) * 2014-12-03 2021-03-17 삼성전자주식회사 스스로 에러를 검출하고 로그를 저장할 수 있는 데이터 저장 장치와 이를 포함하는 시스템
US10223028B2 (en) * 2014-12-22 2019-03-05 Sandisk Technologies Llc Failed bit count memory analytics
KR102250423B1 (ko) * 2015-01-13 2021-05-12 삼성전자주식회사 불휘발성 메모리 시스템 및 그것의 동작 방법
KR102277521B1 (ko) * 2015-01-23 2021-07-16 삼성전자주식회사 저장 장치 및 그것의 리드 리클레임 및 읽기 방법
US9582192B2 (en) * 2015-02-06 2017-02-28 Western Digital Technologies, Inc. Geometry aware block reclamation
US20170161202A1 (en) * 2015-12-02 2017-06-08 Samsung Electronics Co., Ltd. Flash memory device including address mapping for deduplication, and related methods
KR102437591B1 (ko) * 2015-12-03 2022-08-30 삼성전자주식회사 불휘발성 메모리 시스템의 동작 방법 및 메모리 컨트롤러의 동작 방법

Also Published As

Publication number Publication date
US20180047456A1 (en) 2018-02-15
CN107729259B (zh) 2021-03-30
CN107729259A (zh) 2018-02-23
US10049757B2 (en) 2018-08-14
TWI712044B (zh) 2020-12-01

Similar Documents

Publication Publication Date Title
TWI712044B (zh) 用於動態確定以執行讀取回收操作的技術
KR101396641B1 (ko) 플래시 메모리 장치에 데이터를 저장하는 방법
US8422292B2 (en) Nonvolatile memory device and program method thereof
CN109427406B (zh) 用于3-d nand存储器的具有自适应阈值的读取干扰检测和恢复
US8331155B2 (en) Method for programming nonvolatile memory device
US20160293259A1 (en) Semiconductor apparatus and operating method thereof
US8953379B2 (en) Apparatuses and methods of reprogramming memory cells
US11145357B2 (en) Memory system, memory controller and method for operating memory system
KR20110099570A (ko) 불휘발성 메모리 장치, 그것의 프로그램 방법, 그리고 그것을 포함하는 메모리 시스템
US9405620B2 (en) Data storage device and error correction method thereof
CN110648708B (zh) 半导体存储器装置、其操作方法以及存储器系统
US20160124805A1 (en) Nonvolatile memory system and data recovery method thereof
CN106205709B (zh) 半导体设备及其操作方法
KR20220008058A (ko) 컨트롤러 및 컨트롤러의 동작방법
US9230638B1 (en) Semiconductor memory device including plurality of memory cells and method of operating the same
CN107731253B (zh) 存储器装置及其操作方法
US11699485B2 (en) Nonvolatile memory device and method of programing with capability of detecting sudden power off
US9508445B2 (en) Semiconductor device and read operation method including a source line check circuit
US20240078042A1 (en) Storage device determining a policy for fetching commands from a plurality of command queues, and method thereof
US20240143216A1 (en) Storage device managing metadata memory blocks each storing metadata units, and method of operating the same
US12067252B2 (en) Storage device writing data on the basis of temperatures of memory dies and method thereof
US20240152276A1 (en) Storage device determining priorities on the basis of temperatures of memory dies and temperature variations, and method thereof
US20240193040A1 (en) Storage device determining quickly whether error correction decoding has failed and method of operating the storage device
US20240363179A1 (en) Detection of leakage current in flash memory
US20240202090A1 (en) Storage device for storing temperature log information according to temperature storage level and operating method thereof