TW201735512A - 諧振控制裝置 - Google Patents

諧振控制裝置 Download PDF

Info

Publication number
TW201735512A
TW201735512A TW105109349A TW105109349A TW201735512A TW 201735512 A TW201735512 A TW 201735512A TW 105109349 A TW105109349 A TW 105109349A TW 105109349 A TW105109349 A TW 105109349A TW 201735512 A TW201735512 A TW 201735512A
Authority
TW
Taiwan
Prior art keywords
electronic switch
voltage
electrically connected
node
resonant
Prior art date
Application number
TW105109349A
Other languages
English (en)
Other versions
TWI575855B (zh
Inventor
zhi-xiang Qiu
Jin-Song Ye
Original Assignee
Meanwell (Guangzhou) Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Meanwell (Guangzhou) Electronics Co Ltd filed Critical Meanwell (Guangzhou) Electronics Co Ltd
Priority to TW105109349A priority Critical patent/TWI575855B/zh
Application granted granted Critical
Publication of TWI575855B publication Critical patent/TWI575855B/zh
Publication of TW201735512A publication Critical patent/TW201735512A/zh

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

本發明係揭露一種諧振控制裝置,其係利用一偵測控制器連接一半橋諧振電路或一全橋諧振電路,此半橋諧振電路包含二電子開關與一諧振槽,全橋諧振電路包含四電子開關與一諧振槽。偵測控制器係接收二電子開關之間的節點之電壓,由於電子開關具有寄生電容,當部分電子開關呈導通狀態時,其對應之寄生電容會被放電而呈現低電壓,使偵測控制器驅動其餘電子開關呈關閉狀態,以確保半橋諧振電路及全橋諧振電路中的電子開關皆能以上述交替式開關切換之方式運作,進而避免貫通(shoot through)效應產生。

Description

諧振控制裝置
本發明係關於一種控制裝置,且特別關於一種諧振控制裝置。
在現今的電源產業中,切換式電源供應器大多使用一種半橋式架構的驅動器,用以驅動外部的負載電路;原因在於使用半橋式架構可以將感應磁場工作於第一與第三象限中,而如前向式或反馳式架構則只能工作在第一象限中,比較起來,半橋式架構的驅動器很明顯在工作效率上高很多。
習知的半橋式驅動裝置,大體皆設成如第1圖所示,包含一訊號控制器10、一第一電子開關12、一第二電子開關14與一諧振槽16,其中第一電子開關12與第二電子開關14皆為N通道金氧半場效電晶體。理論上,訊號控制器10控制第一電子開關12與第二電子開關14為交替式切換,即當第一電子開關12導通時,第二電子開關14關閉,使能量從高電壓端VH儲存於諧振槽16中,當第一電子開關12關閉時,第二電子開關14導通,使能量從諧振槽16中,釋放於低電壓端VL。然而,訊號控制器10其實並不穩定,在實際狀況中,當第二電子開關14從導通狀態欲變為關閉狀態,但卻仍是導通狀態時,第一電子開關12亦會導通,使能量通往諧振槽16,造成第一電子開關12與第二電子開關14之間產生電流突波,以傷害第一電子開關12與第二電子開關14。此外,習知的全橋式驅動裝置也有同樣狀況,全橋式驅動裝置如第2圖所示,包含一訊號控制器18、一第一電子開關20、一第二電子開關22、一第三電子開關24、一第四電子開關26與一諧振槽28。理論上,訊號控制器18控制第一電子開關20與第二電子開關22呈現相同開關狀態,並控制第三電子開關24與第四電子開關26呈現相同開關狀態,且當第一電子開關20與第二電子開關22導通時,第三電子開關24與第四電子開關26關閉,使能量從高電壓端VH透過第一電子開關20與第二電子開關22通往低電壓端VL。當第一電子開關20與第二電子開關22關閉時,第三電子開關24與第四電子開關26導通,使能量從高電壓端VH透過第三電子開關24與第四電子開關26通往低電壓端VL。然而,訊號控制器18亦不穩定,在實際狀況中,當第四電子開關26從導通狀態欲變為關閉狀態,但卻仍是導通狀態時,第一電子開關20亦會導通,使能量通往諧振槽16,造成第一電子開關20與第四電子開關26之間產生電流突波,以傷害第一電子開關20與第四電子開關26。同樣地,當第二電子開關22從導通狀態欲變為關閉狀態,但卻仍是導通狀態時,第三電子開關24亦會導通,使能量通往諧振槽16,造成第二電子開關22與第三電子開關24之間產生電流突波,以傷害第二電子開關22與第三電子開關24。
因此,本發明係在針對上述的困擾,提出一種諧振控制裝置,以解決習知所產生的問題。
本發明的主要目的,在於提供一種諧振控制裝置,其係應用於半橋諧振電路或全橋諧振電路上,並於諧振電路中的二電子開關之間的節點連接一偵測控制器,以藉此偵測二電子開關之間的節點之電壓。當部分電子開關呈導通狀態時,其對應之寄生電容會被放電而呈現低電壓,使偵測控制器驅動其餘電子開關呈關閉狀態,以確保半橋諧振電路及全橋諧振電路中的電子開關皆能以上述交替切換之方式運作,進而避免貫通(shoot through)效應產生。
為達上述目的,本發明提供一種諧振控制裝置,包含一第一電子開關、一第二電子開關、一諧振槽、一偵測控制器與一訊號控制器。第一電子開關電性連接一高電壓端與一節點,第二電子開關電性連接節點與一低電壓端,第二電子開關具有一寄生電容,寄生電容之一端電性連接低電壓端,另一端電性連接節點,低電壓端例如為接地端。諧振槽電性連接節點,並儲有諧振能量。偵測控制器電性連接低電壓端、節點與第一電子開關,並接收節點之電壓與一第一數位訊號。在第二電子開關呈導通狀態時,節點之電壓為低電壓端之低電壓,即接地電位,偵測控制器依據節點之電壓提供低電壓給第一電子開關,使第一電子開關呈關閉狀態,且諧振槽利用諧振能量產生一諧振電流流經第二電子開關。在第二電子開關呈關閉狀態時,諧振電流向寄生電容充電,以提升節點之電壓至大於低電壓的一預設電壓值,偵測控制器依據預設電壓值提供第一數位訊號給第一電子開關,使第一電子開關呈導通狀態。訊號控制器具有第一端與第二端,第一端電性連接偵測控制器,並透過一電隔離器電性連接第一電子開關,電隔離器阻擋高電壓端之高電壓通往訊號控制器,第二端電性連接第二電子開關。訊號控制器在一時間點於第一端產生第一數位訊號,並在時間點於第二端產生一第二數位訊號給第二電子開關,以依序控制第二電子開關呈導通狀態與關閉狀態。
在一實施例中,偵測控制器依據節點之電壓提供低電壓給第一電子開關之前,訊號控制器控制第一電子開關呈導通狀態,以利用高電壓端之高電壓儲存諧振能量於諧振槽中。
第一電子開關與第二電子開關皆為N通道金氧半場效電晶體,寄生電容為寄生汲源電容,第一數位訊號包含依序出現之高準位電壓訊號與低準位電壓訊號,第二數位訊號包含依序出現之高準位電壓訊號與低準位電壓訊號。
諧振槽更包含一第一諧振電感、一第二諧振電感與一諧振電容,第二諧振電感例如為一變壓器之漏感。第一諧振電感電性連接節點,第二諧振電感串接第一諧振電感,並儲有諧振能量。諧振電容串接第二諧振電感,並電性連接低電壓端,第一諧振電感、第二諧振電感與諧振電容利用諧振能量產生諧振電流。
在一實施例中,偵測控制器更包含一P通道金氧半場效電晶體與一二極體。此P通道金氧半場效電晶體之閘極電性連接節點,汲極電性連接低電壓端,源極電性連接第一電子開關,並接收第一數位訊號;在節點之電壓為低電壓時,此P通道金氧半場效電晶體提供低電壓給第一電子開關;在節點之電壓為預設電壓值時,此P通道金氧半場效電晶體提供第一數位訊號給第一電子開關。此外,二極體之正極與負極分別電性連接閘極與節點。
在一實施例中,偵測控制器更包含一PNP雙載子接面電晶體與一二極體。此PNP雙載子接面電晶體之基極透過一第一電阻電性連接節點,集極電性連接低電壓端,射極電性連接第一電子開關,並透過一第二電阻電性連接基極,射極接收該第一數位訊號;在節點之電壓為低電壓時,PNP雙載子接面電晶體提供低電壓給第一電子開關;在節點之電壓為預設電壓值時,PNP雙載子接面電晶體提供第一數位訊號給第一電子開關。二極體之正極與負極分別電性連接第一電阻與節點。
本發明亦提供一種諧振控制裝置,包含一第一電子開關、一第二電子開關、一第三電子開關、一第四電子開關、一諧振槽、一第一偵測控制器、一第二偵測控制器與一訊號控制器。第一電子開關電性連接一高電壓端與一第一節點,第二電子開關電性連接一低電壓端,例如為接地端,第三電子開關電性連接高電壓端與第二電子開關,第四電子開關電性連接低電壓端與第一節點,且第三電子開關與第四電子開關之開關狀態相同。第四電子開關具有一第一寄生電容,第一寄生電容之一端電性連接低電壓端,另一端電性連接第一節點。諧振槽電性連接第一節點、第一電子開關、第二電子開關、第三電子開關與第四電子開關。第一偵測控制器電性連接低電壓端、第一節點、第一電子開關與第二電子開關,並接收第一節點之第一電壓與一第一數位訊號。在第三電子開關與第四電子開關呈導通狀態時,第一電壓為低電壓端之低電壓,即接地電位,第一偵測控制器依據第一電壓提供低電壓給第一電子開關與第二電子開關,使第一電子開關與第二電子開關呈關閉狀態,且高電壓端產生一第一諧振電流,以依序流經第三電子開關、諧振槽、第四電子開關與低電壓端。在第三電子開關與第四電子開關呈關閉狀態時,第一諧振電流向第一寄生電容充電,以提升第一電壓至大於低電壓的一第一預設電壓值,第一偵測控制器依據第一預設電壓值提供第一數位訊號給第一電子開關與第二電子開關,使第一電子開關與第二電子開關呈導通狀態。
在一實施例中,第一電子開關與第二電子開關接收第一數位訊號時,係皆依序呈導通狀態及關閉狀態。第二偵測控制器電性連接低電壓端、第二電子開關與第三電子開關之間的一第二節點、第三電子開關與第四電子開關。第二電子開關具有一第二寄生電容,第二寄生電容之一端電性連接低電壓端,另一端電性連接第二節點,諧振槽電性連接第二節點,第二偵測控制器接收第二節點之第二電壓與一第二數位訊號;在第一電子開關與第二電子開關呈導通狀態時,第二電壓為低電壓,且高電壓端產生一第二諧振電流,以依序流經第一電子開關、諧振槽、第二電子開關與低電壓端,且第二偵測控制器依據第二電壓提供低電壓給第三電子開關與第四電子開關,使第三電子開關與第四電子開關呈關閉狀態。在第一電子開關與第二電子開關呈關閉狀態時,第二諧振電流向第二寄生電容充電,以提升第二電壓至大於低電壓的一第二預設電壓值,且第二偵測控制器依據第二預設電壓值提供第二數位訊號給第三電子開關與第四電子開關,使第三電子開關與第四電子開關呈導通狀態。
訊號控制器具有第一端與第二端,第一端電性連接第一偵測控制器,並透過一電隔離器電性連接第一電子開關與第二電子開關,第二端電性連接第二偵測控制器,並透過電隔離器電性連接第三電子開關與第四電子開關,電隔離器阻擋高電壓端之電壓通往訊號控制器。訊號控制器在一時間點於第一端產生第一數位訊號,並在此時間點於第二端產生第二數位訊號給第三電子開關與第四電子開關,以控制第三電子開關與第四電子開關依序皆呈導通狀態、關閉狀態與導通狀態。
第一電子開關、第二電子開關、第三電子開關與第四電子開關皆為N通道金氧半場效電晶體,第一寄生電容與第二寄生電容皆為寄生汲源電容,第一數位訊號包含依序出現之高準位電壓訊號與低準位電壓訊號,第二數位訊號包含依序出現之高準位電壓訊號、低準位電壓訊號與高準位電壓訊號。
諧振槽更包含一第一諧振電感、一第二諧振電感與一諧振電容,其中第二諧振電感例如為一變壓器之漏感。第一諧振電感電性連接第二節點,第二諧振電感串接第一諧振電感,諧振電容串接第二諧振電感,並電性連接第一節點。第一諧振電流依序流經第一諧振電感、第二諧振電感與諧振電容,第二諧振電流依序流經諧振電容、第二諧振電感與第一諧振電感。
在一實施例中,第一偵測控制器更包含一P通道金氧半場效電晶體與一二極體。此P通道金氧半場效電晶體之閘極電性連接第一節點,汲極電性連接低電壓端,源極電性連接第一電子開關與第二電子開關,並接收第一數位訊號;在第一電壓為低電壓時,P通道金氧半場效電晶體提供低電壓給第一電子開關與第二電子開關;在第一電壓為第一預設電壓值時,P通道金氧半場效電晶體提供第一數位訊號給第一電子開關與第二電子開關。二極體之正極與負極分別電性連接閘極與第一節點。
在一實施例中,第一偵測控制器更包含一PNP雙載子接面電晶體與一二極體。PNP雙載子接面電晶體之基極透過一第一電阻電性連接第一節點,集極電性連接低電壓端,射極電性連接第一電子開關與第二電子開關,並透過一第二電阻電性連接基極,射極接收第一數位訊號;在第一電壓為低電壓時,PNP雙載子接面電晶體提供低電壓給第一電子開關與第二電子開關;在第一電壓為第一預設電壓值時,PNP雙載子接面電晶體提供第一數位訊號給第一電子開關與第二電子開關。二極體之正極與負極分別電性連接第一電阻與第一節點。
在一實施例中,第二偵測控制器更包含一P通道金氧半場效電晶體與一二極體。P通道金氧半場效電晶體之閘極電性連接第二節點,汲極電性連接低電壓端,源極電性連接第三電子開關與第四電子開關,並接收第二數位訊號;在第二電壓為低電壓時,P通道金氧半場效電晶體提供低電壓給第三電子開關與第四電子開關;在第二電壓為第二預設電壓值時,P通道金氧半場效電晶體提供第二數位訊號給第三電子開關與第四電子開關。二極體之正極與負極分別電性連接閘極與第二節點。
在一實施例中,第二偵測控制器更包含一PNP雙載子接面電晶體與一二極體。PNP雙載子接面電晶體之基極透過一第一電阻電性連接第二節點,集極電性連接低電壓端,射極電性連接第三電子開關與第四電子開關,並透過一第二電阻電性連接基極,射極接收第二數位訊號;在第二電壓為低電壓時,PNP雙載子接面電晶體提供低電壓給第三電子開關與第四電子開關;在第二電壓為第二預設電壓值時,PNP雙載子接面電晶體提供第二數位訊號給第三電子開關與第四電子開關。二極體之正極與負極分別電性連接第一電阻與第二節點。
茲為使 貴審查委員對本發明的結構特徵及所達成的功效更有進一步的瞭解與認識,謹佐以較佳的實施例圖及配合詳細的說明,說明如後:
本發明之實施例將藉由下文配合相關圖式進一步加以解說。盡可能的,於圖式與說明書中,相同標號係代表相同或相似構件。於圖式中,基於簡化與方便標示,形狀與厚度可能經過誇大表示。可以理解的是,未特別顯示於圖式中或描述於說明書中之元件,為所屬技術領域中具有通常技術者所知之形態。本領域之通常技術者可依據本發明之內容而進行多種之改變與修改。
以下請參閱第3圖。本發明之諧振控制裝置之第一實施例應用在半橋諧振電路上,此諧振控制裝置包含一第一電子開關30、一第二電子開關32、一諧振槽34、一偵測控制器36與一訊號控制器38,舉例來說,第一電子開關30與第二電子開關32皆為N通道金氧半場效電晶體。第一電子開關30電性連接一高電壓VH端與一節點N,第二電子開關32電性連接節點N與一低電壓端VL,第二電子開關32具有一寄生電容40,例如為寄生汲源電容,寄生電容40之一端電性連接低電壓端VL,另一端電性連接節點N,低電壓端VL例如為接地端。諧振槽34電性連接節點N,並儲有諧振能量。偵測控制器36電性連接低電壓端VL、節點N與第一電子開關30,並接收節點N之電壓與一第一數位訊號D1,例如為高準位電壓訊號。在第二電子開關32呈導通狀態時,節點N之電壓為低電壓端VL之低電壓,即接地電位,偵測控制器36依據節點N之電壓提供低電壓VL給第一電子開關30,使第一電子開關30呈關閉狀態,且諧振槽34利用諧振能量產生一諧振電流流經第二電子開關32。在第二電子開關32呈關閉狀態時,諧振電流向寄生電容40充電,以提升節點N之電壓至大於低電壓的一預設電壓值,偵測控制器36依據預設電壓值提供第一數位訊號D1給第一電子開關30,使第一電子開關30呈導通狀態。訊號控制器38具有第一端與第二端,第一端電性連接偵測控制器36,並透過一電隔離器41電性連接第一電子開關30,第二端電性連接第二電子開關32;電隔離器41阻擋高電壓端VH之高電壓通往訊號控制器36,避免高壓端VH影響訊號控制器36。電隔離器41以變壓器為例,在本發明中,可為1比1的變壓器。訊號控制器38在一時間點於第一端產生第一數位訊號D1,並在時間點於第二端產生一第二數位訊號D2給第二電子開關32,以依序控制第二電子開關32呈導通狀態與關閉狀態。第二數位訊號D2例如包含依序出現之高準位電壓訊號與低準位電壓訊號。為了讓第一數位訊號D1以及第二數位訊號D2能夠順利傳送,可適當地增加由電晶體組成的推挽式線路。
諧振槽34更包含一第一諧振電感42、一第二諧振電感44與一諧振電容46,第二諧振電感44例如為一變壓器之漏感。第一諧振電感42電性連接節點N,第二諧振電感44串接第一諧振電感42,並儲有諧振能量。諧振電容46串接第二諧振電感42,並電性連接低電壓端VL,第一諧振電感42、第二諧振電感44與諧振電容46利用諧振能量產生諧振電流。
偵測控制器36更包含一P通道金氧半場效電晶體48與一二極體50。此P通道金氧半場效電晶體48之閘極電性連接節點N,汲極電性連接低電壓端VL,源極透過電隔離器41電性連接第一電子開關30,且此源極電性連接訊號控制器38之第一端,並接收第一數位訊號D1。在節點N之電壓為低電壓時,此P通道金氧半場效電晶體48透過電隔離器41提供低電壓給第一電子開關30。在節點N之電壓為預設電壓值時,此P通道金氧半場效電晶體48透過電隔離器41提供第一數位訊號D1給第一電子開關30。此外,二極體50之正極與負極分別電性連接P通道金氧半場效電晶體48之閘極與節點N。
以下介紹本發明之第一實施例之運作過程,請同時參閱第3圖與第4圖。首先,從時間點t0到時間點t1,訊號控制器38於第一端與第二端分別產生為高電壓準位之第一初始數位訊號DI1與為低電壓準位之第二初始數位訊號DI2,使第一電子開關30透過電隔離器41接收第一初始數位訊號DI1,且第二電子開關32接收第二初始數位訊號DI2,讓第一電子開關30與第二電子開關32分別呈導通狀態與關閉狀態。此時,高電壓端VH之高電壓透過第一電子開關30、第一諧振電感42與諧振電容46儲存諧振能量於第二諧振電感44中。
接著,從時間點t1到時間點t2,訊號控制器38於第一端與第二端分別產生為低電壓準位之第一初始數位訊號DI1與為高電壓準位之第二初始數位訊號DI2,使第一電子開關30透過電隔離器41接收第一初始數位訊號DI1,且第二電子開關32第二初始數位訊號DI2,讓第一電子開關30與第二電子開關32分別呈關閉狀態與導通狀態。此時,第一諧振電感42、第二諧振電感44與諧振電容46利用諧振能量產生諧振電流,以流經第二電子開關32,並使節點N之電壓為低電壓端VL之低電壓。
再來,從時間點t2到時間點t3,訊號控制器38於第一端與第二端分別產生為低準位電壓訊號之第一數位訊號D1與為高準位電壓訊號之第二數位訊號D2,以分別取代第一初始數位訊號DI1與第二初始數位訊號DI2。第二電子開關32接收第二數位訊號D2,故呈導通狀態。由於節點N之電壓為低電壓端VL之低電壓,P通道金氧半場效電晶體48導通,第一數位訊號無法為高準位電壓訊號,第一電子開關30因此呈關閉狀態,且第一諧振電感42、第二諧振電感44與諧振電容46依然利用諧振能量產生諧振電流流經第二電子開關32。在一種情況,第一數位訊號D1與第二數位訊號D2只會有一個是高準位電壓訊號,不過,訊號控制器38可能因為計時發生誤差,發生過早提供高準位電壓訊號之第一數位訊號D1,此時,本發明的偵測控制器36能夠避免第一電子開關30以及第二電子開關32同時開啟。
最後,從時間點t3到時間點t4,訊號控制器38於第一端與第二端分別產生為高準位電壓訊號之第一數位訊號D1與為低準位電壓訊號之第二數位訊號D2。在實際情況,第二數位訊號D2被切換到低準位電壓訊號與第一數位訊號D1被切換到高準位電壓訊號之間還有一段時間,由於此時間很短,在第4圖中便被省略。在此段時間內,第二電子開關32接收第二數位訊號D2,故呈關閉狀態,則諧振電流向寄生電容40充電,以提升節點N之電壓至大於低電壓的預設電壓值。此段時間後,第一數位訊號D1被切換成高準位電壓訊號,P通道金氧半場效電晶體48被切換狀態,第一數位訊號D1透過電隔離器41被提供給第一電子開關30,使第一電子開關30呈導通狀態。如此一來,利用偵測控制器36偵測節點N之電壓,便可使第一電子開關30與第二電子開關32呈現交替式開關切換而避免貫通(shoot through)效應產生。且在時間點t4後,第一數位訊號D1亦可呈低準位電壓訊號。
除了上述之外,在開機時,訊號控制器38若先導通第二電子開關32,可能會發生第二電子開關32還未關閉,第一電子開關30便被開啟的情況,而發生貫通(shoot through)效應,此時,本發明的偵測控制器36能夠偵測到寄生電容40尚未被充電到預定值,避免第一電子開關30跟第二電子開關同時被打開。另外,本發明採用第一初始數位訊號DI1以及第一數位訊號D1,第二初始數位訊號DI2以及第二數位訊號D2,係為了方便說明,並非限定訊號控制器38會去區別第一初始數位訊號DI1以及第一數位訊號D1,或是區別第二初始數位訊號DI2以及第二數位訊號D2。
以下請參閱第5圖。本發明之諧振控制裝置之第二實施例亦應用在半橋諧振電路上。第二實施例與第一實施例差別在於偵測控制器36。在第二實施例中,偵測控制器36更包含一PNP雙載子接面電晶體52與一二極體54。此PNP雙載子接面電晶體52之基極透過一第一電阻56電性連接節點N,集極電性連接低電壓端VL,射極透過電隔離器41電性連接第一電子開關30,且此射極電性連接訊號控制器38之第一端,並透過一第二電阻58電性連接基極,以接收第一數位訊號D1。在節點N之電壓為低電壓時,PNP雙載子接面電晶體52透過電隔離器41提供低電壓給第一電子開關30。在節點N之電壓為預設電壓值時,PNP雙載子接面電晶體52透過電隔離器41提供第一數位訊號D1給第一電子開關30。此外,二極體54之正極與負極分別電性連接第一電阻56與節點N。
以下介紹本發明之第二實施例之運作過程,請同時參閱第5圖與第4圖。從時間點t0到時間點t2的運作與第一實施例相同,於此不再贅述。從時間點t2到時間點t3,訊號控制器38於第一端與第二端分別產生為低準位電壓訊號之第一數位訊號D1與為高準位電壓訊號之第二數位訊號D2,以分別取代第一初始數位訊號DI1與第二初始數位訊號DI2。第二電子開關32接收第二數位訊號D2,故呈導通狀態。由於節點N之電壓為低電壓端VL之低電壓,PNP雙載子接面電晶體52導通,第一數位訊號D1無法為高準位電壓訊號,第一電子開關30因此呈關閉狀態,且第一諧振電感42、第二諧振電感44與諧振電容46依然利用諧振能量產生諧振電流流經第二電子開關32。在一種情況,第一數位訊號D1與第二數位訊號D2只會有一個是高準位電壓訊號,不過,訊號控制器38可能因為計時發生誤差,發生過早提供高準位電壓訊號之第一數位訊號D1,此時,本發明的偵測控制器36能夠避免第一電子開關30以及第二電子開關32同時開啟。
最後,從時間點t3到時間點t4,訊號控制器38於第一端與第二端分別產生為高準位電壓訊號之第一數位訊號D1與為低準位電壓訊號之第二數位訊號D2。在實際情況,第二數位訊號D2被切換到低準位電壓訊號與第一數位訊號D1被切換到高準位電壓訊號之間還有一段時間,由於此時間很短,在第4圖便省略。在此段時間內,第二電子開關32接收第二數位訊號D2,故呈關閉狀態,則諧振電流向寄生電容40充電,以提升節點N之電壓至大於低電壓的預設電壓值。此段時間後,第一數位訊號D1被切換成高準位電壓訊號,PNP雙載子接面電晶體52被切換狀態,第一數位訊號D1透過電隔離器41被提供給第一電子開關30,使第一電子開關30呈導通狀態。如此一來,利用偵測控制器36偵測節點N之電壓,便可使第一電子開關30與第二電子開關32呈現交替式開關切換而避免貫通效應產生。且在時間點t4後,第一數位訊號D1亦可呈低準位電壓訊號。
以下請參閱第6圖。本發明之諧振控制裝置之第三實施例應用在全橋諧振電路上,此諧振控制裝置包含一第一電子開關60、一第二電子開關62、一第三電子開關64、一第四電子開關66、一諧振槽68、一第一偵測控制器70、一第二偵測控制器72與一訊號控制器74,其中第一電子開關60、第二電子開關62、第三電子開關64與第四電子開關66例如皆為N通道金氧半場效電晶體。第一電子開關60電性連接一高電壓端VH與一第一節點N1,第二電子開關62電性連接一低電壓端VL,例如為接地端,第三電子開關64電性連接高電壓端VH與第二電子開關62,第四電子開關66電性連接低電壓端VL與第一節點N1,且第三電子開關64與第四電子開關66之開關狀態相同。第四電子開關66具有一第一寄生電容76,例如為寄生汲源電容。第一寄生電容76之一端電性連接低電壓端VL,另一端電性連接第一節點N1。諧振槽68電性連接第一節點N1、第一電子開關60、第二電子開關62、第三電子開關64與第四電子開關66。第一偵測控制器70電性連接低電壓端VL、第一節點N1、第一電子開關60與第二電子開關62,並接收第一節點N1之第一電壓與一第一數位訊號D1。在第三電子開關64與第四電子開關66呈導通狀態時,第一電壓為低電壓端VL之低電壓,即接地電位,第一偵測控制器70依據第一電壓提供低電壓給第一電子開關60與第二電子開關62,使第一電子開關60與第二電子開關62呈關閉狀態,且高電壓端VH產生一第一諧振電流,以依序流經第三電子開關64、諧振槽68、第四電子開關66與低電壓端VL。在第三電子開關64與第四電子開關66呈關閉狀態時,第一諧振電流向第一寄生電容76充電,以提升第一電壓至大於低電壓的一第一預設電壓值,第一偵測控制器70依據第一預設電壓值提供第一數位訊號D1給第一電子開關60與第二電子開關62,使第一電子開關60與第二電子開關62呈導通狀態。
第一電子開關60與第二電子開關62接收第一數位訊號D1時,係皆依序呈導通狀態及關閉狀態,第一數位訊號D1例如包含依序出現之高準位電壓訊號與低準位電壓訊號。第二偵測控制器72電性連接低電壓端VL、第二電子開關62與第三電子開關64之間的一第二節點N2、第三電子開關64與第四電子開關66。第二電子開關62具有一第二寄生電容78,例如為寄生汲源電容。第二寄生電容78之一端電性連接低電壓端VL,另一端電性連接第二節點N2,諧振槽68電性連接第二節點N2,第二偵測控制器72接收第二節點N2之第二電壓與一第二數位訊號D2,第二數位訊號D2例如包含依序出現之高準位電壓訊號、低準位電壓訊號與高準位電壓訊號。在第一電子開關60與第二電子開關62呈導通狀態時,第二電壓為低電壓,且高電壓端VH產生一第二諧振電流,以依序流經第一電子開關60、諧振槽68、第二電子開關62與低電壓端VL,且第二偵測控制器72依據第二電壓提供低電壓給第三電子開關64與第四電子開關66,使第三電子開關64與第四電子開關66呈關閉狀態。在第一電子開關60與第二電子開關62呈關閉狀態時,第二諧振電流向第二寄生電容78充電,以提升第二電壓至大於低電壓的一第二預設電壓值,且第二偵測控制器72依據第二預設電壓值提供第二數位訊號D2給第三電子開關64與第四電子開關66,使第三電子開關64與第四電子開關66呈導通狀態。
訊號控制器74具有第一端與第二端,第一端電性連接第一偵測控制器70,並透過一電隔離器79電性連接第一電子開關60與第二電子開關62,第二端電性連接第二偵測控制器72,並透過電隔離器79電性連接第三電子開關64與第四電子開關66,其中,第一電子開關60與第二電子開關62的接腳不同,第三電子開關64與第四電子開關66的接腳不同,以適當地隔離彼此。在此電隔離器79亦以變壓器為例。電隔離器79阻擋高電壓端VH之電壓通往訊號控制器74。訊號控制器74在一時間點於第一端產生第一數位訊號D1,並在此時間點於第二端產生第二數位訊號D2,將其透過電隔離器79給第三電子開關64與第四電子開關66,以控制第三電子開關64與第四電子開關66依序皆呈導通狀態、關閉狀態與導通狀態。為了讓第一數位訊號D1以及第二數位訊號D2能夠順利傳送,可適當地增加由電晶體組成的推挽式線路。
諧振槽68更包含一第一諧振電感80、一第二諧振電感82與一諧振電容84,其中第二諧振電感82例如為一變壓器之漏感。第一諧振電感80電性連接第二節點N2,第二諧振電感82串接第一諧振電感80,諧振電容84串接第二諧振電感82,並電性連接第一節點N1。第一諧振電流依序流經第一諧振電感80、第二諧振電感82與諧振電容84,第二諧振電流依序流經諧振電容84、第二諧振電感82與第一諧振電感80。
第一偵測控制器70更包含一P通道金氧半場效電晶體86與一二極體88。此P通道金氧半場效電晶體86之閘極電性連接第一節點N1,汲極電性連接低電壓端VL,源極電性連接訊號控制器74之第一端,且此源極透過電隔離器79電性連接第一電子開關60與第二電子開關62,並接收第一數位訊號D1。在第一電壓為低電壓時,P通道金氧半場效電晶體86透過電隔離器79提供低電壓給第一電子開關60與第二電子開關62。在第一電壓為第一預設電壓值時,P通道金氧半場效電晶體86透過電隔離器79提供第一數位訊號D1給第一電子開關60與第二電子開關62。二極體88之正極與負極分別電性連接P通道金氧半場效電晶體86之閘極與第一節點N1。
第二偵測控制器72更包含一P通道金氧半場效電晶體90與一二極體92。P通道金氧半場效電晶體90之閘極電性連接第二節點N2,汲極電性連接低電壓端VL,源極電性連接訊號控制器74之第二端,且此源極透過電隔離器79電性連接第三電子開關64與第四電子開關66,並接收第二數位訊號D2。在第二電壓為低電壓時,P通道金氧半場效電晶體90透過電隔離器79提供低電壓給第三電子開關64與第四電子開關66。在第二電壓為第二預設電壓值時,P通道金氧半場效電晶體90透過電隔離器79提供第二數位訊號D2給第三電子開關64與第四電子開關66。二極體92之正極與負極分別電性連接P通道金氧半場效電晶體90之閘極與第二節點N2。
以下介紹本發明之第三實施例之運作過程,請同時參閱第6圖與第7圖。首先,從時間點t0到時間點t1,訊號控制器74於第一端與第二端分別產生為低準位電壓訊號之第一數位訊號D1與為高準位電壓訊號之第二數位訊號D2。第三電子開關64與第四電子開關66透過電隔離器79接收第二數位訊號D2,故呈導通狀態。此時,由於第一電壓為低電壓端VL之低電壓,P通道金氧半場效電晶體86導通,第一數位訊號D1無法為高準位電壓訊號,第一電子開關60與第二電子開關62呈關閉狀態,且高電壓端VH產生第一諧振電流,以依序流經第三電子開關64、第一諧振電感80、第二諧振電感82、諧振電容84、第四電子開關66與低電壓端VL。在一種情況,第一數位訊號D1與第二數位訊號D2只會有一個是高準位電壓訊號,不過,訊號控制器74可能因為計時發生誤差,發生過早提供高準位電壓訊號之第一數位訊號D1,此時,本發明的裝置能夠避免第一電子開關60與第二電子開關62開啟,進而避免貫通(shoot through)現象的發生。
接著,從時間點t1到時間點t2,訊號控制器74於第一端與第二端分別產生為高準位電壓訊號之第一數位訊號D1與為低準位電壓訊號之第二數位訊號D2。第三電子開關64與第四電子開關66透過電隔離器79接收第二數位訊號D2,故呈關閉狀態。此時,第一諧振電流向第一寄生電容76充電,以提升第一電壓至大於低電壓的第一預設電壓值,P通道金氧半場效電晶體86依據第一預設電壓值透過電隔離器79提供第一數位訊號D1給第一電子開關60與第二電子開關62,使第一電子開關60與第二電子開關62呈導通狀態。
再來,從時間點t2到時間點t3,訊號控制器74於第一端與第二端分別產生為高準位電壓訊號之第一數位訊號D1與為高準位電壓訊號之第二數位訊號D2。第一電子開關60與第二電子開關62透過電隔離器79接收第一數位訊號D1,故呈導通狀態。此時,由於第二電壓為低電壓,P通道金氧半場效電晶體90導通,使第三電子開關64與第四電子開關66呈關閉狀態。另外,高電壓端VH產生一第二諧振電流,以依序流經第一電子開關60、諧振電容84、第二諧振電感82、第一諧振電感80、第二電子開關62與低電壓端VL。在一種情況,第一數位訊號D1與第二數位訊號D2只會有一個是高準位電壓訊號,不過,訊號控制器38可能因為計時發生誤差,發生過早提供高準位電壓訊號之第一數位訊號D1,此時,本發明的偵測控制器36能夠避免第一電子開關30以及第二電子開關32同時開啟。
最後,從時間點t3到時間點t4,訊號控制器74於第一端與第二端分別產生為低準位電壓訊號之第一數位訊號D1與為高準位電壓訊號之第二數位訊號D2。第一電子開關60與第二電子開關62透過電隔離器79接收第一數位訊號D1,故呈關閉狀態。第一電子開關60與第二電子開關62關閉後還有一段時間,由於此時間很短,在第7圖中便被省略。此時間內,第二諧振電流向第二寄生電容78充電,以提升第二電壓至大於低電壓的第二預設電壓值。接著,第二數位訊號D2被切換成高準位電壓訊號,P通道金氧半場效電晶體90被切換狀態,第二數位訊號D2透過電隔離器41被提供給第三電子開關64與第四電子開關66,使第三電子開關64與第四電子開關66呈導通狀態。如此一來,利用第一偵測控制器70偵測第一節點N1之第一電壓,便可使第三電子開關64與第二電子開關62呈現交替式開關切換而避免貫通效應產生。同時,利用第二偵測控制器72偵測第二節點N2之第二電壓,亦使第一電子開關60與第四電子開關66呈現交替式開關切換而避免貫通效應產生。
以下請參閱第8圖。本發明之諧振控制裝置之第二實施例亦應用在全橋諧振電路上。第四實施例與第三實施例差別在於第一偵測控制器70與第二偵測控制器72。在第四實施例中,第一偵測控制器70更包含一PNP雙載子接面電晶體94與一二極體96。PNP雙載子接面電晶體94之基極透過一第一電阻98電性連接第一節點N1,集極電性連接低電壓端VL,射極電性連接訊號控制器74之第一端,且此射極透過電隔離器79電性連接第一電子開關60與第二電子開關62,並透過一第二電阻100電性連接基極,射極接收第一數位訊號D1。在第一電壓為低電壓時,PNP雙載子接面電晶體94透過電隔離器79提供低電壓給第一電子開關60與第二電子開關62。在第一電壓為第一預設電壓值時,PNP雙載子接面電晶體94透過電隔離器79提供第一數位訊號D1給第一電子開關60與第二電子開關62。二極體96之正極與負極分別電性連接第一電阻98與第一節點N1。
第二偵測控制器72更包含一PNP雙載子接面電晶體102與一二極體104。PNP雙載子接面電晶體102之基極透過一第一電阻106電性連接第二節點N2,集極電性連接低電壓端VL,射極電性連接訊號控制器74之第二端,且此射極透過電隔離器79電性連接第三電子開關64與第四電子開關66,並透過一第二電阻108電性連接基極,射極接收第二數位訊號D2。在第二電壓為低電壓時,PNP雙載子接面電晶體102透過電隔離器79提供低電壓給第三電子開關64與第四電子開關66。在第二電壓為第二預設電壓值時,PNP雙載子接面電晶體102透過電隔離器79提供第二數位訊號D2給第三電子開關64與第四電子開關66。二極體104之正極與負極分別電性連接第一電阻106與第二節點N2。
以下介紹本發明之第四實施例之運作過程,請同時參閱第8圖與第7圖。從時間點t0到時間點t1的運作與第三實施例相同,於此不再贅述。從時間點t1到時間點t2,訊號控制器74於第一端與第二端分別產生為高準位電壓訊號之第一數位訊號D1與為低準位電壓訊號之第二數位訊號D2。第三電子開關64與第四電子開關66透過電隔離器79接收第二數位訊號D2,故呈關閉狀態。此時,第一諧振電流向第一寄生電容76充電,以提升第一電壓至大於低電壓的第一預設電壓值,PNP雙載子接面電晶體94透過電隔離器79提供第一數位訊號D1給第一電子開關60與第二電子開關62,使第一電子開關60與第二電子開關62呈導通狀態。
再來,從時間點t2到時間點t3,訊號控制器74於第一端與第二端分別產生為高準位電壓訊號之第一數位訊號D1與為高準位電壓訊號之第二數位訊號D2。第一電子開關60與第二電子開關62透過電隔離器79接收第一數位訊號D1,故呈導通狀態。此時,由於第二電壓為低電壓,PNP雙載子接面電晶體102導通,使第三電子開關64與第四電子開關66呈關閉狀態。另外,高電壓端VH產生一第二諧振電流,以依序流經第一電子開關60、諧振電容84、第二諧振電感82、第一諧振電感80、第二電子開關62與低電壓端VL。在一種情況,第一數位訊號D1與第二數位訊號D2只會有一個是高準位電壓訊號,不過,該訊號控制器38可能因為計時發生誤差,發生過早提供高準位電壓訊號之第一數位訊號D1,此時,本發明的偵測控制器36能夠避免第一電子開關30以及第二電子開關32同時開啟。
最後,從時間點t3到時間點t4,訊號控制器74於第一端與第二端分別產生為低準位電壓訊號之第一數位訊號D1與為高準位電壓訊號之第二數位訊號D2。第一電子開關60與第二電子開關62透過電隔離器79接收第一數位訊號D1,故呈關閉狀態。第一電子開關60與第二電子開關62關閉後還有一段時間,由於此時間很短,在第7圖中便被省略。此時間內,第二諧振電流向第二寄生電容78充電,以提升第二電壓至大於低電壓的第二預設電壓值。接著,第二數位訊號D2被切換成高準位電壓訊號,PNP雙載子接面電晶體102被切換狀態,第二數位訊號D2透過電隔離器41被提供給第三電子開關64與第四電子開關66,使第三電子開關64與第四電子開關66呈導通狀態。如此一來,利用第一偵測控制器70偵測第一節點N1之第一電壓,便可使第三電子開關64與第二電子開關62呈現交替式開關切換而避免貫通效應產生。同時,利用第二偵測控制器72偵測第二節點N2之第二電壓,亦使第一電子開關60與第四電子開關66呈現交替式開關切換而避免貫通效應產生。
在本發明的全橋架構實施例中,一個偵測控制器係對應兩個開關,但在實際操作時,可依照需求增加,一個偵測控制器對應一個開關。
綜上所述,本發明偵測二串接之電子開關之間的節點電壓,並在一電子開關呈導通狀態時,使其對應之寄生電容進行放電而呈現低電壓,進而驅動另一電子開關呈關閉狀態,使二電子開關能以交替切換方式精準運作,以避免貫通效應產生而破壞電子開關。換句話說,無論訊號控制器是否有誤發訊號,或是開關故障,或是開關動作延遲,本發明之偵測控制器都能確保開關不會因為同時開啟而發生貫通現象。
以上所述者,僅為本發明一較佳實施例而已,並非用來限定本發明實施之範圍,故舉凡依本發明申請專利範圍所述之形狀、構造、特徵及精神所為之均等變化與修飾,均應包括於本發明之申請專利範圍內。
10‧‧‧訊號控制器
12‧‧‧第一電子開關
14‧‧‧第二電子開關
16‧‧‧諧振槽
18‧‧‧訊號控制器
20‧‧‧第一電子開關
22‧‧‧第二電子開關
24‧‧‧第三電子開關
26‧‧‧第四電子開關
28‧‧‧諧振槽
30‧‧‧第一電子開關
32‧‧‧第二電子開關
34‧‧‧諧振槽
36‧‧‧偵測控制器
38‧‧‧訊號控制器
40‧‧‧寄生電容
41‧‧‧電隔離器
42‧‧‧第一諧振電感
44‧‧‧第二諧振電感
46‧‧‧諧振電容
48‧‧‧P通道金氧半場效電晶體
50‧‧‧二極體
52‧‧‧PNP雙載子接面電晶體
54‧‧‧二極體
56‧‧‧第一電阻
58‧‧‧第二電阻
60‧‧‧第一電子開關
62‧‧‧第二電子開關
64‧‧‧第三電子開關
66‧‧‧第四電子開關
68‧‧‧諧振槽
70‧‧‧第一偵測控制器
72‧‧‧第二偵測控制器
74‧‧‧訊號控制器
76‧‧‧第一寄生電容
78‧‧‧第二寄生電容
79‧‧‧電隔離器
80‧‧‧第一諧振電感
82‧‧‧第二諧振電感
84‧‧‧諧振電容
86‧‧‧P通道金氧半場效電晶體
88‧‧‧二極體
90‧‧‧P通道金氧半場效電晶體
92‧‧‧二極體
94‧‧‧PNP雙載子接面電晶體
96‧‧‧二極體
98‧‧‧第一電阻
100‧‧‧第二電阻
102‧‧‧PNP雙載子接面電晶體
104‧‧‧二極體
106‧‧‧第一電阻
108‧‧‧第二電阻
第1圖為先前技術之半橋式驅動裝置之電路示意圖。 第2圖為先前技術之全橋式驅動裝置之電路示意圖。 第3圖為本發明之諧振控制裝置之第一實施例的電路示意圖。 第4圖為本發明之第一初始數位訊號、第二初始數位訊號、第一數位訊號與第二數位訊號及第一電子開關與第二電子開關之開關狀態之波形圖。 第5圖為本發明之諧振控制裝置之第二實施例的電路示意圖。 第6圖為本發明之諧振控制裝置之第三實施例的電路示意圖。 第7圖為本發明之第一數位訊號與第二數位訊號及第一電子開關、第二電子開關、第三電子開關與第四電子開關之開關狀態之波形圖。 第8圖為本發明之諧振控制裝置之第四實施例的電路示意圖。
30‧‧‧第一電子開關
32‧‧‧第二電子開關
34‧‧‧諧振槽
36‧‧‧偵測控制器
38‧‧‧訊號控制器
40‧‧‧寄生電容
41‧‧‧電隔離器
42‧‧‧第一諧振電感
44‧‧‧第二諧振電感
46‧‧‧諧振電容
48‧‧‧P通道金氧半場效電晶體
50‧‧‧二極體

Claims (25)

  1. 一種諧振控制裝置,其係包含: 一第一電子開關,電性連接一高電壓端與一節點; 一第二電子開關,電性連接該節點與一低電壓端,該第二電子開關具有一寄生電容,該寄生電容之一端電性連接該低電壓端,另一端電性連接該節點; 一諧振槽,電性連接該節點,並儲有諧振能量;以及 一偵測控制器,電性連接該低電壓端、該節點與該第一電子開關,並接收該節點之該電壓,在該第二電子開關呈導通狀態時,該節點之電壓為該低電壓端之低電壓,該偵測控制器依據該節點之該電壓提供該低電壓給該第一電子開關,使該第一電子開關呈關閉狀態,且該諧振槽利用該諧振能量產生一諧振電流流經該第二電子開關。
  2. 如請求項1所述之諧振控制裝置,其中該第二電子開關呈關閉狀態時,該諧振電流向該寄生電容充電,以提升該節點之該電壓至大於該低電壓的一預設電壓值,該偵測控制器依據該預設電壓值提供一第一數位訊號給該第一電子開關,使該第一電子開關呈導通狀態。
  3. 如請求項2所述之諧振控制裝置,更包含一訊號控制器,其係具有第一端與第二端,該第一端電性連接該偵測控制器,並透過一電隔離器電性連接該第一電子開關,該電隔離器阻擋該高電壓端之高電壓通往該訊號控制器,該第二端電性連接該第二電子開關,該訊號控制器在一時間點於該第一端產生該第一數位訊號,並在該時間點於該第二端產生一第二數位訊號給該第二電子開關,以依序控制該第二電子開關呈該導通狀態與關閉狀態。
  4. 如請求項3所述之諧振控制裝置,其中該第一電子開關與該第二電子開關皆為N通道金氧半場效電晶體,該寄生電容為寄生汲源電容,該第一數位訊號包含依序出現之高準位電壓訊號與低準位電壓訊號,該第二數位訊號包含依序出現之高準位電壓訊號與低準位電壓訊號。
  5. 如請求項1所述之諧振控制裝置,其中該諧振槽更包含: 一第一諧振電感,電性連接該節點; 一第二諧振電感,串接該第一諧振電感,並儲有該諧振能量;以及 一諧振電容,串接該第二諧振電感,並電性連接該低電壓端,該第一諧振電感、該第二諧振電感與該諧振電容利用該諧振能量產生該諧振電流。
  6. 如請求項2所述之諧振控制裝置,其中該偵測控制器更包含一P通道金氧半場效電晶體,其閘極電性連接該節點,汲極電性連接該低電壓端,源極電性連接該第一電子開關,並接收該第一數位訊號;在該節點之該電壓為該低電壓時,該P通道金氧半場效電晶體提供該低電壓給該第一電子開關;在該節點之該電壓為該預設電壓值時,該P通道金氧半場效電晶體提供該第一數位訊號給該第一電子開關。
  7. 如請求項6所述之諧振控制裝置,其中該偵測控制器更包含一二極體,其正極與負極分別電性連接該閘極與該節點。
  8. 如請求項2所述之諧振控制裝置,該偵測控制器更包含一PNP雙載子接面電晶體,其基極透過一第一電阻電性連接該節點,集極電性連接該低電壓端,射極電性連接該第一電子開關,並透過一第二電阻電性連接該基極,該射極接收該第一數位訊號;在該節點之該電壓為該低電壓時,該PNP雙載子接面電晶體提供該低電壓給該第一電子開關;在該節點之該電壓為該預設電壓值時,該PNP雙載子接面電晶體提供該第一數位訊號給該第一電子開關。
  9. 如請求項8所述之諧振控制裝置,該偵測控制器更包含一二極體,其正極與負極分別電性連接該第一電阻與該節點。
  10. 一種諧振控制裝置,其係包含: 一第一電子開關,電性連接一高電壓端與一第一節點; 一第二電子開關,電性連接一低電壓端; 一第三電子開關,電性連接該高電壓端與該第二電子開關; 一第四電子開關,電性連接該低電壓端與該第一節點,該第三電子開關與該第四電子開關之開關狀態相同,該第四電子開關具有一第一寄生電容,該第一寄生電容之一端電性連接該低電壓端,另一端電性連接該第一節點; 一諧振槽,電性連接該第一節點、該第一電子開關、該第二電子開關、該第三電子開關與該第四電子開關;以及 一第一偵測控制器,電性連接該低電壓端、該第一節點、該第一電子開關與該第二電子開關,並接收該第一節點之第一電壓,在該第三電子開關與該第四電子開關呈導通狀態時,該第一電壓為該低電壓端之低電壓,該第一偵測控制器依據該第一電壓提供該低電壓給該第一電子開關與該第二電子開關,使該第一電子開關與該第二電子開關呈關閉狀態,且該高電壓端產生一第一諧振電流,以依序流經該第三電子開關、該諧振槽、該第四電子開關與該低電壓端。
  11. 如請求項10所述之諧振控制裝置,其中該第三電子開關與該第四電子開關呈關閉狀態時,該第一諧振電流向該第一寄生電容充電,以提升該第一電壓至大於該低電壓的一第一預設電壓值,該第一偵測控制器依據該第一預設電壓值提供一第一數位訊號給該第一電子開關與該第二電子開關,使該第一電子開關與該第二電子開關呈導通狀態。
  12. 如請求項11所述之諧振控制裝置,其中該第一電子開關與該第二電子開關接收該第一數位訊號時,係皆依序呈導通狀態及關閉狀態。
  13. 如請求項12所述之諧振控制裝置,更包含一第二偵測控制器,其係電性連接該低電壓端、該第二電子開關與該第三電子開關之間的一第二節點、該第三電子開關與該第四電子開關,該第二電子開關具有一第二寄生電容,該第二寄生電容之一端電性連接該低電壓端,另一端電性連接該第二節點,該諧振槽電性連接該第二節點,該第二偵測控制器接收該第二節點之第二電壓;在該第一電子開關與該第二電子開關呈該導通狀態時,該第二電壓為該低電壓,且該高電壓端產生一第二諧振電流,以依序流經該第一電子開關、該諧振槽、該第二電子開關與該低電壓端,且該第二偵測控制器依據該第二電壓提供該低電壓給該第三電子開關與該第四電子開關,使該第三電子開關與該第四電子開關呈關閉狀態。
  14. 如請求項13所述之諧振控制裝置,其中該第一電子開關與該第二電子開關呈該關閉狀態時,該第二諧振電流向該第二寄生電容充電,以提升該第二電壓至大於該低電壓的一第二預設電壓值,且該第二偵測控制器依據該第二預設電壓值提供一第二數位訊號給該第三電子開關與該第四電子開關,使該第三電子開關與該第四電子開關呈導通狀態。
  15. 如請求項14所述之諧振控制裝置,更包含一訊號控制器,其係具有第一端與第二端,該第一端電性連接該第一偵測控制器,並透過一電隔離器電性連接該第一電子開關與該第二電子開關,該第二端電性連接該第二偵測控制器,並透過該電隔離器電性連接該第三電子開關與該第四電子開關,該電隔離器阻擋該高電壓端之電壓通往該訊號控制器,該訊號控制器在一時間點於該第一端產生該第一數位訊號,並在該時間點於該第二端產生該第二數位訊號給該第三電子開關與該第四電子開關,以控制該第三電子開關與該第四電子開關皆依序呈該導通狀態、該關閉狀態與該導通狀態。
  16. 如請求項15所述之諧振控制裝置,其中該第一電子開關、該第二電子開關、該第三電子開關與該第四電子開關皆為N通道金氧半場效電晶體,該第一寄生電容與該第二寄生電容皆為寄生汲源電容,該第一數位訊號包含依序出現之高準位電壓訊號與低準位電壓訊號,該第二數位訊號包含依序出現之高準位電壓訊號、低準位電壓訊號與高準位電壓訊號。
  17. 如請求項14所述之諧振控制裝置,其中該諧振槽更包含: 一第一諧振電感,電性連接該第二節點; 一第二諧振電感,串接該第一諧振電感;以及 一諧振電容,串接該第二諧振電感,並電性連接該第一節點,該第一諧振電流依序流經該第一諧振電感、該第二諧振電感與該諧振電容,該第二諧振電流依序流經該諧振電容、該第二諧振電感與該第一諧振電感。
  18. 如請求項11所述之諧振控制裝置,其中該第一偵測控制器更包含一P通道金氧半場效電晶體,其閘極電性連接該第一節點,汲極電性連接該低電壓端,源極電性連接該第一電子開關與該第二電子開關,並接收該第一數位訊號;在該第一電壓為該低電壓時,該P通道金氧半場效電晶體提供該低電壓給該第一電子開關與該第二電子開關;在該第一電壓為該第一預設電壓值時,該P通道金氧半場效電晶體提供該第一數位訊號給該第一電子開關與該第二電子開關。
  19. 如請求項18所述之諧振控制裝置,其中該第一偵測控制器更包含一二極體,其正極與負極分別電性連接該閘極與該第一節點。
  20. 如請求項11所述之諧振控制裝置,其中該第一偵測控制器更包含一PNP雙載子接面電晶體,其基極透過一第一電阻電性連接該第一節點,集極電性連接該低電壓端,射極電性連接該第一電子開關與該第二電子開關,並透過一第二電阻電性連接該基極,該射極接收該第一數位訊號;在該第一電壓為該低電壓時,該PNP雙載子接面電晶體提供該低電壓給該第一電子開關與該第二電子開關;在該第一電壓為該第一預設電壓值時,該PNP雙載子接面電晶體提供該第一數位訊號給該第一電子開關與該第二電子開關。
  21. 如請求項20所述之諧振控制裝置,其中該第一偵測控制器更包含一二極體,其正極與負極分別電性連接該第一電阻與該第一節點。
  22. 如請求項14所述之諧振控制裝置,其中該第二偵測控制器更包含一P通道金氧半場效電晶體,其閘極電性連接該第二節點,汲極電性連接該低電壓端,源極電性連接該第三電子開關與該第四電子開關,並接收該第二數位訊號;在該第二電壓為該低電壓時,該P通道金氧半場效電晶體提供該低電壓給該第三電子開關與該第四電子開關;在該第二電壓為該第二預設電壓值時,該P通道金氧半場效電晶體提供該第二數位訊號給該第三電子開關與該第四電子開關。
  23. 如請求項22所述之諧振控制裝置,其中該第二偵測控制器更包含一二極體,其正極與負極分別電性連接該閘極與該第二節點。
  24. 如請求項14所述之諧振控制裝置,其中該第二偵測控制器更包含一PNP雙載子接面電晶體,其基極透過一第一電阻電性連接該第二節點,集極電性連接該低電壓端,射極電性連接該第三電子開關與該第四電子開關,並透過一第二電阻電性連接該基極,該射極接收該第二數位訊號;在該第二電壓為該低電壓時,該PNP雙載子接面電晶體提供該低電壓給該第三電子開關與該第四電子開關;在該第二電壓為該第二預設電壓值時,該PNP雙載子接面電晶體提供該第二數位訊號給該第三電子開關與該第四電子開關。
  25. 如請求項24所述之諧振控制裝置,其中該第二偵測控制器更包含一二極體,其正極與負極分別電性連接該第一電阻與該第二節點。
TW105109349A 2016-03-25 2016-03-25 Resonance control device TWI575855B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW105109349A TWI575855B (zh) 2016-03-25 2016-03-25 Resonance control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW105109349A TWI575855B (zh) 2016-03-25 2016-03-25 Resonance control device

Publications (2)

Publication Number Publication Date
TWI575855B TWI575855B (zh) 2017-03-21
TW201735512A true TW201735512A (zh) 2017-10-01

Family

ID=58766410

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105109349A TWI575855B (zh) 2016-03-25 2016-03-25 Resonance control device

Country Status (1)

Country Link
TW (1) TWI575855B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI699081B (zh) * 2019-12-03 2020-07-11 立錡科技股份有限公司 低延遲時間之電源轉換電路及其中之驅動電路

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108900080B (zh) * 2018-07-12 2019-11-05 明纬(广州)电子有限公司 谐振控制装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8212491B2 (en) * 2008-07-25 2012-07-03 Cirrus Logic, Inc. Switching power converter control with triac-based leading edge dimmer compatibility
US7990739B2 (en) * 2009-02-10 2011-08-02 System General Corporation Asymmetrical resonant power converters
CN103312174B (zh) * 2012-03-15 2016-06-01 台达电子企业管理(上海)有限公司 变换器电路及其布局以及谐振变换器电路及其布局
US8680777B2 (en) * 2012-03-27 2014-03-25 Mks Instruments, Inc. Versatile zero-voltage switch resonant inverter for industrial dielectric barrier discharge generator applications
TW201347383A (zh) * 2012-05-07 2013-11-16 Skynet Electronic Co Ltd 利用電流迴流電路實現輕負載電壓調節機制的llc串聯諧振轉換器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI699081B (zh) * 2019-12-03 2020-07-11 立錡科技股份有限公司 低延遲時間之電源轉換電路及其中之驅動電路
US11303218B2 (en) 2019-12-03 2022-04-12 Richtek Technology Corporation Low delay time power converter circuit and driver circuit thereof

Also Published As

Publication number Publication date
TWI575855B (zh) 2017-03-21

Similar Documents

Publication Publication Date Title
US10205376B2 (en) Switch control circuit including multipin to set dead time information and/or protection mode
US8599590B2 (en) Detecting device for the midpoint voltage of a transistor half bridge circuit
US9594097B2 (en) DC decoupled current measurement
JP5733330B2 (ja) 駆動回路
US10084446B2 (en) Driver circuit, corresponding integrated circuit and device
JP5561352B2 (ja) 駆動回路
US9397658B2 (en) Gate drive circuit and a method for controlling a power transistor
US8766711B2 (en) Switching circuit with controlled driver circuit
US11476845B2 (en) Driver circuit, corresponding device and method of operation
US11791815B2 (en) Driver circuit, corresponding device and method of operation
JP6090007B2 (ja) 駆動回路
TWI575855B (zh) Resonance control device
TWI522985B (zh) 電荷泵浦電路
US7626429B2 (en) Driving circuit to drive an output stage
JP2014150654A (ja) ゲート駆動回路
US7932710B2 (en) Step-up circuit and step-up circuit device
JPS63276319A (ja) 半導体スイツチング素子の駆動回路
CN113615086A (zh) 半导体开关的保护
CN110677146A (zh) 单向导通装置及应用其的开关电源
TWI851368B (zh) 靜電放電電路
CN109089351B (zh) 一种led驱动电源芯片
TW201630318A (zh) 開關電路
TW202349837A (zh) 快速放電之電源供應器
TW202215065A (zh) 脈寬調變訊號觀測電路及包含此脈寬調變訊號觀測電路的硬體在環模擬裝置
TW202331447A (zh) 電子裝置