TW201712773A - 用於分析半導體晶圓之處理的方法及裝置 - Google Patents

用於分析半導體晶圓之處理的方法及裝置 Download PDF

Info

Publication number
TW201712773A
TW201712773A TW105126263A TW105126263A TW201712773A TW 201712773 A TW201712773 A TW 201712773A TW 105126263 A TW105126263 A TW 105126263A TW 105126263 A TW105126263 A TW 105126263A TW 201712773 A TW201712773 A TW 201712773A
Authority
TW
Taiwan
Prior art keywords
program
semiconductor wafer
layer
data items
measurement
Prior art date
Application number
TW105126263A
Other languages
English (en)
Other versions
TWI681479B (zh
Inventor
哈貝茲波里斯
羅伊塞格馬汀
波爾史帝芬
Original Assignee
果尼阿克有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 果尼阿克有限公司 filed Critical 果尼阿克有限公司
Publication of TW201712773A publication Critical patent/TW201712773A/zh
Application granted granted Critical
Publication of TWI681479B publication Critical patent/TWI681479B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/20Exposure; Apparatus therefor
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70491Information management, e.g. software; Active and passive control, e.g. details of controlling exposure processes or exposure tool monitoring processes
    • G03F7/70508Data handling in all parts of the microlithographic apparatus, e.g. handling pattern data for addressable masks or data transfer to or from different components within the exposure apparatus
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70491Information management, e.g. software; Active and passive control, e.g. details of controlling exposure processes or exposure tool monitoring processes
    • G03F7/70533Controlling abnormal operating mode, e.g. taking account of waiting time, decision to rework or rework flow
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70605Workpiece metrology
    • G03F7/70616Monitoring the printed patterns
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70605Workpiece metrology
    • G03F7/70616Monitoring the printed patterns
    • G03F7/70625Dimensions, e.g. line width, critical dimension [CD], profile, sidewall angle or edge roughness
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70605Workpiece metrology
    • G03F7/70616Monitoring the printed patterns
    • G03F7/70633Overlay, i.e. relative alignment between patterns printed by separate exposures in different layers, or in the same layer in multiple exposures or stitching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/14Measuring as part of the manufacturing process for electrical parameters, e.g. resistance, deep-levels, CV, diffusions by electrical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • H01L22/24Optical enhancement of defects or not directly visible states, e.g. selective electrolytic deposition, bubbles in liquids, light emission, colour change
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • H01L22/26Acting in response to an ongoing measurement without interruption of processing, e.g. endpoint detection, in-situ thickness measurement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

揭露了一種用於分析半導體晶圓之處理的裝置及方法,該方法包括以下步驟:收集複數個處理資料項目,向該複數個處理資料項目中的該至少某些部分施加至少一個程序模型,以推導至少一個程序結果集合,將該等經推導之程序結果集合中的至少某些部分或該複數個處理資料項目中的至少某些部分與一程序窗比較,及基於將該等經推導之程序結果集合或該複數個處理資料項目與該程序窗進行的該比較輸出一比較結果集合。

Description

用於分析半導體晶圓之處理的方法及裝置
相關申請案的交叉引用:無。
本案的此領域大致關於用於分析處理半導體晶圓的方法及用於處理半導體晶圓的裝置。
將理解的是,如此揭示案中所使用的用語「半導體晶圓」欲暗示製造所有類型之半導體裝置(包括(但不限於)記憶裝置、ASICS、邏輯電路(例如控制器或微處理器等等)、液晶面板及光電裝置)時所使用的晶圓。
半導體晶圓之處理中的目前趨勢意指的是,重疊及臨界尺度預算隨著縮小的基本規則而縮小,且製造程序變得更具侵略性。如此侵略性製造程序的非限制性實例包括(但不限於)在半導體晶圓表面上進行多圖樣化、高的高寬比蝕刻或異類材料的沉積。在半導體晶圓表面上進行的某些製造程序及複數個製造程序步驟的不均勻性可能造成不均勻的應力施加至半導體晶圓。在半導體晶圓從一個製造程序步驟到後續的製造程序步驟(例如從一個下層到在該下層之頂部上的後續的層)變形時,上層中的圖樣可能變得與下層中的圖樣錯位。對於無誤差的半導體裝置運作而言,不同層上之圖樣相對於彼此的相對位置是相關的。這些相對位置誤差被稱為「重疊誤差」。
使用侵略性製造程序的情況下引起的進一步問題是所謂的臨界尺度(CD)。此用語用以指示半導體晶圓表面上的臨界圖樣尺度。在處理(例如光刻層的圖樣化或蝕刻等等)之後量測這些特徵,以驗證暴露及顯影程序的品質。
實際上,存在多個量測參數,需要在決策在半導體晶圓上所製造的微電子裝置是否可能依據規格執行時考慮該等量測參數。重疊量測及CD量測的使用僅用作說明。
圖6A圖示在半導體晶圓上製造微電子裝置時所使用之程序窗的實例。程序窗圖示為理想化三維立方體,用於半導體晶圓之處理資料的所有(或大部分)量測應落於其中。應注意的是,實際上,僅在半導體晶圓的一定系列的不同領域或區域中作出該等量測,且若該等量測全部(或至少大部分)落在該方盒的容積內,則作出半導體晶圓整體是良好的結論。落在程序窗外面的受量測處理資料可能導致半導體晶圓被視為「有缺陷的」,且該半導體晶圓可能因此被品質控制器退回。
實際上,程序窗的邊界可能是更加「模糊的」,且不如已應用至今的理論與實務那樣清楚。可針對圖示於圖5A及5B中的簡單特徵說明這點,圖5A及5B繪示使用重疊量測及臨界尺度量測來決定重疊量測及臨界尺度量測是否在容差限制內的非限制性實例。圖5A及5B圖示將接點L2與金屬化線路L1重疊。在圖5A中將看見的是,存在接點L2相對於金屬化線路L1的重疊誤差及接點L2的CD誤差(亦即太小)。接點L2及金屬化線路L1之間的重疊區域因此是太小的而不能給予適當的電連接。另一方面來說,在圖5B中,金屬化線路L1的寬度在標稱上太寬(亦即金屬化線路L1具有CD誤差),且接點L2相對於金屬化線路L1的重疊誤差相同於圖5A的重疊誤差,因為L2在此示例中不具有CD誤差。然而,在圖5B的實例中,接點L2及金屬化線路L1的重疊區域對於良好的電連接而言是充分的。
圖5B因此繪示的是,即使重疊量測及CD量測指示形成於半導體層上的受測微電子裝置(理論上)可能落在程序窗外面,亦會不需要將此特定半導體晶圓退回為有缺陷的。在此特定簡化示例中將指出的是,我們僅已考慮將影響製造微電子裝置之效能之複數個因素(例如其他特徵及/或參數)中的兩者。換言之,圖6A的理想化立方體更像是圖6B的多面體,其中各種量測彼此影響。亦將指出的是,在圖6A及6B中,僅為了說明用途將程序窗圖示為三維特徵,且程序窗實際上具有還更多的維度,亦即n個維度,n個維度中的許多者彼此影響。
Gupta等人在SPIE會議記錄第9427卷之94270H-1到94270H-6的「Full chip two-layer DN and overlay process window analysis」的論文中揭露CD及重疊誤差之基於兩層模型之分析的調查。此論文揭露使用來自第一層之量測資料來指示如何處理第二層以改良半導體晶圓產量的概念。
從US 7,941,780 B2(IBM)得知用於設計半導體晶片的方法,其教示使用設計自動化工具來決定第一設計形狀的第一凸出實體區域及第二設計形狀的第二凸出實體區域之間的交叉區域(或重疊)。‘780專利亦教示若所決定的交叉區域小於預定值,則更改第一設計形狀及第二設計形狀。
第6,892,365 B2號(IBM)的美國專利教示藉由針對要在半導體晶圓的一或更多個相鄰層上光刻生產的電路部分提供設計配置來預測半導體晶圓之相鄰、光刻生產的層上之電路配置之重疊失敗的方法,及針對程序波動或錯位誤差使用一或更多個預定值來針對各相鄰層上的各電路部分預測形狀及對準的方法。
這些先前技術文件全部教示模擬在半導體晶圓上製造層及接著對於程序參數作出調整以嘗試及改良半導體晶圓之產量的概念。
此揭示案教示用於分析一半導體晶圓之處理的一般方法,該分析相較先前技術中習知的分析而言範圍更廣。該方法包括以下步驟:一開始收集複數個處理資料項目(不僅是重疊或CD量測),且接著向該複數個處理資料項目中的該至少某些部分施用至少一個程序模型,以推導至少一個程序結果集合。該方法接著將該等經推導之程序結果集合中的至少某些部分或該複數個處理資料項目中的至少某些部分與一程序窗比較,及 基於將該等經推導之程序結果集合或該複數個處理資料項目與該程序窗進行的該比較輸出至少一個比較結果。
該等處理資料項目選自包括(但不限於)以下項目的處理資料集合:重疊誤差、臨界尺度、整平量測、沉積厚度、蝕刻時間、蝕刻深度、線路邊緣粗糙度(LER)、線路寬度粗糙度(LWR)、側壁角、其他的圖樣幾何形狀資料、晶圓形狀及/或變形、熱板的溫度、缺陷量測、暴露劑量、聚焦/暴露劑量、電氣量測。
基於此比較結果,可能調適該程序窗或修改該等程序參數中的一或更多者以改良該半導體晶圓的產量。
該方法可用於在一下層的一表面上沉積至少一個光阻層及將該至少一個光阻層暴露於輻射之後處理一半導體晶圓上的一進一步層。可接著處理該經暴露光阻層的至少部分以留下一圖樣。在此程序期間量測複數個處理資料項目,且將至少一個程序模型施用於該複數個處理資料項目中的該至少某些部分,以推導一程序結果集合。將該經推導之程序結果集合中的至少一者或該複數個處理資料項目中的至少一者與一程序窗比較。該比較可指示是否接受或重製該進一步層。
本揭示案亦教示一種用於處理一半導體晶圓上之層的裝置,該裝置包括用於收集複數個處理資料項目的量測設備、用於儲存複數個模型及一程序窗的一記憶體儲存器。該裝置更包括一處理器,該處理器用於處理資料,以從該複數個處理資料項目及該經儲存之複數個程序模型來推導一程序結果集合。該處理器使用加載進一記憶體的一電腦程式產品來配置/調適為執行程式指令,該等程式指令用以:將該經推導之程序結果集合中的至少一者或該複數個處理資料項目中的至少一者與該經儲存的程序窗比較,及基於將該經推導之程序結果集合或該複數個處理資料項目中的至少一者與該程序窗進行的該比較輸出一比較結果。
此揭示案的方法及裝置因此允許在分析半導體晶圓的製造程序時考慮n維的處理資料項目。
將理解的是,半導體晶圓可為用於微電子裝置(例如記憶裝置、邏輯電路(例如控制器或微處理器等等)或ASICS、液晶面板以及光電裝置)的晶圓。
僅藉由說明較佳實施例及實施方式,能從以下的詳細說明輕易理解本發明的又其他的態樣、特徵及優點。本發明亦允許其他及不同的實施例,且可在全不脫離本發明之精神及範圍的情況下,在各種顯而易見的態樣中更改該等實施例的若干細節。據此,繪圖及說明本質上要被視為是說明性的而非限制性的。本發明的額外目標及優點將部分地闡述於以下說明中,且該等目標及優點部分地藉由該說明將是顯而易見的,或該等目標及優點可藉由實行本發明來學習。
現將基於繪圖描述本發明。將瞭解的是,本文中所述之本發明的實施例及態樣僅為示例,且並不以任何方式限制請求項的保護範圍。本發明由請求項及它們的等效物所定義。將瞭解的是,本發明之一個態樣或實施例的特徵可與本發明之不同態樣或多個態樣及/或實施例的特徵結合。
圖1圖示用於圖樣化半導體晶圓10的表面及執行用於分析半導體晶圓10之處理的方法的製造單元1的示意圖。製造單元1形成半導體製造系統的部分。製造單元1包括用於對準及暴露半導體晶圓10之表面的部分以生產經暴露半導體晶圓11的暴露工具20、暴露控制器30、用於顯影經暴露半導體晶圓11以生產經顯影及經暴露半導體晶圓12的顯影單元40以及用以量測經顯影及經暴露半導體晶圓12而造成經量測半導體晶圓13的量測工具50。製造單元1亦包括處理器60,該處理器60在此圖示為獨立式電腦,但其可執行為伺服器上、雲端電腦中或本端電腦上的軟體模組。處理器60包括用於儲存資料的存儲記憶體65。此類製造單元1在本領域中是已知的。
複數個半導體晶圓10被加載進暴露工具20。被加載進暴露工具20的半導體晶圓10已在本方法的一個非限制性態樣中在之前的程序步驟中被塗以光阻薄膜。暴露工具20包括用於加載半導體晶圓10的加載接口21及用於卸載半導體晶圓11中經暴露者的卸載接口29。加載接口21及卸載接口29在暴露工具20中可為相同的。在暴露工具20內,半導體晶圓10放置在基板固持器22上。
一般的一個半導體晶圓10包括以網格狀圖樣佈置在半導體晶圓10上的複數個暴露場70,如圖2及3中所示意性地圖示的。通常以一個暴露場70接著另一暴露場70的方式暴露該複數個暴露場70。基板固持器22在至少兩個維度上由暴露裝置20內的致動器(未圖示)所定位以移動半導體晶圓10。因此,使用投影系統25來輪流定位半導體晶圓10上之暴露場70中的各者。投影系統25包括光源24及投影光學件26,該光源24及投影光學件26同光罩28作用。半導體晶圓10例如包括對準標記,該等對準標記由暴露工具20使用以將半導體晶圓10的表面與光源24及投影光學件26對準,以確保具有正確設定的正確暴露場70被照射。來自半導體晶圓10之對準之處理資料23的項目以及其他處理資料由暴露裝置20所產生,且此處理資料23被傳輸至處理器60。暴露裝置20包括複數個量測感測器27,以量測處理資料的進一步項目,該等進一步項目包括量測資料23且可被進一步預處理,如之後所述。
每次半導體晶圓10、光罩28及投影系統24、26已被對準,以光源24照射光罩28,且來自光罩28的圖樣被投影於個別暴露場70上。光罩28上的圖樣用以在半導體晶圓10的表面以及重疊標記71上產生一或更多個圖樣。
重疊標記71被用在反饋迴路中,以決定重疊更正參數,該等重疊更正參數要由暴露工具20所使用以針對用於進一步半導體晶圓的暴露場70以正確的設定將光罩28投影至半導體晶圓10之表面的正確部分上。重疊更正參數使用其他重疊標記72,該等重疊標記72是在針對此先前半導體層(亦即針對下部的半導體層)暴露結構期間由先前光阻層中的不同暴露圖樣在先前的程序步驟期間在下層中所產生的。這些下部的重疊遮罩72例如被硬圖樣化,且可透過之後的(上部的)光阻層而識別。這些下部的重疊標記72將被稱為「參考標記」。
作為本揭示案的一個態樣,圖2及3圖示用在經暴露及經顯影半導體晶圓12上的重疊標記71及下部或其他的重疊標記72。圖2圖示暴露場70中之各者中的四個個別重疊標記71的表面圖。
為了若干理由而完成半導體晶圓10之暴露場70上的重疊量測。第一個理由是決定光阻圖樣相對於下層的移位,例如決定是否存在良好的重疊值或是否重疊誤差是大的。在光阻圖樣的移位大到例如使得下個程序步驟中所產生的沉積層不會與下方層匹配且會使得經製造半導體晶片上的微電子裝置不合格的情況下,可從經暴露及經顯影半導體晶圓12的上表面移除具有光阻圖樣的光阻薄膜。在此情況下,可藉由移除光阻薄膜及塗以新的光阻薄膜來重製半導體晶圓10。可再次在暴露工具20中暴露新的光阻薄膜以產生新的光阻圖樣。
重疊量測的第二個理由是若必要時,運算程序更正參數,該等程序更正參數接著用以補償程序誤差(如上所簡短指出的)。第三個理由會是針對用於此半導體晶圓的進一步處理步驟修改程序窗。
圖示於圖2及3中的是產生了若干重疊標記71,該等重疊標記71針對用於各單一重疊量測的暴露場70形成測試結構。一個通用方法是於暴露場70的各角落處佈置重疊標記71及在各暴露場70中間佈置一個重疊標記71。其他測試結構圖樣是可設想的。
將理解的是,重疊及CD的量測僅為處理資料之分析的非限制性實例。可從各種來源(例如暴露工具20及量測工具50中)獲取其他量測資料項目。這些項目包括(但不限於)重疊誤差、臨界尺度、整平量測、沉積厚度、蝕刻時間、蝕刻深度、線路邊緣粗糙度(LER)、線路寬度粗糙度(LWR)、側壁角、其他的圖樣幾何形狀資料、晶圓形狀及/或變形、熱板的溫度、缺陷量測、暴露劑量、聚焦/暴露劑量、或電氣量測。
在理想世界中,大數量的量測會以處理資料製造。然而,這是耗費時間的,且在大多數情況下這並非必要的,因為處理資料的許多項目值隨時間實質上維持不變,或存在用以隨時間或隨空間識別處理資料之改變的一或更多個程序模型67。程序模型的一示例是從一個層到另一層之圖樣重疊上的平移。可在隔離的資料點處量測重疊平移,且可基於量測能夠在經暴露及經顯影半導體晶圓12整體上建模重疊誤差的隔離資料點來使用程序模型67。
類似地,不一定要針對半導體晶圓10中的每個單一的半導體晶圓10量測處理資料。針對經暴露及經顯影半導體晶圓12之子集合之處理資料的經量測項目可用以針對批量中還未被選用於重疊量測的經暴露及經顯影半導體晶圓12中的其他者使用儲存在記憶體儲存器65中的所謂程序模型67來估算資料。二十五個經暴露及經顯影之半導體晶圓12的批量的子集合例如可包括半導體晶圓12中的三者。撿取用於在量測工具50中進行量測的經暴露及經顯影半導體晶圓12的數量是可由使用者配置的,且取決於由品質控制引擎所決策的一系列策略。顯而易見地,選擇越多經暴露及經顯影半導體晶圓12的樣本,則所估算的資料將越精確。若半導體製造程序的統計變異是相對低的,則較小樣本數量的經暴露及經顯影半導體晶圓12將足以藉由使用程序模型67來獲取充分精確的估算。若統計變異增加,則經暴露及經顯影半導體晶圓12之受選者的數量應據此增加。
用於分析半導體晶圓12之處理的方法圖示於圖4中的簡圖中。方法開始於步驟400中。在第一步驟410中,例如從暴露工具20及量測工具50在處理步驟期間(例如(但不限於)在半導體晶圓10上暴露光阻層)收集處理資料23的項目。可從在製造程序期間及之後所使用且未繪示於圖1中的其他設備及工具獲取處理資料的進一步項目。這些項目不是僅限於量測來自光刻程序的處理資料,而是可包括量測來自其他程序(例如蝕刻、沉積等等)的處理資料。
如上所述,此處理資料包括(但不限於)重疊誤差、臨界尺度、整平量測、沉積厚度、蝕刻時間、蝕刻深度、線路邊緣粗糙度(LER)、線路寬度粗糙度(LWR)、側壁角、其他的圖樣幾何形狀資料、晶圓形狀及/或變形、熱板的溫度、缺陷量測、暴露劑量、聚焦/暴露劑量、電氣量測。處理資料的某些項目被直接獲取,而處理資料的其他項目需要從處理資料的其他項目預處理或運算。例如,佈局位移是藉由晶圓變形的預處理量測來決定。處理資料在步驟420中被傳遞至處理器60,且可在步驟430中被儲存在存儲記憶體65中。
存儲記憶體65亦包括一或更多個程序模型67,該一或更多個程序模型67可在步驟440中施用於處理資料項目中的一或更多者以推導程序結果集合。如上所解釋的,程序結果允許例如藉由從處理資料的經量測項目內插程序結果,來更完全地瞭解製造程序。這些經推導的程序結果在步驟450中被儲存在存儲記憶體65中。
在步驟460中,在經推導之程序結果集合中的某些部分及/或處理資料之該複數個項目中的某些部分之間與針對製造程序的程序窗作出比較,如圖6B中所示。此比較步驟460將指示在半導體晶圓10上暴露光阻層是否可能導致形成在半導體晶圓10上的可用的微電子裝置。比較結果可為,經處理的半導體晶圓13是在可接受的程序範圍內,且例如(非可逆的)蝕刻程序可使用圖樣遮罩在經暴露及經顯影半導體晶圓12的表面上實現。或者,比較步驟460可指示的是,可能使用經暴露圖樣來形成的任何隔離層或金屬化層可能不合規格,且因此會最好是重製經暴露及經顯影的半導體層12。或者,可能的是,在該階段沒有決策可被作出,且需要在經暴露及經顯影半導體晶圓12之暴露場70中的一或更多者上作出進一步量測。
步驟460中的比較是多維度比較,且可參照圖5A、5B、6A及6B來瞭解。如簡介中所指出的,圖5B會導致形成於半導體晶圓10上的可用的微電子裝置。此比較步驟460會指示的是,處理資料的個別項目(在此情況下是臨界尺度及重疊誤差)是在例如在圖6A中所給定的規格之外,但儘管如此,結果仍位在程序窗的可接受範圍內,如圖6B中所繪示。
來自步驟460的比較結果亦可用以估算產量。例如,可能比較步驟460指示的是,半導體晶圓10上的許多暴露場70將導致半導體晶圓10上的可接受的(在規格內的)微電子裝置,但暴露場中的一或更多者或形成於暴露場70(圖2及3)內之微電子裝置中的一或更多者可能不合規格,其中形成在暴露場70中的其他者中的大部分其他半導體電路或微電子裝置很可能在規格之內。在這後者的情況下,可能沒有理由重製完整的光阻層,而是會更有效率的是,繼續處理經量測半導體晶圓13上之層的其餘部分及潛在地無視形成於經量測半導體晶圓13之暴露場70中的那些可能不合規格的微電子裝置。
應理解的是,比較步驟460中所產生的比較結果可能不一定是二元決策。更可能的是,比較結果是連續譜的一部分,且比較結果例如指示的是,有高機率微電子裝置可能不在規格內且因此操作員可作出決策。在這些方法的一個非限制性實例中,針對程序窗之維度中的一或更多者插入門檻值。若比較結果在步驟480中指示的是,經量測的半導體晶圓13落在一個(或更多個)維度上的門檻值的一側上,則適當的行動(例如重製或刮削經暴露及經處理半導體晶圓12)可在步驟485中被起始。若比較步驟460指示的是,經量測的半導體晶圓13在所指定之門檻值的另一側上,則經暴露及經顯影半導體晶圓12的處理可在步驟480中繼續。程序結果或處理資料的某些維度可能較程序結果或處理資料的其他維度更關鍵,且亦在此比較步驟460中考慮這點。亦將理解的是,程序結果的某些維度關於程序結果的其他維度,且可存在程序結果中的不同者之間的「取捨」,例如圖5B中所示者,其中在線路L1中存在CD誤差而在L2中存在重疊誤差,但儘管如此,仍預期微電子電路有作用。
在某些情況下程序窗可被視為多維度的層狀物件,像是洋葱。在層狀物件的中心處,有非常高的機率若是所有量測參數具有此中心中的值,則經量測半導體晶圓13的產量將是高的,因為若非所有微電子裝置應有作用,則大部分的微電子裝置亦應有作用。朝向外層,存在低機率變異的區域。換言之,有較低機率若是量測參數中的一或更多者落在這些區域內,則微電子裝置將有作用。然而,可能不需要完全重製經暴露及經顯影的半導體晶圓12,因為將預期的是,至少大部分的微電子裝置將有作用,且因此產量將是充分地高的。可能亦在程序窗的容積上改變用於退回經暴露及經顯影半導體晶圓12的門檻值以考慮程序參數的互相交互作用。
比較結果亦可用以在適當時調適程序窗,且這圖示於步驟490及495中。測試結果可用以在步驟495中調適經儲存的程序窗67,以指示實際上處理資料的某些維度不如原本儲存在程序窗中般地敏感,或某些參數組合導致(或不導致)微電子裝置的不合格/故障。這稱為「反饋」。
另一結果可指示的是,可修改暴露工具20中的某些程序參數以改良程序效能,且這亦在步驟495中完成。
比較步驟460亦可指示的是,需要在經量測半導體晶圓13的層上實現額外的量測以指示是否已符合規格。
此說明書之方法的一個非限制性示例使用是在於使用稱為自對準雙圖樣化(SADP)的技術來分析半導體晶圓的處理。此技術在本領域中是已知的,且包括所謂的隔片,該隔片為薄膜層,形成在先前預先圖樣化之特徵的側壁上。本方法圖示於圖7中,其開始於步驟700處,且在步驟710中,光阻層被沉積於半導體晶圓10的表面上。光阻層在步驟720中在暴露工具20中被圖樣化及暴露,以在半導體晶圓10的表面上留下圖樣。
在下個步驟中,藉由以下步驟來形成隔片:在步驟730中沉積進一步材料或使光阻層反應,隨後在步驟740中進行蝕刻以移除水平表面上除了隔片材料以外的所有材料,藉此僅在側壁上留下隔片材料。可在步驟750中移除原本圖樣化的特徵,且僅留下留下的隔片。如上所述,隔片形成在先前預先圖樣化之特徵的側壁上,且現在實際上每個線路存在兩個隔片。
此說明書的分析方法可因此用以分析使用SADP來形成的層是否可能在規格內。在困難的先前方法或SADP方法中所涉及之程序參數的多變異的情況下,這已是困難的。
本揭示案更關於嵌入於電腦可讀取媒體上以供實現分析的電腦程式產品。該電腦程式產品包括用於在半導體晶圓上進行量測及晶圓之製造以及進行模擬的可執行指令。
儘管已於上描述本發明的各種實施例,應瞭解的是,已藉由示例而非限制的方式呈現該等實施例。對於相關領域中具技藝者將是清楚的是,可在其中作出各種形式及細節上的改變而不脫離本發明的範圍。例如,在本揭示案中,半導體晶圓已被暴露於光源,例如紫外光源。然而,熟知的是使用其他照明源,例如電子束、x射線或具有遠短於光之波長的類似電磁能源。因此,本發明不應由上述示例性實施例中的任何者所限制,而是應僅依據以下請求項及它們的等效物來定義。上述文件中之各者的整體以引用方式併入本文中。
1‧‧‧製造單元 10‧‧‧半導體晶圓 11‧‧‧經暴露半導體晶圓 12‧‧‧經顯影及經暴露半導體晶圓 13‧‧‧經量測半導體晶圓 20‧‧‧暴露工具 21‧‧‧加載接口 22‧‧‧基板固持器 23‧‧‧處理資料 24‧‧‧光源 25‧‧‧投影系統 26‧‧‧投影光學件 27‧‧‧量測感測器 28‧‧‧光罩 29‧‧‧卸載接口 30‧‧‧暴露控制器 40‧‧‧顯影單元 50‧‧‧量測工具 60‧‧‧處理器 65‧‧‧存儲記憶體 67‧‧‧程序模型 70‧‧‧暴露場 71‧‧‧重疊標記 72‧‧‧重疊標記 400‧‧‧步驟 410‧‧‧步驟 420‧‧‧步驟 430‧‧‧步驟 440‧‧‧步驟 450‧‧‧步驟 460‧‧‧步驟 480‧‧‧步驟 485‧‧‧步驟 495‧‧‧步驟 499‧‧‧步驟 700‧‧‧步驟 710‧‧‧步驟 720‧‧‧步驟 730‧‧‧步驟 740‧‧‧步驟 750‧‧‧步驟 760‧‧‧步驟 L1‧‧‧線路 L2‧‧‧接點
為了更完全地瞭解本發明及其優點,現參照以下說明及隨附繪圖,在該等繪圖中:
圖1圖示本揭示案的第一態樣。
圖2圖示具有暴露場的晶圓。
圖3圖示具有暴露場之晶圓的進一步層。
圖4A圖示無CD的線路及具有重疊誤差及CD誤差的接點。
圖4B圖示具有CD誤差的線路及具有重疊誤差但不具有CD誤差的接點。
圖5A圖示理想化的程序窗。
圖5B圖示更理想化的程序窗實施方式。
圖6A圖示在半導體晶圓上製造微電子裝置時所使用之程序窗的實例。
圖6B圖示在半導體晶圓上製造微電子裝置時所使用之程序窗的可接受範圍。
圖7繪示依據本發明的方法,該方法用於使用稱為自對準雙圖樣化(SADP)的技術來分析半導體晶圓的處理。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
(請換頁單獨記載) 無
400‧‧‧步驟
410‧‧‧步驟
420‧‧‧步驟
430‧‧‧步驟
440‧‧‧步驟
450‧‧‧步驟
460‧‧‧步驟
480‧‧‧步驟
485‧‧‧步驟
495‧‧‧步驟
499‧‧‧步驟

Claims (17)

  1. 一種用於分析一半導體晶圓之處理的方法,包括以下步驟: 收集複數個處理資料項目; 向該複數個處理資料項目中的一或更多者施加至少一個程序模型,以推導至少一個程序結果集合; 將該等經推導之程序結果集合中的一或更多者或該複數個處理資料項目中的一或更多者與比較;及 基於將該等經推導之程序結果集合或該複數個處理資料項目與該程序窗進行的該比較輸出至少一個比較結果。
  2. 如請求項1所述之方法,其中該等處理資料項目選自以以下物組成的該處理資料集合:重疊誤差、臨界尺度、整平量測、沉積厚度、蝕刻時間、蝕刻深度、線路邊緣粗糙度(LER)、線路寬度粗糙度(LWR)、側壁角、其他的圖樣幾何形狀資料、晶圓形狀及/或變形、熱板溫度、缺陷量測、暴露劑量、聚焦/暴露劑量量測、電氣量測以及推導自該處理資料中之一或更多者的進一步經推導資料。
  3. 如請求項1所述之方法,更包括以下步驟:基於該比較結果調適該程序窗。
  4. 如請求項1所述之方法,更包括以下步驟:基於該比較結果修改至少一個程序參數。
  5. 如請求項1所述之方法,其中該比較結果包括一量測指令、重製該經處理層或產量預測中的至少一者。
  6. 如請求項1所述之方法,其中該比較結果供應一機率值。
  7. 如請求項1所述之方法,其中將該比較結果與一門檻值比較。
  8. 一種用於處理一半導體晶圓上之一進一步層的方法,包括以下步驟: 在一下層的一表面上沉積至少一個光阻層;將該至少一個光阻層暴露於輻射; 移除該經暴露光阻層的至少部分以留下一圖樣; 量測複數個處理資料項目; 向該複數個處理資料項目中的該至少某些部分施加至少一個程序模型,以推導一程序結果集合; 將該經推導之程序結果集合中的至少一者或該複數個處理資料項目中的至少一者與一程序窗比較;及 基於該比較,進行接受或重製該進一步層之步驟中的至少一者。
  9. 如請求項8所述之方法,其中接受或重製該進一步層之步驟中的該至少一者是針對該經推導之程序結果集合或該複數個處理資料項目中的至少一或更多者由一門檻值所決定的。
  10. 如請求項8所述之方法,更包括以下步驟: 沉積一進一步光阻層及暴露該進一步光阻層。
  11. 如請求項10所述之方法,包括以下步驟: 該圖樣之至少一個構件的一側壁上形成一隔片。
  12. 一種用於處理一半導體晶圓上之層的裝置,包括: 量測設備,用於收集複數個處理資料項目; 一記憶體儲存器,用於儲存複數個模型及一程序窗;及 一處理器,用於處理資料,以從該複數個處理資料項目及該經儲存之複數個程序模型推導一程序結果集合,其中該處理器進一步調適為將該經推導之程序結果集合中的至少一者或該複數個處理資料項目中的至少一者與該經儲存的程序窗比較,及基於將該經推導之程序結果集合與該程序窗進行的該比較來輸出至少一個比較結果。
  13. 如請求項12所述之裝置,其中該等處理資料項目選自以以下物組成的該集合:重疊誤差、臨界尺度、整平量測、沉積厚度、蝕刻時間、蝕刻深度、線路邊緣粗糙度(LER)、線路寬度粗糙度(LWR)、側壁角、其他的圖樣幾何形狀資料、晶圓形狀、熱板溫度、缺陷量測、暴露劑量、聚焦/暴露劑量量測、及電氣量測以及推導自該處理資料中之一或更多者的進一步經推導資料。
  14. 如請求項12所述之裝置,其中該處理器基於該比較結果調適該程序窗。
  15. 如請求項13所述之裝置,其中該處理器基於該比較結果修改至少一個程序參數。
  16. 如請求項12所述之裝置,其中該比較結果包括一量測指令、重製該經處理層或產量預測中的至少一者。
  17. 如請求項12所述之裝置,其中該等層包括絕緣層或金屬化層中的一者。
TW105126263A 2015-08-17 2016-08-17 用於分析半導體晶圓之處理的方法及裝置 TWI681479B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/827,877 US10008422B2 (en) 2015-08-17 2015-08-17 Method for assessing the usability of an exposed and developed semiconductor wafer
US14/827,877 2015-08-17

Publications (2)

Publication Number Publication Date
TW201712773A true TW201712773A (zh) 2017-04-01
TWI681479B TWI681479B (zh) 2020-01-01

Family

ID=58158667

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105126263A TWI681479B (zh) 2015-08-17 2016-08-17 用於分析半導體晶圓之處理的方法及裝置

Country Status (3)

Country Link
US (1) US10008422B2 (zh)
KR (1) KR102094019B1 (zh)
TW (1) TWI681479B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114341739A (zh) * 2019-08-30 2022-04-12 Asml控股股份有限公司 计量系统和方法
US11092901B2 (en) * 2019-12-21 2021-08-17 Qoniac Gmbh Wafer exposure method using wafer models and wafer fabrication assembly

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7107571B2 (en) * 1997-09-17 2006-09-12 Synopsys, Inc. Visual analysis and verification system using advanced tools
US6757645B2 (en) * 1997-09-17 2004-06-29 Numerical Technologies, Inc. Visual inspection and verification system
AU9396198A (en) * 1997-09-17 1999-04-05 Numerical Technologies, Inc. Data hierarchy layout correction and verification method and apparatus
US6578188B1 (en) * 1997-09-17 2003-06-10 Numerical Technologies, Inc. Method and apparatus for a network-based mask defect printability analysis system
US6892365B2 (en) 2003-04-16 2005-05-10 International Business Machines Corporation Method for performing monte-carlo simulations to predict overlay failures in integrated circuit designs
KR100552805B1 (ko) * 2003-09-02 2006-02-22 동부아남반도체 주식회사 반도체 소자 제조용 레티클 및 이를 이용한 노광 방법
US7003758B2 (en) * 2003-10-07 2006-02-21 Brion Technologies, Inc. System and method for lithography simulation
CN100452057C (zh) * 2003-10-07 2009-01-14 睿初科技公司 用于平板印刷仿真的系统和方法
US7020535B1 (en) * 2003-11-06 2006-03-28 Advanced Micro Devices, Inc. Method and apparatus for providing excitation for a process controller
JP2007536581A (ja) * 2004-05-07 2007-12-13 メンター・グラフィクス・コーポレーション プロセス変動バンドを用いた集積回路レイアウト設計法
JP4806020B2 (ja) * 2005-08-08 2011-11-02 エーエスエムエル ネザーランズ ビー.ブイ. リソグラフィプロセスのフォーカス露光モデルを作成するための方法、公称条件で使用するためのリソグラフィプロセスの単一のモデルを作成するための方法、およびコンピュータ読取可能媒体
US7941780B2 (en) 2008-04-18 2011-05-10 International Business Machines Corporation Intersect area based ground rule for semiconductor design
NL2005523A (en) * 2009-10-28 2011-05-02 Asml Netherlands Bv Selection of optimum patterns in a design layout based on diffraction signature analysis.
NL2005804A (en) * 2010-01-14 2011-07-18 Asml Netherlands Bv Method and apparatus for enhancing signal strength for improved generation and placement of model-based sub-resolution assist features (mb-sraf).
US8250498B2 (en) * 2010-01-28 2012-08-21 Synopsys, Inc. Method and apparatus for calibrating a photolithography process model by using a process window parameter
NL2007642A (en) * 2010-11-10 2012-05-14 Asml Netherlands Bv Optimization flows of source, mask and projection optics.
NL2007577A (en) * 2010-11-10 2012-05-14 Asml Netherlands Bv Optimization of source, mask and projection optics.
EP2620976B1 (en) * 2012-01-25 2016-07-20 Qoniac GmbH Overlay model for aligning and exposing semiconductor wafers
WO2013178459A1 (en) * 2012-05-31 2013-12-05 Asml Netherlands B.V. Gradient-based pattern and evaluation point selection

Also Published As

Publication number Publication date
US20170053842A1 (en) 2017-02-23
KR20170021218A (ko) 2017-02-27
TWI681479B (zh) 2020-01-01
US10008422B2 (en) 2018-06-26
KR102094019B1 (ko) 2020-03-30

Similar Documents

Publication Publication Date Title
US11714357B2 (en) Method to predict yield of a device manufacturing process
TWI700547B (zh) 用於計算度量衡之方法及電腦程式產品
TWI721645B (zh) 預測半導體製程良率之方法
TWI710863B (zh) 基於計算度量衡之校正和控制
US7673278B2 (en) Enhanced process yield using a hot-spot library
TWI721092B (zh) 用於評估半導體製程的方法和裝置
JP7191108B2 (ja) 基板グリッドを決定するための測定装置及び方法
KR102585099B1 (ko) 측정 방법 및 장치
TWI722699B (zh) 用於判定與半導體製程的效能度量有關之校正之方法、獲得用於判定與微影程序之效能度量有關的校正之至少一個經訓練模型的方法、電腦程式、及相關聯之非暫時性電腦程式載體及處理裝置
TW201903534A (zh) 最佳化微影製程之方法及裝置
US11366397B2 (en) Method and apparatus for simulation of lithography overlay
TWI681479B (zh) 用於分析半導體晶圓之處理的方法及裝置
US10699971B2 (en) Method for processing of a further layer on a semiconductor wafer
TW202244999A (zh) 將基板區域之量測資料模型化的方法及其相關設備