TW201640125A - 電流檢測電路 - Google Patents

電流檢測電路 Download PDF

Info

Publication number
TW201640125A
TW201640125A TW105106424A TW105106424A TW201640125A TW 201640125 A TW201640125 A TW 201640125A TW 105106424 A TW105106424 A TW 105106424A TW 105106424 A TW105106424 A TW 105106424A TW 201640125 A TW201640125 A TW 201640125A
Authority
TW
Taiwan
Prior art keywords
voltage
current
input terminal
source
pmos transistor
Prior art date
Application number
TW105106424A
Other languages
English (en)
Other versions
TWI658278B (zh
Inventor
Toshiyuki Tsuzaki
Original Assignee
Sii Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sii Semiconductor Corp filed Critical Sii Semiconductor Corp
Publication of TW201640125A publication Critical patent/TW201640125A/zh
Application granted granted Critical
Publication of TWI658278B publication Critical patent/TWI658278B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/0092Arrangements for measuring currents or voltages or for indicating presence or sign thereof measuring current only
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/52Testing for short-circuits, leakage current or ground faults

Abstract

本發明提供一種電流檢測電路,可抑制因NBTI造成的差動放大器的非反相輸入端子側的PMOS電晶體的特性變化,從而電流檢測電路的輸出電壓發生反相的臨限值不會變化。在差動放大器的非反相輸入端子與反相輸入端子側的PMOS電晶體的源極之間,具備限制電壓降的電壓限制電路。

Description

電流檢測電路
本發明是有關於一種監視電流的電流檢測電路,更詳細而言,本發明是有關於一種將藉由差動放大器來對被插入電源線的電阻的兩端電壓進行測定所得的結果予以輸出的電路。
對電源線的電流進行監視的做法,作為對電源線與接地線(ground line)的短路(short)、或連接於電源線的零件脫落等異常進行檢測的手段而重要。 圖3表示以往的電流檢測電路的電路圖。以往的電流檢測電路具備:電阻301,用於將流經電源線300的電流轉換為電壓;以及差動放大器320,用於放大電阻301兩端的差電壓。差動放大器320包含電阻306、電阻307、P通道金屬氧化物半導體(P channel Metal Oxide Semiconductor,PMOS)電晶體(transistor)308、PMOS電晶體309、電流源310、電流源311、非反相輸入端子303、反相輸入端子302以及輸出端子304。
如上所述的電流檢測電路具有以下述方式進行動作而監視電流的功能。 當箭頭方向的電流流經電阻301時(IS =+電流),非反相輸入端子303較之反相輸入端子302而成為高電壓,PMOS電晶體309的源極(source)與閘極(gate)間電壓成為比PMOS電晶體308的源極與閘極間電壓大的電壓,因此輸出端子304的電壓上升,表示有+電流流經。
當電流朝與箭頭相反的方向流經電阻301時(IS =-電流),反相輸入端子302較之非反相輸入端子303而成為高電壓,PMOS電晶體309的源極與閘極間電壓成為比PMOS電晶體308的源極與閘極間電壓小的電壓,因此輸出端子304的電壓下降,表示有-電流流經。
當電阻306與電阻307的電阻值相等,PMOS電晶體308與PMOS電晶體309的特性相等,電流源310與電流源311的電流值相等時,輸出端子304的電壓發生反相的臨限值成為電流不會流經電阻301的條件(IS =0 mA)。 現有技術文獻 專利文獻
專利文獻1:美國專利第5969574號說明書 [發明所欲解決之課題]
然而,該電路存在下述問題:PMOS電晶體309的特性因負偏壓溫度不穩定性(Negative Biase Temperature Instability,NBTI)而發生變化,因而導致電流檢測電路的輸出端子304的電壓發生反相的臨限值產生變化。以下對其動作進行說明。
所謂NBTI,是指下述現象,即:若相對於電晶體的基板而持續對閘極施加負(minus)電壓,即相對於閘極而持續對基板施加正(plus)電壓,則電晶體的臨限電壓會發生變化。電壓差越大,則臨限電壓的變化越大,因此作為防止該現象的一個方法,考慮減小電壓差。
圖4表示將非反相輸入端子303的電壓設為固定電壓,將電阻301的電阻值設為RS ,將流經電阻301的電流設為IS ,而使IS 電流變化時的動作波形。當設電阻306與電阻307的電阻值相等且為R,PMOS電晶體308與PMOS電晶體309的特性相等,電流源310與電流源311的電流值相等且為I,非反相輸入端子303的電壓為VIN+時,PMOS電晶體309的源極電壓(VS3 )為   VS3 =(VIN+)-(I×R)   而且,若將PMOS電晶體308的源極與閘極間電壓設為VSG31 ,則電流IS 發生變化時的PMOS電晶體308與PMOS電晶體309的閘極電壓(VG3 )為   VG3 =(VIN+)-(IS ×RS )-(I×R)-(VSG31 )   根據以上,PMOS電晶體309的源極與閘極間電壓VSG32 為   VSG32 =(VS3 )-(VG3 )=(IS ×RS )+(VSG31 ) 因而,VSG32 與IS 的增加成比例而電壓變大。因此,具有下述課題,即:PMOS電晶體309的特性因NBTI而發生變化,從而電流檢測電路的反相的臨限值發生變化。
本發明提供一種解決所述課題的電流檢測電路。 [解決課題之手段] 為了解決以往的課題,本發明的電流檢測電路採用了如下所述的結構。 電流檢測電路包括感測電阻及差動放大器,所述感測電阻被設置於電源線,所述差動放大器藉由感測電阻的兩端電壓來對流經所述電源線的電流進行檢測,其中,差動放大器中,第一電阻、第一PMOS電晶體及第一電流源串聯連接於反相輸入端子與接地(GND)之間,第二電阻、第二PMOS電晶體及第二電流源串聯連接於非反相輸入端子與GND之間,第一PMOS電晶體的閘極和汲極連接於第二PMOS電晶體的閘極,第二PMOS電晶體的汲極連接於差動放大器的輸出端子,在非反相輸入端子與第一PMOS電晶體的源極之間,具備限制電壓降的電壓限制電路。 [發明的效果]
根據本發明的電流檢測電路,可根據非反相輸入端子的電壓來限制PMOS電晶體的閘極的電壓降,因此具有下述效果:抑制因NBTI造成的差動放大器的非反相輸入端子側的PMOS電晶體的特性變化,從而電流檢測電路的反相的臨限值不會發生變化。
以下,參照圖式來說明本實施形態。 [第1實施形態] 圖1是第一實施形態的電流檢測電路的電路圖。 第一實施形態的電流檢測電路具備作為感測(sense)電阻的電阻101以及差動放大器120。差動放大器120具備電阻106、電阻107、PMOS電晶體108、PMOS電晶體109、電流源110、電流源111以及NMOS電晶體112。
電阻101將流經電源線100的電流轉換為電壓。差動放大器120對電阻101中產生的電壓進行檢測。 電阻101將兩端連接於差動放大器120的非反相輸入端子103與反相輸入端子102。
電阻106的其中一個端子連接於反相輸入端子102,另一個端子連接於PMOS電晶體108的源極。電阻107的其中一個端子連接於非反相輸入端子103,另一個端子連接於PMOS電晶體109的源極。PMOS電晶體108的閘極和汲極(drain)連接於電流源110的其中一個端子和電晶體109的閘極。PMOS電晶體109的汲極連接於電流源111的其中一個端子和輸出端子104。NMOS電晶體112的閘極和汲極連接於非反相輸入端子103,源極連接於PMOS電晶體108的源極,基板連接於GND。
圖4表示將非反相輸入端子103的電壓設為固定電壓,將電阻101的電阻值設為RS ,將流經電阻101的電流設為IS ,而使IS 電流變化時的動作波形。當設電阻106與電阻107的電阻值相等且為R,PMOS電晶體108與PMOS電晶體109的特性相等,電流源110與電流源111的電流值相等且為I,非反相輸入端子103的電壓為VIN+時,PMOS電晶體109的源極電壓VS1 為   VS1 =(VIN+)-I×R   而且,若將PMOS電晶體108的源極與閘極間電壓設為VSG11 ,則電流IS 發生變化時的PMOS電晶體108與PMOS電晶體109的閘極電壓VG1 為   VG1 =(VIN+)-IS ×RS -I×R-VSG11 根據以上,PMOS電晶體109的源極與閘極間電壓VSG12 為   VSG12 =VS1 -VG1 =IS ×RS +VSG11 可知的是,若電流IS 增加至+,則閘極電壓VG1 將下降,源極與閘極間電壓VSG12 將變大。
此處,由於連接有NMOS電晶體112,因此閘極電壓VG1 的電壓降受到限制。NMOS電晶體112具有使充分的電流流動的電晶體特性,若將臨限電壓設為Vth,則為   VG1 '=(VIN+)-Vth-VSG11 從而受該電壓限制。根據以上,PMOS電晶體109的源極與閘極間電壓VSG12 為   VSG12 '=VS1 -VG1 '=Vth+VSG11 -I×R   因而,防止源極與閘極間電壓VSG12 即使在電流IS 增加至+的情況下,亦與電流IS 無關地成為固定值以下的電壓。
因而,抑制因NBTI造成的差動放大器的PMOS電晶體109的特性變化,因此電流檢測電路使輸出電壓反相的臨限值不會發生變化。另一方面,在電流IS 增加至-的情況下,不會對電流檢測電路的動作造成影響。
圖2是第二實施形態的電流檢測電路的電路圖。與第一實施形態的電流檢測電路的不同之處在於,取代NMOS電晶體112而具備PMOS電晶體212。PMOS電晶體212的源極連接於非反相輸入端子103,閘極和汲極連接於PMOS電晶體108的源極,基板連接於電路內的最高的電源。
由於連接有PMOS電晶體212,因此PMOS電晶體108與PMOS電晶體109的閘極電壓VG1 的電壓降受到限制。PMOS電晶體212具有使充分的電流流經的電晶體特性,若將臨限電壓設為|Vth|,則為   VG1 '=(VIN+)-|Vth|-VSG11 從而受該電壓限制。根據以上,PMOS電晶體109的源極與閘極間電壓VSG12 為   VSG12 '=VS1 -VG1 '=|Vth|+VSG11 -I×R   因而,防止PMOS電晶體109的源極與閘極間電壓VSG12 即使在電流IS 增加至+的情況下,亦與電流IS 無關地成為固定值以下的電壓。
因而,抑制因NBTI造成的差動放大器的PMOS電晶體109的特性變化,因此電流檢測電路使輸出電壓反相的臨限值不會發生變化。另一方面,在電流IS 增加至-的情況下,不會對電路動作造成影響。
如以上所說明般,根據本實施形態的電流檢測電路,可根據非反相輸入端子的電壓來限制PMOS電晶體的閘極的電壓降,因此具有下述效果,即:抑制因NBTI造成的差動放大器的非反相輸入端子側的PMOS電晶體的特性變化,因此電流檢測電路的輸出電壓發生反相的臨限值不會變化。
100、300‧‧‧電源線
101、106、107、301、306、307‧‧‧電阻
102、302‧‧‧反相輸入端子
103、303‧‧‧非反相輸入端子
104、304‧‧‧輸出端子
108、109、212、308、309‧‧‧PMOS電晶體
110、111、310、311‧‧‧電流源
112‧‧‧NMOS電晶體
120、220、320‧‧‧差動放大器
IS ‧‧‧電流
R、RS ‧‧‧電阻值
VG1 、VG3 ‧‧‧閘極電壓
VIN+、VIN-、VSG11 、VSG31 ‧‧‧電壓
Vth‧‧‧臨限電壓
圖1是第一實施形態的電流檢測電路的電路圖。 圖2是第二實施形態的電流檢測電路的電路圖。 圖3是以往的電流檢測電路的電路圖。 圖4是表示電流檢測電路的動作的波形。
100‧‧‧電源線
101、106、107‧‧‧電阻
102‧‧‧反相輸入端子
103‧‧‧非反相輸入端子
104‧‧‧輸出端子
108、109‧‧‧PMOS電晶體
110、111‧‧‧電流源
112‧‧‧NMOS電晶體
120‧‧‧差動放大器

Claims (3)

  1. 一種電流檢測電路,包括感測電阻及差動放大器,所述感測電阻被設置於電源線,所述差動放大器藉由所述感測電阻的兩端電壓來對流經所述電源線的電流進行檢測,所述電流檢測電路的特徵在於, 所述感測電阻的兩端連接於所述差動放大器的反相輸入端子與非反相輸入端子, 所述差動放大器中, 第一電阻、第一P通道金屬氧化物半導體電晶體及第一電流源串聯連接於所述反相輸入端子與接地之間, 第二電阻、第二P通道金屬氧化物半導體電晶體及第二電流源串聯連接於所述非反相輸入端子與接地之間, 所述第一P通道金屬氧化物半導體電晶體的閘極和汲極連接於所述第二P通道金屬氧化物半導體電晶體的閘極, 所述第二P通道金屬氧化物半導體電晶體的汲極連接於所述差動放大器的輸出端子, 在所述非反相輸入端子與所述第一P通道金屬氧化物半導體電晶體的源極之間,包括限制電壓降的電壓限制電路。
  2. 如申請專利範圍第1項所述的電流檢測電路,其中 所述電壓限制電路是一N通道金屬氧化物半導體電晶體, 所述N通道金屬氧化物半導體電晶體的閘極和汲極連接於所述非反相輸入端子,所述N通道金屬氧化物半導體電晶體的源極連接於所述第一P通道金屬氧化物半導體電晶體的源極。
  3. 如申請專利範圍第1項所述的電流檢測電路,其中 所述電壓限制電路是一第三P通道金屬氧化物半導體電晶體, 所述第三P通道金屬氧化物半導體電晶體的源極連接於所述非反相輸入端子,所述第三P通道金屬氧化物半導體電晶體的閘極和汲極連接於所述第一P通道金屬氧化物半導體電晶體的源極。
TW105106424A 2015-03-19 2016-03-03 Current detection circuit TWI658278B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015056465A JP6436821B2 (ja) 2015-03-19 2015-03-19 電流検出回路
JP2015-056465 2015-03-19

Publications (2)

Publication Number Publication Date
TW201640125A true TW201640125A (zh) 2016-11-16
TWI658278B TWI658278B (zh) 2019-05-01

Family

ID=56925750

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105106424A TWI658278B (zh) 2015-03-19 2016-03-03 Current detection circuit

Country Status (5)

Country Link
US (1) US9829514B2 (zh)
JP (1) JP6436821B2 (zh)
KR (1) KR20160113030A (zh)
CN (1) CN105988036B (zh)
TW (1) TWI658278B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7203478B2 (ja) * 2019-03-11 2023-01-13 エイブリック株式会社 電流センス回路

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4198201B2 (ja) * 1995-06-02 2008-12-17 株式会社ルネサステクノロジ 半導体装置
US5969574A (en) * 1998-06-04 1999-10-19 Analog Devices, Inc. Low voltage current sense amplifier
EP1166133B1 (en) * 2000-01-19 2005-12-14 Koninklijke Philips Electronics N.V. Circuit for voltage level detection
JP3718106B2 (ja) * 2000-05-22 2005-11-16 松下電器産業株式会社 半導体集積回路
GB2405701A (en) * 2003-09-03 2005-03-09 Seiko Epson Corp Differential current sensing circuit
US7710152B1 (en) * 2006-07-07 2010-05-04 Analog Devices, Inc. Multistage dual logic level voltage translator
JP5029055B2 (ja) * 2007-02-16 2012-09-19 富士通セミコンダクター株式会社 検出回路及び電源システム
CN101650382A (zh) * 2008-08-14 2010-02-17 新德科技股份有限公司 接地电位交越检测与电源电位交越检测的检测电路
CN101655517B (zh) * 2008-08-21 2011-09-14 联咏科技股份有限公司 电压检测电路与电压检测方法
JP5422212B2 (ja) * 2009-01-22 2014-02-19 ザインエレクトロニクス株式会社 電流検出回路
US7956651B2 (en) * 2009-09-10 2011-06-07 Semiconductor Components Industries, Llc Method for detecting a current and compensating for an offset voltage and circuit
JP5394968B2 (ja) * 2010-03-29 2014-01-22 セイコーインスツル株式会社 差動増幅回路
US8816722B2 (en) * 2010-09-13 2014-08-26 Semiconductor Energy Laboratory Co., Ltd. Current detection circuit
JP5730161B2 (ja) * 2011-09-02 2015-06-03 ルネサスエレクトロニクス株式会社 電圧監視回路及びそのテスト方法、電圧監視システム
CN102445590A (zh) * 2011-12-21 2012-05-09 上海博泰悦臻电子设备制造有限公司 用于判断天线状态的电流检测电路

Also Published As

Publication number Publication date
US9829514B2 (en) 2017-11-28
JP2016176781A (ja) 2016-10-06
CN105988036B (zh) 2019-09-03
TWI658278B (zh) 2019-05-01
CN105988036A (zh) 2016-10-05
JP6436821B2 (ja) 2018-12-12
US20160274151A1 (en) 2016-09-22
KR20160113030A (ko) 2016-09-28

Similar Documents

Publication Publication Date Title
TWI513180B (zh) Differential amplifier circuit
CN109917176B (zh) 驱动过流检测电路
TWI684767B (zh) 電流檢測電路
KR20120020665A (ko) 오버드라이빙 회로를 포함하는 연산증폭기
TW201326829A (zh) 過電流偵測電路及過電流偵測方法
JP2013092958A (ja) 電流検出回路及び電源回路
TWI658278B (zh) Current detection circuit
US9411349B2 (en) Overcurrent detection of load circuits with temperature compensation
TWI591958B (zh) 感測器電路
TWI728075B (zh) 電流檢測電路
TWI707219B (zh) 電壓異常檢測電路以及半導體裝置
TW201701103A (zh) 參考電壓電路
TWI676013B (zh) 過熱偵測電路以及半導體裝置
JP4016854B2 (ja) 演算増幅回路を有する半導体装置
TWI465040B (zh) 用以輸出隨製程變異的驅動電流的輸出級電路
US10128824B2 (en) Common-mode clamping circuit and method thereof
JP5723628B2 (ja) 電圧検出回路
JP2008066649A (ja) 電圧源回路
KR102198209B1 (ko) 과열 검출 회로 및 반도체 장치
JP5225013B2 (ja) 電位検知回路及びbgr電位検知回路
JP2003232816A (ja) 電流検出回路
US10110213B2 (en) Semiconductor device
WO2020037550A1 (zh) 一种过流保护电路
JP2007201116A (ja) 半導体集積回路装置
US20150333745A1 (en) Voltage comparator