TW201635540A - 使用鍺奈米線之場效電晶體結構 - Google Patents

使用鍺奈米線之場效電晶體結構 Download PDF

Info

Publication number
TW201635540A
TW201635540A TW104138804A TW104138804A TW201635540A TW 201635540 A TW201635540 A TW 201635540A TW 104138804 A TW104138804 A TW 104138804A TW 104138804 A TW104138804 A TW 104138804A TW 201635540 A TW201635540 A TW 201635540A
Authority
TW
Taiwan
Prior art keywords
nanowire
drain
source
substrate
dielectric
Prior art date
Application number
TW104138804A
Other languages
English (en)
Other versions
TWI713476B (zh
Inventor
金瑞松
尤嘉 艾維可
艾恩 楊
Original Assignee
英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特爾股份有限公司 filed Critical 英特爾股份有限公司
Publication of TW201635540A publication Critical patent/TW201635540A/zh
Application granted granted Critical
Publication of TWI713476B publication Critical patent/TWI713476B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

說明使用鍺奈米線形成的場效電晶體結構。在一實例中,結構具有延著預定的局限定向形成於基底上的鍺奈米線、在奈米線的第一端之奈米線的第一摻雜區以界定源極、在奈米線的第二端之奈米線的第二摻雜區以界定汲極、以及形成在源極與汲極之間的奈米線上的閘極介電質。

Description

使用鍺奈米線之場效電晶體結構
本說明係關於金屬氧化物半導體裝置的領域,特別關於使用鍺作為電流通道的此裝置。
積體電路中的電晶體愈作愈小。電晶體縮減的尺寸降低了能夠載送電路或是維持電壓之導電材料的量。對於MOS(金屬氧化物半導體)裝置,電流量係以n型MOS(nMOS)裝置通道中的電子數目及移動、及p型MOS(pMOS)裝置通道中帶正電的電洞數目及移動的觀點來說明。
對於MOSFET(金屬氧化物半導體場效電晶體)裝置,通道將電流(電荷)從一端的源極載送至另一端的汲極。電流(電荷)是由設於通道上或圍繞通道本體之閘極調節。為了進一步降低積體電路中MOSFET的尺寸,要求每單位寬度具有更高電流的較小(較短)通道。高載子(電子或電洞)遷移率是評估塊體MOSFET中電荷載送電流通道的可用性之重要要素。
100‧‧‧計算裝置
102‧‧‧Γ谷
112‧‧‧基底
114‧‧‧介電層
116‧‧‧介電層
118‧‧‧淺溝槽隔離區
120‧‧‧介電質
121‧‧‧n型電晶體
122‧‧‧鍺奈米線
124‧‧‧介電層
125‧‧‧閘極電極
126‧‧‧源極區
128‧‧‧汲極
130‧‧‧電極
132‧‧‧電極
134‧‧‧間隔器
141‧‧‧p型電晶體
142‧‧‧鍺奈米線
144‧‧‧閘極介電質
145‧‧‧閘極電極
146‧‧‧源極介電質
150‧‧‧電極
152‧‧‧電極
154‧‧‧間隔器
160‧‧‧保護層
300‧‧‧鍺奈米線金屬氧化物半導體場效電晶體
302‧‧‧奈米線
304‧‧‧源極
305‧‧‧金屬接點
306‧‧‧終端
307‧‧‧閘極氧化物
308‧‧‧汲極
309‧‧‧金屬接點
在附圖的圖式中以舉例方式而非限定方式顯示本發明的實施例,其中,類似的代號表示類似元件。
圖1是用於塊體鍺的導電帶之固定能量表面圖。
圖2是鍺奈米線的側視圖。
圖3是根據實施例之使用鍺奈米線構成的MOSFET之側視圖。
圖4是根據實施例之使用鍺奈米線構成的MOSFET之剖面側視圖。
圖5A是根據實施例之鍺奈米線中的Γ谷局限圖。
圖5B是根據實施例之圖5A的Γ谷局限之二維局限圖。
圖6A是根據實施例之鍺奈米線的局限區中的固定能量表面圖。
圖6B是根據實施例之圖6A的固定能量表面之二維局限圖。
圖7是根據實施例之用於圓形鍺奈米線的導電帶E-k值圖形。
圖8是根據實施例之用於圓形鍺奈米線的狀態密度圖形。
圖9A是根據實施例之用於鍺奈米線nMOSFET的不同局限之汲極電流相對於閘極電壓之圖形。
圖9B是根據實施例之鍺奈米線nMOSFET的導電帶 E-k值圖形。
圖10是根據實施例之製於單一基底上的鍺奈米線n及p型MOSFET的剖面側視圖。
圖11是根據實施例之形成MOSFET裝置的製程流程圖。
圖12是根據實施例之包含設有Ge通道MOSFET的晶粒之計算裝置之方塊圖。
【發明內容與實施方式】
在例如MOSFET等CMOS(互補式MOS)裝置之縮小裝置中,半導體本體也會伴隨著CMOS裝置的整體尺寸而比例化。這會造成薄的本體或是奈米線結構,以維持用於具有短通道長度的MOSFET之良好靜電特性。在這些結構中,導因於縮小的本體之量子局限效應及導因於短通道的直衝傳輸效應變得很重要。高遷移率材料根據其塊體特性不會在縮小裝置中造成高電流可驅動性,其中,沒有充份的塊體尺寸可供利用,以致於通道材料特性與在塊體形式中顯著不同。
舉例而言,當III-V族半導體材料由於它們的高電子有效質量(me*)而具有高電子遷移率時,它們也會因它們輕的me*而具有低電子狀態密度(DOS)。對於相當小的nMOSFET,III-V族半導體材料的低電子DOS會比例如Si等其它高DOS材料造成顯著的通道電荷損失。結果,驅動電流增進不會與遷移率增進顯示的一般多。這可 稱為DOS瓶頸。由於電荷較小,所以,驅動電流事實上比對Si更差。對於相當小的pMOSFET,III-V族材料的低電洞遷移率會限制性能。另一方面,鍺具有高的電洞遷移率。此外,當在相同晶粒中以III-V半導體材料用於nMOS時以及以Ge用於pMOS時或反之,會有相容性議題。這些不同的材料要求不同的製程及用於製造的不同材料。
藉由使用鍺奈米線以製造nMOSFET,可以克服與Ge pMOS的相容性議題。此外,量子局限定向可以用以增進用於鍺奈米線nMOS的電流可驅動性。
在MOSFET中的驅動電流ID可以表示成電荷密度Q乘以載子速度v。為了增加ID,Q或v都會增加。為了增加v,小的載子有效質量(m*)是所需的。雖然Q是以大型裝置中的閘氧化物電容Cox為主,但是,通道材料及其DOS的效應隨著裝置持續縮小而變得愈來愈重要。為了在縮小的裝置中維持高Q,可以使用高DOS或量子電容CQ及高的整體電容(COX與CQ串聯的結果)。DOS取決於二個量,m*及谷簡併度gv。較大的m*及gv會造成較大的DOS。但是,由於較小的m*提供更高的v,所以,將m*保持小是較佳的。藉由增加gv並使m*保持小,Q及v都可以同時增加。
藉由選取適當的導電帶中L及伽瑪谷的量子局限,可以使用具有<110>傳輸方向的鍺奈米線(NW)以提供高Q及v給nMOSFET。具有相同型式的量子局限之鍺奈米線 pMOSFET也遞送良好的電流可驅動性。以鍺奈米線製造n及pMOSFET可提供材料可相容的、鍺為基礎的CMOS晶圓製造技術。
當以最佳化的局限定向製造時鍺奈米線(NW)nMOSFET提供高遷移率(載子速度)、高電荷密度、並因而高電流。換言之,具有適當的局限之鍺奈米線提供兩個所需的屬性:與遷移率相關聯的高載子速度;以及,高電荷密度Q。這兩個屬性一起造成高電流流經通道。雖然鍺不是在塊狀態中具有最高電子遷移率的材料,但是,以適當的量子局限帶結構製造之具有<110>傳輸的鍺奈米線nMOSFET會比例如InAs或Si等遞送更高的驅動電流。
圖1是用於鍺塊體材料的導電帶(CB)的固定能量表面圖。L谷是最低的104以及次低的Γ谷102。Γ及L谷的能量位準沒有那麼不同,所以,這二谷對於鍺n型裝置特徵是重要的。
圖2是舉例說明的鍺奈米線圖。奈米線顯示為具有圓形剖面的圓柱形,但是,本發明不侷限於此。裝置的奈米線核心302具有半圓或圓的任何其它部份之剖面。剖面可以是多邊形的,例如長方形、方形、或任何其它具有扁平或圓邊之多邊形狀。特定的剖面形狀可適應特定製程或來自其它附近結構的限制。
鍺奈米線由於具有以奈米測量的剖面直徑及由於其具有大於其直徑的長度,所以,其被稱為奈米線。在本實例中的直徑標示為3nm。直徑可以更小,如製造技術所允 許及表面效應限制般。對於相當薄的奈米線,在表面之原子的重建之表面效應會改變材料特性以及限制用於電流通道的奈米線之適合性。可以使用小至晶格常數的三倍之直徑,例如,1.5-2nm,而沒有來自表面效應之顯著衝擊。直徑可以大到10nm。大於10nm的直徑會受塊體效應影響。換言之,隨著奈米線製得愈厚,則其開始表現得愈像塊體材料。
奈米線的長度可為直徑的3至10倍。對於較短的長度,短通道效應會限制MOSFET之電流流動及切換性能之閘控制力。較長的通道提供較大的靜電性能,但要求更多的晶粒上的表面來實施且苦於導因於載子分散之更高的通道電阻。因此,對於奈米線的直徑的3至5倍之長度,性能及尺寸呈現最佳化。長度的特別選取取決於基底、閘氧化物、及所需電流和電壓特徵及其它因素。
圖3是包含有圖2的鍺奈米線之舉例說明的鍺奈米線MOSFET 300的圖。奈米線302在圖的平面中具有傳輸方向(x)及2D局限方向(y和z)。MOSFET 300具有中央鍺奈米線302,其中,源極和汲極被界定為高度摻雜區304、308,分別連接至金屬接點305、309,分別在如圖4的剖面視圖所示的相對端。金屬接點位於奈米線的端部以遮蓋圓形剖面。雖然金屬接點顯示為具有匹配的圓形剖面,但是,這些接點可以具有可以提供高度摻雜區連接及允許外部連接之任何所需的形狀。圖10顯示垂直電極形式的金屬接點之不同實體配置,允許連接至MOSFET上 的更高層。
在源極與汲極之間中,鍺奈米線由閘氧化物307介電層、鞘、罩或殼圍繞。終端306設於其上,用於控制從源極流至汲極之電流。類似形狀的介電層、鞘、罩或殼可以延伸至源極304和汲極308區域。閘極介電質可由氧化物形成,例如SiO2,或是取決於特定應用,可由任何具有較高介電常數之各種其它適當介電質形成。0.5nm的「等效氧化物厚度」(EOT)對於3nm的奈米線是足夠的,但是,本發明不侷限於此。如同所示,氧化物區307可以擴充至源極和汲極區,但是,本發明不侷限於此。
閘極介電質顯示為圓柱形且完全圍繞在裝置核心的奈米佈線,但是,本發明不侷限於此。圍繞的介電閘結構可以完全地或僅部份地圍繞鍺核心。鍺奈米線核心302可以製於另一材料上及由閘極介電質遮蓋,或者可以首先施加閘極介電質,然後閘極介電質再由某其它隔離材料遮蓋。
圖5A是例如圖3及4之鍺奈米線中的Γ谷局限圖。無論局限方向為何,Γ谷在k=0投射。如圖5B所示,對於Γ谷,每一橢球體的谷簡併度(gv)(在第一布里元區內(BZ))為1。不論方向,以gv=1及輕的m*,在k=0,將局限投射至點502。圖5B是在gv=1之相同點的圖,具有能量在具有k之一允許的x方向。
圖6A是在具有<110>傳輸的奈米線之局限平面604之內的L谷局限圖。以gv=2及輕的m*,在k=0,投射低能量帶608。重的m*能帶610也被投射,但是由於高能量 位準而具有較少的效應。
圖6A顯示對L谷發生的情形,特別是對於x=<110>。如同所示,在第一BZ 606內每一橢圓體608之gv對於L谷是0.5。用於x=<110>612之2D局限平面604包含第一BZ內二個L谷。這些谷具有導因於L谷的縱質量之大局限質量、以及導因於L谷的橫質量之小傳輸質量。這造成以gv=2及輕有效質量(m*)而在k=0投射的低能量帶608。其它二個谷610,以較重的m*,投射在非零k點,但是,由於它們處於更高能量,所以,它們具有較小效應。
圖6B顯示這些能量帶都是在gv=2的低能量608以及在gv=1的高能量610,在<110>傳輸結構中朝向k傳輸。如圖5A、5B、6A、及6B所示,與Γ及L谷的量子局限相結合之奈米線結構適用於例如圖4等極度縮小的MOSFET。
圖7顯示垂直軸上的電子能量相對於水平軸上的k。這些是對x=<110>時直徑3nm之圓形奈米佈線使用原子緊密鍵合模型計算而得的CB(導電帶)E-k結果。能帶參數(gv及m*)可以從此模型取出,以助於決定用於具有不同的尺寸及局限之MOSFET的性能特徵。當量子為了<110>傳輸而被局限時,鍺L谷702、704給予具有gv=2及小me*的低能帶。在有用的能量位準中,鍺的L及Γ谷會分別給予具有gv=2及gv=1之額外的能帶,對於這些額外能帶,所有的me*是小的。
圖8是圖形,顯示垂直軸上的DOS(狀態密度)相對於水平軸上的能量。鍺<110>奈米線CB較高的gv造成比例如III-V族奈米線結構等其它型式的nMOSFET結構更加增進的電子DOS。這有助於移除與很小的MOSFET結構相關聯之DOS瓶頸。同時,Ge<110>奈米線的me*仍然小,相較於例如Si奈米線等其它型式的nMOSFET結構,這仍將在載子注入速度上維持增進。相較於其它nMOSFET材料,高DOS及高載子速度允許汲極電流相對於汲極電壓的增進。
當為<110>傳輸而被最佳化地量子局限(具有<110>奈米線)時,鍺奈米線顯示高的載子速度而無顯著的通道電荷損失。這又有助於高汲極電流。
圖9A是上述型式的舉例說明的鍺奈米線MOSFET在固定的汲極電壓VD時,垂直軸上的汲極電流ID相對於水平軸上的閘極電壓VG圖。這些模擬結果顯示用於<110>方向902及用於<100>傳輸方向904的結果。
圖9B是類似於圖7之能量相對於k的圖形,顯示用於<110>傳輸方向之曲線912以及用於<100>傳輸方向之曲線914。這些曲線是根據與其它實例中相同的具有3nm的剖面直徑之鍺奈米線的CB E-k。
如同所示,相較於<110>傳輸,對於<100>傳輸,ID顯著變差。根據鍺<110>奈米線之MOSFET具有大的gv(高DOS)及輕的m*(高載子速度),造成ID增進。對於Ge<100>奈米線,具有大gv(接近區邊緣)之最低能帶 仍然來自L谷,會增進DOS。但是,如同更寬的E-k拋物線所標示般,me*比在<110>中更加地重。<100>量子局限顯著地劣化載子速度。
雖然上述實例及性能細節是根據nMOSFET,但是,對於典型的裝置,要求nMOSFET及pMOSFET。當n及p製程相容且可同時執行時,任何複合電路的製造成本將降低。與具有<110>傳輸的鍺奈米線nMOSFET之最佳製程相容性將是與也具有<110>傳輸方向的鍺奈米線pMOSFET之最佳製程相容性。這也是對於性能之最佳選擇。
由於對於pMOSFET而言是導電的共價帶(VB)包含很多具有高簡併度的能帶,所以,上述討論的DOS瓶頸對於pMOSFET一般不會是議題。取代地,電洞的有效質量(mh*)更重要。輕的mh*有助於增進pMOSFET ID,而這會造成高塊體電洞遷移率,由於電洞遷移率及ID都與作為導電材料的鍺之較輕的mh*密切地相關,所以輕的mh*也會在縮小的pMOSFET中造成高ID
關於局限定向,對於塊體鍺,VB最小值是在Γ點。但是,在2D局限的奈米線中,由於能帶的非拋物線性及自旋軌道耦合,能帶分裂及mh*取決於局限定向。<110>鍺奈米線的mh*比<100>鍺奈米線的mh*還輕。結果,<110>鍺奈米線pMOSFET配送較高的ID。導因於小的mh*值,鍺<110>奈米線pMOSFET提供高性能。
圖10是如此處所述之單一結構中包含有鍺奈米線nMOSFET及鍺奈米線pMOSFET之半導體結構的一部份 之剖面側視圖。結構具有由各種不同材料中的任何材料形成的基底112。這包含矽,矽可由多晶矽、單晶矽形成或生長、或是由各種其它用於形成例如矽晶圓等矽基部或基底之適當的技術所形成或生長。例如二氧化矽等氧化物層114、116可以形成於基底上。基底可以替代地由其它IV或III-V族半導體晶圓形成、生長於矽晶圓上的這些層形成、例如矽在絕緣體上的晶圓(SOI)之藍寶石或氧化物層等絕緣層形成、或是由各種其它介電層形成。藉由使用介電層114、116以隔離奈米線本體與基底,可以不用下方p型井及n型井,即可建立鍺奈米線nMOSFET及pMOSFET。
以各種方式中的任何方式,處理基底。在某些實施例中,基底或基部112可以受摻雜以依所需地形成p型井及n型井或是用於其它側上的其它組件(未顯示)。在所示的實例中,鍺奈米線結構藉由氧化物層而與任何摻雜相隔離。雖然僅顯示二個MOSFET裝置,但是圖形僅是代表的。取決於應用,積體電路具有數仟或數佰萬個MOSFET或是僅有一些。
淺溝槽隔離(STI)區118可以形成於裝置之間以及對應的n型121或p型141形成於基底上。n型電晶體由介電層114上的鍺奈米線122形成。奈米線延伸經過介電質的上表面且為其直徑的三或更多倍長。各端部由例如高k介電質等介電質120限制。藉由摻雜奈米線而在一端部形成源極區126,以及,藉由摻雜奈米線而在另一端部形 成汲極區128。例如氧化物層等介電質124從一端至另一端圍繞所有或部份奈米線以及也作為閘極介電質。電極130、132分別形成於源極與汲極上,以允許源極和汲極耦合至其它組件(未顯示)。
在所示的實例中,奈米線顯示為具有使用傳統的光學微影技術容易產生之實質長方形剖面。使用微影術、蝕刻、或鑽製技術,將電極形成為柱、丸、或通孔通路。介電層124顯示為在奈米線的上方及下方且取決於井及圍繞材料的本質而圍繞全部四側上的奈米線。
奈米線122的中心由閘極介電質全部地或部份地圍繞,閘極電極125形成在閘極介電質124上。取決於所要的裝置用途,閘極電極在任一側由間隔器134屏蔽且延伸離開奈米線以允許閘極電極耦合至控制電壓(未顯示)或是任何其它訊號。整個結構在絕緣及保護層160中被屏蔽且增加的佈線層及裝置層可以形成於MOSFET上以完成裝置。
類似地,也使用氧化物層116上的鍺奈米線142以形成p型電晶體。鍺奈米線由在一端的源極介電質146、在另一端的汲極介電質148、以及在源極與汲極之間的閘極介電質144部份地或完全地包圍。源極和汲極以及奈米線結構在各端由介電質結構120終止。閘極電極145也由間隔器154隔離,以及,源極和汲極設有電極150、152以將裝置連接至其它裝置。整個結構在與n型裝置121相同的隔離160中被遮蓋。雖然顯示的裝置是電晶體,但 是,很多其它半導體裝置也可以使用類似技術而形成於相同基底上。
在某些實施例中,假使奈米線未由閘極介電質124、144完全圍繞,則n井或p井可以連接至鍺奈米線122、142中之任一或二者。在這些情形中,閘極可以圍繞三側、二側或僅有上側上的奈米線。
圖11是如此處所述之在基底上形成MOSFET裝置的流程圖。在52,形成具有(100)表面的基底。基底可以由矽基部或是包括IV或III-V族材料等各種其它材料形成或生長。在54,在基底上進行基底的<110>切割,以形成用於MOSFET裝置之預定定向。
在56,介電質選加地形成於基底上。這可以用以將裝置與摻雜的井相隔離或是與基底的其它特徵相隔離。可以根據基底的本質而決定介電質的本質及使用。
在58,鍺奈米線延著預定的局限定向而形成於基底上。以多種不同方式中的任何方式,包括在圖型化的微影遮罩上沈積,形成鍺奈米線。導因於奈米線的小尺寸,可以在基底上的不同位置同時地形成很多奈米線。
在60,在一端的奈米線第一區被摻雜以界定MOSFET的源極。在62,奈米線的另一端被摻雜以界定汲極,以及,在64,例如藉由沈積,在源極與汲極之間的奈米線上形成閘極介電質以形成閘極。特定之摻雜區數目、尺寸結構、位置可以修改以形成各式各樣不同的MOSFET型裝置。
在66,在源極、汲極、和閘極形成接點,以允許連接至及使用裝置。藉由蝕刻及填充、及藉由鑽製和電鍍、或任何各式各樣的其它方式,形成接點。取決於形成的特定裝置,如同上述圖式所示般,接點可以遮蓋奈米線的端部或是形成於奈米線的端部上。在68,以電極、隔離層、增加的接點或任何所需的結構,完成裝置。
圖12顯示根據本發明的實施之計算裝置100。計算裝置100容納系統主機板2。主機板2包含多個組件,這些組件包含但不限於處理器4及至少一通訊封裝6。通訊封裝耦合至一或更多天線16。處理器4實體地及電地耦合至主機板2。
取決於其應用,計算裝置100包含實體地或電地耦合或未耦合至主機板2之其它組件。這些其它組件包含但不限於依電性記憶體(動態隨機存取記憶體(DRAM))8、非依電性記憶體(例如,唯讀記憶體(ROM))9、快閃記憶體(未顯示)、圖形處理器12、數位訊號處理器(未顯示)、密碼處理器(未顯示)、晶片組14、天線16、例如觸控螢幕顯示器等顯示器18、觸控螢幕控制器20、電池22、音頻編解碼器(未顯示)、視頻編解碼器(未顯示)、功率放大器24、全球定位系統裝置26、羅盤28、加速儀(未顯示)、陀螺儀(未顯示)、揚音器30、相機32、及大量儲存裝置(例如硬碟機)10、光碟(CD)(未顯示)、數位多樣式碟片(DVD)(未顯示)、等等。這些組件可以連接至系統主機板2、安裝至 系統主機板、或與任何其它組件相結合。
通訊封裝6能夠對計算裝置100進行資料傳輸的無線及/或有線通訊。「無線」一詞及其衍生詞可以用以說明經由使用經過非固態介質之被調變的電磁輻射來傳輸資料之電路、裝置、系統、方法、技術、通訊通道、等等。此名詞並非意指相關的裝置未含有任何線,但是,在某些實施例中它們未含有任何線。通訊封裝6可以實施多種無線或有線標準或協定,包含但不限於Wi-Fi(IEEE 802.11系列)、WiMAX(IEEE 802.16系列)、IEEE 802.20、長程演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽、其乙太網路衍生、以及任何其它被指定為3G、5G、5G、及之外的無線及有線協定。計算裝置100包含眾多通訊封裝6。舉例而言,第一通訊封裝6可專用於例如Wi-Fi及藍芽等較短程無線通訊,而第二通訊封裝6可專用於例如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO、等等較長程無線通訊。
這些晶片中之一或更多包含以如此處所述之在n或p井中的鍺奈米線MOS裝置製造的晶粒。
在各式各樣的實施例中,計算裝置100可為伺服器、工作站、膝上型電腦、易網機、筆記型電腦、超薄筆記型電腦、智慧型電話、平板電腦、個人數位助理(PDA)、超薄行動PC、行動電話、印表機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器、或 數位錄影機。在另外的實施中,計算裝置100可為例如可處理資料的筆、錢包、手錶、或設備等任何其它電子裝置。
實施例可以實施成使用主機板互連之一或更多記憶體晶片、控制器、CPU(中央處理單元)、微晶片或積體電路、特定應用積體電路(ASIC)、及/或現場可編程閘陣列(FPGA)的一部份。
述及「一實施例」、「實施例」或「舉例說明的實施例」、「各式各樣的實施例」、等等時係意指所述的實施例包含特定特點、結構、功能、或特徵,但是並非每一實施例必定包含特定特點、結構、或特徵。此外,某些實施例可以具有對其它實施例說明的特定特點、結構、功能、或特徵中的某些、全部或完全沒有。
在下述說明及申請專利範圍中,使用「耦合」一詞及其衍生詞。「耦合」係用以表示二或更多元件是彼此協力或相互作用,但是,它們可以或不具有介於它們之間的實體或電組件。
除非另外指明,否則,如在申請專利範圍中使用般,「第一」、「第二」、及「第三」等次序形容詞是用以說明共同的元件,僅是表示類似的物件被述及時的不同時刻,並非企圖意指如此說明的元件在時間上、空間上、排序上或任何其它方式上,必須是依照給定的順序。
圖式及前述說明舉出實施例的實例。習於此技藝者將瞭解一或更多說明的元件可以良好地合併成單一功能元 件。替代地,某些元件可以分成多個功能元件。一實施例的元件形式可以加至另一實施例。舉例而言,此處所述的製程次序可以改變且不侷於此處所述的方式。此外,任何流程圖的動作無需依所示的次序實施;也不一定需要執行所有動作。而且,不取決於其它動作的這些動作可以彼此平行地執行。實施例的範圍絕非受限於這些特定實例。在說明書中無論是否有說明的眾多變異都是可能的,例如結果、尺寸、及材料使用的差異。實施例的範圍至少是與後附申請專利範圍一般寬廣。
下述實例關於另外的實施例。不同實施例的各種特點可以與包含的某些特點及被排除的其它特點不同地結合以適合各式各樣不同的應用。某些實施例關於裝置,其包含:延著預定的局限定向形成於基底上的鍺奈米線、在奈米線的第一端之奈米線的第一摻雜區以界定源極、在奈米線的第二端之奈米線的第二摻雜區以界定汲極、以及形成在源極與汲極之間的奈米線上的閘極介電質。
在另外的實施例中,奈米線具有之長度至少是其直徑的三倍。奈米線具有圓形剖面。
另外的實施例包含:在奈米線的第一端之源極接點以遮蓋圓形剖面、以及在第二端的汲極接點以遮蓋圓形剖面。
在另外的實施例中,奈米線具有多邊形剖面。
另外的實施例包含:在奈米線的第一端上的源極接點以及在奈米線的第二端上的汲極接點。
在另外的實施例中,奈米線具有x=<110>的載子傳輸方向以造成延著y-z平面中的奈米線之剖面的量子局限。鍺奈米線是藉由使用n型摻雜劑以摻雜源極和汲極而形成的n型。
另外的實施例包含:延著預定的局限定向形成於基底上的第二鍺奈米線、在第二奈米線的第一端之第二奈米線的第三p型區以界定源極、在第二奈米線的第二端之第二奈米線的第四p型區以界定汲極、以及形成在第二奈米線的源極與汲極之間的奈米線上的閘極介電質。
在另外的實施例中,基底是具有(100)表面的矽基底,以及,其中,預定的局限定向是由<110>切割形成。在另外的實施例中,第一及第二摻雜區是n型互補金屬氧化物半導體電晶體的部份,以及,第一及第二p型摻雜區是p型互補金屬氧化物半導體電晶體的部份。
某些實施例關於方法,其包含:在基底上形成介電質、在基底上延著預定的局限定向形成鍺奈米線、摻雜奈米線的第一端之奈米線的第一區以界定源極、摻雜奈米線的第二端之奈米線的第二區以界定汲極、以及在源極與汲極之間的奈米線上形成閘極介電質。
在另外的實施例中,奈米線具有之長度至少是其直徑的三倍。
另外的實施例包含:在第一端形成源極接點以遮蓋奈米線的第一端以及在第二端形成汲極接點以遮蓋奈米線的第二端。
在另外的實施例中,奈米線具有長方形剖面。
另外的實施例包含:在奈米線的第一端上的源極接點以及在奈米線的第二端上之汲極接點。
在另外的實施例中,奈米線具有x=<110>的載子傳輸方向以造成延著y-z平面中的奈米線之剖面的量子局限。
另外的實施例包含:藉由在具有(100)表面的矽基底上製作<110>切割以形成基底,以及,其中,形成鍺奈米線包括在<110>切割上形成奈米線。
某些實施例關於計算裝置,其包含:處理器、記憶體、及電路板,其中,處理器包括在矽基底上的介電層以及形成在介電質上的nMOS裝置,nMOS裝置包括延著預定局限定向之形成於介電質上的鍺奈米線、在奈米線的第一端之奈米線的第一摻雜區以界定源極、在奈米線的第二端之奈米線的第二摻雜區以界定汲極、形成於源極與汲極之間的奈米線上之閘極介電質。
在另外的實施例中,矽基底包括n井及p井以及其中介電質形成於n井及p井中至少之一。
在另外的實施例中,nMOS裝置又包括在奈米線的第一端之源極接點以遮蓋奈米線的圓形剖面、以及在第二端之汲極接點以遮蓋奈米線的圓形剖面。
300‧‧‧鍺奈米線金屬氧化物半導體場效電晶體
302‧‧‧奈米線
304‧‧‧源極
306‧‧‧終端
308‧‧‧汲極

Claims (20)

  1. 一種裝置,包含:鍺奈米線,延著預定的局限定向形成於基底上;在該奈米線的第一端之該奈米線的第一摻雜區,用以界定源極;在該奈米線的第二端之該奈米線的第二摻雜區,用以界定汲極;以及閘極介電質,形成在該源極與該汲極之間的該奈米線上。
  2. 如申請專利範圍第1項之裝置,其中,該奈米線具有之長度至少是其直徑的三倍。
  3. 如申請專利範圍第1項之裝置,其中,該奈米線具有圓形剖面。
  4. 如申請專利範圍第3項之裝置,又包含:在該奈米線的該第一端的源極接點以遮蓋該圓形剖面以及在該第二端的汲極接點以遮蓋該圓形剖面。
  5. 如申請專利範圍第1項之裝置,其中,該奈米線具有多邊形剖面。
  6. 如申請專利範圍第5項之裝置,又包含:在該奈米線的該第一端上的源極接點以及在該奈米線的該第二端上的汲極接點。
  7. 如申請專利範圍第1項之裝置,其中,該奈米線具有x=<110>的載子傳輸方向以造成延著y-z平面中的該奈米線之剖面的量子局限。
  8. 如申請專利範圍第1項之裝置,其中,該鍺奈米線是藉由使用n型摻雜劑以摻雜該源極和該汲極而形成的n型。
  9. 如申請專利範圍第8項之裝置,又包含:第二鍺奈米線,延著該預定的局限定向形成於該基底上;在該第二奈米線的第一端之該第二奈米線的第一p型摻雜區,用以界定源極;在該第二奈米線的第二端之該第二奈米線的第二p型摻雜區,用以界定汲極;以及形成在該第二奈米線的該源極與該汲極之間的該奈米線上的閘極介電質。
  10. 如申請專利範圍第1項之裝置,其中,該基底是具有(100)表面的矽基底,以及,其中,該預定的局限定向是由<100>切割形成。
  11. 如申請專利範圍第9項之裝置,其中,該第一及第二摻雜區是n型互補金屬氧化物半導體電晶體的部份,以及,該第一及第二p型摻雜區是p型互補金屬氧化物半導體電晶體的部份。
  12. 一種方法,包含:在基底上形成介電質;在該基底上延著預定的局限定向形成鍺奈米線;摻雜在該奈米線的第一端之該奈米線的第一區以界定源極; 摻雜在該奈米線的第二端之該奈米線的第二區以界定汲極;以及在該源極與該汲極之間的該奈米線上形成閘極介電質。
  13. 如申請專利範圍第12項之方法,其中,該奈米線具有之長度至少是其直徑的三倍。
  14. 如申請專利範圍第12項之方法,又包含:在該第一端形成源極接點以遮蓋該奈米線的該第一端以及在該第二端形成汲極接點以遮蓋該奈米線的該第二端。
  15. 如申請專利範圍第12項之方法,其中,該奈米線具有長方形剖面。
  16. 如申請專利範圍第15項之方法,又包含:在該奈米線的該第一端上的源極接點及在該奈米線的該第二端上之汲極接點。
  17. 如申請專利範圍第12項之方法,其中,該奈米線具有x=<110>的載子傳輸方向以造成延著該y-z平面中的該奈米線之剖面的量子局限。
  18. 如申請專利範圍第12項之方法,又包含:藉由在具有(100)表面的矽基底上製作<110>切割以形成該基底,以及,其中,形成該鍺奈米線包含在該<110>切割上形成該奈米線。
  19. 一種計算裝置,包含:處理器;記憶體;以及 電路板,其中,該處理器包含在矽基底上的介電層以及形成在該介電質上的nMOS裝置,該nMOS裝置包含延著預定的局限定向形成於該介電質上的鍺奈米線、在該奈米線的第一端之該奈米線的第一摻雜區以界定源極、在該奈米線的第二端之該奈米線的第二摻雜區以界定汲極、以及形成於該源極與該汲極之間的該奈米線上之閘極介電質。
  20. 如申請專利範圍第19項之計算裝置,其中,該nMOS裝置又包含:在該奈米線的該第一端之源極接點以遮蓋該奈米線的圓形剖面、以及在該第二端之汲極接點以遮蓋該奈米線的圓形剖面。
TW104138804A 2014-12-24 2015-11-23 使用鍺奈米線之場效電晶體結構 TWI713476B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/US2014/072341 WO2016105408A1 (en) 2014-12-24 2014-12-24 Field effect transistor structures using germanium nanowires
WOPCT/US14/72341 2014-12-24

Publications (2)

Publication Number Publication Date
TW201635540A true TW201635540A (zh) 2016-10-01
TWI713476B TWI713476B (zh) 2020-12-21

Family

ID=56151207

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104138804A TWI713476B (zh) 2014-12-24 2015-11-23 使用鍺奈米線之場效電晶體結構

Country Status (6)

Country Link
US (1) US20170345896A1 (zh)
EP (1) EP3238261A4 (zh)
KR (1) KR102309342B1 (zh)
CN (1) CN107004703B (zh)
TW (1) TWI713476B (zh)
WO (1) WO2016105408A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018182685A1 (en) * 2017-03-31 2018-10-04 Intel Corporation Germanium cmos channel structures with optimized quantum confinement and multiple threshold voltage operation

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6855606B2 (en) * 2003-02-20 2005-02-15 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor nano-rod devices
US7569857B2 (en) * 2006-09-29 2009-08-04 Intel Corporation Dual crystal orientation circuit devices on the same substrate
KR100801063B1 (ko) * 2006-10-02 2008-02-04 삼성전자주식회사 게이트 올 어라운드형 반도체 장치 및 그 제조 방법
US8569834B2 (en) * 2007-04-12 2013-10-29 The Penn State Research Foundation Accumulation field effect microelectronic device and process for the formation thereof
EP2161755A1 (en) * 2008-09-05 2010-03-10 University College Cork-National University of Ireland, Cork Junctionless Metal-Oxide-Semiconductor Transistor
US7943530B2 (en) * 2009-04-03 2011-05-17 International Business Machines Corporation Semiconductor nanowires having mobility-optimized orientations
WO2011044226A2 (en) * 2009-10-07 2011-04-14 University Of Florida Research Foundation Inc. Strain tunable silicon and germanium nanowire optoelectronic devices
US8614492B2 (en) * 2009-10-26 2013-12-24 International Business Machines Corporation Nanowire stress sensors, stress sensor integrated circuits, and design structures for a stress sensor integrated circuit
US8860006B2 (en) * 2010-03-26 2014-10-14 The Regents Of The University Of California Spin transistor having multiferroic gate dielectric
US8361907B2 (en) * 2010-05-10 2013-01-29 International Business Machines Corporation Directionally etched nanowire field effect transistors
CN106847805B (zh) * 2011-12-23 2020-08-21 英特尔公司 具有包含不同材料取向或组成的纳米线或半导体主体的共衬底半导体器件
KR20130126036A (ko) * 2012-05-10 2013-11-20 삼성전자주식회사 트랜지스터를 구비한 반도체 소자
US8890120B2 (en) * 2012-11-16 2014-11-18 Intel Corporation Tunneling field effect transistors (TFETs) for CMOS approaches to fabricating N-type and P-type TFETs
CN103854971B (zh) * 2012-12-04 2016-10-05 中芯国际集成电路制造(上海)有限公司 纳米线的制造方法、纳米线场效应晶体管的制造方法

Also Published As

Publication number Publication date
CN107004703A (zh) 2017-08-01
US20170345896A1 (en) 2017-11-30
EP3238261A1 (en) 2017-11-01
TWI713476B (zh) 2020-12-21
EP3238261A4 (en) 2018-08-15
KR102309342B1 (ko) 2021-10-07
KR20170097634A (ko) 2017-08-28
WO2016105408A1 (en) 2016-06-30
CN107004703B (zh) 2021-09-07

Similar Documents

Publication Publication Date Title
US10128246B2 (en) Semiconductor devices including an isolation layer on a fin and methods of forming semiconductor devices including an isolation layer on a fin
US9502531B2 (en) Semiconductor device having fin-type field effect transistor and method of manufacturing the same
TWI512802B (zh) 具有含低帶隙包覆層之通道區的非平面半導體裝置
TWI713562B (zh) 混合三閘極和奈米線cmos裝置架構
US9923058B2 (en) Semiconductor device having a fin
US20160190239A1 (en) Semiconductor device and method for fabricating the same
KR20220041241A (ko) 희생층으로서 gaas를 가지는 ge 나노와이어 트랜지스터
CN110910926A (zh) 按对角线布置的一个晶体管和一个铁电电容器存储器单元
US9466703B2 (en) Method for fabricating semiconductor device
US20180069013A1 (en) Thin SRAM Cell Having Vertical Transistors
CN113823635A (zh) 具有与晶体管栅极叠层分离的铁电电容器的存储器单元
TWI713476B (zh) 使用鍺奈米線之場效電晶體結構
US20200227533A1 (en) Group iii-v semiconductor devices having dual workfunction gate electrodes
US11616131B2 (en) Device and method for tuning threshold voltage by implementing different work function metals in different segments of a gate
US20230087668A1 (en) Thin film transistors having strain-inducing structures integrated with 2d channel materials
US11164747B2 (en) Group III-V semiconductor devices having asymmetric source and drain structures
US10916652B2 (en) Asymmetric transistors and related devices and methods