TW201622112A - 顯示面板 - Google Patents

顯示面板 Download PDF

Info

Publication number
TW201622112A
TW201622112A TW104104707A TW104104707A TW201622112A TW 201622112 A TW201622112 A TW 201622112A TW 104104707 A TW104104707 A TW 104104707A TW 104104707 A TW104104707 A TW 104104707A TW 201622112 A TW201622112 A TW 201622112A
Authority
TW
Taiwan
Prior art keywords
layer
substrate
scan line
pixel
black matrix
Prior art date
Application number
TW104104707A
Other languages
English (en)
Inventor
劉侑宗
李淂裕
黃建達
柴稔
Original Assignee
群創光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群創光電股份有限公司 filed Critical 群創光電股份有限公司
Priority to TW104104707A priority Critical patent/TW201622112A/zh
Priority to US14/953,667 priority patent/US9831276B2/en
Publication of TW201622112A publication Critical patent/TW201622112A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78633Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/86Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K50/865Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. light-blocking layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/8791Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K59/8792Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. black layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/58Optical field-shaping elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Manufacturing & Machinery (AREA)

Abstract

本發明係關於一種顯示面板,其包括第一基板,第一基板包括:底基板;半導體層,位於底基板;第一絕緣層,位於半導體層上;第一掃描線與第二掃描線,位於第一絕緣層上,且分別沿第一方向延伸,且部分的第一與第二掃描線與半導體層重疊;第二絕緣層,位於第一掃描線、該第二掃描線及第一絕緣層上;資料線,位於該第二絕緣層上,且沿第二方向延伸,該資料線透過第一接觸孔與該半導體層電性連接,其中,第二方向不同與第一方向;以及第一金屬墊與第二金屬墊,位於第二絕緣層上,第一與第二金屬墊分別透過兩第二接觸孔與半導體層電性連接;其中,第一接觸孔與兩第二接觸孔位於第一與第二掃描線之間。

Description

顯示面板
本發明係關於一種顯示面板,尤指一種藉由調整陣列基板之配線位置及其結構以改善開口率之顯示面板。
一般而言,液晶顯示面板係由包含薄膜電晶體等主動元件之陣列基板、包含彩色濾光片等元件之彩色濾光片基板以及夾置其中之液晶所組成,其中,於資料線及掃描線等配線區以及電晶體區,該顯示面板通常包括一黑色矩陣以防止混色、提高對比度、並防止電晶體造成配向膜配向不均。隨著高解析度之液晶顯示器之需求隨之增加,減少黑色矩陣以提升液晶顯示器之開口率儼然成為該技術領域發展之一重要課題。
然而,基於習知電晶體及配線之設計,在維持避免混色及保持對比度的前提下,減少黑色矩陣以改善顯示器之開口率之功效係有所限制。是以,發展藉由調整陣列基板之配線位置及其結構以提供一具有高開口率並兼具上述黑色矩陣之功能之液晶顯示器,俾有其所需。
本發明之主要目的係在提供一種顯示面板,俾 能透過調整陣列基板之配線位置及其結構以提高顯示面板之開口率。
為達成上述目的,本發明係提供一種顯示面 板,其包括一第一基板、一顯示層及一第二基板,其中,該顯示層位於該第一基板及該第二基板之間,該第一基板包括:一底基板;一半導體層,位於該底基板上;一第一絕緣層,位於該半導體層上;一第一掃描線與一第二掃描線,位於該第一絕緣層上,且分別沿一第一方向延伸,且一部分的該第一與第二掃描線與該半導體層重疊;一第二絕緣層,位於該第一掃描線、該第二掃描線及該第一絕緣層上;一資料線,位於該第二絕緣層上,且沿一第二方向延伸,該資料線透過一第一接觸孔與該半導體層電性連接,其中,該第二方向不同與該第一方向;以及一第一金屬墊與一第二金屬墊,位於該第二絕緣層上,該第一金屬墊與該第二金屬墊分別透過兩第二接觸孔與該半導體層電性連接;其中,該第一接觸孔與該兩第二接觸孔位於該第一掃描線與該第二掃描線之間。
於一實施態樣中,該顯示面板可更包括:一第 三絕緣層,位於該第一金屬墊、該第二金屬墊及該第二絕緣層上;一第一畫素電極層,位於該第三絕緣層上,該第一畫素電極層透過一第三接觸孔與該第一金屬墊電性連接;以及一第二畫素電極層,位於該第三絕緣層上,該第二畫素電極層透過另一第三接觸孔與該第二金屬墊電性連 接。
於一實施態樣中,該第一畫素電極層與該第二 畫素電極層可鄰設於該資料線的同一側。
於一實施態樣中,該第一畫素電極層與該第二 畫素電極層可鄰設於該資料線的不同側,且該第一掃描線包含有一第一內側邊緣與一第一外側邊緣,該第二掃描線包含有一第二內側邊緣與一第二外側邊緣,其中,該第一內側邊緣相鄰該第二內側邊緣。
於一實施態樣中,該第一畫素電極層可重疊於 該第一掃描線的該第一內側邊緣與該第一外側邊緣,且該第二畫素電極層可重疊於該第二掃描線的該第二內側邊緣與該第二外側邊緣。
於一實施態樣中,該第一畫素電極層與該第二 畫素電極層可位於該第一掃描線的第一外側邊緣與該第二掃描線的第二外側邊緣之間。
於一實施態樣中,該顯示面板可更包括複數個 遮光層,位於該底基板與該半導體層之間,該些遮光層的位置分別對應於該第一掃描線與該半導體層重疊之區域,以及該第二掃描線與該半導體層重疊之區域。
於一實施態樣中,該顯示面板可更包括一緩衝 層,位於該底基板與該半導體層之間,且該些遮光層位於該底基板與該緩衝層之間。
於一實施態樣中,該顯示面板可更包括一第一 黑色矩陣層與一第二黑色矩陣層,位於該第一基板與該第 二基板之間,該第一黑色矩陣層至少覆蓋該第一掃描線或該第二掃描線,而該第二黑色矩陣層至少覆蓋該資料線。
於一實施態樣中,該第一黑色矩陣層的寬度介 於5μm至50μm之間。
於一實施態樣中,該第二基板可為一彩色濾光 片基板,該第二基板包括至少四個不同顏色的畫素組,其中,每個畫素組包括四個彼此相鄰且相同顏色的第一畫素單元、第二畫素單元、第三畫素單元、與第四畫素單元,其中,該第一黑色矩陣層或該第二黑色矩陣層位於不同顏色的畫素組之間。
於一實施態樣中,該第二基板可為一彩色濾光 片基板,該第二基板包括有至少三行不同顏色的畫素組,每個畫素組包括複數個沿該第二方向排列且相同顏色的畫素單元,其中,於該畫素組中,該第一黑色矩陣層位於兩相鄰畫素單元與另一兩相鄰畫素單元之間。
於一實施態樣中,該顯示面板可更包括一第一 黑色矩陣層與一第二黑色矩陣層,位於該第一基板與該第二基板之間,該第一黑色矩陣層至少覆蓋該第一掃描線或該第二掃描線,而該第二黑色矩陣層至少覆蓋一部份的該資料線。
於一實施態樣中,該第二基板可為一彩色濾光 片基板,該第二基板包括有至少三個不同顏色的畫素組,每個畫素組包括兩個在該第一方向上相鄰且相同顏色的畫素單元,其中,該第一黑色矩陣層或該第二黑色矩陣層位 於不同顏色的畫素組之間。
100‧‧‧顯示面板
10,30,50,50’‧‧‧第一基板
101‧‧‧底基板
102‧‧‧緩衝層
103,303,503‧‧‧半導體層
103A‧‧‧源極/汲極區
103B‧‧‧線路區
103C‧‧‧通道區
104‧‧‧第一絕緣層
105,,305,505‧‧‧第一掃描線
1051,5051‧‧‧第一內側邊緣
1052,5052‧‧‧第一外側邊緣
105’,305’,505’‧‧‧第二掃描線
1051’,5051’‧‧‧第二內側邊緣
1052’,5052’‧‧‧第二外側邊緣
106‧‧‧第二絕緣層
107,307,507,507’‧‧‧資料線
108,308,508‧‧‧第一接觸孔
109,309,509‧‧‧第一金屬墊
110,310,510‧‧‧第二金屬墊
111,311,511‧‧‧第二接觸孔
112‧‧‧第三絕緣層
113,313,513‧‧‧第一畫素電極層
114,114’‧‧‧第三接觸孔
115,315,515‧‧‧第二畫素電極層
116,316‧‧‧遮光層
20,20’,40,60‧‧‧第二基板
201,401,601‧‧‧畫素組
201A‧‧‧第一畫素單元
201B‧‧‧第二畫素單元
201C‧‧‧第三畫素單元
201D‧‧‧第四畫素單元
401A,401B,401C,601A,601B,601C‧‧‧畫素單元
5‧‧‧顯示層
I-I’‧‧‧第一黑色矩陣層
Ⅱ-Ⅱ’‧‧‧第二黑色矩陣層
Ⅲ-Ⅲ’‧‧‧第三黑色矩陣層
T‧‧‧薄膜電晶體
圖1係本發明實施例1之顯示面板之示意圖。
圖2係本發明實施例1之第一基板之線路配置示意圖。
圖3係本發明實施例1之第一基板之線路結構示意圖。
圖4係本發明實施例1之第一基板之俯視示意圖。
圖5係沿著圖4之A-A’切割線展開之第一基板之剖視示意圖。
圖5A係本發明實施例1之第二基板之示意圖。
圖5B係本發明實施例2之第二基板之示意圖。
圖6係本發明實施例3之第一基板之線路配置示意圖。
圖7係本發明實施例3之第一基板之線路結構示意圖。
圖8係本發明實施例3之第一基板之俯視示意圖。
圖9係本發明實施例3之第二基板之示意圖。
圖10係本發明實施例4之第一基板之俯視示意圖。
圖11係本發明實施例4之第一基板之線路結構示意圖。
圖12係本發明實施例4之第一基板之俯視示意圖。
圖13A係習知之畫素極性示意圖。
圖13B係本發明實施例4之第一基板之畫素極性示意圖。
圖14係本發明實施例4之第一基板與第二基板相疊之示意圖。
隨著高解析度之液晶顯示器之需求隨之增 加,減少黑色矩陣以提升液晶顯示器之開口率儼然成為該技術領域發展之一重要課題。是以,為改善上述問題,本發明係藉由調整陣列基板之配線位置及其結構以達到提高顯示面板開口率之目的。
於本發明中,只要能達成上述本發明之目的, 本發明亦不特別限制該陣列基板之各個元件所使用之材料,任何本領域所習知之材料皆可使用。舉例而言,於本發明之一實施態樣中,該底基板可為一透明基板,例如透明塑膠基板或玻璃基板;該緩衝層可由氮化矽、氧化矽或其組合所組成;該半導體層可由非晶質矽、低溫多晶矽、或金屬氧化物所組成;該第二絕緣層(或可稱為鈍化層)可由氮化矽、氧化矽或其組合;該第一絕緣層材料可由氧化矽、氮化矽、氮氧化矽或鉿氧氮化物所組成;該第一掃描線、該第二掃描線(或可稱為閘極層)、該第一金屬墊及該第二金屬墊(或可稱為源極層)可由鉬、鋁、銅、鈦或其組合等導電材料所組成;該第三絕緣層可由全氟烷氧基聚合物樹脂(perfluoroalkoxy polymer resin,PFA)、氟橡膠(fluoroelastomers)等材料所組成;且該第一畫素電極及第二畫素電極可由透明導電氧化物所組成,例如銦錫氧化物、銦鋅氧化物、鋁鋅氧化物等。
以下係藉由具體實施例說明本發明之實施方 式,熟習此技藝之人士可由本說明書所揭示之內容輕易地了解本發明之其他優點與功效。此外,本發明亦可藉由其 他不同具體實施例加以施行或應用,在不悖離本發明之精神下進行各種修飾與變更。
[實施例1]
請參考圖1,係本實施例1之顯示面板100之示意圖,其中,該顯示面板100包括一第一基板10、一顯示層5及一第二基板20,其中,該顯示層5位於該第一基板10及該第二基板20之間,且該第一基板10及該第二基板20分別為一陣列基板及一彩色濾光片基板,該顯示層5可為一液晶層。
請參考圖2,為本實施例1之第一基板10之線路配置示意圖。如圖2所示,本實施例1係藉由調整第一基板10上之線路配置方式而將相鄰畫素之不透光之元件(如第一掃描線105、第二掃描線105’、及薄膜電晶體元件T)集中設置。進一步地,請參考圖3,係為本實施例1之第一基板10之線路結構示意圖,其中,圖3僅呈現半導體層103、第一掃描線105、第二掃描線105’、資料線107(或可稱為汲極層)及電性連接之第一接觸孔108、第二接觸孔111、第一畫素電極層113、及第二畫素電極層115等元件之相對位置關係,以更為清楚地呈現本發明之技術特徵。於圖3中,資料線107係透過一第一接觸孔108與該半導體層103電性連接。半導體層103係透過兩第二接觸孔111與兩第三接觸孔114,114’(示於圖5)與該第一畫素電極層113與該第二畫素電極層115電性連接。
該第一接觸孔108與該兩第二接觸孔111位於 一第一掃描線105與一第二掃描線105’之間。該第一畫素電極層113與該第二畫素電極層115位於該資料線107的不同側,且該第一掃描線105包含有一第一內側邊緣1051與一第一外側邊緣1052,該第二掃描線105’包含有一第二內側邊緣1051’與一第二外側邊緣1052’,其中,該第一內側邊緣1051相鄰該第二內側邊緣1051’,該第一畫素電極層113重疊於該第一掃描線105的第一內側邊緣1051與該第一外側邊緣1052,且該第二畫素電極層115重疊於該第二掃描線105’的第二內側邊緣1051’與該第二外側邊緣1052’。
請一併參考圖4及圖5,係分別為本實施例1 之第一基板10之俯視示意圖(對應圖3虛線框之位置)及沿著圖4之A-A’切割線展開之第一基板10之剖視示意圖,其中,為更清楚呈現本發明之技術特徵,圖4省略部分可見於圖5之元件(如畫素電極及第三絕緣層等)。是以,如圖4及圖5所示,本實施例1之第一基板10包括:一底基板101;一緩衝層102,位於該底基板101上;一半導體層103,位於該緩衝層102上;一第一絕緣層104,位於該緩衝層102及該半導體層103上;一第一掃描線105及一第二掃描線105’,位於該第一絕緣層104上,且分別沿一第一方向延伸(如圖4之X方向),且一部分的該第一掃描線105與第二掃描線105’與該半導體層103重疊;一第二絕緣層106,位於該第一掃描線105、該第二掃描線105’及該第一絕緣層104上;一資料線107,位於該第二絕緣層106上,且沿 一第二方向(如圖4之Y方向)延伸,該資料線107透過一第一接觸孔108與該半導體層103電性連接,其中,該第二方向不同與該第一方向;以及一第一金屬墊109與一第二金屬墊110,位於該第二絕緣層106上,該第一金屬墊109與該第二金屬墊110分別透過兩第二接觸孔111與該半導體層103電性連接;其中,如圖4所示,該第一接觸孔108與該兩第二接觸孔111位於該第一掃描線105與該第二掃描線105’之間。
請繼續參考圖4及圖5,該第一基板10更包 括:一第三絕緣層112,位於該第一金屬墊109、該第二金屬墊110及該第二絕緣層106上;一第一畫素電極層113,位於該第三絕緣層112上,該第一畫素電極層113透過一第三接觸孔114與該第一金屬墊109電性連接;一第二畫素電極層115,位於該第三絕緣層112上,該第二畫素電極層115透過另一第三接觸孔114’與該第二金屬墊110電性連接;以及複數個遮光層116,位於該底基板101與該半導體層103之間,該些遮光層116的位置分別對應於該第一掃描線105與該半導體層103重疊之區域,以及該第二掃描線105’與該半導體層103重疊之區域。
此外,於本實施例1中,該半導體層103可由 一低溫多晶矽材料所組成,且其包括摻雜有適當摻質(如:氮或磷)或利用鋁等金屬摻雜形成之一源極/汲極區103A與一線路區103B以及設置於其間之未經摻雜之一通道區103C。
請繼續參考圖6A,由於本實施例1藉由調整 該第一基板10之配線位置及其結構,將該些作為子畫素開關之主動元件集中設置,作為彩色濾光片基板之第二基板20可適當增加在對應該第一基板10具有該等不透明之主動元件處之黑色矩陣層之寬度並減少在對應該第一基板10不具有該等不透明之主動元件處之黑色矩陣層之寬度,達到減少整體黑色矩陣層所佔比率並提高顯示面板之開口率之功效。是以,請一併參考圖1及圖6A,該顯示面板100更包括一第一黑色矩陣層I-I’與一第二黑色矩陣層Ⅱ-Ⅱ’,位於該第二基板20上,該第一黑色矩陣層I-I’的位置至少對應於圖4之該第一掃描線105與該第二掃描線105’且該第一黑色矩陣層I-I’係為一沿X方向延伸的條狀遮蔽物,其寬度足以同時覆蓋該第一掃描線105與該第二掃描線105’,而該第二黑色矩陣層Ⅱ-Ⅱ’的位置至少對應於圖4之該資料線107。於本實施例1中,該第一黑色矩陣層I-I’之寬度約為5~50μm,且該第二黑色矩陣層Ⅱ-Ⅱ’之寬度約為2~20μm。此外,如圖6A所示,該顯示面板更包括一寬度約為2~20μm之第三黑色矩陣層Ⅲ-Ⅲ’,其與該第一黑色矩陣層平行,以避免該第二基板上不同顏色之相鄰畫素單元間產生混色。
是以,如圖1、圖2至5及圖6A所示,藉由 調整作為陣列基板之第一基板10之配線位置及其結構,本實施例1之顯示基板100即可減少黑色矩陣層所佔比例,提高顯示面板之開口率。
[實施例2]
實施例2與實施例1大致類似,所不同處僅在 於實施例2之作為彩色濾光片基板之第二基板20’所包含之彩色濾光片之畫素單元配置方式有所不同。請參考圖6B,於本實施例2中,該第二基板20’包括至少四個不同顏色的畫素組201,其中,每個畫素組201包括四個彼此相鄰且相同顏色的第一畫素單元201A、第二畫素單元201B、第三畫素單元201C、與第四畫素單元201D,其中,該第一黑色矩陣層I-I’或該第二黑色矩陣層Ⅱ-Ⅱ’位於不同顏色的畫素組之間。由於相鄰之畫素單元(如201A、201B、201C或201D所示)為相同顏色,不需避免混色,因此相鄰且同色之畫素單元之間可不需設置黑色矩陣層(如虛線所示位置),進一步減少黑色矩陣層所佔比例,從而更提高顯示面板之開口率。本實施例2之第二基板40所包括之畫素組除可為紅、綠、藍及白四種顏色之畫素組外,所屬領域具有通常知識者亦可依據需求調整為其他四種顏色之畫素組,本發明並不特別以此為限。
其他與實施例1相同之結構及配置方式本實施 例2將不再贅述。
[實施例3]
實施例3與實施例1的不同處在於作為陣列基 板之第一基板之線路配置方式,以及作為彩色濾光片基板之第二基板之畫素單元之配置方式不同。
請參考圖7,係本實施例3之第一基板30之線 路配置示意圖。如圖7所示,本實施例3亦藉由調整第一基板30上之線路配置方式而將相鄰畫素之不透光之元件(如第一掃描線305、第二掃描線305’及薄膜電晶體元件T)集中設置。進一步地,請參考圖8,係為本實施例3之第一基板30之線路結構示意圖。與實施例1類似,圖8僅呈現半導體層303、第一掃描線305、第二掃描線305’、資料線307、第一接觸孔308、第二接觸孔311、第一畫素電極層313與第二畫素電極層315等元件之相對位置關係,以更為清楚地呈現本發明之技術特徵。本實施例3與實施例1類似,一資料線307係透過一第一接觸孔308與該半導體層303電性連接,不同處在於第一畫素電極層313及第二畫素電極層315係位於該資料線307的同一側。該第一接觸孔308與該兩第二接觸孔311亦位於一第一掃描線305與一第二掃描線305’之間。至於與實施例1大致類似之其他元件結構及配置,在此將不再贅述。
請一併參考圖9,為本實施例3之第一基板30 之俯視示意圖(對應圖8虛線框之位置),其中,圖9亦省略部分元件(如畫素電極及第三絕緣層等)以為更清楚呈現本發明之技術特徵。如圖9所示,第一金屬墊309及第二金屬墊310透過兩第二接觸孔311分別電性連接該半導體層303,且該第一接觸孔308與該兩第二接觸孔311位於該第一掃描線305及該第二掃描線305’之間。本實施例3之其他元件結構及配置與實施例1大致類似,沿著圖9之B-B’切割線展開之第一基板30之剖視示意圖係相同於圖5,在 此將不再贅述。
請繼續參考圖10,由於本實施例3藉由調整該 第一基板30之配線位置及其結構,將作為子畫素開關之主動元件集中設置,是以,如圖10所示,作為彩色濾光片基板之第二基板40可適當增加在對應該第一基板30具有該等不透明之主動元件處之黑色矩陣層之寬度並減少對應該第一基板30不具有該等不透明之主動元件處之黑色矩陣層之寬度,達到減少整體黑色矩陣層所佔比率並提高顯示面板之開口率之功效。是以,如圖10所示,於實施例3中,作為彩色濾光片基板之第二基板40包括有四行不同顏色(如紅、綠、藍及白色)的畫素組401,每個畫素組401包括複數個沿該第二方向(如圖9之Y方向)排列且相同顏色的畫素單元(401A、401B、401C),其中,於該畫素組401中,該第一黑色矩陣層I-I’位於兩相鄰畫素單元與另一兩相鄰畫素單元之間(如401A與401B之間或401B與401C之間)。於實施例3中,該第二基板40亦包括一第二黑色矩陣層Ⅱ-Ⅱ’,其位於不同顏色的畫素組之間。於本實施例3中,該第一黑色矩陣層I-I’之寬度約為5~50μm,且該第二黑色矩陣層Ⅱ-Ⅱ’之寬度約為2~20μm。此外,由於相鄰之畫素單元(如401A、401B、401C所示)為相同顏色,不需避免混色,因此除具有不透光之主動元件處,相鄰且同色之畫素單元之間可不需設置黑色矩陣層(如虛線所示位置),達到減少整體黑色矩陣層所佔比率,提高顯示面板之開口率。再者,本實施例3之第二基板40所包括之畫素組除可為紅、 綠、藍及白四種顏色之畫素組外,所屬領域具有通常知識者亦可依據需求調整為紅、綠及藍三種顏色之畫素組,本發明並不特別以此為限。
是以,如圖7至圖10所示,藉由調整作為陣 列基板之第一基板30之配線位置及其結構,亦可減少黑色矩陣層所佔比例,提高顯示面板之開口率。
[實施例4]
實施例4與實施例1的不同處在於作為陣列基板之第一基板之線路配置方式,以及作為彩色濾光片基板之第二基板之畫素單元之配置方式不同。
請參考圖11,係為本實施例4之第一基板50之線路結構示意圖。與實施例1類似,圖11僅呈現半導體層503、第一掃描線505、第二掃描線505’、資料線507、第一接觸孔508、第二接觸孔511、第一畫素電極層513及第二畫素電極層515等元件之相對位置關係,以更為清楚地呈現本發明之技術特徵。本實施例4與實施例1所不同處在於第一畫素電極層513及一第二畫素電極層515由俯視圖方向觀之,不僅在該資料線507之不同側,亦位於該第一掃描線505與該第二掃描線505’之間。更詳細而言,該第一掃描線505包含有一第一內側邊緣5051與一第一外側邊緣5052,該第二掃描線505’包含有一第二內側邊緣5051’與一第二外側邊緣5052’,其中,該第一內側邊緣5051相鄰該第二內側邊緣5051’。該第一畫素電極層513與該第二畫素電極層515位於該第一掃描線505的第一外側 邊緣5052與該第二掃描線505’的第二外側邊緣5052’之間。至於與實施例1大致類似之其他元件結構及配置,在此將不再贅述。
請一併參考圖12,為本實施例4之第一基板 50之俯視示意圖(對應圖11虛線框之位置),其中,圖12亦省略部分元件(如畫素電極及第三絕緣層等)以為更清楚呈現本發明之技術特徵。如圖12所示,實施例4與實施例1類似,第一金屬墊509及第二金屬墊510透過兩第二接觸孔511分別電性連接該半導體層503,且該第一接觸孔508與該兩第二接觸孔511位於該第一掃描線505及該第二掃描線505’之間。本實施例4之其他元件結構及配置與實施例1大致類似,沿著圖12之C-C’切割線展開之第一基板50之剖視示意圖係相同於圖5,在此將不再贅述。
請參考圖13A,係採用習知線路結構設計之第 一基板50’之畫素極性示意圖。如圖13A所示,由於同一條資料線507’係以固定之正負極性輸入電訊號至每個畫素,故每行畫素係具有相同之極性,而在不同行之間的畫素具有不同之極性。由於相鄰同列之畫素極性彼此相反,每個畫素彼此間容易產生串擾(cross-talk)。反之,請參考圖13B,係本發明實施例4之第一基板50之畫素極性示意圖。 雖本實施例4之資料線507仍以固定之正負極性輸入訊號至每個畫素,然因採用本實施例4之線路配置設計,以行反轉(column inversion)方式驅動畫素,相鄰同列之畫素極性彼此相同,不易產生串擾。因此,本實施例4之第一基板50 具有低功耗、低串擾之優點。
請繼續參考圖14,其係對應圖11之第一基板 50之第二基板60,其中,圖14係以重疊圖11之第一基板50局部線路的方式呈現該第二基板60,以為更清楚顯示第二基板之黑色矩陣層及畫素組與第一基板之線路之間的相對位置關係。由於本實施例4藉由調整該第一基板50之配線位置及其結構,減少子畫素開關之主動元件,是以,如圖14所示,作為彩色濾光片基板之第二基板60可適當調整在對應該第一基板50具有該等不透明之主動元件處之黑色矩陣層之位置,並將相鄰且非共用同一第一接觸孔之子畫素開關所對應的畫素單元配置為同色之畫素組,從而達到減少整體黑色矩陣層所佔比率並提高顯示面板之開口率之功效。是以,如圖14所示,於實施例4中,作為彩色濾光片基板之第二基板60包括有至少三個不同顏色(如紅、綠、藍)的畫素組601,每個畫素組601包括兩個彼此相鄰且相同顏色並沿該第一方向排列的畫素單元(601A、601B、及601C),其中,於該些畫素組601中,該第一黑色矩陣層I-I’係位於該些畫素組601之間並沿著第一方向(如圖中X方向)延伸,而該第二黑色矩陣層Ⅱ-Ⅱ’位於兩相鄰畫素組601之間。此外,由於相鄰之畫素單元(601A、601B、或601C)為相同顏色,不需避免混色,因此相鄰且同色之畫素單元(601A、601B、或601C)之間可不需設置該第二黑色矩陣層Ⅱ-Ⅱ’(如畫素單元601A之間),達到減少整體黑色矩陣層所佔比率,提高顯示面板之開口率。再者,雖本實施例4 係以矩形繪示畫素單元601A,然只要能達到習知黑色矩陣層之需求及本發明提高開口率之功效,任何形狀之黑色矩陣層皆可採用,故本發明並不特別限制畫素單元之形狀。 再者,本實施例4之第二基板60所包括之畫素組除可為紅、綠、及藍三種顏色之畫素組外,所屬領域具有通常知識者亦可依據需求調整為紅、綠、藍及白四種顏色之畫素組,本發明並不特別以此為限。
上述實施例僅係為了方便說明而舉例而已,本發明所主張之權利範圍自應以申請專利範圍所述為準,而非僅限於上述實施例。
10‧‧‧第一基板
101‧‧‧底基板
102‧‧‧緩衝層
103‧‧‧半導體層
103A‧‧‧源極/汲極區
103B‧‧‧線路區
103C‧‧‧通道區
104‧‧‧第一絕緣層
105‧‧‧第一掃描線
105’‧‧‧第二掃描線
106‧‧‧第二絕緣層
107‧‧‧資料線
108‧‧‧第一接觸孔
109‧‧‧第一金屬墊
110‧‧‧第二金屬墊
111‧‧‧第二接觸孔
112‧‧‧第三絕緣層
113‧‧‧第一畫素電極層
114,114’‧‧‧第三接觸孔
115‧‧‧第二畫素電極層
116‧‧‧遮光層

Claims (14)

  1. 一種顯示面板,其包括一第一基板、一顯示層及一第二基板,其中,該顯示層位於該第一基板及該第二基板之間,該第一基板包括:一底基板;一半導體層,位於該底基板上;一第一絕緣層,位於該半導體層上;一第一掃描線與一第二掃描線,位於該第一絕緣層上,且分別沿一第一方向延伸,且一部分的該第一與第二掃描線與該半導體層重疊;一第二絕緣層,位於該第一掃描線、該第二掃描線及該第一絕緣層上;一資料線,位於該第二絕緣層上,且沿一第二方向延伸,該資料線透過一第一接觸孔與該半導體層電性連接,其中,該第二方向不同與該第一方向;以及一第一金屬墊與一第二金屬墊,位於該第二絕緣層上,該第一金屬墊與該第二金屬墊分別透過兩第二接觸孔與該半導體層電性連接;其中,該第一接觸孔與該兩第二接觸孔位於該第一掃描線與該第二掃描線之間。
  2. 如申請專利範圍第1項所述之顯示面板,更包括:一第三絕緣層,位於該第一金屬墊、該第二金屬墊及該第二絕緣層上; 一第一畫素電極層,位於該第三絕緣層上,該第一畫素電極層透過一第三接觸孔與該第一金屬墊電性連接;以及一第二畫素電極層,位於該第三絕緣層上,該第二畫素電極層透過另一第三接觸孔與該第二金屬墊電性連接。
  3. 如申請專利範圍第2項所述之顯示面板,其中,該第一畫素電極層與該第二畫素電極層係鄰設於該資料線的同一側。
  4. 如申請專利範圍第2項所述之顯示面板,其中,該第一畫素電極層與該第二畫素電極層係鄰設於該資料線的不同側,且該第一掃描線包含有一第一內側邊緣與一第一外側邊緣,該第二掃描線包含有一第二內側邊緣與一第二外側邊緣,其中,該第一內側邊緣相鄰該第二內側邊緣。
  5. 如申請專利範圍第4項所述之顯示面板,其中,該第一畫素電極層重疊於該第一掃描線的該第一內側邊緣與該第一外側邊緣,且該第二畫素電極層重疊於該第二掃描線的該第二內側邊緣與該第二外側邊緣。
  6. 如申請專利範圍第4項所述之顯示面板,其中,該第一畫素電極層與該第二畫素電極層位於該第一掃描線的第一外側邊緣與該第二掃描線的第二外側邊緣之間。
  7. 如申請專利範圍第1項所述之顯示面板,更包括複數個遮光層,位於該底基板與該半導體層之間,該些遮光層的位置分別對應於該第一掃描線與該半導體層重疊之區域,以及該第二掃描線與該半導體層重疊之區域。
  8. 如申請專利範圍第7項所述之顯示面板,更包括一緩衝層,位於該底基板與該半導體層之間,且該些遮光層位於該底基板與該緩衝層之間。
  9. 如申請專利範圍第1項所述之顯示面板,更包括一第一黑色矩陣層與一第二黑色矩陣層,位於該第一基板與該第二基板之間,該第一黑色矩陣層至少覆蓋該第一掃描線或該第二掃描線,而該第二黑色矩陣層至少覆蓋該資料線。
  10. 如申請專利範圍第9項所述之顯示面板,其中,該第一黑色矩陣層的寬度介於5μm至50μm之間。
  11. 如申請專利範圍第9項所述之顯示面板,其中,該第二基板係為一彩色濾光片基板,該第二基板包括至少四個不同顏色的畫素組,其中,每個畫素組包括四個彼此相鄰且相同顏色的第一畫素單元、第二畫素單元、第三畫素單元、與第四畫素單元,其中,該第一黑色矩陣層或該第二黑色矩陣層位於不同顏色的畫素組之間。
  12. 如申請專利範圍第9項所述之顯示面板,其中,該第二基板係為一彩色濾光片基板,該第二基板包括有至少三行不同顏色的畫素組,每個畫素組包括複數個沿該第二方向排列且相同顏色的畫素單元,其中,於該畫素組中,該第一黑色矩陣層位於兩相鄰畫素單元與另一兩相鄰畫素單元之間。
  13. 如申請專利範圍第1項所述之顯示面板,更包括一第一黑色矩陣層與一第二黑色矩陣層,位於該第一基板與該第二基板之間,該第一黑色矩陣層至少覆蓋該第一掃描線或該 第二掃描線,而該第二黑色矩陣層至少覆蓋一部份的該資料線。
  14. 如申請專利範圍第13項所述之顯示面板,其中,該第二基板係為一彩色濾光片基板,該第二基板包括有至少三個不同顏色的畫素組,每個畫素組包括兩個在該第一方向上相鄰且相同顏色的畫素單元,其中,該第一黑色矩陣層或該第二黑色矩陣層位於不同顏色的畫素組之間。
TW104104707A 2014-12-02 2015-02-12 顯示面板 TW201622112A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW104104707A TW201622112A (zh) 2014-12-02 2015-02-12 顯示面板
US14/953,667 US9831276B2 (en) 2014-12-02 2015-11-30 Display panel

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW103141744 2014-12-02
TW104104707A TW201622112A (zh) 2014-12-02 2015-02-12 顯示面板

Publications (1)

Publication Number Publication Date
TW201622112A true TW201622112A (zh) 2016-06-16

Family

ID=56079651

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104104707A TW201622112A (zh) 2014-12-02 2015-02-12 顯示面板

Country Status (2)

Country Link
US (1) US9831276B2 (zh)
TW (1) TW201622112A (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102377794B1 (ko) * 2015-07-06 2022-03-23 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
CN107527927B (zh) * 2017-09-18 2019-08-30 深圳市华星光电半导体显示技术有限公司 一种阵列基板及其制备方法、显示装置
US10665622B2 (en) * 2018-07-17 2020-05-26 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Manufacturing method of array substrate and array substrate
US11289463B2 (en) * 2018-07-20 2022-03-29 PlayNitride Inc. Display panel
TWI683445B (zh) * 2018-07-20 2020-01-21 英屬開曼群島商錼創科技股份有限公司 顯示面板
CN109032408A (zh) * 2018-07-25 2018-12-18 京东方科技集团股份有限公司 一种触摸屏、显示装置及触摸屏的制备方法
TWI708107B (zh) * 2019-02-23 2020-10-21 友達光電股份有限公司 畫素陣列基板
KR20200116576A (ko) * 2019-04-01 2020-10-13 삼성디스플레이 주식회사 디스플레이 패널 및 이를 포함한 디스플레이 장치
CN112419954A (zh) * 2019-08-21 2021-02-26 群创光电股份有限公司 电子装置
US11770953B2 (en) * 2021-02-07 2023-09-26 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, display panel and display apparatus
CN115735275A (zh) * 2021-05-14 2023-03-03 京东方科技集团股份有限公司 显示基板、显示面板及显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10228035A (ja) * 1996-12-10 1998-08-25 Fujitsu Ltd 液晶表示装置及びその製造方法
KR100308159B1 (ko) * 1999-04-02 2001-10-29 구본준, 론 위라하디락사 멀티도메인 액정표시소자
TW575777B (en) 2001-03-30 2004-02-11 Sanyo Electric Co Active matrix type display device
TWI430234B (zh) 2006-04-05 2014-03-11 Semiconductor Energy Lab 半導體裝置,顯示裝置,和電子裝置
WO2011024705A1 (ja) * 2009-08-24 2011-03-03 シャープ株式会社 表示装置およびカラーフィルタ基板
TW201245829A (en) 2011-05-05 2012-11-16 Au Optronics Corp Pixel structure and method for fabricating the same
TWI435152B (zh) 2011-08-16 2014-04-21 Chunghwa Picture Tubes Ltd 形成接觸窗的方法
JP2013190652A (ja) * 2012-03-14 2013-09-26 Toshiba Corp 液晶表示装置

Also Published As

Publication number Publication date
US9831276B2 (en) 2017-11-28
US20160155755A1 (en) 2016-06-02

Similar Documents

Publication Publication Date Title
TW201622112A (zh) 顯示面板
US9971188B2 (en) Display device
TWI609219B (zh) 畫素單元、畫素陣列結構與顯示面板
US9229289B2 (en) Array substrate for narrow bezel type liquid crystal display device and method of manufacturing the same
WO2019095764A1 (zh) 阵列基板、显示面板及显示装置
US11199750B2 (en) Display panel having black matrix comprising extension portions
US10558095B2 (en) Liquid crystal display with reduced color mixing
US8908116B2 (en) Liquid crystal display device
KR102007833B1 (ko) 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판
US20140184964A1 (en) Display device
US20140319527A1 (en) Array substrate for narrow bezel type liquid crystal display device and method of manufacturing the same
WO2015074332A1 (zh) 一种液晶显示面板
US9766525B2 (en) Active-matrix substrate and display device
US20100296042A1 (en) Liquid crystal display device
TWI753527B (zh) 顯示裝置
JP2016004177A (ja) 液晶表示装置
TWI685697B (zh) 顯示裝置
TWI574245B (zh) 顯示器及其畫素結構
TW201710766A (zh) 畫素結構及畫素陣列
US9176354B2 (en) Liquid crystal display device
US9285638B2 (en) Liquid crystal display
US8390769B2 (en) Liquid crystal display
KR102081604B1 (ko) 액정표시장치
US20060087609A1 (en) Liquid crystal display device
KR20110071036A (ko) 표시장치