TW201526011A - 電子裝置及其資料維護方法 - Google Patents

電子裝置及其資料維護方法 Download PDF

Info

Publication number
TW201526011A
TW201526011A TW102149201A TW102149201A TW201526011A TW 201526011 A TW201526011 A TW 201526011A TW 102149201 A TW102149201 A TW 102149201A TW 102149201 A TW102149201 A TW 102149201A TW 201526011 A TW201526011 A TW 201526011A
Authority
TW
Taiwan
Prior art keywords
data
flash memory
electronic device
damaged
controller
Prior art date
Application number
TW102149201A
Other languages
English (en)
Other versions
TWI544492B (zh
Inventor
Li-Shuo Hsiao
Original Assignee
Silicon Motion Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Silicon Motion Inc filed Critical Silicon Motion Inc
Priority to TW102149201A priority Critical patent/TWI544492B/zh
Priority to CN201410043670.1A priority patent/CN104750617A/zh
Priority to US14/568,529 priority patent/US9443604B2/en
Publication of TW201526011A publication Critical patent/TW201526011A/zh
Application granted granted Critical
Publication of TWI544492B publication Critical patent/TWI544492B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/52Protection of memory contents; Detection of errors in memory contents
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/74Masking faults in memories by using spares or by reconfiguring using duplex memories, i.e. using dual copies
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/88Masking faults in memories by using spares or by reconfiguring with partially good memories
    • G11C29/883Masking faults in memories by using spares or by reconfiguring with partially good memories using a single defective memory device with reduced capacity, e.g. half capacity

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Read Only Memory (AREA)

Abstract

本發明的一實施例為一種電子裝置,包括一控制器、儲存一第一資料的一第一快閃記憶體以及儲存一第二資料的一第二快閃記憶體,儲存一第二資料。該第一資料與該第二資料相同,且該第一資料與該第二資料分別被儲存在該第一快閃記憶體與該第二快閃記憶體中的複數個記憶頁。當該控制器判斷該第一快閃記憶體中的該第一資料受到毀損時,該控制器根據該第一資料與該第二資料產生一第三資料。

Description

電子裝置及其資料維護方法
本發明係有關於一種資料儲存裝置,特別有關於快閃記憶體控制方法。
快閃記憶體為一種可由電編程及清除其資料的非揮發性記憶體。快閃記憶體主要用來作記憶卡及通用序列匯流排(Universal Serial Bus,USB)裝置,以供電腦及其他數位產品之一般性資料儲存。快閃記憶體之製造成本遠低於電氣可擦拭可規化式唯讀記憶體(Electrically-Erasable Programmable Read-Only Memory,EEPROM)之成本,因此成為市場上的主流產品。快閃記憶體的應用範圍包括掌上型電腦(PDA)、筆記型電腦、數位音樂播放器、數位相機、以及行動電話。
快閃記憶體包括多個區塊(block),每一區塊包括多個頁(page)以儲存資料。快閃記憶體的資料清除單位為一區塊,而快閃記憶體的資料編程單位為一頁。換句話說,當清除一快閃記憶體的一區塊的資料時,該區塊包含的所有頁的資料都一起被清除。然而,快閃記憶體的一區塊的一頁卻可以個別的進行資料寫入,前提是該頁必須未經編程或已被清除。由於快閃記憶體無法以頁為單位進行資料清除,當一區塊僅有部分 頁的資料需要更新時,由於該等部份頁已存有舊資料,新資料無法直接寫入該等部份頁中。
本發明的一實施例為一種電子裝置,包括一控制器、儲存一第一資料的一第一快閃記憶體以及儲存一第二資料的一第二快閃記憶體,儲存一第二資料。該第一資料與該第二資料相同,且該第一資料與該第二資料分別被儲存在該第一快閃記憶體與該第二快閃記憶體中的複數個記憶頁。當該控制器判斷該第一快閃記憶體中的該第一資料受到毀損時,該控制器根據該第一資料與該第二資料產生一第三資料。
本發明的另一實施例為一種電子裝置,包括一控制器以及一快閃記憶體。快閃記憶體包括一第一區塊以及一第二區塊,該第一區塊儲存一第一資料,該第二區塊儲存相同於該第一資料的一第二資料。當該控制器判斷該第一資料受到毀損時,該控制器根據該第一資料與該第二資料產生一第三資料。
本發明的亦提供一種資料維護方法,適用於一電子裝置。資料維護方法包括:儲存一第一資料;儲存一第二資料,其中第一資料與該第二資料相同,且第一資料與第二資料;在一特定時間點或是一特定事件觸發後,讀取所儲存之第一資料;以及當第一資料受到毀損時,第一資料與第二資料產生一第三資料。
10‧‧‧電子裝置
11‧‧‧控制器
12‧‧‧第一快閃記憶體
13‧‧‧第二快閃記憶體
14‧‧‧ECC模組
21‧‧‧第一快閃記憶體
211‧‧‧第一記憶頁
212‧‧‧第二記憶頁
213‧‧‧第三記憶頁
22‧‧‧第二快閃記憶體
221‧‧‧第一記憶頁
222‧‧‧第二記憶頁
223‧‧‧第三記憶頁
23‧‧‧第三快閃記憶體
231‧‧‧第一記憶頁
232‧‧‧第二記憶頁
233‧‧‧第三記憶頁
41‧‧‧控制器
42‧‧‧快閃記憶體
43‧‧‧第一系統區塊
44‧‧‧第二系統區塊
45‧‧‧第三系統區塊
第1圖為根據本發明之一實施例之一電子裝置示意圖。
第2圖為根據本發明之一電子裝置的一運作法方的示意圖。
第3圖為根據本發明之一電子裝置的運作流程圖。
第4圖為根據本發明之另一實施例之一電子裝置示意圖。
快閃記憶體被廣泛的應用在嵌入式快閃記憶體模組(eMMC)中,以做為系統開機使用。但是嵌入式快閃記憶體模組在裝上基板過錫爐後,常發生系統內編程碼(ISP code)與資訊資料(Info.data)因高溫而損毀。本發明提供一種儲存複數組系統內編程碼與資訊資料於快閃記憶體內的架構,其中系統內編程碼與資訊資料的每一頁都受到ECC(Error Checking and Correcting,錯誤檢測與修正)保護。待過錫爐製程後,控制器會檢視每一頁的情況,並選擇無損壞的資料產生完整的系統內編程碼與資訊資料。
第1圖為根據本發明之一實施例之一電子裝置示意圖。電子裝置10包括一控制器11、一第一快閃記憶體12以及一第二快閃記憶體13。第一快閃記憶體12儲存有系統內編程碼(ISP code)與資訊資料(Info.data),第二快閃記憶體13同樣的也儲存有相同的系統內編程碼(ISP code)與資訊資料(Info.data)。當控制器11在特定時間點或是特定事件觸發後,會先讀取儲存在第一快閃記憶體12內的系統內編程碼(ISP code)與資訊資料(Info.data),以判斷儲存在第一快閃記憶體12內的系統內編程碼(ISP code)與資訊資料(Info.data)是否有受到毀損。在 本實施例中,該特定時間點可能是電子裝置開機、接電、從待機狀態回復或是在基板過錫爐之後或是電子裝置當機後重開機。在本實施例中,該特定事件可能是指基板過錫爐或是電子裝置當機。值得注意的是,在一實施例中,控制器11係以一ECC模組14判斷儲存在第一快閃記憶體12內的系統內編程碼(ISP code)與資訊資料(Info.data)是否有受到毀損。
如果控制器12判斷儲存在第一快閃記憶體12內的系統內編程碼(ISP code)與資訊資料(Info.data)並沒有受到毀損,則控制器12無需判斷儲存在第二快閃記憶體13內的系統內編程碼(ISP code)與資訊資料(Info.data)是否有受到毀損。控制器12會直接以該第一快閃記憶體12內的系統內編程碼(ISP code)與資訊資料(Info.data),並進行對應之動作。
如果控制器12判斷儲存在第一快閃記憶體12內的系統內編程碼(ISP code)與資訊資料(Info.data)受到毀損,控制器12接著會讀取儲存在第二快閃記憶體13內的系統內編程碼(ISP code)與資訊資料(Info.data),以判斷儲存在第二快閃記憶體13內的系統內編程碼(ISP code)與資訊資料(Info.data)是否有受到毀損。如果控制器12判斷儲存在第二快閃記憶體13內的系統內編程碼(ISP code)與資訊資料(Info.data)並沒有受到毀損,控制器12會直接以該第二快閃記憶體13內的系統內編程碼(ISP code)與資訊資料(Info.data),並進行對應之動作。
如果控制器12判斷儲存在第二快閃記憶體13內的系統內編程碼(ISP code)與資訊資料(Info.data)有受到毀損,則控制器會根據儲存在第一快閃記憶體12與第二快閃記憶體13 內的系統內編程碼(ISP code)與資訊資料(Info.data)產生一份完整無受損的的系統內編程碼(ISP code)與資訊資料(Info.data)。
要注意的是,在判斷第一快閃記憶體12與第二快閃記憶體13儲存的資料是否有毀損時,是對整體資料做判斷,因此只會得知資料有無損毀,並無法得知資料詳細的損毀狀況。因此在產生完整無受損的的資料時,便會以逐一確認每一記憶頁是否損毀,再根據沒有損毀的記憶頁產生完整無受損的資料。
雖然本實施例以兩個快閃記憶體為例說明,並非將本發明限制於此。此一技術領域之人可以使用更多個快閃記憶體用以儲存備份的系統內編程碼(ISP code)與資訊資料(Info.data),以降低風險。關於以多個快閃記憶體儲存的資料以產生一完整的資料的部分請參考第二圖的說明。
第2圖為根據本發明之一電子裝置的一運作法方的示意圖。第一快閃記憶體21與第二快閃記憶體22儲存相同的資料,如系統內編程碼(ISP code)與資訊資料(Info.data)。雖然本案以系統內編程碼(ISP code)與資訊資料(Info.data)為例說明,但是非將本發明限制於此。此一技術領域之人可以本案之技術應用在電腦的BIOS、韌體或是其他電子裝置運作所必須且不能被修改的檔案。
在本實施例中,第一快閃記憶體21與第二快閃記憶體22儲存的資料都有毀損,故必須從第一快閃記憶體21與第二快閃記憶體22儲存的資料中產生完整的資料並儲存在第三 快閃記憶體23中。如前所述,儲存有系統內編程碼與資訊資料的每一頁都受到ECC(Error Checking and Correcting,錯誤檢測與修正)保護,因此可以逐一檢測記憶頁是否有錯誤。控制器先逐一檢測第一快閃記憶體21的第一記憶頁211、第二記憶頁212以及第三記憶頁213是否受到毀損。假設檢測的結果是第一記憶頁211受到毀損,第二記憶頁212以及第三記憶頁213並沒受到毀損。接著控制器逐一檢測第二快閃記憶體22的第一記憶頁221、第二記憶頁222以及第三記憶頁223是否受到毀損。假設檢測的結果是第二記憶頁222受到毀損,第一記憶頁221以及第三記憶頁213並沒受到毀損。
控制器會將第二快閃記憶體22的第一記憶頁221中儲存的資料儲存到第三快閃記憶體23的第一記憶頁231中,將第一快閃記憶體第二記憶頁212儲存的資料儲存到第三快閃記憶體23的第二記憶頁232中。最後,控制器可以選擇將第三記憶頁213或223儲存的資料儲存到第三快閃記憶體23的第三記憶頁233中。
在另一實施例中,控制器先讀取第一快閃記憶體21的第一記憶頁211,以判斷第一快閃記憶體21的第一記憶頁211是否毀損。當發現第一快閃記憶體21的第一記憶頁211被毀損時,控制器讀取第二快閃記憶體22的第一記憶頁221,以判斷第二快閃記憶體22的第一記憶頁221是否損毀。因為第二快閃記憶體22的第一記憶頁221並沒有被損壞,因此控制器將第二快閃記憶體22的第一記憶頁221中儲存的資料儲存到第三快閃記憶體23的第一記憶頁231中。接著,控制器讀取第一快閃 記憶體21的第二記憶頁212,以判斷第一快閃記憶體21的第二記憶頁212是否毀損。因為第一快閃記憶體21的第二記憶頁212並沒有被毀損,故控制器直接將第一快閃記憶體21的第二記憶頁212中儲存的資料儲存到第三快閃記憶體23的第二記憶頁232中。接著,控制器繼續讀取第一快閃記憶體21的第三記憶頁213,以判斷第一快閃記憶體21的第三記憶頁213是否損毀,並略過讀取第二快閃記憶體22的第二記憶頁222以判斷第二快閃記憶體22的第二記憶頁222是否損毀的動作。
第3圖為根據本發明之一電子裝置的運作流程圖。在步驟S31中,儲存一第一資料及一第二資料,其中該第一資料與該第二資料相同;在步驟S32中,在一特定時間點或是一特定事件觸發後,以一ECC模組判斷所儲存之該第一資料是否損毀;在步驟S33中,若該第一資料未毀損,以該第一資料進行後續動作;在步驟S34中,當該第一資料受到毀損時,讀取並以該ECC模組判斷該第二資料是否損毀;在步驟S35中,若該第二資料未損毀,則以該第二資料進行後續動作;在步驟S36,若該第二資料也損毀,則以該第二資料未受損之部分資料結合該第一資料未受損之部分資料產生一第三資料,再以該第三資料進行後續動作。
其中,該第一資料包含一第一系統內編程碼與一第一資訊資料,又該第二資料包含一第二系統內編程碼與一第二資訊資料。且該第一系統內編程碼與該第二系統內編程碼相同;第一資訊資料與該第二資訊資料相同。
又,在一實施例中,上述步驟系將該第一資料儲 存於上述電子裝置中之一第一快閃記體中,並且儲存該第二資料的步驟系將該第二資料儲存於上述電子裝置中之一第二快閃記體中,且該第一資料與該第二資料分別被儲存在該第一快閃記憶體與該第二快閃記憶體中的複數個記憶頁。
在另一實施例中,上述步驟系將該第一資料儲存於上述電子裝置中之一快閃記體中的一第一區塊,並且儲存該第二資料的步驟系將該第二資料儲存於上述快閃記體中的一第二區塊。
第4圖為根據本發明之另一實施例之一電子裝置示意圖。與第1圖不同處在於只使用了單一一個快閃記憶體。快閃記憶體42中包括了第一系統區塊43、第二系統區塊44以及第三系統區塊45。當控制器41在特定時間點或是特定事件觸發後,會先讀取儲存在快閃記憶體42內的第一系統區塊43內的第一系統內編程碼(ISP code 1)與第一資訊資料(Info.Data 1),以判斷儲存在快閃記憶體42內的第一系統區塊43內的第一系統內編程碼(ISP code 1)與第一資訊資料(Info.Data 1)是否有受到毀損。在本實施例中,該特定時間點可能是電子裝置開機、接電、從待機狀態回復或是在基板過錫爐之後或是電子裝置當機後重開機。在本實施例中,該特定事件可能是指基板過錫爐或是電子裝置當機。值得注意的是,在一實施例中,控制器11係以一ECC模組14讀取儲存在快閃記憶體42內的第一系統區塊43內的第一系統內編程碼(ISP code 1)與第一資訊資料(Info.Data 1),以判斷在快閃記憶體42內的第一系統區塊43內的第一系統內編程碼(ISP code 1)與第一資訊資料(Info.Data 1)是否 有受到毀損。
如果控制器41發現第一系統區塊43內的第一編程碼(ISP code 1)與第一資訊資料(Info.Data 1)有受到毀損,控制器41再深入判斷是第一系統內編程碼(ISP code 1)損毀、第一資訊資料(Info.Data 1)損毀或是兩者皆損毀。如果控制器判斷只有第一系統內編程碼(ISP code 1)損毀,則控制器則讀取並讀取第二系統區塊44與第三系統區塊45中的第二系統內編程碼(ISP code 2)或第三系統內編程碼(ISP code 3),以判斷第二系統區塊44與第三系統區塊45中的第二系統內編程碼(ISP code 2)或第三系統內編程碼(ISP code 3)是否損毀。假設第二系統內編程碼(ISP code 2)未損毀,控制器41會根據第二系統內編程碼(ISP code 2)與第一資訊資料(Info.Data 1)產生一個新的系統區塊。
如果控制器41判斷第一系統區塊43內的第一編程碼(ISP code 1)與第一資訊資料(Info.Data 1)皆有受到毀損,控制器41再判斷第二系統區塊44及/或第三系統區塊45中的資料是否有損毀。假設第二系統區塊44內的資料並沒有被損毀,則控制器則讀取第二系統區塊44內的資料進行後續動作。在另一實施例中,控制器根據第二系統區塊44以及第三系統區塊45中的資料產生新的系統區塊。
10‧‧‧電子裝置
11‧‧‧控制器
12‧‧‧第一快閃記憶體
13‧‧‧第二快閃記憶體

Claims (24)

  1. 一種電子裝置,包括:一控制器;一第一快閃記憶體,儲存一第一資料;以及一第二快閃記憶體,儲存一第二資料,其中該第一資料與該第二資料相同,且該第一資料與該第二資料分別被儲存在該第一快閃記憶體與該第二快閃記憶體中的複數個記憶頁;其中,當該控制器判斷該第一快閃記憶體中的該第一資料受到毀損時,該控制器根據該第一資料與該第二資料產生一第三資料。
  2. 如申請專利範圍第1項所述的電子裝置,其中當該第一資料受到毀損時,該控制器讀取該第二快閃記憶體之第二資料。
  3. 如申請專利範圍第2項所述的電子裝置,其中當該控制器讀取該第二快閃記憶體之第二資料後,產生第三資料。
  4. 如申請專利範圍第3項所述的電子裝置,其中該控制器係根據該第一資料與該第二資料中未受損之資料,產生該第三資料。
  5. 如申請專利範圍第1項所述的電子裝置,其中該第一資料包括一系統內編程碼與一資訊資料。
  6. 如申請專利範圍第1項所述的電子裝置,其中該控制器在一特定時間點或是一特定事件觸發後,讀取儲存在該第一快閃記憶體內的該第一資料,以判斷該第一資料是否損毀。
  7. 如申請專利範圍第6項所述的電子裝置,其中該控制器係於 該電子裝置接電時,讀取儲存在該第一快閃記憶體內的該第一資料,以判斷該第一資料是否損毀。
  8. 如申請專利範圍第1項所述的電子裝置,其中該控制器係以一ECC模組判斷該第一資料是否損毀。
  9. 一種電子裝置,包括:一控制器;以及一快閃記憶體,包括一第一區塊以及一第二區塊,該第一區塊儲存一第一資料,該第二區塊儲存相同於該第一資料的一第二資料,其中當該控制器判斷該第一資料受到毀損時,該控制器根據該第一資料與該第二資料產生一第三資料。
  10. 如申請專利範圍第9項所述的電子裝置,其中當該第一資料受到毀損時,該控制器讀取該第二區塊之第二資料。
  11. 如申請專利範圍第10項所述的電子裝置,其中當該控制器讀取該第二區塊之第二資料後,產生第三資料。
  12. 如申請專利範圍第11項所述的電子裝置,其中該控制器係根據該第一資料以及該第二資料中未受損之資料,產生該第三資料。
  13. 如申請專利範圍第9項所述的電子裝置,其中該第一資料包括一系統內編程碼與一資訊資料。
  14. 如申請專利範圍第9項所述的電子裝置,其中該控制器在一特定時間點或是一特定事件觸發後,讀取儲存在該第一區塊內的該第一資料,以判斷該第一資料是否損毀。
  15. 如申請專利範圍第14項所述的電子裝置,其中該控制器係 於該電子裝置接電時,讀取儲存在該第一快閃記憶體內的該第一資料,以判斷該第一資料是否損毀。
  16. 如申請專利範圍第9項所述的電子裝置,其中該控制器係以一ECC模組判斷該第一資料是否損毀。
  17. 一種資料維護方法,適用於一電子裝置,包括:儲存一第一資料及一第二資料,其中該第一資料與該第二資料相同;以及在一特定時間點或是一特定事件觸發後,以一ECC模組讀取所儲存之該第一資料,以判斷該第一資料是否損毀;當該第一資料受到毀損時,以該第一資料與該第二資料產生一第三資料。
  18. 如申請專利範圍第17項所述的資料維護方法,其中當該第一資料受到毀損後,更包含讀取該第二資料。
  19. 如申請專利範圍第18項所述的資料維護方法,其中當該讀取該第二資料後,更包含以該ECC模組讀取該第二資料,以判斷該第二資料是否損毀。
  20. 如申請專利範圍第19項所述的資料維護方法,其中係於該ECC模組讀取該第二資料後,產生該第三資料。
  21. 如申請專利範圍第20項所述的資料維護方法,其中產生該第三資料之步驟更包括根據該的一資料與該第二資料中未受損之資料,產生該第三資料。
  22. 如申請專利範圍第17項所述的資料維護方法,其中儲存該第一資料的步驟系將該第一資料儲存於上述電子裝置中之一第一快閃記體中,並且儲存該第二資料的步驟系將該第 二資料儲存於上述電子裝置中之一第二快閃記體中,且該第一資料與該第二資料分別被儲存在該第一快閃記憶體與該第二快閃記憶體中的複數個記憶頁。
  23. 如申請專利範圍第17項所述的資料維護方法,其中儲存該第一資料的步驟系將該第一資料儲存於上述電子裝置中之一快閃記體中的一第一區塊,並且儲存該第二資料的步驟系將該第二資料儲存於上述快閃記體中的一第二區塊。
  24. 如申請專利範圍第17項所述的資料維護方法,其中該第一資料包括一系統內編程碼與一資訊資料。
TW102149201A 2013-12-31 2013-12-31 電子裝置及其資料維護方法 TWI544492B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW102149201A TWI544492B (zh) 2013-12-31 2013-12-31 電子裝置及其資料維護方法
CN201410043670.1A CN104750617A (zh) 2013-12-31 2014-01-29 电子装置及其数据维护方法
US14/568,529 US9443604B2 (en) 2013-12-31 2014-12-12 Electronic device and data-management method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102149201A TWI544492B (zh) 2013-12-31 2013-12-31 電子裝置及其資料維護方法

Publications (2)

Publication Number Publication Date
TW201526011A true TW201526011A (zh) 2015-07-01
TWI544492B TWI544492B (zh) 2016-08-01

Family

ID=53482557

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102149201A TWI544492B (zh) 2013-12-31 2013-12-31 電子裝置及其資料維護方法

Country Status (3)

Country Link
US (1) US9443604B2 (zh)
CN (1) CN104750617A (zh)
TW (1) TWI544492B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI605457B (zh) 2016-11-16 2017-11-11 群聯電子股份有限公司 資料寫入方法、記憶體控制電路單元與記憶體儲存裝置
CN108091364B (zh) * 2016-11-23 2020-08-18 群联电子股份有限公司 数据写入方法、存储器控制电路单元与存储器存储装置
CN108132853A (zh) * 2017-11-24 2018-06-08 北京动力机械研究所 用于发动机控制器软件的上电校验双冗余引导加载方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4534498B2 (ja) * 2004-01-28 2010-09-01 ソニー株式会社 半導体装置およびその起動処理方法
US7721146B2 (en) 2006-05-04 2010-05-18 Dell Products L.P. Method and system for bad block management in RAID arrays
TWM311100U (en) 2006-11-14 2007-05-01 Innodisk Corp Flash disk with flash memory storage replacement capability
KR100833627B1 (ko) * 2007-02-08 2008-05-30 삼성전자주식회사 리페어가 가능한 반도체 메모리 장치 및 그 방법
KR20110024832A (ko) * 2009-09-03 2011-03-09 주식회사 하이닉스반도체 데이터 머지 효율이 향상된 반도체 스토리지 시스템 및 그 제어 방법
CN201725323U (zh) * 2010-06-07 2011-01-26 宇达电脑(上海)有限公司 独立冗余磁盘阵列
US8484542B2 (en) * 2011-02-08 2013-07-09 Sandisk Technologies Inc. Data recovery using additional error correction coding data
US8583868B2 (en) * 2011-08-29 2013-11-12 International Business Machines Storage system cache using flash memory with direct block access
AU2012395331B2 (en) * 2012-11-21 2017-06-01 Huawei Technologies Co., Ltd. Method and apparatus for recovering data
US9235468B2 (en) * 2013-04-12 2016-01-12 Qualcomm Incorporated Systems and methods to improve the reliability and lifespan of flash memory

Also Published As

Publication number Publication date
US9443604B2 (en) 2016-09-13
US20150187429A1 (en) 2015-07-02
TWI544492B (zh) 2016-08-01
CN104750617A (zh) 2015-07-01

Similar Documents

Publication Publication Date Title
US8046528B2 (en) Data writing method for flash memory, and flash memory controller and storage device thereof
JP5675954B2 (ja) メタデータタグを介した不規則なパリティ分布の検出
US8892981B2 (en) Data recovery using outer codewords stored in volatile memory
TWI387023B (zh) 防止迴焊過程中資料遺失之方法及使用該方法之記憶體裝置
TWI467376B (zh) 資料保護方法、記憶體控制器與記憶體儲存裝置
TWI524183B (zh) 資料寫入方法、記憶體控制電路單元與記憶體儲存裝置
US20070170268A1 (en) Memory cards, nonvolatile memories and methods for copy-back operations thereof
US9563249B2 (en) Data storage device and power-interruption detection method
TW201916018A (zh) 資料儲存裝置與將資料寫入記憶體裝置之方法
TWI436369B (zh) 記憶裝置之使用壽命量測方法及系統內編程碼置換方法、及其資料儲存系統
TW201329709A (zh) 用於非揮發性記憶體系統之交錯序列計數器
TWI489466B (zh) 記憶體抹除方法、記憶體控制器與記憶體儲存裝置
CN104731674B (zh) 使用mlc nvm存储电子系统固件的方法与设备
TW201931366A (zh) 資料儲存裝置以及非揮發式記憶體操作方法
KR102179829B1 (ko) 런 타임 배드 셀을 관리하는 스토리지 시스템
TWI506642B (zh) 記憶體修復方法、記憶體控制器與記憶體儲存裝置
CN104765568A (zh) 数据存储方法、存储器控制电路单元与存储器存储装置
KR20130069364A (ko) 비휘발성 반도체 기억 장치 및 그 관리 방법
US20160253112A1 (en) Memory system and data control method
TWI591640B (zh) 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置
TWI544492B (zh) 電子裝置及其資料維護方法
TWI616807B (zh) 資料寫入方法以及儲存控制器
JP2010086009A (ja) 記憶装置およびメモリ制御方法
WO2017012507A1 (zh) 一种数据恢复方法及装置
KR20150094292A (ko) 비휘발성 메모리 기반의 전자 장치의 메타 데이터 복원 방법 및 장치