TW201508749A - 資料儲存裝置以及快閃記憶體控制方法 - Google Patents

資料儲存裝置以及快閃記憶體控制方法 Download PDF

Info

Publication number
TW201508749A
TW201508749A TW102131199A TW102131199A TW201508749A TW 201508749 A TW201508749 A TW 201508749A TW 102131199 A TW102131199 A TW 102131199A TW 102131199 A TW102131199 A TW 102131199A TW 201508749 A TW201508749 A TW 201508749A
Authority
TW
Taiwan
Prior art keywords
block
flash memory
count
queue
blocks
Prior art date
Application number
TW102131199A
Other languages
English (en)
Other versions
TWI529719B (zh
Inventor
Po-Chia Chu
Yen-Hung Lin
Original Assignee
Silicon Motion Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Silicon Motion Inc filed Critical Silicon Motion Inc
Priority to TW102131199A priority Critical patent/TWI529719B/zh
Priority to CN201310478390.9A priority patent/CN104424112B/zh
Priority to US14/255,165 priority patent/US9720820B2/en
Publication of TW201508749A publication Critical patent/TW201508749A/zh
Application granted granted Critical
Publication of TWI529719B publication Critical patent/TWI529719B/zh
Priority to US15/629,892 priority patent/US20170286289A1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7211Wear leveling

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Memory System (AREA)
  • Read Only Memory (AREA)

Abstract

本發明揭露快閃記憶體所實現的一資料儲存裝置與快閃記憶體控制方法。一快閃記憶體之實體空間包括複數個區塊。一控制器係用於管理該等區塊,使該等區塊部分推入閒置佇列以待配置作系統區塊或作資料區塊。該控制器更於該閒置佇列內的區塊數量低於一清潔需求界限、且該閒置佇列存在抹除計數高於一過熱低標的區塊時,進行一考量抹寫平均之空間清潔。

Description

資料儲存裝置以及快閃記憶體控制方法
本發明係有關於資料儲存裝置,特別有關於快閃記憶體(FLASH memory)之平均抹寫(wear leveling)。
現今資料儲存裝置常以快閃記憶體(FLASH memory)為儲存媒體。以非及閘型的快閃記憶體(即NAND FLASH)為例,常用作記憶卡(memory card)、通用序列匯流排閃存裝置(USB flash device)、固態硬碟(SSD)...等產品。另外有一種應用是採多晶片封裝、將NAND FLASH晶片與控制晶片包成一顆晶片-稱為嵌入式快閃記憶體模組(eMMC)。
快閃記憶體的實體空間通常包括複數個區塊(blocks)。一區塊需要完整抹除(erase)後方能被重新配置。然而,一區塊的可抹除次數有限,抹除過多次的區塊會損壞。為了延長快閃記憶體的壽命,平均抹寫(wear leveling)為本技術領域一項重要課題,目的是使不同區塊之抹除次數差異不過大。
本發明揭露一種資料儲存裝置以及一種快閃記憶體控制方法。
根據本發明一種實施方式所實現的一資料儲存裝 置包括一控制器以及一快閃記憶體。該快閃記憶體之實體空間包括複數個區塊。該控制器係用於管理該等區塊,使該等區塊部分推入閒置佇列以待配置作系統區塊或作資料區塊。該控制器更於該閒置佇列內的區塊數量低於一清潔需求界限、且該閒置佇列存在抹除計數高於一過熱低標的區塊時,進行一考量抹寫平均之空間清潔。
根據本發明一種實施方式所實現的一快閃記憶體控制方法包括以下步驟:管理一快閃記憶體的複數個區塊,使該等區塊部分推入閒置佇列以待配置作系統區塊或作資料區塊;並且,於該閒置佇列內的區塊數量低於一清潔需求界限、且該閒置佇列存在抹除計數高於一過熱低標的區塊時,進行一考量抹寫平均之空間清潔。
下文特舉實施例,並配合所附圖示,詳細說明本發明內容。
102‧‧‧資料儲存裝置
104‧‧‧快閃記憶體
106‧‧‧控制器
108‧‧‧閒置佇列
110‧‧‧系統區塊
112‧‧‧資料區塊
114‧‧‧凍結佇列
116‧‧‧自由區塊
118‧‧‧隨機存取記憶體
120‧‧‧閒置佇列管理資訊
122‧‧‧凍結佇列管理資訊
124‧‧‧主機
BLK‧‧‧區塊
Free_Blk_Erase_Cnt‧‧‧自由區塊抹除計數
Power_Cycle_Flag‧‧‧反覆斷電/上電操作標誌
Spare_Blk_Cnt‧‧‧閒置區塊數量
Spare_Blk_Erase_Cnt‧‧‧閒置區塊抹除計數
S202-S216‧‧‧步驟
第1圖以方塊圖圖解根據本發明一種實施方式所實現的一資料儲存裝置;且第2圖為流程圖,描述根據本發明一種實施方式所實現的一快閃記憶體控制方法。
以下敘述列舉本發明的多種實施例。以下敘述介紹本發明的基本概念,且並非意圖限制本發明內容。實際發明範圍應依照申請專利範圍界定之。
第1圖以方塊圖圖解根據本發明一種實施方式所實現的一資料儲存裝置102。資料儲存裝置102包括一快閃記憶體(FLASH memory)104以及一控制器106。快閃記憶體104之實體空間包括複數個區塊(blocks,皆以BLK標號)。控制器106係用於管理該等區塊BLK。在該控制器106操作下,該等區塊部分推入一閒置佇列(spare queue)108,以待配置作系統區塊(system blocks)110儲存系統資訊、或待配置作資料區塊(data blocks)112作資料儲存(data storage)。此外,該控制器106更包括使該等區塊中抹除計數(erase count)高於一過熱高標(以下標示為OverUsed_H)者推入一凍結佇列(jail queue)114凍結不用。該控制器106將特別監控該閒置佇列108內的區塊數量以及該閒置佇列108各區塊的抹除計數。當該閒置佇列108內的區塊數量低於一清潔需求界限(以下標示為Clean_TH)、且該閒置佇列108存在抹除計數高於一過熱低標(以下標示為OverUsed_L)的區塊時,即代表閒置佇列108內的區塊數量不足、且閒置佇列108內存有已被頻繁使用之區塊。此時,控制器106將進行一考量抹寫平均之空間清潔。在一種實施方式中,控制器106可更根據該凍結佇列114內的區塊數量(例如,是否到達一設定值)或/以及使用者的操作狀況(例如,是否有重新上電之反覆操作)決定是否於清潔該快閃記憶體104之空間時(即作空間釋出,又稱Garbage Collection)更考量區塊之抹除計數,使該快閃記憶體104之抹寫平均。
根據所揭露技術,閒置佇列108之區塊數極為不足、急迫需要作空間清理的狀況也會考量抹寫平均問題。
在該閒置佇列108內的區塊數量低於該清潔需求界限Clean_TH、且該閒置佇列108有區塊之抹除計數高於該過熱低標OverUsed_L的狀況下,一種實施方式係令該控制器106於該凍結佇列114滿載、或/且使用者以反覆斷電/上電方式(英文稱此操作為Power Cycle)操作該快閃記憶體104時,使該快閃記憶體104之空間清潔(Garbage Collection)考量區塊之抹除計數。
詳細討論之,滿載之凍結佇列114代表凍結佇列114外儲存的資料相對而言為冷資料。由於冷資料區塊之無效頁數少,空間不易被釋出,因此,抹除計數低之區塊不太有機會被釋出再利用。至於以上所述之Power Cycle操作,常見於智慧型手機操作上。在智慧型手機應用中,快閃記憶體104可能已鋪寫大量資料,多數之區塊已配置為資料區塊112,僅餘少量的區塊得以應用。由於智慧型手機使用者常有隨意瀏覽網頁即關閉螢幕休眠之類的反覆操作,有限的可應用區塊會反覆抹寫來應付網頁瀏覽、與斷電/上電系統資訊紀錄…等需求(即對應Power Cycle操作)。如此一來,該些區塊之抹除計數會暴衝。整理之,上述「凍結佇列114滿載」或/以及「使用者反覆斷電/上電方式操作」相當不利於整體快閃記憶體104的抹寫平均。然而,依照本案所揭露之技術,抹寫平均需求不會因為快閃記憶體104迫切的空間清潔需求(即,閒置佇列108內的區塊數量低於該清潔需求界限Clean_TH)而被忽視。根據本案技術,當抹寫平均以及空間清潔需求同時發生時,控制器106對快閃記憶體104之空間清潔係考量有區塊之抹除計數,即在作空間清 潔時一併作抹寫平均。快閃記憶體104之壽命因而顯著延長。
在一種實施方式,控制器106於考量區塊之抹除計數作該快閃記憶體104之空間清潔時,係令該閒置佇列108中抹除計數最高之區塊作資料收集區塊。如此一來,過常使用之區塊可被配置來儲存冷資料,不再遭頻繁抹寫。在其他實施方式中,資料收集區塊可為該閒置佇列108中抹除計數次高之區塊。
在一種實施方式,控制器106於考量區塊之抹除計數作該快閃記憶體104之空間清潔時,係對上述資料區塊中抹除計數較低(例如,可為最低、或是包括最低與次低、或是自最低與次低中擇一…等)、或更同時無效頁數量較多之資料區塊作清潔。如此一來,不常使用的區塊可被釋出再利用。
在一種實施方式,控制器106面臨需配置新區塊之寫入需求時所配置的區塊(不同於空間清潔的資料收集區塊配置)係該閒置佇列108中抹除計數最低之區塊。如此一來,不常使用的區塊有機會被使用。事實上,所選擇的寫入區塊可為該閒置佇列108中抹除計數較低之區塊(例如,可為最低、或是包括最低與次低、或是自最低與次低中擇一…等)。
更有一種實施方式係令該控制器106於考量區塊之抹除計數作該快閃記憶體104之空間清潔後,更重整該閒置佇列108,使空白區塊(包括是原閒置佇列108中的區塊與該些自由區塊116)中具有較低抹除計數者佇列於該閒置佇列108中。該閒置佇列108重整後,控制器106面臨需配置新區塊之寫入需求時所配置的區塊係該閒置佇列108中抹除計數較低(甚至最低)之區塊。相較於未作閒置佇列108重整之技術,所述閒 置佇列108重整方式將使得自由區塊116中抹除計數低的區塊也有被使用的機會。
另外有一種實施方式是在檢查凍結佇列114與使用者狀況時更檢查閒置佇列108之區塊數量是否小於該清潔需求界限Clean_TH至少一預設量、且大於一報廢標準。若閒置佇列108之區塊數量小於該清潔需求界限Clean_TH至少一預設量、且大於一報廢標準,方允許在作空間清潔時考量區塊抹除計數。
以第1圖所示之實施方式為例,資料儲存裝置102更設置一隨機存取記憶體118,動態紀錄一閒置佇列管理資訊120(紀錄了該閒置佇列108內的區塊數量Spare_Blk_Cnt,且更紀錄了閒置區塊抹除計數Spare_Blk_Erase_Cnt以反應閒置佇列108是否存在抹除計數高於該過熱低標OverUsed_L的熱區塊)、一凍結佇列管理資訊122(如,標示該凍結佇列114滿載與否)、一反覆斷電/上電標誌Power_Cycle_Flag、以及一自由區塊抹除計數Free_Blk_Erase_Cnt。控制器106可基於隨機存取記憶體118所動態紀錄的內容120、或甚至122、Power_Cycle_Flag決定是否以考量抹除計數的方式對快閃記憶體104作空間清潔。此外,控制器106可基於閒置區塊抹除計數Spare_Blk_Erase_Cnt以及自由區塊抹除計數Free_Blk_Erase_Cnt的內容重整該閒置佇列108,使其中佇列有較低抹除計數之空白區塊。
此外,如第1圖所示,資料儲存裝置102可連結一主機124由該主機124控制。本案所揭露之資料儲存裝置可實現 為記憶卡(memory card)、通用序列匯流排閃存裝置(USB flash device)、固態硬碟(SSD)...等產品。另外有一種實施方式是採多晶片封裝、將NAND FLASH晶片與控制晶片包成一顆晶片-稱為嵌入式快閃記憶體模組(eMMC),可安裝於行動裝置如智慧型手機上,作其儲存媒體。
第2圖為流程圖,描述根據本發明一種實施方式所實現的一快閃記憶體控制方法,可由控制器106實行,以下搭配第1圖編號說明之。
步驟S202與步驟S204係對閒置佇列108作監控。當閒置佇列108的區塊數量Spare_Blk_Cnt低於一清潔需求界限Clean_TH、但閒置佇列108尚未有區塊之抹除計數高於一過熱低標OverUsed_L時,對該快閃記憶體104作一般空間清潔(步驟S206)。所謂一般空間清潔可不考量區塊的抹除計數,單純是將無效頁多的多個區塊之資料集中至一閒置區塊,以釋放多個區塊的空間。倘若閒置佇列108的區塊數量Spare_Blk_Cnt低於該清潔需求界限Clean_TH、且閒置佇列108有區塊之抹除計數高於該過熱低標OverUsed_L,則對該快閃記憶體更進行步驟S208之判斷,辨別凍結佇列114是否滿載、且/或辨識所述之反覆斷電/上電標誌Power_Cycle_Flag是否為真;或者,另有實施方式在步驟S208更判斷閒置佇列108之區塊數量Spare_Blk_Cnt是否小於該清潔需求界限Clean_TH至少一預設量、且大於一報廢標準。若步驟S208判斷為真,則進行步驟S210,於清潔該快閃記憶體108之空間時考量區塊之抹除計數,使該快閃記憶體104之抹寫平均。
步驟S212係設計於步驟S210之後,用於重整閒置佇列108,使空白區塊中具有較低抹除計數者佇列於該閒置佇列108中。步驟S214將監控是否有需配置新區塊之寫入需求發生(不同於空間清潔的資料收集區塊配置)。若有配置新區塊作寫入的需求,則進行步驟S216,將閒置佇列108中抹除計數較低(甚至最低)之區塊配置來寫入資料。步驟S216之區塊配置後,流程可回到步驟S202、S204繼續對閒置佇列108作監控。所述閒置佇列108重整步驟S212也可更設計在步驟S206之一般空間清潔之後。或者,部分實施方式是略去該步驟S212。
上述實施方式所述之控制器106可包括運算單元與唯讀處理器(ROM)。以上所揭露的各技術步驟可佐以程式化方式呈韌體實現;相關程式碼係載於唯讀記憶體中,由運算單元執行之。此外,其他採用同樣概念控制一快閃記憶體的技術都屬於本案所欲保護的範圍。本案更涉及快閃記憶體的控制方法,不限定以特定架構的控制器實現。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟悉此項技藝者,在不脫離本發明之精神和範圍內,當可做些許更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
102‧‧‧資料儲存裝置
104‧‧‧快閃記憶體
106‧‧‧控制器
108‧‧‧閒置佇列
110‧‧‧系統區塊
112‧‧‧資料區塊
114‧‧‧凍結佇列
116‧‧‧自由區塊
118‧‧‧隨機存取記憶體
120‧‧‧閒置佇列管理資訊
122‧‧‧凍結佇列管理資訊
124‧‧‧主機
BLK‧‧‧區塊
Free_Blk_Erase_Cnt‧‧‧自由區塊抹除計數
Power_Cycle_Flag‧‧‧反覆斷電/上電操作標誌
Spare_Blk_Cnt‧‧‧閒置區塊數量
Spare_Blk_Erase_Cnt‧‧‧閒置區塊抹除計數

Claims (20)

  1. 一種資料儲存裝置,包括:一快閃記憶體,其實體空間包括複數個區塊;以及一控制器,管理該快閃記憶體的該等區塊及一閒置佇列,其中,該控制器更於該閒置佇列內的區塊數量低於一清潔需求界限,且該閒置佇列存在一抹除計數高於一過熱低標的區塊時,進行一考量抹寫平均之空間清潔。
  2. 如申請專利範圍第1項所述之資料儲存裝置,其中:該控制器又包含,使一抹除計數高於一過熱高標的區塊凍結不用。
  3. 如申請專利範圍第1項所述之資料儲存裝置,其中:該控制器更管理一凍結佇列,且係在該凍結佇列內之區塊個數到達一設定值時,進行該考量抹寫平均之空間清潔。
  4. 如申請專利範圍第3項所述之資料儲存裝置,其中:該控制器係於該快閃記憶體重新上電時,進行該考量抹寫平均之空間清潔。
  5. 如申請專利範圍第1項所述之資料儲存裝置,其中:該控制器作該考量抹寫平均之空間清潔時係以閒置佇列內一抹除計數最高之區塊作資料收集區塊。
  6. 如申請專利範圍第1項所述之資料儲存裝置,其中:該控制器作該考量抹寫平均之空間清潔時係以閒置佇列內一抹除計數次高之區塊作資料收集區塊。
  7. 如申請專利範圍第1項所述之資料儲存裝置,其中: 該控制器作該考量抹寫平均之空間清潔時係清潔一抹除計數較低的資料區塊。
  8. 如申請專利範圍第1項所述之資料儲存裝置,其中:該控制器作該考量抹寫平均之空間清潔時係清潔一抹除計數較低且無效頁數量較多的資料區塊。
  9. 如申請專利範圍第1項所述之資料儲存裝置,其中:該考量抹寫平均之空間清潔後,該控制器以該閒置佇列中抹除計數最低之區塊作為寫入區塊。
  10. 如申請專利範圍第1項所述之資料儲存裝置,其中:該考量抹寫平均之空間清潔後,該控制器以該閒置佇列中抹除計數較低之區塊作為寫入區塊。
  11. 一種快閃記憶體控制方法,包括:建立一閒置佇列;並且當該閒置佇列內的區塊數量低於一清潔需求界限,且該閒置佇列存在抹除計數高於一過熱低標的區塊時,進行一考量抹寫平均之空間清潔。
  12. 如申請專利範圍第11項所述之快閃記憶體控制方法,更包括:使抹除計數高於一過熱高標的區塊凍結不用。
  13. 如申請專利範圍第11項所述之快閃記憶體控制方法,更包括建立一凍結佇列,且係於該凍結佇列內之區塊個數到達一設定值時,進行該考量抹寫平均之空間清潔。
  14. 如申請專利範圍第13項所述之快閃記憶體控制方法,其中: 係於該快閃記憶體重新上電時,進行該考量抹寫平均之空間清潔。
  15. 如申請專利範圍第11項所述之快閃記憶體控制方法,其中:該考量抹寫平均之空間清潔,係以閒置佇列內一抹除計數最高之區塊作資料收集區塊。
  16. 如申請專利範圍第11項所述之快閃記憶體控制方法,其中:該考量抹寫平均之空間清潔,係以閒置佇列內一抹除計數次高之區塊作資料收集區塊。
  17. 如申請專利範圍第11項所述之快閃記憶體控制方法,其中:該考量抹寫平均之空間清潔,係清潔一抹除計數較低的資料區塊。
  18. 如申請專利範圍第11項所述之快閃記憶體控制方法,其中:該考量抹寫平均之空間清潔,係清潔一抹除計數較低且無效頁數量較多的資料區塊。
  19. 如申請專利範圍第11項所述之快閃記憶體控制方法,其中:該抹寫平均之空間清潔後,係以該閒置佇列中抹除計數最低之區塊作為寫入區塊。
  20. 如申請專利範圍第11項所述之快閃記憶體控制方法,其中:該抹寫平均之空間清潔後,係以該閒置佇列中抹除計數較低之區塊作為寫入區塊。
TW102131199A 2013-08-30 2013-08-30 資料儲存裝置以及快閃記憶體控制方法 TWI529719B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
TW102131199A TWI529719B (zh) 2013-08-30 2013-08-30 資料儲存裝置以及快閃記憶體控制方法
CN201310478390.9A CN104424112B (zh) 2013-08-30 2013-10-14 数据储存装置以及快闪存储器控制方法
US14/255,165 US9720820B2 (en) 2013-08-30 2014-04-17 Data storage device and flash memory control method
US15/629,892 US20170286289A1 (en) 2013-08-30 2017-06-22 Data storage device and flash memory control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW102131199A TWI529719B (zh) 2013-08-30 2013-08-30 資料儲存裝置以及快閃記憶體控制方法

Publications (2)

Publication Number Publication Date
TW201508749A true TW201508749A (zh) 2015-03-01
TWI529719B TWI529719B (zh) 2016-04-11

Family

ID=52584895

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102131199A TWI529719B (zh) 2013-08-30 2013-08-30 資料儲存裝置以及快閃記憶體控制方法

Country Status (3)

Country Link
US (2) US9720820B2 (zh)
CN (1) CN104424112B (zh)
TW (1) TWI529719B (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9329992B2 (en) * 2013-12-04 2016-05-03 Silicon Motion, Inc. Data storage device and flash memory control method
CN106325764B (zh) * 2015-07-08 2021-02-26 群联电子股份有限公司 存储器管理方法、存储器控制电路单元与存储器存储装置
US9886208B2 (en) * 2015-09-25 2018-02-06 International Business Machines Corporation Adaptive assignment of open logical erase blocks to data streams
KR102601211B1 (ko) 2016-06-01 2023-11-10 삼성전자주식회사 빠른 재사용 메모리 블록 검출 방법 및 이를 이용한 메모리 블록 관리 방법
JP2018010507A (ja) * 2016-07-14 2018-01-18 富士通株式会社 メモリ管理プログラム、メモリ管理方法及びメモリ管理装置
JP6553566B2 (ja) * 2016-09-23 2019-07-31 東芝メモリ株式会社 メモリシステムおよび制御方法
KR20190073132A (ko) * 2017-12-18 2019-06-26 에스케이하이닉스 주식회사 저장 장치 및 그 동작 방법
TWI658462B (zh) 2018-01-19 2019-05-01 慧榮科技股份有限公司 管理快閃記憶體模組的方法及相關的快閃記憶體控制器及電子裝置
US10838621B2 (en) * 2018-08-14 2020-11-17 Silicon Motion, Inc. Method and flash memory controller capable of avoiding inefficient memory block swap or inefficient garbage collection
TWI705331B (zh) * 2019-06-24 2020-09-21 群聯電子股份有限公司 有效資料合併方法、記憶體控制電路單元與記憶體儲存裝置
US11481119B2 (en) * 2019-07-15 2022-10-25 Micron Technology, Inc. Limiting hot-cold swap wear leveling
CN110659217B (zh) * 2019-08-30 2021-10-15 苏州浪潮智能科技有限公司 一种固态硬盘的垃圾回收方法、装置、设备及存储介质
CN111552650B (zh) * 2020-04-13 2021-03-02 深圳市时创意电子有限公司 一种数据保存方法、装置、存储介质和数据存储设备
TWI748410B (zh) * 2020-04-15 2021-12-01 慧榮科技股份有限公司 用來針對非揮發性記憶體進行區塊管理的方法以及設備
US11550727B2 (en) 2020-06-18 2023-01-10 Micron Technology, Inc. Zone-aware memory management in memory subsystems
KR20220030090A (ko) * 2020-09-02 2022-03-10 에스케이하이닉스 주식회사 저장 장치 및 그 동작 방법

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8275928B2 (en) 2008-05-15 2012-09-25 Silicon Motion, Inc. Memory module and method for performing wear-leveling of memory module using remapping, link, and spare area tables
US8954654B2 (en) * 2008-06-18 2015-02-10 Super Talent Technology, Corp. Virtual memory device (VMD) application/driver with dual-level interception for data-type splitting, meta-page grouping, and diversion of temp files to ramdisks for enhanced flash endurance
US20100017650A1 (en) 2008-07-19 2010-01-21 Nanostar Corporation, U.S.A Non-volatile memory data storage system with reliability management
TWI364661B (en) * 2008-09-25 2012-05-21 Silicon Motion Inc Access methods for a flash memory and memory devices
WO2011010348A1 (ja) * 2009-07-23 2011-01-27 株式会社日立製作所 フラッシュメモリ装置
US8402242B2 (en) * 2009-07-29 2013-03-19 International Business Machines Corporation Write-erase endurance lifetime of memory storage devices
US8316176B1 (en) * 2010-02-17 2012-11-20 Western Digital Technologies, Inc. Non-volatile semiconductor memory segregating sequential data during garbage collection to reduce write amplification
US9405670B2 (en) * 2011-06-09 2016-08-02 Tsinghua University Wear leveling method and apparatus
CN102222046B (zh) * 2011-06-09 2013-09-18 清华大学 一种磨损均衡方法及装置
KR20140050941A (ko) * 2012-10-22 2014-04-30 삼성전자주식회사 비휘발성 메모리 장치의 데이터 관리 방법
US9411718B2 (en) * 2012-12-21 2016-08-09 Seagate Technology Llc Method to apply fine grain wear leveling and garbage collection

Also Published As

Publication number Publication date
CN104424112A (zh) 2015-03-18
TWI529719B (zh) 2016-04-11
US20150067239A1 (en) 2015-03-05
US9720820B2 (en) 2017-08-01
US20170286289A1 (en) 2017-10-05
CN104424112B (zh) 2017-10-31

Similar Documents

Publication Publication Date Title
TWI529719B (zh) 資料儲存裝置以及快閃記憶體控制方法
TWI597605B (zh) 用於資料儲存裝置的損耗平均方法
TWI515736B (zh) 資料儲存裝置以及快閃記憶體控制方法
CN102648457B (zh) 使用混合存储来延伸ssd生存期
US9298534B2 (en) Memory system and constructing method of logical block
US8065469B2 (en) Static wear leveling
TWI454916B (zh) 儲存單元管理方法、記憶體控制器與記憶體儲存裝置
US8606970B2 (en) Data writing method for non-volatile memory, and controller and storage system using the same
US20070168607A1 (en) Storage device using nonvolatile cache memory and control method thereof
TWI436369B (zh) 記憶裝置之使用壽命量測方法及系統內編程碼置換方法、及其資料儲存系統
US8595523B2 (en) Data writing method for non-volatile memory, and controller and storage system using the same
JP2011070346A (ja) メモリシステム
CN110674056B (zh) 一种垃圾回收方法及装置
CN104516471A (zh) 一种管理存储器系统的电源的方法和装置
CN101702139B (zh) 一种访问Nand闪存数据的方法和装置
CN105224474A (zh) 固态硬盘闪存转换层的实现系统和闪存转换层的实现装置
TWI594244B (zh) 資料儲存裝置以及快閃記憶體控制方法
TW202238369A (zh) 在快閃記憶體中進行耗損平衡操作的方法和相關控制器以及儲存系統
US20150186058A1 (en) Data storing method, memory control circuit unit and memory storage apparatus
CN107765989B (zh) 一种存储设备控制芯片、存储设备及存储设备管理方法
CN105653468B (zh) 一种使用mram的存储设备
TWI511035B (zh) 動態調整快取層級方法
WO2021082107A1 (zh) 一种提高耗损平均技术效率的方法
CN105630696A (zh) 一种利用mram保护nand的方法及存储结构
JP2005276288A (ja) 不揮発性記憶装置の寿命管理方法