TW201405510A - 源極驅動器、其運作方法及其顯示裝置 - Google Patents

源極驅動器、其運作方法及其顯示裝置 Download PDF

Info

Publication number
TW201405510A
TW201405510A TW101126503A TW101126503A TW201405510A TW 201405510 A TW201405510 A TW 201405510A TW 101126503 A TW101126503 A TW 101126503A TW 101126503 A TW101126503 A TW 101126503A TW 201405510 A TW201405510 A TW 201405510A
Authority
TW
Taiwan
Prior art keywords
transistor
operational amplifier
signal
coupled
switch
Prior art date
Application number
TW101126503A
Other languages
English (en)
Other versions
TWI474301B (zh
Inventor
Chih-Fu Yang
Ming-Hung Tu
Yu-Hsi Ho
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW101126503A priority Critical patent/TWI474301B/zh
Priority to CN201210384323.6A priority patent/CN102915694B/zh
Publication of TW201405510A publication Critical patent/TW201405510A/zh
Application granted granted Critical
Publication of TWI474301B publication Critical patent/TWI474301B/zh

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一種源極驅動器、其運作方法及其顯示裝置。源極驅動器包括介面電路、數位類比轉換器及緩衝單元。介面電路依據時序信號輸出所閂鎖的顯示資料至數位類比轉換器,以將顯示資料轉換為資料電壓。緩衝單元接收參考電壓及資料電壓,且具有運算放大器。緩衝單元依據第一閂鎖信號及第二閂鎖信號將資料電壓及參考電壓提供至運算放大器的第一輸入端或第二輸入端。緩衝單元依據第二閂鎖信號將運算放大器的第一輸入端及第二輸入端交替地接收參考電壓及資料電壓,並且將第二輸入端及第一輸入端交替地耦接至運算放大器的輸出端。

Description

源極驅動器、其運作方法及其顯示裝置
本發明是有關於一種源極驅動器、其運作方法及其顯示裝置,且特別是有關於一種具有運算放大器的源極驅動器、其運作方法及其顯示裝置。
隨著製造技術的進步,具有高畫質、空間利用效率佳、低消耗功率、無輻射等優越特性的平面顯示器,如液晶顯示器(LCD)、有機發光二極體顯示器(OLED),已逐漸取代舊有的陰極射線管,而成為市場的主流。在顯示裝置的驅動系統中,源極驅動器用以轉換數位資料為像素電壓,並且像素電壓提供至被致能的像素中,其中源極驅動器會利用輸出緩衝器增加像素電壓的驅動能力。
一般而言,源極驅動器的輸出緩衝器會利用運算放大器來實現,並且運算放大器為差動輸入。然而,由電子元件所組成的運算放大器的特性並不理想,以致於運算放大的輸入端的電壓會不同而形成偏移電壓,進而影響運算放大器的輸出端的電壓。依據上述,在運算放大器的輸出端的電壓受偏移電壓的影響下,像素所呈現的光學效果會與預期的光學效果不同,以致於影響了顯示面板的顯示品質。
本發明提供一種的源極驅動器、其運作方法及其顯示 裝置,運算放大器的輸入端交替地接收參考電壓及資料電壓,並且運算放大器的輸入端交替地耦接至運算放大器的一輸出端,藉此可降低運算放大器的偏移電壓影響至顯示面板的的顯示品質。
本發明提出一種源極驅動器,包括一介面電路、一數位類比轉換器及一緩衝單元。介面電路接收顯示資料並依據一時序信號輸出所閂鎖的顯示資料。數位類比轉換器耦接介面電路,將顯示資料轉換為一資料電壓。緩衝單元接收一第一閂鎖信號、一第二閂鎖信號及一參考電壓,耦接數位類比轉換器以接收資料電壓,且具有一運算放大器。緩衝單元依據第一閂鎖信號將資料電壓提供至運算放大器的一第一輸入端或一第二輸入端,緩衝單元依據第二閂鎖信號將參考電壓提供至運算放大器的第一輸入端或第二輸入端。緩衝單元依據第二閂鎖信號將運算放大器的第一輸入端及第二輸入端交替地接收參考電壓及資料電壓,並且將第二輸入端及第一輸入端交替地耦接至運算放大器的一輸出端。
本發明亦提出一種顯示裝置,包括一顯示面板、一閘極驅動器及一如上所述的源極驅動器。閘極驅動器耦接顯示面板,用以提供多個閘極驅動信號至顯示面板。上述源極驅動器耦接顯示面板,用以提供多個像素電壓至顯示面板,其中運算放大器的輸出端提供這些像素電壓。
在本發明之一實施例中,緩衝單元包括一多工器、一資料控制單元及一切換控制單元。多工器耦接數位類比轉 換器以接收資料電壓及參考電壓,並依據一選擇信號輸出資料電壓或參考電壓。資料控制單元耦接多工器及接收第一閂鎖信號及第二閂鎖信號,且提供選擇信號,資料控制單元依據第一閂鎖信號及第二閂鎖信號決定選擇信號的電壓準位。切換控制單元接收第二閂鎖信號,用以提供一端點切換信號及端點切換信號的反相信號,並依據第二閂鎖信號切換端點切換信號的電壓準位。其中,緩衝單元依據端點切換信號及其反相信號將運算放大器的第一輸入端及第二輸入端交替地接收至參考電壓及資料電壓,並且將第一輸入端及第二輸入端交替地耦接至運算放大器的輸出端。
在本發明之一實施例中,運算放大器為一截波運算放大器。
在本發明之一實施例中,截波運算放大器包括一第一電晶體、一第二電晶體、一第三電晶體、一第四電晶體、一第五電晶體、一第一電流源、一第二電流源、一第一開關、一第二開關、一第三開關、一第四開關、一第五開關、一第六開關、一第七開關及一第八開關。第一電晶體的第一端接收一系統電壓。第二電晶體的第一端接收系統電壓,第二電晶體的控制端耦接第一電晶體的控制端。第三電晶體的第一端接收系統電壓,第三電晶體的第二端為運算放大器的輸出端。第四電晶體的第一端耦接第一電晶體的第二端,第四電晶體的控制端為運算放大器的第一輸入端。第五電晶體的第一端耦接第二電晶體的第二端,第五 電晶體的第二端耦接第四電晶體的第二端,第五電晶體的控制端為運算放大器的第二輸入端。第一電流源耦接於第四電晶體的第二端與一接地電壓之間。第二電流源耦接於第三電晶體的第二端與接地電壓之間。第一開關耦接於第一電晶體的控制端與第一電晶體的第二端之間。第二開關耦接於第二電晶體的控制端與第二電晶體的第二端之間。第三開關耦接於第二電晶體的第二端與第三電晶體的控制端之間。第四開關耦接於第一電晶體的第二端與第三電晶體的控制端之間。第五開關耦接於多工器的輸出端與第四電晶體的控制端之間。第六開關耦接於多工器的輸出端與第五電晶體的控制端之間。第七開關耦接於第五電晶體的控制端與第三電晶體的第二端之間。第八開關耦接於第四電晶體的控制端與第三電晶體的第二端之間。其中,第一開關、第三開關、第六開關及第八開關受控於端點切換信號而導通,第二開關、第四開關、第五開關及第七開關受控於端點切換信號的反相信號而導通。
在本發明之一實施例中,緩衝單元更包括一第九開關、一第十開關、一第十一開關及一第十二開關。第九開關耦接於多工器的輸出端與運算放大器的第一輸入端之間。第十開關耦接於多工器的輸出端與運算放大器的第二輸入端之間。第十一開關耦接於運算放大器的第一輸入端與輸出端之間。第十二開關耦接於運算放大器的第二輸入端與輸出端之間。其中,第九開關及第十二開關受控於端點切換信號而導通,第十開關及第十一開關受控於端點切 換信號的反相信號而導通。
在本發明之一實施例中,切換控制單元包括一JK正反器。JK正反器的第一輸入端及第二輸入端接收一高準位電壓,JK正反器的觸發端接收第二閂鎖信號,JK正反器的第一輸出端輸出端點切換信號,JK正反器的第二輸出端輸出端點切換信號的反相信號。
在本發明之一實施例中,資料控制單元包括一閂鎖器。閂鎖器的設定輸入端接收第一閂鎖信號,閂鎖器的重置輸入端接收第二閂鎖信號,閂鎖器的輸出端輸出選擇信號。
本發明提出一種源極驅動器的運作方法,包括下列步驟。依據一時序信號將一顯示資料轉換為一資料電壓。依據一第一閂鎖信號將資料電壓提供至運算放大器的一第一輸入端或一第二輸入端。依據第二閂鎖信號將參考電壓提供至運算放大器的第一輸入端或第二輸入端。運算放大器的第一輸入端及第二輸入端依據第二閂鎖信號交替地接收資料電壓及參考電壓,並且第二輸入端及第一輸入端依據第二閂鎖信號交替地耦接至運算放大器的一輸出端。
在本發明之一實施例中,“運算放大器的第一輸入端及第二輸入端依據第二閂鎖信號交替地接收資料電壓及參考電壓,並且第二輸入端及第一輸入端依據第二閂鎖信號交替地耦接至運算放大器的輸出端”的步驟包括:依據第二閂鎖信號產生一端點切換信號及其反相信號,其中端點切換信號的電壓準位受控於第二閂鎖信號而切換;運算放大 器的第一輸入端及第二輸入端依據端點切換信號及其反相信號交替地接收資料電壓及參考電壓,並且第二輸入端及第一輸入端依據端點切換信號交替地耦接至運算放大器的輸出端。
在本發明之一實施例中,第二閂鎖信號的多個致能時間分別位於第一閂鎖信號的多個致能時間之間。
基於上述,本發明實施例的源極驅動器、其運作方法及其顯示裝置,緩衝單元依據第二閂鎖信號將運算放大器的正輸入端及負輸入端交替地接收參考電壓及資料電壓,並且運算放大器的正輸入端及負輸入端中交替地耦接至運算放大器的輸出端。藉此,可降低運算放大器的偏移電壓對顯示面板的的顯示品質的影響。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1為依據本發明一實施例的顯示裝置的系統示意圖。請參照圖1,在本實施例中,顯示裝置100包括時序控制器110、閘極驅動器120、源極驅動器130及顯示面板140,其中顯示面板140在此以有機發光顯示面板為例,但本發明實施例不以此為限。閘極驅動器120耦接時序控制器110及顯示面板140,以受控於時序控制器110將依序傳送多個至顯示面板140,以逐列開啟驅動顯示面板140的像素(未繪示)。源極驅動器130耦接時序控制器110 及顯示面板140,以受控於時序控制器110提供多個像素電壓VP至顯示面板140中開啟的像素(未繪示),藉此顯示面板140可對應地顯示影像。
圖2為圖1依據本發明一實施例的源極驅動器的系統示意圖。請參照圖1及圖2,在本實施例中,源極驅動器130’包括多個資料通道210,其中這些資料通道210接收多個顯示資料Ddisp後提供這些像素電壓VP,並且顯示資料Ddisp可以是由時序控制器110所提供,但本發明實施例不以此為限。每一資料通道210包括介面電路211、數位類比轉換器213及緩衝單元215。介面電路211接收顯示資料Ddisp及時序信號STI,用以閂鎖對應的顯示資料Ddisp,並且依據時序信號STI輸出所閂鎖的顯示資料Ddisp。數位類比轉換器213耦接介面電路211,用以將介面電路211所輸出的顯示資料Ddisp轉換為資料電壓Vdata。
緩衝單元215接收第一閂鎖信號STB1、第二閂鎖信號STB2及參考電壓Vref,並且耦接數位類比轉換器213以接收資料電壓Vdata,其中第一閂鎖信號STB1、第二閂鎖信號STB2可以是由時序控制器110所提供,參考電壓Vref可以是由電源供應器(未繪示)所提供,但本發明實施例不以此為限。在本實施例中,緩衝單元215具有運算放大器OP,利用運算放大器OP構成緩衝器(buffer),例如利用運算放大器OP實現電壓隨耦器。以形成電壓隨耦器而言,運算放大器OP的正輸入端(對應第一輸入端) 及負輸入端(對應第二輸入端)的其中之一用以接收參考電壓Vref或資料電壓Vdata,而運算放大器OP的正輸入端及負輸入端的其中另一耦接至運算放大器OP的輸出端,並且運算放大器OP的輸出端提供對應的像素電壓VP(亦即運算放大器OP的輸出端的電壓準位為像素電壓VP的電壓準位)。
進一步來說,緩衝單元215會依據第一閂鎖信號STB1及第二閂鎖信號STB2決定提供資料電壓Vdata或參考電壓Vref至運算放大器OP,亦即緩衝單元215在受第一閂鎖信號STB1觸發時會將資料電壓Vdata提供至運算放大器OP,緩衝單元215在受第二閂鎖信號STB2觸發時會將參考電壓Vref提供至運算放大器OP。
並且,緩衝單元215會依據第二閂鎖信號STB2決定由運算放大器OP的正輸入端或負輸入端來接收參考電壓Vref及資料電壓Vdata。當緩衝單元215依據第二閂鎖信號STB2決定由運算放大器OP的正輸入端用來接收參考電壓Vref及資料電壓Vdata時,緩衝單元215會將運算放大器OP的負輸入端會耦接運算放大器OP的輸出端,上述可參照緩衝單元215中實線L1及L2所示。當緩衝單元215依據第二閂鎖信號STB2決定由運算放大器OP的負輸入端用來接收參考電壓Vref及資料電壓Vdata時,緩衝單元215會將運算放大器OP的正輸入端會耦接運算放大器OP的輸出端,上述可參照緩衝單元215中虛線L3及L4所示。
換言之,緩衝單元215依據第一閂鎖信號STB1將資料電壓Vdata提供至運算放大器OP的正輸入端或負輸入端,緩衝單元215依據第二閂鎖信號STB2將參考電壓Vref提供至運算放大器的正輸入端或負輸入端,緩衝單元215依據第二閂鎖信號STB將運算放大器OP的正輸入端及負輸入端交替地接收參考電壓Vref及資料電壓Vdata,並且將運算放大器OP的負輸入端及正輸入端交替地耦接至運算放大器OP的輸出端。
依據有機發光顯示面板而言,每一畫素(未繪示)會先接收參考電壓Vref來進行畫面的重置(亦即畫素電壓VP先對應參考電壓Vref),接著接收資料電壓Vdata(亦即畫素電壓VP接著對應資料電壓Vdata),其中資料電壓Vdata與參考電壓Vref之間的壓差用以控制顯示面板中每一畫素應顯示的亮度。因此,緩衝單元215依據第二閂鎖信號STB2將運算放大器OP的正輸入端及負輸入端交替地接收參考電壓Vref及資料電壓Vdata,會導致顯示面板140中每一列畫素(未繪示)的顯示效果會與相鄰列畫素(未繪示)的顯示效果呈現互補,藉此可降低運算放大器OP的正輸入端與負輸入端間的偏移電壓對顯示面板的的顯示品質的影響。
此外,在本發明的一實施例中,透過調整運算放大器OP的正輸入端及負輸入端接收參考電壓Vref及資料電壓Vdata的起始順序,亦即在一畫面期間中由運算放大器OP的正輸入端開始接收參考電壓Vref及資料電壓Vdata,在 下一畫面期間中由運算放大器OP的負輸入端開始接收參考電壓Vref及資料電壓Vdata,則一畫面期間中每一列畫素(未繪示)的顯示效果會與在下一畫面期間中同一列畫素(未繪示)的顯示效果呈現互補。
圖3為圖2依據本發明一實施例的源極驅動器的驅動信號的波形示意圖。請參照圖2及圖3,依據上述,參考電壓Vref及資料電壓Vdata會交替地提供至運算放大器OP,因此第二閂鎖信號STB2的多個致能時間P2分別位於第一閂鎖信號STB1的多個致能時間P1之間。
在本實施例中,緩衝單元215依據第二閂鎖信號STB將運算放大器OP的正輸入端及負輸入端交替地接收參考電壓Vref及資料電壓Vdata,並且將運算放大器OP的負輸入端及正輸入端交替地耦接至運算放大器OP的輸出端。依據上述,以對應單一畫素的畫素電壓VP而言,緩衝單元215所輸出的一組電壓(如參考電壓Vref1及資料電壓Vdata1)可能為參考電壓Vref加上偏移電壓的參考電壓Vref及資料電壓Vdata,或者為減去偏移電壓的參考電壓Vref及資料電壓Vdata。由於每一畫素的亮度(即灰階值)決定於對應的參考電壓Vref及對應的資料電壓Vdata的壓差,因此顯示面板140中每一畫素(未繪示)的顯示效果受偏移電壓的影響較低。
同樣地,以對應同一資料通道210的畫素電壓VP而言,緩衝單元215依序輸出的兩組電壓(如參考電壓Vref1及資料電壓Vdata1與參考電壓Vref2與資料電壓Vdata2) 其中之一為加上偏移電壓參考電壓Vref及資料電壓Vdata,上述兩組電壓的其中另一為減去偏移電壓的參考電壓Vref及資料電壓Vdata,因此顯示面板140中兩相鄰列畫素(未繪示)所接收的參考電壓(如Vref1及Vref2)與資料電壓(如Vdata1及Vdata2)的壓差會互補,以降低運算放大器OP的正輸入端與負輸入端間的偏移電壓的影響。
圖4為圖2依據本發明一實施例的緩衝單元的電路示意圖。請參照圖2、圖3及圖4,在本實施例中,緩衝單元215’包括切換控制單元(在此以JK正反器410為例)、資料控制單元(在此以閂鎖器420為例)、多工器MX1及截波運算放大器COP。
JK正反器410的輸入端J及K(對應第一輸入端及第二輸入端)接收高準位電壓“1”,並且JK正反器410的觸發端CLK接收第二閂鎖信號STB2,其中JK正反器410是以正緣觸發為例。JK正反器410的正輸出端Q(對應第一輸出端)輸出端點切換信號CHOP,JK正反器410的負輸出端/Q(對應第二輸出端)輸出端點切換信號CHOP的反相信號CHOP’。依據上述,切換控制單元會接收第二閂鎖信號STB2,以提供端點切換信號CHOP及端點切換信號的反相信號CHOP’,並依據第二閂鎖信號STB2切換端點切換信號切換信號CHOP及其反相信號CHOP’的電壓準位。亦即,切換控制單元(在此為JK正反器410)在受第二閂鎖信號STB2的正緣觸發時,會由低電壓準位“0”切換 至高電壓準位“1”或由高電壓準位“1”切換至低電壓準位“0”。
閂鎖器420的設定輸入端SET接收第一閂鎖信號STB1,閂鎖器420的重置輸入端RST接收第二閂鎖信號STB,閂鎖器420的輸出端輸出選擇信號SEL,其中閂鎖器420是以正緣觸發為例。依據上述,資料控制單元(在此為JK正反器410)接收第一閂鎖信號STB1及第二閂鎖信號STB2,且提供選擇信號SEL。並且,資料控制單元(在此為JK正反器410)依據第一閂鎖信號STB1及第二閂鎖信號STB2決定選擇信號SEL的電壓準位。亦即,資料控制單元(在此為JK正反器410)在受第二閂鎖信號STB2的正緣觸發時,會由低電壓準位“0”切換至高電壓準位“1”或由高電壓準位“1”切換至低電壓準位“0”。
多工器MX1耦接閂鎖器420以接收選擇信號SEL,耦接數位類比轉換器213以接收資料電壓Vdata,及接收參考電壓Vref,並且多工器MX1依據選擇信號SEL輸出資料電壓Vdata或參考電壓Vref。在本實施例中,當選擇信號SEL為低電壓準位“0”時,多工器MX1會輸出參考電壓Vref,因此截波運算放大器COP會對應第二閂鎖信號STB2接收到參考電壓Vref;當選擇信號SEL為高電壓準位“1”時,多工器MX1會輸出資料電壓Vdata,因此截波運算放大器COP會對應第一閂鎖信號STB1接收到資料電壓Vdata。
截波運算放大器COP包括電晶體T1~T5(對應第一 電晶體至第五電晶體)、電流源I1及I2(對應第一電流源及第二電流源)、開關SW1~SW8(對應第一開關至第八開關)。電晶體T1的源極(對應第一端)接收系統電壓VDD。電晶體T2的源極(對應第一端)接收系統電壓VDD,電晶體T2的閘極(對應控制端)耦接電晶體T1的閘極(控制端)。電晶體T3的源極(對應第一端)接收系統電壓VDD,電晶體T3的汲極(對應第二端)為輸出像素電壓VP。電晶體T4的汲極(對應第一端)耦接電晶體T1的汲極(對應第二端)。電晶體T5的汲極(對應第一端)耦接電晶體T2的汲極(對應第二端),電晶體T5的源極(對應第二端)耦接電晶體T4的源極(對應第二端)。電流源I1耦接於電晶體T4的源極與接地電壓VSS之間。電流源I2耦接於電晶體T3的源極與接地電壓VSS之間。
開關SW1耦接於電晶體T1的閘極(對應控制端)與電晶體T1的汲極之間。開關SW2耦接於電晶體T2的閘極(對應控制端)與電晶體T2的汲極之間。開關SW3耦接於電晶體T2的汲極與電晶體T3的閘極(對應控制端)之間。開關SW4耦接於電晶體T1的汲極與電晶體T3的閘極之間。開關SW5耦接於多工器MX1的輸出端與電晶體T4的閘極(對應控制端)之間。開關SW6耦接於多工器MX1的輸出端與電晶體T5的閘極(對應控制端)之間。開關SW7耦接於電晶體T5的閘極與電晶體T3的汲極之間。開關SW8耦接於電晶體T4的閘極與電晶體T3的汲 極之間。
在本實施例中,開關SW1、SW3、SW6及SW8受控於端點切換信號CHOP而導通,開關SW2、SW4、SW5及SW7受控於端點切換信號CHOP的反相信號CHOP’而導通。當開關SW1、SW3、SW6及SW8受控於端點切換信號CHOP而導通,開關SW2、SW4、SW5及SW7會不導通。此時,電晶體T1~T5的運作等同運算放大器OP,電晶體T4的閘極及電晶體T5的閘極等同於運算放大器OP的正輸入端及負輸入端,電晶體T3的汲極等同於運算放大器OP的輸出端。並且,電晶體T5的閘極接收參考電壓Vref及資料電壓Vdata,電晶體T4的閘極耦接至電晶體T3的汲極。
當開關SW2、SW4、SW5及SW7受控於端點切換信號CHOP的反相信號CHOP’而導通,開關SW1、SW3、SW6及SW8會不導通。此時,電晶體T1~T5的運作仍等同運算放大器OP,並且電晶體T4的閘極接收參考電壓Vref及資料電壓Vdata,電晶體T5的閘極耦接至電晶體T3的汲極。
依據截波運算放大器COP的動作,截波運算放大器COP的兩輸入端(即電晶體T4及T5的閘極)會依據端點切換信號CHOP而交替地接收參考電壓Vref及資料電壓Vdata,以及交替地耦接至輸出端(即電晶體T3的汲極)。依據上述,緩衝單元215’可依據端點切換信號CHOP及其反相信號CHOP將運算放大器OP的正輸入端及負輸入端 交替地接收至參考電壓Vref及資料電壓Vdata,並且將運算放大器OP的正輸入端及負輸入端交替地耦接至運算放大器OP的輸出端。
在本實施例中,截波運算放大器COP更包括電阻R1及電容C1,其中電阻R1及電容C1為串聯耦接於電晶體T3的閘極與汲極。透過電阻R1及電容C1,電晶體T3的汲極的電壓會交流回授至電晶體T3的閘極,以致於電晶體T3的汲極的電壓受雜訊影響可大幅降低。但在其他實施例中,基於電路的要求不同,電阻R1及電容C1可選擇性的配置,亦即可省略電阻R1及電容C1。
圖5為圖2依據本發明另一實施例的緩衝單元的電路示意圖。請參照圖3、圖4及圖5,在本實施例中,緩衝單元215”包括切換控制單元(在此以JK正反器510為例)、資料控制單元(在此以閂鎖器520為例)、運算放大器OP及開關SW9~SW12(對應第九開關至第十二開關)。其中,JK正反器510、閂鎖器520及多工器MX2的動作相似於圖4實施例所述JK正反器410、閂鎖器420及多工器MX1,在此則不再述贅。
開關SW9耦接於多工器MX2的輸出端與運算放大器OP的正輸入端之間。開關SW10耦接於多工器MX2的輸出端與運算放大器OP的負輸入端之間。開關SW11耦接於運算放大器OP的正輸入端與輸出端之間。開關SW12耦接於運算放大器OP的負輸入端與輸出端之間。
在本實施例中,開關SW9及SW12受控於端點切換 信號CHOP而導通,開關SW10及開關SW11受控於端點切換信號CHOP的反相信號CHOP’而導通。當開關SW9及SW12受控於端點切換信號CHOP而導通,開關SW10及開關SW11會不導通。此時,運算放大器OP的正輸入端接收參考電壓Vref及資料電壓Vdata,運算放大器OP的負輸入端耦接至運算放大器OP的輸出端。當開關SW10及開關SW11受控於端點切換信號CHOP的反相信號CHOP’而導通,開關SW9及SW12會不導通。此時,運算放大器OP的負輸入端接收參考電壓Vref及資料電壓Vdata,運算放大器OP的正輸入端耦接至運算放大器OP的輸出端。
依據開關SW9~SW12的動作,運算放大器OP的兩輸入端會依據端點切換信號CHOP而交替地接收參考電壓Vref及資料電壓Vdata,並且運算放大器OP的兩輸入端會依據端點切換信號CHOP而交替地耦接至運算放大器OP的輸出端。依據上述,緩衝單元215”可依據端點切換信號CHOP及其反相信號CHOP將運算放大器OP的正輸入端及負輸入端交替地接收至參考電壓Vref及資料電壓Vdata,並且將運算放大器OP的正輸入端及負輸入端交替地耦接至運算放大器OP的輸出端。
圖6為依據本發明一實施例的源極驅動器的運作方法的流程圖。請參照圖6,在本實施例中,源極驅動器的運作方法包括下列步驟。依據一時序信號將顯示資料轉換為資料電壓(步驟S610)。接著,依據第一閂鎖信號將資料 電壓提供至運算放大器的正輸入端或負輸入端(步驟S620),並且依據第二閂鎖信號將參考電壓提供至運算放大器的正輸入端或負輸入端(步驟S630)。最後,運算放大器的正輸入端及負輸入端依據第二閂鎖信號交替地接收資料電壓及參考電壓,並且運算放大器的正輸入端及負輸入端依據第二閂鎖信號交替地耦接至運算放大器的輸出端(步驟S640)。其中,運算放大器的輸出端的電壓準位會先對應參考電壓,接著運算放大器的輸出端的電壓準位對應資料電壓。在此,上述步驟的順序為用以說明,本發明實施例不以此為限。並且,上述步驟的細節可參照圖2至圖5的實施例,在此則不再贅述。
綜上所述,本發明實施例的源極驅動器、其運作方法及其顯示裝置,緩衝單元依據第二閂鎖信號將運算放大器的正輸入端及負輸入端交替地接收參考電壓及資料電壓,並且運算放大器的正輸入端及負輸入端中未接收參考電壓及資料電壓的一端耦接至運算放大器的輸出端。藉此,可降低運算放大器的偏移電壓對顯示面板的的顯示品質的影響。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
/Q‧‧‧負輸出端
0‧‧‧低電壓準位
1‧‧‧高電壓準位
100‧‧‧顯示裝置
110‧‧‧時序控制器
120‧‧‧閘極驅動器
130、130’‧‧‧源極驅動器
140‧‧‧顯示面板
210‧‧‧資料通道
211‧‧‧介面電路
213‧‧‧數位類比轉換器
215、215’、215”‧‧‧緩衝單元
410、510‧‧‧JK正反器
420、520‧‧‧閂鎖器
C1‧‧‧電容
CHOP‧‧‧端點切換信號
CHOP’‧‧‧反相信號
CLK‧‧‧觸發端
COP‧‧‧截波運算放大器
Ddisp‧‧‧顯示資料
I1、I2‧‧‧電流源
J、K‧‧‧輸入端
L1、L2‧‧‧實線
L3、L4‧‧‧虛線
MX1、MX2‧‧‧多工器
OP‧‧‧運算放大器
P1、P2‧‧‧致能時間
Q‧‧‧正輸出端
R1‧‧‧電阻
RST‧‧‧重置輸入端
SC‧‧‧掃描信號
SEL‧‧‧選擇信號
SET‧‧‧設定輸入端
STB1‧‧‧第一閂鎖信號
STB2‧‧‧第二閂鎖信號
STI‧‧‧時序信號
SW1~SW12‧‧‧開關
T1~T5‧‧‧電晶體
Vdata、Vdata1、Vdata2‧‧‧資料電壓
VDD‧‧‧系統電壓
VP‧‧‧像素電壓
Vref、Vref1、Vref2‧‧‧參考電壓
VSS‧‧‧接地電壓
S610、S620、S630、S640‧‧‧步驟
圖1為依據本發明一實施例的顯示裝置的系統示意圖。
圖2為圖1依據本發明一實施例的源極驅動器的系統示意圖。
圖3為圖2依據本發明一實施例的源極驅動器的驅動信號的波形示意圖。
圖4為圖2依據本發明一實施例的緩衝單元的電路示意圖。
圖5為圖2依據本發明另一實施例的緩衝單元的電路示意圖。
圖6為依據本發明一實施例的源極驅動器的運作方法的流程圖。
130’‧‧‧源極驅動器
210‧‧‧資料通道
211‧‧‧介面電路
213‧‧‧數位類比轉換器
215‧‧‧緩衝單元
Ddisp‧‧‧顯示資料
L1、L2‧‧‧實線
L3、L4‧‧‧虛線
OP‧‧‧運算放大器
STB1‧‧‧第一閂鎖信號
STB2‧‧‧第二閂鎖信號
STI‧‧‧時序信號
Vdata‧‧‧資料電壓
VP‧‧‧像素電壓
Vref‧‧‧參考電壓

Claims (19)

  1. 一種源極驅動器,包括:一介面電路,接收一顯示資料並依據一時序信號輸出所閂鎖的該顯示資料;一數位類比轉換器,耦接該介面電路,將該顯示資料轉換為一資料電壓;以及一緩衝單元,接收一第一閂鎖信號、一第二閂鎖信號及一參考電壓,耦接該數位類比轉換器以接收該資料電壓,且具有一運算放大器,該緩衝單元依據該第一閂鎖信號將該資料電壓提供至該運算放大器的一第一輸入端或一第二輸入端,該緩衝單元依據該第二閂鎖信號將該參考電壓提供至該運算放大器的該第一輸入端或該第二輸入端,該緩衝單元依據該第二閂鎖信號將該運算放大器的該第一輸入端及該第二輸入端交替地接收該參考電壓及該資料電壓,並且將該第二輸入端及該第一輸入端交替地耦接至該運算放大器的一輸出端,其中該輸出端的電壓準位先對應該參考電壓,接著該輸出端的電壓準位對應該資料電壓。
  2. 如申請專利範圍第1項所述之源極驅動器,其中該緩衝單元包括:一多工器,耦接該數位類比轉換器以接收該資料電壓及接收該參考電壓,並依據一選擇信號輸出該資料電壓或該參考電壓;一資料控制單元,耦接該多工器及接收該第一閂鎖信號及該第二閂鎖信號,且提供該選擇信號,該資料控制單 元依據該第一閂鎖信號及該第二閂鎖信號決定該選擇信號的電壓準位;以及一切換控制單元,接收該第二閂鎖信號,用以提供一端點切換信號及該端點切換信號的反相信號,並依據該第二閂鎖信號切換該端點切換信號的電壓準位;其中該緩衝單元依據該端點切換信號及其反相信號將該運算放大器的該第一輸入端及該第二輸入端交替地接收至該參考電壓及該資料電壓,並且將該第一輸入端及該第二輸入端交替地耦接至該運算放大器的該輸出端。
  3. 如申請專利範圍第2項所述之源極驅動器,其中該運算放大器為一截波運算放大器。
  4. 如申請專利範圍第3項所述之源極驅動器,其中該截波運算放大器包括:一第一電晶體,該第一電晶體的第一端接收一系統電壓;一第二電晶體,該第二電晶體的第一端接收該系統電壓,該第二電晶體的控制端耦接該第一電晶體的控制端;一第三電晶體,該第三電晶體的第一端接收該系統電壓,該第三電晶體的第二端為該運算放大器的該輸出端;一第四電晶體,該第四電晶體的第一端耦接該第一電晶體的第二端,該第四電晶體的控制端為該運算放大器的該第一輸入端;一第五電晶體,該第五電晶體的第一端耦接該第二電晶體的第二端,該第五電晶體的第二端耦接該第四電晶體 的第二端,該第五電晶體的控制端為該運算放大器的該第二輸入端;一第一電流源,耦接於該第四電晶體的第二端與一接地電壓之間;一第二電流源,耦接於該第三電晶體的第二端與該接地電壓之間;一第一開關,耦接於該第一電晶體的控制端與該第一電晶體的第二端之間;一第二開關,耦接於該第二電晶體的控制端與該第二電晶體的第二端之間;一第三開關,耦接於該第二電晶體的第二端與該第三電晶體的控制端之間;一第四開關,耦接於該第一電晶體的第二端與該第三電晶體的控制端之間;一第五開關,耦接於該多工器的輸出端與該第四電晶體的控制端之間;一第六開關,耦接於該多工器的輸出端與該第五電晶體的控制端之間;一第七開關,耦接於該第五電晶體的控制端與該第三電晶體的第二端之間;以及一第八開關,耦接於該第四電晶體的控制端與該第三電晶體的第二端之間;其中,該第一開關、該第三開關、該第六開關及該第八開關受控於該端點切換信號而導通,該第二開關、該第 四開關、該第五開關及該第七開關受控於該端點切換信號的反相信號而導通。
  5. 如申請專利範圍第2項所述之源極驅動器,其中該緩衝單元更包括:一第九開關,耦接於該多工器的輸出端與該運算放大器的該第一輸入端之間;一第十開關,耦接於該多工器的輸出端與該運算放大器的該第二輸入端之間;一第十一開關,耦接於該運算放大器的該第一輸入端與該輸出端之間;一第十二開關,耦接於該運算放大器的該第二輸入端與該輸出端之間;其中,該第九開關及該第十二開關受控於該端點切換信號而導通,該第十開關及該第十一開關受控於該端點切換信號的反相信號而導通。
  6. 如申請專利範圍第2項所述之源極驅動器,其中該切換控制單元包括一JK正反器,該JK正反器的第一輸入端及第二輸入端接收一高準位電壓,該JK正反器的觸發端接收該第二閂鎖信號,該JK正反器的第一輸出端輸出該端點切換信號,該JK正反器的第二輸出端輸出該端點切換信號的反相信號。
  7. 如申請專利範圍第2項所述之源極驅動器,其中該資料控制單元更包括一閂鎖器,該閂鎖器的設定輸入端接收該第一閂鎖信號,該閂鎖器的重置輸入端接收該第二閂 鎖信號,該閂鎖器的輸出端輸出該選擇信號。
  8. 如申請專利範圍第1項所述之源極驅動器,其中該第二閂鎖信號的多個致能時間分別位於該第一閂鎖信號的多個致能時間之間。
  9. 一種顯示裝置,包括:一顯示面板;一閘極驅動器,耦接該顯示面板,用以提供多個閘極驅動信號至該顯示面板;以及一源極驅動器,耦接該顯示面板,用以提供多個像素電壓至該顯示面板,包括:一介面電路,接收一顯示資料並依據一時序信號輸出所閂鎖的該顯示資料;一數位類比轉換器,耦接該介面電路,將該顯示資料轉換為一資料電壓;以及一緩衝單元,接收一第一閂鎖信號、一第二閂鎖信號及一參考電壓,耦接該數位類比轉換器以接收該資料電壓,且具有一運算放大器,該緩衝單元依據該第一閂鎖信號將該資料電壓提供至該運算放大器的一第一輸入端或一第二輸入端,該緩衝單元依據該第二閂鎖信號將該參考電壓提供至該運算放大器的該第一輸入端或該第二輸入端,該緩衝單元依據該第二閂鎖信號將該運算放大器的該第一輸入端及該第二輸入端交替地接收至該參考電壓及該資料電壓,並且將該第二輸入端及該第一輸入端交替地耦接至該運算放大器的一輸出端,該運算放大器的該輸出端 提供該些像素電壓,其中該些像素電壓先對應該參考電壓,接著該些像素電壓對應該資料電壓。
  10. 如申請專利範圍第9項所述之顯示裝置,其中該緩衝單元包括:一多工器,耦接該數位類比轉換器以接收該資料電壓及該參考電壓,並依據一選擇信號輸出該資料電壓或該參考電壓;一資料控制單元,耦接該多工器及接收該第一閂鎖信號及該第二閂鎖信號,且提供該選擇信號,該資料控制單元依據該第一閂鎖信號及該第二閂鎖信號決定該選擇信號的電壓準位;以及一切換控制單元,接收該第二閂鎖信號,用以提供一端點切換信號及該端點切換信號的反相信號,並依據該第二閂鎖信號切換該端點切換信號的電壓準位;其中該緩衝單元依據該端點切換信號及其反相信號將該運算放大器的該第一輸入端及該第二輸入端交替地接收至該參考電壓及該資料電壓,並且將該第一輸入端及該第二輸入端交替地耦接至該運算放大器的該輸出端。
  11. 如申請專利範圍第10項所述之顯示裝置,其中該運算放大器為一截波運算放大器。
  12. 如申請專利範圍第11項所述之顯示裝置,其中該截波運算放大器包括:一第一電晶體,該第一電晶體的第一端接收一系統電壓; 一第二電晶體,該第二電晶體的第一端接收該系統電壓,該第二電晶體的控制端耦接該第一電晶體的控制端;一第三電晶體,該第三電晶體的第一端接收該系統電壓,該第三電晶體的第二端為該運算放大器的該輸出端;一第四電晶體,該第四電晶體的第一端耦接該第一電晶體的第二端,該第四電晶體的控制端為該運算放大器的該第一輸入端;一第五電晶體,該第五電晶體的第一端耦接該第二電晶體的第二端,該第五電晶體的第二端耦接該第四電晶體的第二端,該第五電晶體的控制端為該運算放大器的該第二輸入端;一第一電流源,耦接於該第四電晶體的第二端與一接地電壓之間;一第二電流源,耦接於該第三電晶體的第二端與該接地電壓之間;一第一開關,耦接於該第一電晶體的控制端與該第一電晶體的第二端之間;一第二開關,耦接於該第二電晶體的控制端與該第二電晶體的第二端之間;一第三開關,耦接於該第二電晶體的第二端與該第三電晶體的控制端之間;一第四開關,耦接於該第一電晶體的第二端與該第三電晶體的控制端之間;一第五開關,耦接於該多工器的輸出端與該第四電晶 體的控制端之間;一第六開關,耦接於該多工器的輸出端與該第五電晶體的控制端之間;一第七開關,耦接於該第五電晶體的控制端與該第三電晶體的第二端之間;以及一第八開關,耦接於該第四電晶體的控制端與該第三電晶體的第二端之間;其中,該第一開關、該第三開關、該第六開關及該第八開關受控於該端點切換信號而導通,該第二開關、該第四開關、該第五開關及該第七開關受控於該端點切換信號的反相信號而導通。
  13. 如申請專利範圍第10項所述之顯示裝置,其中該緩衝單元更包括:一第九開關,耦接於該多工器的輸出端與該運算放大器的該第一輸入端之間;一第十開關,耦接於該多工器的輸出端與該運算放大器的該第二輸入端之間;一第十一開關,耦接於該運算放大器的該第一輸入端與該輸出端之間;一第十二開關,耦接於該運算放大器的該第二輸入端與該輸出端之間;其中,該第九開關及該第十二開關受控於該端點切換信號而導通,該第十開關及該第十一開關受控於該端點切換信號的反相信號而導通。
  14. 如申請專利範圍第10項所述之顯示裝置,其中該切換控制單元包括一JK正反器,該JK正反器的第一輸入端及第二輸入端接收一高準位電壓,該JK正反器的觸發端接收該第二閂鎖信號,該JK正反器的第一輸出端輸出該端點切換信號,該JK正反器的第二輸出端輸出該端點切換信號的反相信號。
  15. 如申請專利範圍第10項所述之顯示裝置,其中該資料控制單元包括一閂鎖器,該閂鎖器的設定輸入端接收該第一閂鎖信號,該閂鎖器的重置輸入端接收該第二閂鎖信號,該閂鎖器的輸出端輸出該選擇信號。
  16. 如申請專利範圍第9項所述之顯示裝置,其中該第二閂鎖信號的多個致能時間分別位於該第一閂鎖信號的多個致能時間之間。
  17. 一種源極驅動器的運作方法,包括:依據一時序信號將一顯示資料轉換為一資料電壓;依據一第一閂鎖信號將該資料電壓提供至該運算放大器的一第一輸入端或一第二輸入端;依據該第二閂鎖信號將該參考電壓提供至該運算放大器的該第一輸入端或該第二輸入端;以及該運算放大器的該第一輸入端及該第二輸入端依據該第二閂鎖信號交替地接收該資料電壓及該參考電壓,並且該第二輸入端及該第一輸入端依據該第二閂鎖信號交替地耦接至該運算放大器的一輸出端,其中該輸出端的電壓準位先對應該參考電壓,接著該輸出端的電壓準位對應該 資料電壓。
  18. 如申請專利範圍第17項所述之源極驅動器的運作方法,其中“該運算放大器的該第一輸入端及該第二輸入端依據該第二閂鎖信號交替地接收該資料電壓及該參考電壓,並且該第二輸入端及該第一輸入端依據該第二閂鎖信號交替地耦接至該運算放大器的該輸出端”的步驟包括:依據該第二閂鎖信號產生一端點切換信號及其反相信號,其中該端點切換信號的電壓準位受控於該第二閂鎖信號而切換;以及該運算放大器的該第一輸入端及該第二輸入端依據該端點切換信號及其反相信號交替地接收該資料電壓及該參考電壓,並且該第二輸入端及該第一輸入端依據該端點切換信號交替地耦接至該運算放大器的該輸出端。
  19. 如申請專利範圍第17項所述之源極驅動器的運作方法,其中該第二閂鎖信號的多個致能時間分別位於該第一閂鎖信號的多個致能時間之間。
TW101126503A 2012-07-23 2012-07-23 源極驅動器、其運作方法及其顯示裝置 TWI474301B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW101126503A TWI474301B (zh) 2012-07-23 2012-07-23 源極驅動器、其運作方法及其顯示裝置
CN201210384323.6A CN102915694B (zh) 2012-07-23 2012-10-11 源极驱动器、其运作方法及其显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101126503A TWI474301B (zh) 2012-07-23 2012-07-23 源極驅動器、其運作方法及其顯示裝置

Publications (2)

Publication Number Publication Date
TW201405510A true TW201405510A (zh) 2014-02-01
TWI474301B TWI474301B (zh) 2015-02-21

Family

ID=47614037

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101126503A TWI474301B (zh) 2012-07-23 2012-07-23 源極驅動器、其運作方法及其顯示裝置

Country Status (2)

Country Link
CN (1) CN102915694B (zh)
TW (1) TWI474301B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI771774B (zh) * 2020-10-20 2022-07-21 大陸商北京集創北方科技股份有限公司 偏置電壓補償電路、oled顯示裝置及資訊處理裝置

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103929060B (zh) * 2014-04-17 2017-05-10 卓荣集成电路科技有限公司 降压变换电路
KR102529516B1 (ko) * 2016-10-27 2023-05-04 주식회사 엘엑스세미콘 디스플레이 구동 장치
KR102471752B1 (ko) * 2017-09-21 2022-11-29 삼성전자주식회사 연산 증폭 회로, 그것을 포함하는 데이터 구동 회로, 및 그것들의 동작 방법
TWI706389B (zh) * 2019-01-16 2020-10-01 友達光電股份有限公司 源極驅動器及其方法
US10601322B1 (en) * 2019-04-04 2020-03-24 Ambiq Micro, Inc. Strong arm comparator
US11393375B2 (en) * 2020-09-30 2022-07-19 Himax Technologies Limited Source driver and polarity inversion control circuit
CN113345366B (zh) * 2021-06-10 2022-09-23 成都辰显光电有限公司 像素驱动电路及其驱动方法、显示面板

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001175227A (ja) * 1999-12-17 2001-06-29 Nec Corp 液晶駆動回路
TWI259438B (en) * 2004-08-09 2006-08-01 Vastview Tech Inc Driving system of a display panel
JP2006292807A (ja) * 2005-04-06 2006-10-26 Renesas Technology Corp 液晶表示駆動用半導体集積回路
TWI285875B (en) * 2005-07-12 2007-08-21 Novatek Microelectronics Corp Source driver and the data switching circuit thereof
CN101471048B (zh) * 2007-12-27 2011-04-20 比亚迪股份有限公司 一种tft-lcd驱动电路及液晶显示装置
JP5328461B2 (ja) * 2009-04-21 2013-10-30 ルネサスエレクトロニクス株式会社 演算増幅器
TWI380586B (en) * 2009-07-06 2012-12-21 Himax Tech Ltd Output buffer adapted to a source driver and source driver
TWI473063B (zh) * 2010-04-07 2015-02-11 源極驅動器、驅動方法及顯示裝置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI771774B (zh) * 2020-10-20 2022-07-21 大陸商北京集創北方科技股份有限公司 偏置電壓補償電路、oled顯示裝置及資訊處理裝置

Also Published As

Publication number Publication date
CN102915694A (zh) 2013-02-06
TWI474301B (zh) 2015-02-21
CN102915694B (zh) 2015-06-17

Similar Documents

Publication Publication Date Title
TWI474301B (zh) 源極驅動器、其運作方法及其顯示裝置
CN110634432B (zh) Oled像素电路、驱动方法、老化检测方法和显示面板
US7791621B2 (en) Systems and methods for providing driving voltages to RGBW display panels
US20160351130A1 (en) Light emitting device driving circuit, display, and a/d conversion circuit
WO2021018034A1 (zh) 像素驱动电路、显示装置及像素驱动电路的控制方法
US7570244B2 (en) Display device
TW200903417A (en) Display apparatus, method of driving a display, and electronic device
JP2005266346A (ja) 基準電圧発生回路、データドライバ、表示装置及び電子機器
KR102524626B1 (ko) 문턱 전압 센싱 회로 및 이를 포함하는 표시 장치
US11398178B2 (en) Pixel driving circuit, method, and display apparatus
US8922472B2 (en) Level shifter circuit, scanning circuit, display device and electronic equipment
TW200303644A (en) Electric circuit
WO2021196015A1 (zh) 像素电路及其驱动方法、显示装置及其驱动方法
CN106097965B (zh) 像素驱动电路、像素驱动方法及显示装置
JP2012252337A (ja) 駆動装置、oledパネル及びoledパネルの駆動方法
US20210383753A1 (en) Pixel Drive Circuit and Drive Method Thereof, and Display Device
CN109817154A (zh) 选通驱动器和包括该选通驱动器的电致发光显示装置
CN107077817B (zh) 显示装置、用于驱动显示装置的方法和电子装置
CN104919516B (zh) 显示装置、显示驱动装置、驱动方法以及电子设备
WO2018153096A1 (zh) 像素驱动电路、像素驱动电路的驱动方法及显示装置
CN111462664B (zh) 有机发光二极管驱动装置的感测电路及采样保持电路
US10803811B2 (en) Display apparatus, driver for driving display panel and source driving signal generation method
WO2017104280A1 (ja) サンプルホールド回路、および表示装置
US20200342801A1 (en) Driving method for source driver and related display system
CN108701436B (zh) 源极驱动器、显示设备、以及电子设备