TW201405505A - 顯示器及其驅動方法 - Google Patents
顯示器及其驅動方法 Download PDFInfo
- Publication number
- TW201405505A TW201405505A TW101125738A TW101125738A TW201405505A TW 201405505 A TW201405505 A TW 201405505A TW 101125738 A TW101125738 A TW 101125738A TW 101125738 A TW101125738 A TW 101125738A TW 201405505 A TW201405505 A TW 201405505A
- Authority
- TW
- Taiwan
- Prior art keywords
- scan
- sub
- pixel
- signal
- scan line
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2003—Display of colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/001—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background
- G09G3/003—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background to produce spatial visual effects
Abstract
一種顯示器,包括第一至第三掃描線,資料線,第一畫素包括第一子畫素,包括第一子畫素電極;第一開關,接收第二掃描線的第二掃描訊號,以將資料線與第一子畫素電極電性耦合;第二子畫素,包括第二子畫素電極;第二開關,接收第二掃描線的第二掃描訊號,以將資料線與第二子畫素電極電耦合;低色偏電路,包括補償電容;低色偏開關,接收第三掃描線的第三掃描訊號,以選擇性的將補償電容電耦合至第二子畫素的第二畫素電極;以及暗區形成電路,接收暗區形成訊號,以選擇性的將第一或第二子畫素電極其中之一與共通電位節點電性耦接。
Description
本發明係有關於顯示器,特別是關於具有2D及3D顯示功能的顯示器及其驅動方法。
現今的3D顯示技術是利用觀賞者視角變化的視差產生立體影像的效果。傳統的3D顯示器中會設置黑矩陣(black matrix),這些黑矩陣一般以不透光的材質構成,並設置於畫素之間,以降低畫素之間產生干擾(crosstalk)的現象。然而,這些黑矩陣會遮蔽畫素所產生的一部分輸出光線,進而使顯示器的光輸出效率大幅的降低,因此具有黑矩陣的顯示器若用以顯示2D影像資料時,會產生畫面過暗的問題。
有鑒於此,本發明揭露了一種顯示器,包括第一至第三掃描線,資料線,第一畫素包括第一子畫素,包括第一子畫素電極;第一開關,接收第二掃描線的第二掃描訊號,以將資料線與第一子畫素電極電性耦合;第二子畫素,包括第二子畫素電極;第二開關,接收第二掃描線的第二掃描訊號,以將資料線與第二子畫素電極電耦合;低色偏電路,包括補償電容;低色偏開關,接收第三掃描線的第三掃描訊號,以選擇性的將補償電容電耦合至第二子畫素的第二畫素電極;以及暗區形成電路,接收暗區形成訊號,
以選擇性的將第一或第二子畫素電極其中之一與共通電位節點電性耦接,其中該暗區形成電路包括一暗區開關,具有一控制端、一第一端及一第二端,其中該控制端與該第一掃描線電性連接,該第一端與第一子畫素電極電性連接,該第二端與一共通電位節點電性耦接。
本發明揭露了一種顯示器的驅動方法,用以驅動如上所述之顯示器,其中於3D顯示模式時,依序進行以下步驟:輸出第三掃描訊號至第三掃描線;輸出第二掃描訊號至該第二掃描線,使資料線之一資料輸入第一及第二子畫素;輸出第一掃描訊號至第一掃描線,其中第一掃描訊號作為暗區形成訊號,使第一子畫素形成暗區;以及於2D顯示模式時,依序進行以下步驟:輸出第一掃描訊號至第一掃描線;輸出第二掃描訊號至第二掃描線,使資料線之一資料輸入第一及第二子畫素;輸出第三掃描訊號至第三掃描線,使第二子畫素之一液晶電容與補償電容共享電荷。
本發明更揭露了一種顯示器,包括第一至第三掃描線,資料線,第一畫素包括第一子畫素,包括第一子畫素電極;第一開關,接收第二掃描線的第二掃描訊號,以將資料線與第一子畫素電極電性耦合;第二子畫素,包括第二子畫素電極;第二開關,接收第二掃描線的第二掃描訊號,以將資料線與第二子畫素電極電耦合;低色偏電路,包括補償電容;低色偏開關,接收第三掃描線的第三掃描訊號,以選擇性的將補償電容電耦合至第二子畫素的第二畫素電極;以及暗區形成電路,接收暗區形成訊號,以選擇性的將第一或第二子畫素電極其中之一與共通電位節點
電性耦接;更包括第四掃描線,第五掃描線;第二畫素包括:第三子畫素,包括第三子畫素電極;第三開關,接收第四掃描線的第四掃描訊號,以選擇性的將資料線與第三子畫素電極電性耦合;第四子畫素,包括第四子畫素電極;第四開關,接收第四掃描線的第四掃描訊號,以選擇性的將資料線與第四子畫素電極電性耦合;其中,暗區形成電路包括暗區開關,具有控制端、第一端以及第二端,其中控制端與第四掃描線電性連接以接收第四掃描訊號,第一端與第二子畫素電極電性連接,第二端與共通電位節點電性耦接。
一種顯示器的驅動方法,用以驅動如上所述之顯示器,其中於3D顯示模式時,依序進行以下步驟:輸出第二掃描訊號給第二掃描線,使資料線之一資料輸入第一及第二子畫素;輸出第四掃描訊號給第四掃描線,使資料線之一資料輸入第三及第四子畫素,其中第四掃描訊號更作為暗區形成訊號,同時使第二子畫素形成暗區;以及於一2D顯示模式時,依序進行以下步驟:輸出第四掃描訊號至第四掃描線,使資料線之一資料輸入第三及第四子畫素;輸出第五掃描訊號至第五掃描線,使第四子畫素之一電容與補償電容共享電荷,並同時輸出第二掃描訊號至第二掃描線,使資料線之一資料輸入第一及第二子畫素;以及輸出第三掃描訊號至第三掃描線,使第四子畫素之液晶電容與補償電容共享電荷。
以下揭露之內容可與圖式對照,其中相對應的部件大致以相同的標號註明於圖式上。且其中等效電路的示意圖僅揭示元件之間的連接關係,並未限制元件之相對位置。於以下敘述中,為使易於理解,加入了許多特定的設置細節。然而,具有一般技術知識之人應可理解僅需參考本發明所揭示的部分範例內容便可以實現本發明。於部分範例中,習知的結構與元件以方塊圖的方式呈現,以使內容簡明易懂。
第1A圖為本發明一實施例中,顯示器100(例如液晶顯示器)之部分電路示意圖。顯示器100包括掃描驅動單元S0,資料線Data以及第一至第三掃描線S1至S3。掃描驅動單元S0分別傳送第一至第三掃描訊號至第一至第三掃描線S1至S3,以控制顯示器100中的對應電路。資料線Data則接收影像資料並傳送至顯示器100中的對應畫素。
顯示器100更包括第一子畫素A及第二子畫素B。第一子畫素A包括液晶電容Cla、儲存電容Csa、以及第一開關Ma。為使圖式簡明,儲存電容未繪示於圖式中。於本實施例中,第一開關Ma為一薄膜電晶體(thin film transistor),其閘極與第二掃描線S2電性連接,其源/汲極之一者與資料線Data電性連接,其源/汲極之另一者則與第一畫素電極Pa電性連接。液晶電容Cla之另一端則與一共通電位節點Vcom電性連接。儲存電容Csa之一端電性連接至第一畫素電極Pa,另一端則與共通電位節點Vcom電性連接。
第二子畫素B包括液晶電容Clb、儲存電容Csb、以及第二開關Mb1。於本實施例中,第一開關Mb1為一薄膜電晶體,其閘極與第二掃描線S2電性連接,其源/汲極之一者與資料線Data電性連接,其源/汲極之另一者則與第二畫素電極Pb電性連接。液晶電容Clb之另一端則與共通電位節點Vcom電性連接。儲存電容Csb之一端電性連接至第二畫素電極Pb,另一端則與共通電位節點Vcom電性連接。
當第二掃描線S2接收來自掃描驅動單元S0之第二掃描訊號時,第一開關Ma與第二開關Mb1開啟,使資料線Data的資料輸入第一子畫素A的儲存電容Csa以及第二子畫素B的儲存電容Csb中。
第1A圖之顯示器更包括低色偏電路C以及暗區形成電路D。其中,低色偏電路C包括補償電容Cc以及第三開關Mb2。於本實施例中,第三開關Mb2為一薄膜電晶體(thin film transistor),其閘極與第三掃描線S3電性連接,其源/汲極之一者則與第二畫素電極Pb電性連接,其源/汲極之另一者則與補償電容Cc之一端電性連接。補償電容Cc之另一端則與一共通電位節點Vcom電性連接。然而,並非僅限於此,第三開關Mb2可以為任何可根據第三掃描線S3的第三掃描訊號選擇性地將第二畫素電極Pb與補償電容Cc之一端電性耦合之裝置。當顯示器之第三掃描線S3接收第三掃描訊號時,低色偏電路C的第三開關Mb2導通,使第二子畫素B的第二畫素電極Pb與補償電容Cc電性耦合,儲存電容Csb與補償電容Cc的電荷共享,使得第二子畫素B的光輸出率降低。
暗區形成電路D則包括一第四開關Mc,於本實施例中,第四開關Mc為一薄膜電晶體,其閘極與第一掃描線S1電性連接,其源/汲極之一者與第一畫素電極Pa電性連接,其源/汲極之另一者則與共通電位節點Vcom電性連接。然而,並非僅限於此,第四開關Mc可以為任何可根據第一掃描線S1的第一掃描訊號選擇性地將第一畫素電極Pa與共通電位節點Vcom電性耦合之裝置。當第一掃描線S1接收第一掃描訊號時,暗區形成電路D的第四開關Mc導通,使第一子畫素A的第一畫素電極Pa與共通電位節點Vcom電性耦合,將儲存電容Csa所儲存的資料釋放,使第一子畫素A形成暗區。
第1B圖則為本發明所揭露顯示器之另一實施例。第1B圖之顯示器與第1A圖之顯示器差別在於第1B圖之暗區形成電路D更包括一暗區電容Cd。於第1B圖之實施例中,第四開關Mc源/汲極之另一者並不與共通電位節點Vcom直接電性連接,而是與暗區電容Cd之一端電性連接。暗區電容Cd之另一端則與共通電位節點Vcom電性連接。當1B圖之顯示器之第一掃描線S1接收第一掃描訊號時,暗區形成電路D的第四開關Mc導通,使第一子畫素A的第一畫素電極Pa與暗區電容Cd電性耦合,儲存電容Csa與暗區電容Cd的電荷共享,使得第一畫素電極Pa的電壓低於第一子畫素A的臨界電壓(Threshold Voltage),第一子畫素A形成暗區。
以下揭露第1A圖與第1B圖之顯示器的兩種驅動方法,如第2A圖與第2B圖所示。為使容易理解,第2A圖
與第2B圖的驅動方法係對應至第1A圖與第1B圖的顯示器100與200的第一至第三掃描線S1至S3;然而並不僅限於此,具相關領域一般知識技術之人應可根據此處所揭露的實施例輕易應用至具有任意數量掃描線的顯示器。
當顯示器100或200運作於2D顯示模式時,其驅動方法如第2A圖所示。於一畫框週期中,包括先發送第一掃描訊號至第一掃描線S1,使暗區形成電路D的第四開關Mc導通,將第一子畫素A的第一畫素電極Pa與暗區電容Cd電性耦合,此步驟使第一子畫素A中液晶電容Cla內上個畫框的資料重置,並不影響本畫框的影像顯示。接著停止發送第一掃描訊號,並發送第二掃描訊號至第二掃描線S2,使資料線Data的資料輸入第一子畫素A之儲存電容Csa以及第二子畫素B之儲存電容Csb中。再停止發送第二掃描訊號,並發送第三掃描訊號至第三掃描線S3,使第二子畫素B的第二畫素電極Pb與補償電容Cc電性耦合,儲存電容Csb與補償電容Cc電荷共享,使得第一子畫素A的亮度降低,而減輕顯示器100或200顯示2D影像資料時的色偏(color shift)現象。
當顯示器100或200運作於3D顯示模式時,其驅動方法如第2B圖所示。於一畫框週期中,首先發送第三掃描訊號至第三掃描線S3,使低色偏電路C的第三開關Mb2導通,將第二子畫素B的第二畫素電極Pb與補償電容Cc電性耦合,由於第二子畫素B中液晶電容Clb仍儲存上個畫框的影像資料,此步驟並不影響本畫框的影像顯示。接著停止發送第三掃描訊號,並發送第二掃描訊號至第二掃描
線S2,使資料線Data的資料輸入第一子畫素A之儲存電容Csa以及第二子畫素B之儲存電容Csb中。再停止發送第二掃描訊號,並發送第一掃描訊號至第一掃描線S1,暗區形成電路D的第四開關Mc導通,儲存電容Csa進而放電至第一子畫素A的液晶穿透率為零,使第一子畫素A形成一暗區。
第3圖為本發明另一實施例中,顯示器300之電路示意圖。顯示器300包括掃描驅動單元S0,資料線Data,以及第一至第五掃描線S1至S5。掃描驅動單元S0分別傳送第一至第五掃描訊號至第一至第五掃描線S1至S5,以控制顯示器300中的對應電路。資料線Data則接收影像資料並傳送至顯示器300中的對應畫素。
顯示器300包括第一子畫素A以及第二子畫素B。第一子畫素A與第二子畫素B實質上與第1A圖之實施例相同,其結構不再贅述。當第二掃描線S2接收來自掃描驅動單元S0之第二掃描訊號時,第一開關Ma與第二開關Mb1開啟,使資料線Data的資料輸入第一子畫素A之儲存電容Csa以及第二子畫素B之儲存電容Csb中。
顯示器更包括第三子畫素A’以及第四子畫素B’,其連接關係與作用方式實質上與第一子畫素A以及第二子畫素B雷同:當第四掃描線S4接收來自掃描驅動單元S0之第四掃描訊號時,第三開關Ma’與第四開關Mb1’開啟,使資料線Data的資料輸入第三子畫素A’之儲存電容Csa’以及第四子畫素B’之儲存電容Csb’中。
第3圖之顯示器更包括低色偏電路C與C’,其結構與
連接關係實質上與第1A圖之實施例中的低色偏電路C雷同,不再贅述。當顯示器之第三掃描線S3自掃描驅動單元S0接收第三掃描訊號時,低色偏電路C的第三開關Mb2導通,使第二子畫素B的第二畫素電極Pb與補償電容Cc電性耦合,液晶電容Clb與補償電容Cc的電荷共享,使得第二子畫素B的亮度降低。當顯示器之第五掃描線S5自掃描驅動單元S0接收第五掃描訊號時,低色偏電路C’的第五開關Mb2’導通,使第四子畫素B’的第四畫素電極Pb’與補償電容Cc’電性耦合,液晶電容Clb’與補償電容Cc’的電荷共享,使得第四子畫素B’的亮度降低。
應注意的是,第3圖之實施例與第1A圖之差別在於暗區電路D與D’。現以暗區形成電路D’為例說明之。暗區形成電路D’包括一第四開關Mc’,於本實施例中,第四開關Mc’為一薄膜電晶體,其閘極與第四掃描線S4電性連接,其源/汲極之一者則與第二畫素電極Pb電性連接,其源/汲極之另一者則與共通電位節點Vcom電性連接。然而,並非僅限於此,第四開關Mc’可以為任何可根據第四掃描線S4的第四掃描訊號選擇性地將第二畫素電極Pb與共通電位節點Vcom電性耦合之裝置。當第四掃描線S4接收第一掃描訊號時,暗區形成電路D’的第四開關Mc’導通,使第二子畫素B的第二畫素電極Pb與共通電位節點Vcom電性耦合,將儲存電容Csb所儲存的資料釋放,使第二子畫素B形成暗區。同理,暗區電路D的閘極與第二掃描線S2電性連接,其源/汲極之一者則連接至上方相鄰畫素的畫素電極(未顯示),其源/汲極之另一者則與共通電位節點Vcom電
性連接。
以下揭露第3圖之顯示器的兩種驅動方法,如第4A圖與第4B圖所示。為使容易理解,第4A圖與第4B圖的驅動方法係對應至第3圖的顯示器300的第一至第五掃描線S1至S5;然而並不僅限於此,具相關領域一般知識技術之人應可根據此處所揭露的實施例輕易應用至具有任意數量掃描線的顯示器。
當顯示器運作於3D顯示模式時,其驅動方法如第4A圖所示:於一畫框週期中,包括先發送第二掃描訊號至第二掃描線S2,使資料線Data的資料輸入第一子畫素A之儲存電容Csa以及第二子畫素B之儲存電容Csb中。接著停止發送第二掃描訊號,並發送第四掃描訊號至第四掃描線S4,使資料線Data的資料輸入第三子畫素A’之儲存電容Csa’以及第四子畫素B’之儲存電容Csb’中,並使暗區形成電路D’的第四開關Mc’導通,將第二子畫素B的第二畫素電極Pb與共通電位節點Vcom電性耦合,使第二子畫素B中儲存電容Csb放電至液晶穿透率為零,以使第二子畫素B形成暗區;同時亦可選擇性的發送第三掃描訊號至第三掃描線S3,以使低色偏電路C的第三開關Mb2導通。
當顯示器運作於2D顯示模式時,其驅動方法如第4B圖所示:於一畫框週期中,包括先發送第四掃描訊號至第四掃描線S4,使資料線Data的資料輸入第三子畫素A’之液晶電容Cla’以及第四子畫素B之液晶電容Clb’中。接著停止發送第四掃描訊號,並分別發送第二及第五掃描訊號至第二及第五掃描線S2及S5,使資料線Data的資料輸入
第一子畫素A之儲存電容Csa以及第二子畫素B之儲存電容Csb中,並使低色偏電路C’的第五開關Mb2’導通,將第四子畫素B’的第四畫素電極Pb’與補償電容Cc電性耦合,使液晶電容Clb’與補償電容Cc’電荷共享,降低第四子畫素B’的光輸出率,而減輕顯示器顯示2D影像資料時的色偏現象。其中第二及第五掃描訊號可以為同時發送或不同時發送。接著發送第三掃描訊號,使低色偏電路C的第三開關Mb2導通,將第二子畫素B的第二畫素電極Pb與補償電容Cc電性耦合,使液晶電容Clb與補償電容Cc電荷共享,降低第二子畫素B的光輸出率。
以上所揭露的顯示器以及其驅動方法,具有顯示2D影像與3D影像的功能,當運作於2D顯示模式時,具有降低影像色偏之效能;當運作於3D顯示模式時,第一及第二子畫素其中之一會關閉形成暗區,減輕子畫素之間的干擾現象。
以上描述揭露了本發明的概念。應可理解於相關領域具有一般知識技術之人可以根據上述內容做各種修改,而並未悖離本發明的精神與範疇。再者,所有的實例與敘述僅作為範例之用,讓閱讀之人可以更容易理解本發明,並未限制專利保護的範圍。所有在此描述之準則,情境,以及實施例,亦僅作為範例之用,等同於任何結構上或功能上相同的替代物,包括現有的或尚未被發明的。
上述內容僅為示範之用,實際的專利保護範圍請參考以下的專利請求項。
100-300‧‧‧顯示器
A‧‧‧第一子畫素
A’‧‧‧第三子畫素
B‧‧‧第二子畫素
B’‧‧‧第四子畫素
C、C’‧‧‧低色偏電路
Cla、Cla’‧‧‧液晶電容
Clb、Clb’‧‧‧液晶電容
Cc、Cc’‧‧‧補償電容
Cd、Cd’‧‧‧暗區電容
Csa、Csa’‧‧‧儲存電容
Csb、Csb’‧‧‧儲存電容
D、D’‧‧‧暗區形成電路
Data‧‧‧資料線
Ma、Ma’‧‧‧第一開關
Mb1、Mb1’‧‧‧第二開關
Mb2、Mb2’‧‧‧第三開關
Mc、Mc’‧‧‧第四開關
Pa‧‧‧第一畫素電極
Pa’‧‧‧第三畫素電極
Pb‧‧‧第二畫素電極
Pb’‧‧‧第四畫素電極
S0‧‧‧掃描驅動單元
S1‧‧‧第一掃描線
S2‧‧‧第二掃描線
S3‧‧‧第三掃描線
S4‧‧‧第四掃描線
S5‧‧‧第五掃描線
Vcom‧‧‧共通電位節點
本發明所揭露之說明書內容可搭配以下圖式閱讀以使更容易理解。須注意的是圖式之部分特徵並未根據業界的實際產品比例所規劃。事實上,這些特徵的長寬比例都可以任意增減,並不影響發明的本質。本發明中相同的特徵皆以相同的標號表示。
第1A圖為本發明一實施例中,顯示器之部分電路示意圖;第1B圖為本發明另一實施例中,顯示器之部分電路示意圖;第2A圖為第1A圖與第1B圖之顯示器的驅動方法;第2B圖為第1A圖與第1B圖之顯示器的驅動方法;第3圖為本發明另一實施例中,顯示器之部分電路示意圖;第4A圖為第3圖之顯示器的驅動方法;第4B圖為第3圖之顯示器的驅動方法。
100‧‧‧顯示器
A‧‧‧第一子畫素
B‧‧‧第二子畫素
C‧‧‧低色偏電路
Cla‧‧‧液晶電容
Clb‧‧‧液晶電容
Cc‧‧‧補償電容
Csa‧‧‧儲存電容
Csb‧‧‧儲存電容
D‧‧‧暗區形成電路
Data‧‧‧資料線
Ma‧‧‧第一開關
Mb1‧‧‧第二開關
Mb2‧‧‧第三開關
Mc‧‧‧第四開關
Pa‧‧‧第一畫素電極
Pb‧‧‧第二畫素電極
S0‧‧‧掃描驅動單元
S1‧‧‧第一掃描線
S2‧‧‧第二掃描線
S3‧‧‧第三掃描線
Vcom‧‧‧共通電位節點
Claims (9)
- 一種顯示器,包括:一第一掃描線,一第二掃描線,以及一第三掃描線;一資料線;一第一畫素,包括:一第一子畫素,包括:一第一子畫素電極;一第一開關,接收該第二掃描線的一第二掃描訊號,以選擇性的將該資料線與該第一子畫素電極電性耦合;一第二子畫素,包括:一第二子畫素電極;一第二開關,接收該第二掃描線的該第二掃描訊號,以選擇性的將該資料線與該第二子畫素電極電性耦合;一低色偏電路,包括:一補償電容;一低色偏開關,接收該第三掃描線的一第三掃描訊號,以選擇性的將該補償電容電性耦合至該第二子畫素的該第二畫素電極;以及一暗區形成電路,接收一暗區形成訊號,以選擇性的將該第一子畫素電極或該第二子畫素電極其中之一與一共通電位節點電性耦接,以讓該第一子畫素或該第二子畫素其中之一成為暗區。
- 如申請專利範圍第1項所述之顯示器,其中該暗區形成電路包括一暗區開關,具有一控制端、一第一端及一第二端,其中該控制端與該第一掃描線電性連接,該第一端 與第一子畫素電極電性連接,該第二端與一共通電位節點電性耦接。
- 如申請專利範圍第2項所述之顯示器,其中更包括一掃描驅動單元,與該第一至該第三掃描線電性連接;當該顯示器運作於3D顯示模式時,該掃描驅動單元依序輸出該第三、第二、第一掃描訊號至該第三、第二、第一掃描線,其中該第一掃描訊號作為該暗區形成訊號;以及當該顯示器運作於2D顯示模式時,該掃描驅動單元依序輸出該第一、第二、第三掃描訊號至該第一、第二、第三掃描線。
- 如申請專利範圍第1項所述之顯示器,更包括:一第四掃描線,一第五掃描線;一第二畫素,包括:一第三子畫素,包括:一第三子畫素電極;一第三開關,接收該第四掃描線的一第四掃描訊號,以選擇性的將該資料線與該第三子畫素電極電性耦合;一第四子畫素,包括:一第四子畫素電極;一第四開關,接收該第四掃描線的該第四掃描訊號,以選擇性的將該資料線與該第四子畫素電極電性耦合;其中,該暗區形成電路包括一暗區開關,具有一控制端、一第一端以及一第二端,其中該控制端與該第四掃描線電性連接以接收該第四掃描訊號,該第一端與該第二子 畫素電極電性連接,該第二端與一共通電位節點電性耦接。
- 如申請專利範圍第4項所述之顯示器,其中更包括一掃描驅動單元,與該第一至該第五掃描線電性連接;當該顯示器運作於3D顯示模式時,該掃描驅動單元依序進行以下步驟:輸出該第二掃描訊號給該第二掃描線;輸出該第四掃描訊號給該第四掃描線;其中該第四掃描訊號作為該暗區形成訊號;以及當該顯示器運作於2D顯示模式時,該掃描驅動單元依序進行以下步驟:輸出該第四掃描訊號至該第四掃描線;分別輸出該第五掃描訊號及該第二掃描訊號至該第五掃描線及該第二掃描線;以及輸出該第三掃描訊號至該第三掃描線。
- 如申請專利範圍第2項或第5項所述之顯示器,其中該暗區形成電路更包括一放電電容,耦接於該第二端與該共通電位節點之間。
- 如申請專利範圍第1項所述之顯示器,其中該第一至第三開關為電晶體。
- 一種顯示器的驅動方法,用以驅動如申請專利範圍第2項所述之顯示器,其中於一3D顯示模式時,依序進行以下步驟:輸出該第三掃描訊號至該第三掃描線;輸出該第二掃描訊號至該第二掃描線,使該資料線之一資料輸入該第一及該第二子畫素; 輸出該第一掃描訊號至該第一掃描線,其中該第一掃描訊號作為該暗區形成訊號,使該第一子畫素形成暗區;以及於一2D顯示模式時,依序進行以下步驟:輸出該第一掃描訊號至該第一掃描線;輸出該第二掃描訊號至該第二掃描線,使該資料線之一資料輸入該第一及該第二子畫素;輸出該第三掃描訊號至該第三掃描線,使該第二子畫素之一液晶電容與該補償電容共享電荷。
- 一種顯示器的驅動方法,用以驅動如申請專利範圍第4項所述之顯示器,其中於一3D顯示模式時,依序進行以下步驟:輸出該第二掃描訊號給該第二掃描線,使該資料線之一資料輸入該第一及該第二子畫素;輸出該第四掃描訊號給該第四掃描線,使該資料線之一資料輸入該第三及該第四子畫素,其中該第四掃描訊號更作為該暗區形成訊號,同時使該第二子畫素形成暗區;以及於一2D顯示模式時,依序進行以下步驟:輸出該第四掃描訊號至該第四掃描線,使該資料線之一資料輸入該第三及該第四子畫素;分別輸出該第五掃描訊號及該第二掃描訊號至該第五掃描線及該第二掃描線,使該第四子畫素之一電容與該補償電容共享電荷,並使該資料線之一資料輸入該第一及該第二子畫素;以及 輸出該第三掃描訊號至該第三掃描線,使該第二子畫素之一液晶電容與該補償電容共享電荷。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101125738A TWI475533B (zh) | 2012-07-18 | 2012-07-18 | 顯示器及其驅動方法 |
US13/940,482 US9280923B2 (en) | 2012-07-18 | 2013-07-12 | Display device operating in 2D and 3D display modes and method for driving the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101125738A TWI475533B (zh) | 2012-07-18 | 2012-07-18 | 顯示器及其驅動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201405505A true TW201405505A (zh) | 2014-02-01 |
TWI475533B TWI475533B (zh) | 2015-03-01 |
Family
ID=49946174
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101125738A TWI475533B (zh) | 2012-07-18 | 2012-07-18 | 顯示器及其驅動方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9280923B2 (zh) |
TW (1) | TWI475533B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI552320B (zh) * | 2014-08-18 | 2016-10-01 | 群創光電股份有限公司 | 低色偏之顯示面板 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI478143B (zh) * | 2013-05-08 | 2015-03-21 | Au Optronics Corp | 顯示面板及其驅動方法 |
US11493772B1 (en) | 2020-07-22 | 2022-11-08 | Meta Platforms Technologies, Llc | Peripheral light field display |
US20220413297A1 (en) | 2021-06-24 | 2022-12-29 | Meta Platforms Technologies, Llc | Free-form light field displays for vr/ar headsets |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101354329B1 (ko) * | 2009-04-17 | 2014-01-22 | 엘지디스플레이 주식회사 | 영상표시장치 |
TWI407222B (zh) * | 2010-07-20 | 2013-09-01 | Au Optronics Corp | 畫素陣列、聚合物穩定配向液晶顯示面板以及畫素陣列的驅動方法 |
KR101738476B1 (ko) * | 2010-11-17 | 2017-05-23 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 |
KR101268966B1 (ko) * | 2010-12-20 | 2013-05-30 | 엘지디스플레이 주식회사 | 영상표시장치 |
KR101813517B1 (ko) * | 2011-04-06 | 2018-01-02 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 |
TWI457674B (zh) * | 2011-04-13 | 2014-10-21 | Au Optronics Corp | 畫素陣列、畫素結構及畫素結構的驅動方法 |
KR101864448B1 (ko) * | 2011-07-06 | 2018-06-04 | 엘지디스플레이 주식회사 | 영상표시장치 |
TWI428900B (zh) * | 2011-08-17 | 2014-03-01 | Au Optronics Corp | 顯示子像素電路、顯示面板及面板的驅動方法 |
CN102402026B (zh) * | 2011-08-31 | 2014-07-16 | 深圳市华星光电技术有限公司 | 液晶显示器 |
TWI460517B (zh) * | 2011-11-18 | 2014-11-11 | Au Optronics Corp | 顯示面板及其中畫素結構以及顯示面板中之驅動方法 |
-
2012
- 2012-07-18 TW TW101125738A patent/TWI475533B/zh not_active IP Right Cessation
-
2013
- 2013-07-12 US US13/940,482 patent/US9280923B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI552320B (zh) * | 2014-08-18 | 2016-10-01 | 群創光電股份有限公司 | 低色偏之顯示面板 |
Also Published As
Publication number | Publication date |
---|---|
US9280923B2 (en) | 2016-03-08 |
TWI475533B (zh) | 2015-03-01 |
US20140022286A1 (en) | 2014-01-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI449024B (zh) | 畫素電路、畫素結構、可切換二維/三維顯示裝置及其顯示驅動方法 | |
TWI460517B (zh) | 顯示面板及其中畫素結構以及顯示面板中之驅動方法 | |
US9052540B2 (en) | Array substrate and liquid crystal display panel | |
JP6171098B2 (ja) | アレイ基板及び液晶表示パネル | |
JP6208886B2 (ja) | 配列基板及び液晶表示パネル | |
TWI450007B (zh) | 畫素結構 | |
JP6127212B2 (ja) | 配列基板及び液晶表示パネル | |
WO2016065748A1 (zh) | 显示面板及其中像素结构和驱动方法 | |
JP5961125B2 (ja) | 表示装置及び電子機器 | |
JP2010256420A (ja) | 液晶表示装置および液晶表示装置の駆動方法 | |
KR20090038369A (ko) | 액정 표시 장치 및 액정 표시 장치의 화상 표시 방법 | |
TWI533270B (zh) | 顯示面板及其驅動方法 | |
US20160125825A1 (en) | Display panel, and pixel structure and driving method thereof | |
JP5299775B2 (ja) | 液晶表示装置 | |
US20130135293A1 (en) | Three dimensional image display device | |
JP2016527560A (ja) | アレイ基板及び液晶表示パネル | |
TWI475533B (zh) | 顯示器及其驅動方法 | |
TWI405014B (zh) | 液晶顯示器及其驅動方法 | |
CN103576400A (zh) | 显示器及其驱动方法 | |
JPWO2011083606A1 (ja) | 表示装置、及び表示装置の駆動方法 | |
WO2013152591A1 (zh) | 显示装置的驱动方法及显示装置 | |
US8035588B2 (en) | Liquid crystal display panel with auxiliary line disposed between boundary data line and pixel electrode and driving method thereof | |
JP2014216920A (ja) | 表示装置 | |
JP2010191384A (ja) | アクティブマトリックス液晶表示装置及びその駆動方法 | |
US20140160098A1 (en) | Array substrate, 3d display device and driving method for the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |