TW201308976A - 編碼裝置、編碼方法及程式產品 - Google Patents

編碼裝置、編碼方法及程式產品 Download PDF

Info

Publication number
TW201308976A
TW201308976A TW101137280A TW101137280A TW201308976A TW 201308976 A TW201308976 A TW 201308976A TW 101137280 A TW101137280 A TW 101137280A TW 101137280 A TW101137280 A TW 101137280A TW 201308976 A TW201308976 A TW 201308976A
Authority
TW
Taiwan
Prior art keywords
circuit
data
image data
field data
encoding
Prior art date
Application number
TW101137280A
Other languages
English (en)
Other versions
TWI445391B (zh
Inventor
Teruhiko Suzuki
Li-Ming Wang
Yoichi Yagasaki
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW201308976A publication Critical patent/TW201308976A/zh
Application granted granted Critical
Publication of TWI445391B publication Critical patent/TWI445391B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/30Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/503Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
    • H04N19/51Motion estimation or motion compensation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • H04N19/61Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding in combination with predictive coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/30Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
    • H04N19/37Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability with arrangements for assigning different transmission priorities to video input data or to video coded data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/503Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
    • H04N19/51Motion estimation or motion compensation
    • H04N19/53Multi-resolution motion estimation; Hierarchical motion estimation

Abstract

本發明的晶片電阻器(1)是由:構成晶片型的絕緣基板(2);形成於絕緣基板(2)的兩端之一對的端子電極(3,4);在絕緣基板(2)的表面並列配置於一對的端子電極(3,4)之間而形成的複數個電阻膜(5);及在絕緣基板(2)的表面以能夠覆蓋各電阻膜(5)之方式形成的表護層;等所構成。又,晶片電阻器(1)是由一方的端子電極(3)會在絕緣基板(2)的表面以能夠按每個電阻膜(5)來獨立連接之方式形成的個別上面電極(8)、及在絕緣基板(2)的一方的側面以能夠連接至各個別上面電極(8)的全部之方式形成的側面電極(9)所構成。

Description

編碼裝置、編碼方法及程式產品
本發明係有關於將影像資料予以編碼的編碼裝置、編碼方法及程式,和將影像資料予以解碼的解碼裝置、解碼方法及程式。
近年來,將影像資料數位化而操作,此時,為了高效率地傳送、積存資訊,利用影像資訊特有的冗長性,藉由離散餘弦轉換等之正交轉換和動態補償進行壓縮的MPEG(Moving Picture Experts Group),繼其之後,壓縮率更高的H.264/AVC(Advanced Video Coding)等之編碼方式,依據其之編碼裝置及解碼裝置,是已經在電視台等的資訊遞送,以及一般家庭的資訊接收雙方面上日漸普及。
又,目前,以此H.264/AVC為基礎而擴充了可調性之機能的SVC(Scalable Video Coding,可調性視訊編碼),是正在進行標準化。SVC目前的規格,係被整合在JSM(Joint Scalable Video Model)模型中。
SVC的編碼裝置中,輸入影像,係藉由影像階層化電路,分離成例如上位圖層及下位圖層之2個階層。其後,以上位圖層編碼電路將上位圖層加以編碼,下位圖層編碼電路則將下位圖層加以編碼。然後,將編碼過的上位圖層和下位圖層予以多重化而傳送。
下位圖層係也被稱作基礎圖層,是畫質較低的階層。 當僅將下位圖層的位元串流加以解碼的時候,會解碼出畫質較低的影像。可是,下位圖層係含有比畫質更為重要的資訊。
上位圖層,也被稱作增強圖層(enhancement layer),是用來改善畫質、解碼高畫質影像用的階層。在下位圖層的位元串流中追加上位圖層的位元串流而進行解碼時,就可解碼出較高畫質的影像。
上述編碼裝置中,於上位圖層編碼電路,進行內在(intra)編碼時,可在以下位圖層編碼電路進行編碼後,將解碼過的解碼影像當成預測影像來使用。
可是,上述進行先前之階層編碼的編碼裝置中,作為上位圖層是將漸進式(progressive)影像資料加以編碼,交錯式(interlace)影像資料則無法編碼。
可是在此同時,即使是上位圖層中,仍有對待交錯式影像資料的需求。
又,將被上述編碼裝置進行過階層編碼的影像資料加以解碼的解碼裝置上,也有同樣需求。
因此,希望能提供一種,在進行階層編碼時,在2個階層之每一層中,都能對待交錯式影像資料的編碼裝置、編碼方法及程式。
又,也希望能提供一種,當以上述2個階層來將交錯 式影像資料予以編碼時,能將其加以解碼的解碼裝置、解碼方法及程式。
本發明之實施形態的編碼裝置,係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的頂圖場(top field)資料及底圖場(bottom field)資料,進行階層編碼的編碼裝置,其特徵為,具有:第1編碼部,其係構成為,將從前記圖像資料中所分離出來的前記頂圖場資料和前記底圖場資料這2個圖場資料當中的一方之圖場資料,加以編碼;和轉換部,其係構成為,將前記第1編碼部進行前記一方之圖場資料編碼所生成之第1預測影像資料,進行內插處理,以生成前記2個圖場資料當中的另一方圖場資料的掃描位置之第2預測影像資料;和第2編碼部,其係構成為,基於前記轉換部所生成之前記第2預測影像資料,將前記2個圖場資料當中的另一方圖場資料,加以編碼。
又,本發明之實施形態的編碼裝置,係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的頂圖場(top field)資料及底圖場(bottom field)資料,進行階層編碼的編碼裝置,其特徵為,具有:第1編碼手段,將從前記圖像資料中所分離出來的前記頂圖場資料和前記底圖場資料這2個圖場資料當中的一方之圖場資料,加以編碼;和轉換手段,其係構成為,將前記第1編碼手 段進行前記一方之圖場資料編碼所生成之第1預測影像資料,進行內插處理,以生成前記2個圖場資料當中的另一方圖場資料的掃描位置之第2預測影像資料;和第2編碼手段,基於前記轉換手段所生成之前記第2預測影像資料,將前記2個圖場資料當中的另一方圖場資料,加以編碼。
本發明之實施形態的編碼方法,係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的頂圖場(top field)資料及底圖場(bottom field)資料,進行階層編碼的編碼方法,其特徵為,具有:將從前記圖像資料中所分離出來的前記頂圖場資料和前記底圖場資料這2個圖場資料當中的一方之圖場資料,加以編碼的第1工程;和將前記第1工程中進行前記一方之圖場資料編碼所生成之第1預測影像資料,進行內插處理,以生成前記2個圖場資料當中的另一方圖場資料的掃描位置之第2預測影像資料的第2工程;和基於前記第2工程所生成之前記第2預測影像資料,將前記2個圖場資料當中的另一方圖場資料,加以編碼的第3工程。
本發明之實施形態的程式,係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的頂圖場(top field)資料及底圖場(bottom field)資料,進行階層編碼的電腦所執行的程式,其特徵為,係令前記電腦執行:將從前記圖像資料中所分離出來的前記頂圖場資料和前記底圖場資料這2個圖場資料當中的一方之圖場資料,加 以編碼的第1程序;和將前記第1程序中進行前記一方之圖場資料編碼所生成之第1預測影像資料,進行內插處理,以生成前記2個圖場資料當中的另一方圖場資料的掃描位置之第2預測影像資料的第2程序;和基於前記第2程序所生成之前記第2預測影像資料,將前記2個圖場資料當中的另一方圖場資料,加以編碼的第3程序。
本發明之實施形態的解碼裝置,係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的2個圖場資料進行階層編碼而獲得之2個編碼圖場資料,將其加以解碼的解碼裝置,其特徵為,具有:第1解碼部,其係構成為,將前記2個編碼圖場資料當中之一方之編碼圖場資料,加以解碼;和轉換部,其係構成為,將前記第1解碼部進行解碼所生成之第1預測影像資料,進行內插處理,以生成前記2個編碼圖場資料當中的另一方編碼圖場資料的掃描位置之第2預測影像資料;和第2解碼部,其係構成為,基於前記轉換部所生成之前記第2預測影像資料,將前記2個編碼圖場資料當中的另一方編碼圖場資料,加以解碼。
又,本發明之實施形態的解碼裝置,係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的2個圖場資料進行階層編碼而獲得之2個編碼圖場資料,將其加以解碼的解碼裝置,其特徵為,具有:第1解碼手段,將前記2個編碼圖場資料當中之一方之編碼圖場資料,加以解碼;和轉換手段,將前記第1解碼手段進行解碼 所生成之第1預測影像資料,進行內插處理,以生成前記2個編碼圖場資料當中的另一方編碼圖場資料的掃描位置之第2預測影像資料;和第2解碼手段,基於前記轉換手段所生成之前記第2預測影像資料,將前記2個編碼圖場資料當中的另一方編碼圖場資料,加以解碼。
本發明之實施形態的解碼方法,係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的2個圖場資料進行階層編碼而獲得之2個編碼圖場資料,將其加以解碼的解碼方法,其特徵為,具有:將前記2個編碼圖場資料當中之一方之編碼圖場資料,加以解碼的第1工程;和將藉由前記第1工程的解碼所生成之第1預測影像資料,進行內插處理,以生成前記2個編碼圖場資料當中的另一方編碼圖場資料的掃描位置之第2預測影像資料的第2工程;和基於前記第2工程所生成之前記第2預測影像資料,將前記2個編碼圖場資料當中的另一方編碼圖場資料,加以解碼的第3工程。
本發明之實施形態的程式,係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的2個圖場資料進行階層編碼而獲得之2個編碼圖場資料,將其加以解碼的電腦所執行之程式,其特徵為,係令前記電腦執行:將前記2個編碼圖場資料當中之一方之編碼圖場資料,加以解碼的第1程序;和將藉由前記第1程序的解碼所生成之第1預測影像資料,進行內插處理,以生成前記2個編碼圖場資料當中的另一方編碼圖場資料的掃描位置之第 2預測影像資料的第2程序;和基於前記第2程序所生成之前記第2預測影像資料,將前記2個編碼圖場資料當中的另一方編碼圖場資料,加以解碼的第3程序。
若依據本發明,則可提供一種,在進行階層編碼時,在2個階層之每一層中,都能對待交錯式影像資料的編碼裝置、編碼方法及程式。
又,若依據本發明,則可提供一種,當以上述2個階層來將交錯式影像資料予以編碼時,也能將其加以解碼的解碼裝置、解碼方法及程式。
以下,說明本發明之實施形態的編碼.解碼處理系統。
本發明之實施形態係基於暫時可調性(temporary scalability)技術。
圖1係本實施形態之編碼.解碼處理系統1的概念圖。
編碼.解碼處理系統1,係透過傳送媒體5而連接,而具有設於送訊側的編碼裝置2,和設於收訊側的解碼裝置3。
本實施形態中,其特徵為,編碼裝置2,係如圖5等所示,動態預測.補償電路43,是基於參照影像資料REF 、和處理對象之影像資料,算出加權的參數,並基於該參數,進行明示性的加權預測。
該加權預測中,基於根據參數而調整過的參照影像資料,生成預測影像資料PI。
編碼.解碼處理系統1中,於送訊側的編碼裝置2上,生成藉由離散餘弦轉換或卡忽南-拉維轉換等之正交轉換和動態補償而壓縮過的畫格影像資料(位元串流),並將該當畫格影像資料調變後,透過衛星放送波、有線電視網、電話網路、行動電話網路等之傳送媒體而送訊。
在收訊側,於解碼裝置3將所接收到的影像訊號予以解調後,藉由上記調變時之正交轉換的逆轉換和動態補償,生成解壓的畫格影像資料,而加以利用。
此外,上記傳送媒體5,係亦可為光碟、磁碟及半導體記憶體等記錄媒體。
本實施形態中,如圖9所示,於階層化電路10中,將編碼對象的漸進式影像資料(漸進式訊號)S9,分離成交錯式影像資料S10_1和S10_2。
下位圖層編碼電路12中,將交錯式影像資料S10_2編碼而生成下位編碼資料S12。
於轉換電路13,下位圖層編碼電路12是將已生成之下位預測影像資料L_PRE予以內插處理,而生成已使掃描位置一致於交錯式影像資料S10_1的下位預測影像資料L_PREb,將其輸出至上位圖層編碼電路14。
上位圖層編碼電路14,係基於下位預測影像資料 L_PREb,將交錯式影像資料S10_1予以編碼而生成上位編碼資料S14。
編碼裝置
說明圖1所示之編碼裝置2。
圖2係圖1所示之編碼裝置2的全體構成圖。
編碼裝置2,例如,具有:階層化電路10、延遲電路11、下位圖層編碼電路12、轉換電路13、上位圖層編碼電路14及多重化電路15。
階層化電路
階層化電路10,係輸入編碼對象之漸進式影像資料(漸進式訊號)S9,將構成漸進式影像資料S9的複數畫格資料(圖像資料)之每一者,分離成頂圖場資料和底圖場資料。
漸進式影像資料S9,係例如為60畫格/sec。
階層化電路10,係將上記已分離之頂圖場資料和底圖場資料、頂圖場資料,交互輸出至延遲電路11和下位圖層編碼電路12。亦即,階層化電路10,係如圖4所示,將構成漸進式影像資料S9的最初之畫格資料1FL,分離成頂圖場資料1T和底圖場資料1B,將頂圖場資料1T寫入至延遲電路11,將底圖場資料1B輸出至下位圖層編碼電路12。
階層化電路10,係如圖5所示,將下個畫格資料2FL ,分離成頂圖場資料2T和底圖場資料2B,將頂圖場資料2T輸出至下位圖層編碼電路12,將底圖場資料2B寫入至延遲電路11。
本實施形態中,令從階層化電路10寫入至延遲電路11的圖場資料為交錯式影像資料S10_1,令從階層化電路10輸出至下位圖層編碼電路12的圖場資料為交錯式影像資料S10_2。
階層化電路10,係向頂圖場資料及底圖場資料分別賦予對應,而將表示該圖場是否為頂圖場的屬性資料EisTop,和表示該圖場之時刻的屬性資料ETime,寫入至延遲電路11。
階層化電路10,係向頂圖場資料及底圖場資料分別賦予對應,而將表示該圖場是否為頂圖場的屬性資料BisTop,和表示該圖場之時刻的屬性資料BTime,輸出至下位圖層編碼電路12。
延遲電路
延遲電路11,係將從階層化電路10輸入之頂圖場資料及底圖場資料當成是上位圖場資料U_FI,恰好延遲,例如,下位圖層編碼電路12及轉換電路13上的處理時間,然後輸出至上位圖層編碼電路14。
延遲電路11,係將上位圖場資料U_FI的屬性資料EisTop,ETime,恰好延遲,例如,下位圖層編碼電路12及轉換電路13上的處理時間,然後輸出至上位圖層編碼 電路14。
下位圖層編碼電路
下位圖層編碼電路12,係將從階層化電路10輸入之頂圖場資料及底圖場資料,加以編碼。下位圖層編碼電路12,係將從延遲電路11及下位圖層編碼電路12所輸入之圖場資料當成1畫格資料的交錯式影像資料而加以編碼。
該當交錯式影像資料,係例如為30畫格/秒。
圖6係圖2所示之下位圖層編碼電路12的構成圖。
下位圖層編碼電路12,例如係具有:畫面排序電路23、演算電路31、正交轉換電路32、量化電路33、速率控制電路34、可逆編碼電路35、緩衝記憶體36、逆量化電路37、逆正交轉換電路38、加算電路39、去區塊濾鏡40、畫格記憶體41、內在預測電路42、以及動態預測.補償電路43,及控制電路47。
控制電路47,係進行下位圖層編碼電路12中的下記處理所需之控制。
畫面排序電路23,係將從圖2所示之階層化電路10輸入過來的交錯式影像資料S10_2的圖場資料,隨應於由圖像形式I,P,B所成之GOP(Group Of Pictures)構造,排序成編碼順序,輸出至演算(加減算)電路31、內在預測電路42及動態預測.補償電路43。
演算電路31,係生成出表示從畫面排序電路23輸入過來的編碼對象之圖場資料或畫格資料,和從內在預測電 路42或動態預測.補償電路43輸入過來的預測影像資料PI之差分的影像資料,將其輸出至正交轉換電路32。
正交轉換電路32,係對從演算電路31輸入過來的影像資料,施以離散餘弦轉換(DCT:Discrete Cosine Transform)或卡忽南-拉維轉換等之正交轉換,然後生成出表示轉換係數的影像資料(例如DCT係數),將其輸出至量化電路33。
量化電路33,係將從正交轉換電路32輸入過來的影像資料(量化前的轉換係數),基於從速率控制電路34輸入過來之量化尺度QS而進行量化,生成表示量化後轉換係數的影像資料,並將其輸出至可逆編碼電路35及逆量化電路37。
速率控制電路34,例如,基於從緩衝記憶體36所讀出之影像資料,生成量化尺度QS,並將其輸出至量化電路33。
可逆編碼電路35,係將從量化電路33輸入過來的影像資料進行可變長編碼而成的影像資料,儲存至緩衝區36。此時,可逆編碼電路35,係將從階層化電路10所輸入之屬性資料BisTop,BTime,儲存至表頭資料等中。
屬性資料BisTop,例如,係被當成位元串流中的圖像時序SEI內的dpd#output#delay而儲存。又,屬性資料BTime,係被當成SEI內的pic#struct而儲存。
可逆編碼電路35,係將從動態預測.補償電路43輸入之動態向量MV或其差分動態向量,參照影像資料的識 別資料,以及從內在預測電路42輸入之內在預測模式,儲存至表頭資料等中。
緩衝記憶體36中儲存的影像資料,係當成下位編碼資料S12而被圖2所示之多重化電路15讀出。
逆量化電路37,係將對應於量化電路33之量化的逆量化處理,對來自量化電路33的影像資料施加,生成藉此而得之資料,將其輸出至逆正交轉換電路38。
逆正交轉換電路38,係對從逆量化電路37輸入過來的資料,施以正交轉換處理32上的正交轉換之逆轉換,所生成的影像資料,輸出至加算電路39。
加算電路39,係將從逆正交轉換電路38輸入(已解碼)之影像資料,和內在預測電路42或者從動態預測.補償電路43輸入之預測影像資料PI予以加算,生成參照(再構成)圖像資料,將其輸出至去區塊濾鏡40。
去區塊濾鏡40,係將從加算電路39輸入之參照圖像資料的區塊歪斜加以去除而寫入至畫格記憶體41。
寫入至畫格記憶體41的參照圖像資料,係被當成下位預測影像資料L_PRE而從畫格記憶體41中讀出,輸出至圖2所示之轉換電路13。
內在預測電路42,係於內在編碼的大區塊中,決定殘差最小的內在預測之模式及預測區塊的區塊大小。
內在預測電路42,作為區塊大小,例如使用4x4及16x16像素。
內在預測電路42,係當內在預測被選擇時,將內在預 測所致之預測影像資料PI,輸出至演算電路31及加算電路39。
動態預測.補償電路43,係基於已編碼後被局部解碼而被記憶在畫格記憶體41中的參照圖像資料REF來進行動態預測,決定殘差最小的動態向量及動態補償之區塊大小。
動態預測.補償電路43,作為區塊大小,係使用16x16、16x8、8x16、8x8、8x4、4x8及4x4像素。
動態預測.補償電路43,係當外跨預測被選擇時,將外跨預測所致之預測影像資料PI,輸出至演算電路31及加算電路39。
轉換電路
說明圖2所示之轉換電路(預測影像資料內差電路)13。
上位圖層編碼電路14係當滿足,從延遲電路11輸入之上位圖場資料U_FI(從延遲電路11讀出之交錯式影像資料S10_1),和下位圖層編碼電路12輸出至轉換電路13的下位預測影像資料L_PRE,是同時刻的圖場資料,且任一方係為頂圖場資料,且另一方是底圖場資料之條件時,這些的掃描位置會不同。
因此,轉換電路13,係基於從延遲電路11輸入之屬性資料EisTop、ETime,和從下位圖層編碼電路12輸入之屬性資料BisTop、BTime,判斷是否滿足上記條件,若 判斷為滿足條件,則對從下位圖層編碼電路12輸入之下位預測影像資料L_PRE施以內插處理,生成上記掃描位置是一致的下位預測影像資料L_PREb,將其輸出至上位圖層編碼電路14。
例如,轉換電路13,係生成已將圖7所示之頂圖場資料2T在垂直方向上進行內插處理過之下位預測影像資料L_PREa,從下位預測影像資料L_PRE中,抽出在上位圖層編碼電路14中被編碼之圖3所示之底圖場資料2B的掃描位置所對應之線資料,而生成下位預測影像資料L_PREb,將其輸出至上位圖層編碼電路14。
轉換電路13,係將從下位圖層編碼電路12所輸入之下位預測影像資料L_PRE所對應之屬性資料BisTop、BTime,輸出至上位圖層編碼電路14。
轉換電路13,係上位圖層和下位圖層為同時刻,且兩者都同樣是頂(或底)圖場時(BTime和ETime為同時刻且BisTop和EisTop為相同值時),將從下位圖層編碼電路12輸入之下位預測影像資料L_PRE直接當成下位預測影像資料L_PREb而輸出至上位圖層編碼電路14。
上位圖層編碼電路
圖8係圖2所示之上位圖層編碼電路14的構成圖。
上位圖層編碼電路14,例如係具有:畫面排序電路123、演算電路131、正交轉換電路132、量化電路133、速率控制電路134、可逆編碼電路135、緩衝記憶體136、 逆量化電路137、逆正交轉換電路138、加算電路139、去區塊濾鏡140、畫格記憶體141、內在預測電路142、動態預測.補償電路143,及控制電路147。
畫面排序電路123,係將從圖2所示之延遲電路11讀出之交錯式影像資料S10_1的圖場資料U_FI,隨應於由圖像形式I,P,B所成之GOP構造,排序成編碼順序,輸出至演算電路131、內在預測電路142及動態預測.補償電路143。
演算電路131,係生成出表示從畫面排序電路123輸入過來的編碼對象之圖場資料或畫格資料,和從內在預測電路142、動態預測.補償電路143或下位圖層預測電路145輸入過來的預測影像資料PI之差分的影像資料,將其輸出至正交轉換電路132。
正交轉換電路132,係對從演算電路131輸入過來的影像資料,施以離散餘弦轉換或卡忽南-拉維轉換等之正交轉換,然後生成出表示轉換係數的影像資料(例如DCT係數),將其輸出至量化電路133。
量化電路133,係將從正交轉換電路132輸入過來的影像資料(量化前的轉換係數),基於從速率控制電路134輸入過來之量化尺度QS而進行量化,生成表示量化後轉換係數的影像資料,並將其輸出至可逆編碼電路135及逆量化電路137。
速率控制電路134,例如,基於從緩衝記憶體136所讀出之影像資料,生成量化尺度QS,並將其輸出至量化 電路133。
可逆編碼電路135,係將從量化電路133輸入過來的影像資料進行可變長編碼而成的影像資料,儲存至緩衝區136。
此時,可逆編碼電路135,係將從階層化電路10所輸入之屬性資料EisTop,ETime,儲存至表頭資料等中。
可逆編碼電路135,係將從動態預測.補償電路143輸入之動態向量MV或其差分動態向量,參照影像資料的識別資料,以及從內在預測電路142輸入之內在預測模式,儲存至表頭資料等中。
緩衝記憶體136中儲存的影像資料,係當成上位編碼資料S14而被圖2所示之多重化電路15讀出。
逆量化電路137,係將對應於量化電路133之量化的逆量化處理,對來自量化電路133的影像資料施加,生成藉此而得之資料,將其輸出至逆正交轉換電路138。
逆正交轉換電路138,係對從逆量化電路137輸入過來的資料,施以正交轉換處理132上的正交轉換之逆轉換,所生成的影像資料,輸出至加算電路139。
加算電路139,係將從逆正交轉換電路138輸入(已解碼)之影像資料,和內在預測電路142或者從動態預測.補償電路143輸入之預測影像資料PI予以加算,生成參照(再構成)圖像資料,將其輸出至去區塊濾鏡140。
去區塊濾鏡140,係將從加算電路139輸入之參照圖像資料的區塊歪斜加以去除而寫入至畫格記憶體141。
內在預測電路142,係於內在編碼的大區塊中,決定殘差最小的內在預測之模式及預測區塊的區塊大小。
內在預測電路142,作為區塊大小,例如使用4x4及16x16像素。
內在預測電路142,係當內在預測被選擇時,將內在預測所致之預測影像資料PI,輸出至演算電路131及加算電路139。
動態預測.補償電路143,係基於已編碼後被局部解碼而被記憶在畫格記憶體131中的參照圖像資料REF來進行動態預測,決定殘差最小的動態向量及動態補償之區塊大小。
動態預測.補償電路143,作為區塊大小,係使用16x16、16x8、8x16、8x8、8x4、4x8及4x4像素。
動態預測.補償電路143,係當外跨預測被選擇時,將外跨預測所致之預測影像資料PI,輸出至演算電路131及加算電路139。
下位圖層預測電路145,係基於從圖2所示之轉換電路13所輸入之下位預測影像資料L_PREb來進行內在預測,生成預測影像資料PI。此時,下位圖層預測電路145,係基於從轉換電路13所輸入之屬性資料BisTop、BTime,特定出內在預測時所用的下位預測影像資料L_PREb。
內在預測電路142,係在動態預測.補償電路143及下位圖層預測電路145所生成之預測影像資料PI當中, 選擇出和編碼對象之影像資料的差分為最小的預測影像資料PI,而輸出至演算電路131。
控制電路147,係進行上位圖層編碼電路14的整體控制。
多重化電路
多重化電路15,係將從下位圖層編碼電路12輸入之下位編碼資料S12,和從上位圖層編碼電路14輸入之上位編碼資料S14,予以多重化而生成編碼資料S2。
編碼裝置的動作例
說明圖2所示之編碼裝置2的動作例。
階層化電路10,係輸入編碼對象之漸進式影像資料(漸進式訊號)S9,將構成漸進式影像資料S9的複數畫格資料之每一者,分離成頂圖場資料和底圖場資料。階層化電路10,係如圖3所示,將上記已分離之頂圖場資料和底圖場資料、頂圖場資料,交互輸出至延遲電路11和下位圖層編碼電路12。藉此,如圖3所示,交錯式影像資料S10_1,是在被寫入至延遲電路11後,恰好延遲下位圖層編碼電路12及轉換電路13的處理時間,而被輸出至上位圖層編碼電路14。
從階層化電路10往下位圖層編碼電路12輸出交錯式影像資料S10_2。
下位圖層編碼電路12中,將交錯式影像資料S10_2 會被編碼,下位編碼資料S12會被輸出至多重化電路15。
下位圖層編碼電路12中,下位預測影像資料L_PRE會被生成,為了使它們是和交錯式影像資料S10_1的掃描位置一致,而於轉換電路13中被內插處理,生成下位預測影像資料L_PREb。
上位圖層編碼電路14,係基於下位預測影像資料L_PREb,將交錯式影像資料S10_1(圖場資料U_FI)予以內在編碼而生成上位編碼資料S14。
多重化電路15,係將從下位圖層編碼電路12輸入之下位編碼資料S12,和從上位圖層編碼電路14輸入之上位編碼資料S14,予以多重化而生成編碼資料S2。
解碼裝置
圖9係圖1所示之解碼裝置3的構成圖。
解碼裝置3,例如,具有:分離電路51、延遲電路52、下位圖層解碼電路53、轉換電路54、上位圖層解碼電路55及再構成電路56。
解碼裝置3,基本上係進行和上述編碼裝置2相反的處理。
分離電路
分離電路51,係輸入編碼裝置2所生成之上述編碼資料,將其分離成下位編碼資料S12和上位編碼資料S14, 將下位編碼資料S12輸出至下位圖層解碼電路53,將上位編碼資料S14寫入至延遲電路52。
延遲電路
延遲電路52,係將從分離電路51輸入之上位編碼資料S14,恰好延遲下位圖層解碼電路53及轉換電路54上的處理時間,然後輸出至上位圖層解碼電路55。
下位圖層解碼電路
圖10係圖9所示之下位圖層解碼電路53的構成圖。
下位圖層解碼電路53,例如,具有:積存緩衝區60、可逆解碼電路61、逆量化電路62、逆正交轉換電路63、加算電路64、去區塊濾鏡65、畫格記憶體66、畫面排序緩衝區67、內在預測電路69、動態預測.補償電路70。
積存緩衝區60中,係寫入了從分離電路51輸入之下位編碼資料51。
可逆解碼電路61,當判斷為下位編碼資料S12內的處理對象之大區塊MB,是被外跨編碼時,則將其的表頭部中所寫入的動態向量予以解碼,而輸出至動態預測.補償電路70。
可逆解碼電路61,當判斷為下位編碼資料S12內的處理對象之大區塊MB是被內在(intra)編碼時,則將其表頭部中所寫入的內在預測模式資訊予以解碼,而輸出至 內在預測電路69。
可逆解碼電路61,係將下位編碼資料S12予以解碼然後輸出至逆量化電路62。可逆解碼電路61,係更將下位編碼資料S12的表頭資料中所含之屬性資料BisTop、BTime,寫入至畫格記憶體41及畫面排序緩衝區67,同時輸出至圖9所示的轉換電路54。
逆量化電路62,係將已被可逆解碼電路61解碼過之影像資料(正交轉換係數),基於從可逆解碼電路61所輸入之量化參數QP而加以逆量化,然後輸出至逆正交轉換電路63。
逆正交轉換電路63,係對從逆量化電路62輸入過來的影像資料(正交轉換係數)實施4x4的逆正交轉換處理,而生成差分影像資料,將其輸出至加算電路64。
加算電路64,係將來自動態預測.補償電路70或內在預測電路69的預測影像資料PI,和來自逆正交轉換電路63的差分影像資料進行加算而生成影像資料,將其輸出至去區塊濾鏡65。
去區塊濾鏡65,係對從加算電路64輸入之影像資料實施去區塊濾鏡處理,將處理後的解碼影像資料,寫入至畫格記憶體66及畫面排序緩衝區67。
被記憶在畫格記憶體66中的解碼影像資料,係作為下位預測影像資料L_PRE1而被讀出至圖9所示之轉換電路54。
內在預測電路69,係基於從可逆解碼電路61所輸入 之內在預測模式,和從畫格記憶體66讀出之解碼影像資料,生成預測影像資料PI,將其輸出至加算電路64。
動態預測.補償電路70,係基於從畫格記憶體66中讀出之解碼影像資料,和從可逆解碼電路61輸入進來的動態向量,生成預測影像資料PI,將其輸出至加算電路64。
畫面排序緩衝區67,係將從去區塊濾鏡65讀入之解碼影像資料,加以記憶。
被記憶在畫面排序緩衝區67中的解碼影像資料,係按照顯示順序,作為下位解碼影像資料S53而被讀出至圖9所示的再構成電路56。
轉換電路
說明圖9所示之轉換電路54。
上位圖層解碼電路55係當滿足,從延遲電路52輸入之上位編碼圖場資料U_EFI(從延遲電路52讀出之上位編碼資料S14),和下位圖層解碼電路53輸出至轉換電路54的下位預測影像資料L_PRE1,是同時刻的圖場資料,且任一方係為頂圖場資料,且另一方是底圖場資料之條件時,這些的掃描位置會不同。
因此,轉換電路54,係基於從延遲電路52輸入之上位編碼資料S14內的屬性資料EisTop、ETime,和從下位圖層解碼電路53之屬性資料BisTop、BTime,判斷是否滿足上記條件,若判斷為滿足條件,則對從下位圖層解碼 電路53輸入之下位預測影像資料L_PRE1施以內插處理,生成下位預測影像資料L_PRE1a。
轉換電路54,係從下位預測影像資料L_PRE1a,抽出被上位圖層解碼電路55解碼之上位編碼圖場資料U_EFI的掃描位置所對應之線資料,生成下位預測影像資料L_PRE1b,將其輸出至上位圖層解碼電路55。
轉換電路13,係將從下位圖層解碼電路53所輸入之下位預測影像資料L_PRE1所對應之屬性資料BisTop、BTime,輸出至上位圖層解碼電路55。
轉換電路54,係上位圖層和下位圖層為同時刻,且兩者都同樣是頂(或底)圖場時(BTime和ETime為同時刻且BisTop和EisTop為相同值時),將從下位圖層解碼電路53輸入之下位預測影像資料L_PRE1直接當成下位預測影像資料L_PRE1b而輸出至上位圖層解碼電路55。
上位圖層解碼電路
圖11係圖9所示之上位圖層解碼電路55的構成圖。
上位圖層解碼電路55,例如,具有:積存緩衝區160、可逆解碼電路161、逆量化電路162、逆正交轉換電路163、加算電路164、去區塊濾鏡165、畫格記憶體166、畫面排序緩衝區167、內在預測電路169、動態預測.補償電路170及下位圖層預測電路171。
積存緩衝區160中,係寫入了從延遲電路52讀出之上位編碼圖場資料U_EFI。
可逆解碼電路161,當判斷為上位編碼圖場資料U_EFI內的處理對象之大區塊MB,是被外跨編碼時,則將其的表頭部中所寫入的動態向量予以解碼,而輸出至動態預測.補償電路170。
可逆解碼電路161,當判斷為上位編碼圖場資料U_EFI內的處理對象之大區塊MB是被內在(intra)編碼時,則將其表頭部中所寫入的內在預測模式資訊予以解碼,而輸出至內在預測電路169。
可逆解碼電路161,當基於表頭部而判斷為上位編碼圖場資料U_EFI是下位圖層內在預測時,則將其表頭部中所寫入的內在預測模式資訊予以解碼,然後輸出至內在預測電路169。又,可逆解碼電路161,係將上位編碼圖場資料U_EFI予以解碼然後輸出至逆量化電路162。甚至,可逆解碼電路161,係將上位編碼圖場資料U_EFI的表頭資料中所含之屬性資料EisTop、ETime,輸出至轉換電路54、再構成電路56及下位圖層預測電路171。
逆量化電路162,係將已被可逆解碼電路161解碼過之影像資料(正交轉換係數),基於從可逆解碼電路161所輸入之量化參數QP而加以逆量化,然後輸出至逆正交轉換電路163。
逆正交轉換電路163,係對從逆量化電路162輸入過來的影像資料(正交轉換係數)實施4x4的逆正交轉換處理,而生成差分影像資料,將其輸出至加算電路164。
加算電路164,係將來自動態預測.補償電路170、 內在預測電路169或下位圖層預測電路171的預測影像資料PI,和來自逆正交轉換電路163的差分影像資料進行加算而生成影像資料,將其輸出至去區塊濾鏡165。
去區塊濾鏡165,係對從加算電路164輸入之影像資料實施去區塊濾鏡處理,將處理後的解碼影像資料,寫入至畫格記憶體166及畫面排序緩衝區167。
內在預測電路169,係當通常之內在預測被指定時,基於從可逆解碼電路161輸入之內在預測模式,和從畫格記憶體166讀出之解碼影像資料,生成預測影像資料PI,將其輸出至加算電路164。
動態預測.補償電路170,當外跨預測被指定時,基於從畫格記憶體166中讀出之解碼影像資料,和從可逆解碼電路161輸入之動態向量,生成預測影像資料PI,將其輸出至加算電路164。
下位圖層預測電路171,係當下位圖層內在預測被指定時,基於從可逆解碼電路161輸入之內在預測模式,和從轉換電路54輸入之下位預測影像資料L_PRE1b,使用從畫格記憶體166讀出之解碼影像資料來生成預測影像資料PI,將及輸出至加算電路164。
此時,下位圖層預測電路171,例如,係基於從可逆解碼電路161輸入之屬性資料EisTop、ETime,和從轉換電路54輸入之屬性資料BisTop、BTime,選擇出從畫格記憶體166讀出之解碼影像資料所對應之下位預測影像資料L_PRE1b,而加以使用。
畫面排序緩衝區167,係將從去區塊濾鏡165讀入之解碼影像資料,加以記憶。
被記憶在畫面排序緩衝區167中的解碼影像資料,係按照顯示順序,作為上位解碼影像資料S55而被讀出至圖9所示的再構成電路56。
再構成電路
再構成電路56,係將從上位圖層解碼電路55輸入之上位解碼影像資料S55,和從下位圖層解碼電路53輸入之下位解碼資料S53,予以再構成而生成漸進式影像資料S56。
解碼裝置的動作例
說明圖9所示的解碼裝置之動作。
分離電路51,係輸入編碼裝置2所生成之上述編碼資料,將其分離成下位編碼資料S12和上位編碼資料S14,將下位編碼資料S12輸出至下位圖層解碼電路53,將上位編碼資料S14寫入至延遲電路52。
延遲電路52,係將從分離電路51輸入之上位編碼資料S14,恰好延遲下位圖層解碼電路53及轉換電路54上的處理時間,然後輸出至上位圖層解碼電路55。
下位圖層解碼電路53中,下位編碼資料S12會被解碼,生成下位解碼影像資料S53,將其輸出至再構成電路56。又,下位圖層解碼電路53中,下位預測影像資料 L_PRE1會被生成,並輸出至轉換電路13。
轉換電路54中,下位預測影像資料L_PRE1會被生成,為了使其和上位圖場影像資料U_EFI的掃描位置一致,而被內插處理,生成下位預測影像資料L_PRE1b。
上位圖層解碼電路55,係基於下位預測影像資料L_PRE1b,將上位圖場影像資料U_EFI予以內在解碼而生成上位解碼影像資料S55,將其輸出至再構成電路56。
再構成電路56中,將從上位圖層解碼電路55輸入之上位解碼影像資料S55,和從下位圖層解碼電路53輸入之下位解碼資料S53,予以再構成而生成漸進式影像資料S56。
如以上說明,若依據本發明之實施形態的編碼裝置2,則可於圖2所示之下位圖層編碼電路12及上位圖層編碼電路14之每一者中,將交錯式影像資料予以編碼。
又,若依據本發明之實施形態的解碼裝置3,則可於圖9所示之下位圖層解碼電路53及上位圖層解碼電路55之每一者中,將交錯式影像資料加以解碼。
如此,若依據本實施形態,則可於階層編碼之各階層中,處理交錯式影像資料。
又,若依據本實施形態,則在解碼已被階層編碼之影像資料時,就可於各階層中處理交錯式影像資料。^
本發明係不限定於上述實施形態。
亦即,當業者可於本發明的技術範圍內或均等範圍內,對於上述實施形態的構成要素,作各種變更、合併、再 合併以及置換。
例如,亦可將上述編碼裝置2或解碼裝置3之機能的全部或一部份,如圖12所示,依據記憶體252中所記憶之程式PRG的記述,而由CPU(Central Processing Unit)等之處理電路252來執行。
此時,解碼對象之影像資料是透過介面251,而輸入編碼對象或解碼對象之影像資料,其處理結果則透過其而輸出。
用於參考,說明本實施形態之構成和本發明之構成的關係。
編碼裝置2係為第1觀點之發明的編碼部或編碼裝置之一例,將編碼裝置2的處理內容(機能)以圖12所示之程式PRG撰寫時,程式PRG係為本發明之實施形態的程式之一例。
圖2所示的下位圖層編碼電路12是第1編碼部或第1編碼手段之一例,轉換電路13是轉換部或轉換手段之一例,上位圖層編碼電路14是第2編碼部或第2編碼手段之一例。
階層化電路10是本發明之分離部或分離手段之一例。
解碼裝置3係為本發明之實施形態的解碼裝置之一例,將解碼裝置3的處理內容(機能)以圖12所示之程式PRG撰寫時,程式PRG係為本發明之實施形態的程式之一例。
圖9所示的下位圖層解碼電路53係為本發明之實施形態的第1解碼部或第1解碼手段之一例,轉換電路54是轉換部或轉換手段之一例,上位圖層解碼電路55是第2解碼部或第2解碼手段之一例。
1‧‧‧編碼.解碼處理系統
2‧‧‧編碼裝置
3‧‧‧解碼裝置
10‧‧‧階層化電路
11‧‧‧延遲電路
12‧‧‧下位圖層編碼電路
13‧‧‧轉換電路
14‧‧‧上位圖層編碼電路
15‧‧‧多重化電路
23,123‧‧‧畫面排序電路
31,131‧‧‧演算電路
32,132‧‧‧正交轉換電路
33,133‧‧‧量化電路
34,134‧‧‧速率控制電路
35,135‧‧‧可逆編碼電路
36,136‧‧‧緩衝記憶體
37,137‧‧‧逆量化電路
38,138‧‧‧逆正交轉換電路
39,139‧‧‧加算電路
40,140‧‧‧去區塊濾鏡
41,141‧‧‧畫格記憶體
42,142‧‧‧內在預測電路
43,143‧‧‧動態預測.補償電路
51‧‧‧分離電路
52‧‧‧延遲電路
53‧‧‧下位圖層解碼電路
54‧‧‧轉換電路
55‧‧‧上位圖層解碼電路
56‧‧‧再構成電路
60,160‧‧‧積存緩衝區
61,161‧‧‧可逆解碼電路
62,162‧‧‧逆量化電路
63,163‧‧‧逆正交轉換電路
64,164‧‧‧加算電路
65,165‧‧‧去區塊濾鏡
66,166‧‧‧畫格記憶體
67,167‧‧‧畫面排序緩衝區
69,169‧‧‧內在預測電路
70,170‧‧‧動態預測.補償電路
〔圖1〕圖1係本發明之實施形態的編碼.解碼處理系統的構成圖。
〔圖2〕圖2係圖1所示之編碼裝置的構成圖。
〔圖3〕圖3係圖2所示之階層化電路之處理的說明圖。
〔圖4〕圖4係圖2所示之階層化電路之處理的說明圖。
〔圖5〕圖5係圖2所示之階層化電路之處理的說明圖。
〔圖6〕圖6係圖2所示之下位圖層編碼電路的構成圖。
〔圖7〕圖7係圖6所示之轉換電路之處理的說明圖。
〔圖8〕圖8係圖2所示之上位圖層編碼電路的構成圖。
〔圖9〕圖9係圖1所示之解碼裝置的構成圖。
〔圖10〕圖10係圖9所示之下位圖層解碼電路的構成圖。
〔圖11〕圖11係圖9所示之上位圖層解碼電路的構成圖。
〔圖12〕圖12係本發明之實施形態的變形例之說明圖。
1‧‧‧晶片電阻器
2‧‧‧絕緣基板
5‧‧‧電阻膜
5a‧‧‧微調溝
6‧‧‧表護層
10‧‧‧個別上面電極
11‧‧‧側面電極
4‧‧‧端子電極
2a‧‧‧長度側面
2b‧‧‧長度側面
3‧‧‧端子電極
8‧‧‧個別上面電極
9‧‧‧側面電極

Claims (10)

  1. 一種編碼裝置,係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的第1圖場資料與第2圖場資料,以H.264/SVC進行階層編碼的編碼裝置,其特徵為,具有:下位圖層編碼部,其係構成為,將前記第1圖場資料予以編碼;和轉換部,其係構成為,將前記下位圖層編碼部進行前記第1圖場資料之編碼所生成之第1預測影像資料,進行內插處理,以生成前記第2圖場資料的掃描位置之第2預測影像資料;和上位圖層編碼部,其係構成為,基於前記轉換部所生成之前記第2預測影像資料,將前記第2圖場資料,加以編碼;前記上位圖層編碼部所編碼而成之編碼圖場資料,係用來改善前記下位圖層編碼部所編碼而成之編碼圖場資料的畫質。
  2. 如申請專利範圍第1項所記載之編碼裝置,其中,前記下位圖層編碼部及前記上位圖層編碼部,係分別都是進行內在(intra)編碼來作為前記編碼。
  3. 如申請專利範圍第1項所記載之編碼裝置,其中,前記下位圖層編碼部,係在將前記第1圖場資料編碼後進行解碼而生成再構成影像資料,並將該當再構成影像 資料當成前記第1預測影像資料而輸出至前記轉換部。
  4. 如申請專利範圍第1項所記載之編碼裝置,其中,前記上位圖層編碼部係為,從藉由使用前記第2圖場資料之內在預測所生成之預測影像資料、藉由動態預測.補償所生成之預測影像資料、藉由使用前記第2預測影像資料之內在預測所生成之預測影像資料當中,選擇出使得和前記第2圖場資料之間的差分為最小的預測影像資料,將前記第2圖場資料和前記預測影像資料之間的差分,加以編碼。
  5. 如申請專利範圍第1項所記載之編碼裝置,其中,更具有分離部,其係構成為,將前記複數圖像資料的每一者,分離成前記第1圖場資料和前記第2圖場資料。
  6. 如申請專利範圍第5項所記載之編碼裝置,其中,前記分離部,係令連續之圖像資料的第1頂圖場資料被前記下位圖層編碼部所編碼,令第2圖場資料被前記上位圖層編碼部所編碼。
  7. 如申請專利範圍第6項所記載之編碼裝置,其中,前記下位圖層編碼部及前記上位圖層編碼部之每一者,係將由連續的第1圖像資料和第2圖場資料所構成之畫格資料,加以編碼。
  8. 如申請專利範圍第1項所記載之編碼裝置,其中, 更具有多重化部,其係構成為,將前記下位圖層編碼部所編碼過的編碼圖場資料,和前記上位圖層編碼部所編碼過的編碼圖場資料,予以多重化。
  9. 一種編碼方法,係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的第1圖場資料與第2圖場資料,以H.264/SVC進行階層編碼的編碼方法,其特徵為,具有:第1工程,係將從前記圖像資料所分離出來的前記第1圖場資料,予以編碼;和第2工程,係將前記第1工程中進行前記第1圖場資料編碼所生成之第1預測影像資料,進行內插處理,以生成前記第2圖場資料的掃描位置之第2預測影像資料;和第3工程,係基於前記第2工程所生成之前記第2預測影像資料,將前記第2圖場資料,加以編碼;前記前記第3工程所編碼而成之編碼圖場資料,係用來改善前記第1工程所編碼而成之編碼圖場資料的畫質。
  10. 一種記錄有編碼程式之程式產品,該程式係屬於將構成動畫像之複數圖像(picture)資料之每一者中所分離出來的第1圖場資料與第2圖場資料,以H.264/SVC進行階層編碼的電腦所執行之程式,其特徵為,令電腦執行:第1程序,係將從前記圖像資料所分離出來的前記第1圖場資料,予以編碼;和 第2程序,係將前記第1程序中進行前記第1圖場資料編碼所生成之第1預測影像資料,進行內插處理,以生成前記第2圖場資料的掃描位置之第2預測影像資料;和第3程序,係基於前記第2程序所生成之前記第2預測影像資料,將前記第2圖場資料,加以編碼;前記前記第3程序所編碼而成之編碼圖場資料,係用來改善前記第1程序所編碼而成之編碼圖場資料的畫質。
TW101137280A 2005-08-17 2006-08-15 Coding apparatus, coding method and program product TWI445391B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005236845A JP2007053554A (ja) 2005-08-17 2005-08-17 符号化装置、符号化方法、復号装置、復号方法およびプログラム

Publications (2)

Publication Number Publication Date
TW201308976A true TW201308976A (zh) 2013-02-16
TWI445391B TWI445391B (zh) 2014-07-11

Family

ID=37757634

Family Applications (4)

Application Number Title Priority Date Filing Date
TW101137282A TWI432032B (zh) 2005-08-17 2006-08-15 Decoding device
TW95129927A TWI386033B (zh) 2005-08-17 2006-08-15 Decoding apparatus, decoding method and program product
TW101137281A TWI458336B (zh) 2005-08-17 2006-08-15 Coding device
TW101137280A TWI445391B (zh) 2005-08-17 2006-08-15 Coding apparatus, coding method and program product

Family Applications Before (3)

Application Number Title Priority Date Filing Date
TW101137282A TWI432032B (zh) 2005-08-17 2006-08-15 Decoding device
TW95129927A TWI386033B (zh) 2005-08-17 2006-08-15 Decoding apparatus, decoding method and program product
TW101137281A TWI458336B (zh) 2005-08-17 2006-08-15 Coding device

Country Status (10)

Country Link
US (5) US8144765B2 (zh)
EP (1) EP1916848A4 (zh)
JP (1) JP2007053554A (zh)
KR (1) KR101372082B1 (zh)
CN (1) CN101292535A (zh)
BR (1) BRPI0615208A2 (zh)
MY (1) MY150004A (zh)
RU (1) RU2412556C2 (zh)
TW (4) TWI432032B (zh)
WO (1) WO2007020977A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009278473A (ja) * 2008-05-15 2009-11-26 Sanyo Electric Co Ltd 画像処理装置、それを搭載した撮像装置、および画像再生装置
JPWO2010055675A1 (ja) * 2008-11-14 2012-04-12 三菱電機株式会社 動画像符号化装置及び動画像復号装置
JP5914962B2 (ja) 2010-04-09 2016-05-11 ソニー株式会社 画像処理装置および方法、プログラム、並びに、記録媒体
US10536701B2 (en) * 2011-07-01 2020-01-14 Qualcomm Incorporated Video coding using adaptive motion vector resolution
WO2013094385A1 (ja) * 2011-12-19 2013-06-27 ソニー株式会社 画像処理装置および方法
JP6635197B2 (ja) * 2016-06-06 2020-01-22 日本電気株式会社 映像符号化装置、映像符号化方法およびプログラム
WO2019017362A1 (ja) * 2017-07-20 2019-01-24 ソニー株式会社 送信装置、送信方法、受信装置および受信方法
CN109151476B (zh) * 2018-09-21 2020-08-25 北京大学 一种基于双向预测的b帧图像的参考帧生成方法及装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3159309B2 (ja) * 1989-09-27 2001-04-23 ソニー株式会社 映像信号符号化方法及び映像信号符号化装置
JPH03179987A (ja) * 1989-12-08 1991-08-05 Toshiba Corp テレビジョン信号伝送及び受信装置
JP3443867B2 (ja) * 1992-06-26 2003-09-08 ソニー株式会社 画像信号符号化、復号化方法及び画像信号記録媒体
JPH06197334A (ja) * 1992-07-03 1994-07-15 Sony Corp 画像信号符号化方法、画像信号復号化方法、画像信号符号化装置、画像信号復号化装置及び画像信号記録媒体
JPH0662389A (ja) * 1992-08-04 1994-03-04 Matsushita Electric Ind Co Ltd 映像信号符号化装置
US5387940A (en) 1993-07-07 1995-02-07 Rca Thomson Licensing Corporation Method and apparatus for providing scaleable compressed video signal
CA2127151A1 (en) * 1993-09-21 1995-03-22 Atul Puri Spatially scalable video encoding and decoding
JP3179987B2 (ja) 1994-11-02 2001-06-25 東京ガス・フロロマテリアル株式会社 汚れを落とし易い壁紙
JP3732867B2 (ja) * 1995-03-09 2006-01-11 株式会社ルネサステクノロジ 画像伸張装置
JPH09149415A (ja) * 1995-11-17 1997-06-06 Matsushita Electric Ind Co Ltd 画像符号化装置および画像復号化装置
JPH09205630A (ja) * 1996-01-26 1997-08-05 Matsushita Electric Ind Co Ltd テレビジョン信号送信・受信方法、及びテレビジョン信号送信・受信装置
JPH10112857A (ja) 1996-10-07 1998-04-28 Hitachi Ltd 画像信号の符号化・復号化方法および装置
JP3318707B2 (ja) * 1996-11-08 2002-08-26 ソニー株式会社 画像信号符号化装置および画像信号符号化方法、画像信号復号装置および画像信号復号方法、画像信号伝送方法、並びに画像信号記録媒体
KR100298397B1 (ko) * 1998-02-03 2001-08-07 구자홍 비디오디코딩시스템
JP2002010253A (ja) 2000-06-20 2002-01-11 Nec Viewtechnology Ltd 画像伝送システム
US7020205B1 (en) * 2000-07-12 2006-03-28 Thomson Licensing Sending progressive video sequences suitable for MPEG and other data formats
EP1455534A1 (en) * 2003-03-03 2004-09-08 Thomson Licensing S.A. Scalable encoding and decoding of interlaced digital video data
KR100605105B1 (ko) * 2004-05-28 2006-07-26 삼성전자주식회사 영상 보간 장치

Also Published As

Publication number Publication date
TWI386033B (zh) 2013-02-11
US8144765B2 (en) 2012-03-27
TW200714029A (en) 2007-04-01
TWI445391B (zh) 2014-07-11
US8494045B2 (en) 2013-07-23
TW201306598A (zh) 2013-02-01
US20130287110A1 (en) 2013-10-31
BRPI0615208A2 (pt) 2013-01-08
RU2412556C2 (ru) 2011-02-20
EP1916848A1 (en) 2008-04-30
TWI432032B (zh) 2014-03-21
RU2008105905A (ru) 2009-08-20
CN101292535A (zh) 2008-10-22
US20120099648A1 (en) 2012-04-26
KR101372082B1 (ko) 2014-03-13
US20120189054A1 (en) 2012-07-26
WO2007020977A1 (ja) 2007-02-22
TW201312992A (zh) 2013-03-16
KR20080036222A (ko) 2008-04-25
US9172958B2 (en) 2015-10-27
US8446945B2 (en) 2013-05-21
JP2007053554A (ja) 2007-03-01
MY150004A (en) 2013-11-15
EP1916848A4 (en) 2012-05-30
US20120183061A1 (en) 2012-07-19
TWI458336B (zh) 2014-10-21
US8462844B2 (en) 2013-06-11
US20090110068A1 (en) 2009-04-30

Similar Documents

Publication Publication Date Title
TWI445391B (zh) Coding apparatus, coding method and program product
KR101053628B1 (ko) 영상 신호의 스케일러블 인코딩 및 디코딩 방법
JP4999340B2 (ja) 動画像符号化装置、動画像復号装置、動画像符号化方法、及び動画像復号方法
KR100679031B1 (ko) 다 계층 기반의 비디오 인코딩 방법, 디코딩 방법 및 상기방법을 이용한 장치
CN101924940B (zh) 编码装置及编码方法
CN100518315C (zh) 采用清晰度增强技术的空间可缩放的压缩方案的编解码器及方法
JP4589290B2 (ja) ある階層のフラグを階層間の連関性を用いて符号化する方法、前記符号化されたフラグを復号化する方法、及び装置
CN101467461B (zh) 基于多层的视频编码方法及其装置
US20070297518A1 (en) Flag encoding method, flag decoding method, and apparatus thereof
Sun et al. Digital video transcoding for transmission and storage
KR20060109248A (ko) 영상신호의 엔코딩/디코딩시에 내부모드 블록의 정보를처리하는 방법 및 장치
MX2008012863A (es) Metodo y aparato de codificacion de video que soporta analisis sintactico independiente.
KR20060122671A (ko) 영상 신호의 스케일러블 인코딩 및 디코딩 방법
US20060133483A1 (en) Method for encoding and decoding video signal
Ostermann Coding of arbitrarily shaped objects with binary and greyscale alpha-maps: What can MPEG-4 do for you?
Chung et al. Quantization control for improvement of image quality compatible with MPEG2
van der Vleuten et al. Low-complexity scalable DCT image compression
JPH10276437A (ja) 階層的動画像信号符号化/復号化方法及び装置
Zhou et al. A HEVC steganography algorithm based on DCT/DST coefficients with BLB distortion model
CN112565779B (zh) 一种基于失真漂移的视频隐写方法
KR100238888B1 (ko) 적응적인 형태 부호화 장치 및 그 부호화 방법
Akujuobi Application of Wavelets to Video Compression
JP2011142698A (ja) 符号化装置、符号化方法、復号装置、復号方法およびプログラム

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees