TW201250449A - An apparatus and a method for dynamically varying a bias voltage applied to a substrate of an integrated circuit - Google Patents

An apparatus and a method for dynamically varying a bias voltage applied to a substrate of an integrated circuit Download PDF

Info

Publication number
TW201250449A
TW201250449A TW100114394A TW100114394A TW201250449A TW 201250449 A TW201250449 A TW 201250449A TW 100114394 A TW100114394 A TW 100114394A TW 100114394 A TW100114394 A TW 100114394A TW 201250449 A TW201250449 A TW 201250449A
Authority
TW
Taiwan
Prior art keywords
state
bias
power management
value
integrated circuit
Prior art date
Application number
TW100114394A
Other languages
English (en)
Inventor
Darius D Gaskins
Original Assignee
Via Tech Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US12/965,889 external-priority patent/US20120151227A1/en
Priority claimed from US12/965,888 external-priority patent/US20120151226A1/en
Priority claimed from US12/965,890 external-priority patent/US20120146714A1/en
Application filed by Via Tech Inc filed Critical Via Tech Inc
Publication of TW201250449A publication Critical patent/TW201250449A/zh

Links

Landscapes

  • Power Sources (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

201250449 六、發明說明: 【發明所屬之技術領域】 本發明係有關於微電子(microelectronics)領域,特別有 關於根據電源控制狀態控制積體電路反偏壓的裝置以及方 法。 【先前技術】 近年來,電腦性能與功能持續地發展且擴充。相對於 四十年前佔據一整個房間但僅能實現簡單的運算電子裝 置,現今手機内的處理器可進行的是千倍複雜度的計算。 此發展實在令人驚歎。 相關領域的發展,例如,裝置微型化、製程以及邏輯 設計等,近年來逐漸微縮而發展出極小面積但極大功能的 裝置。例如,1970年代所製作的微處理器使用的是10微 米製程且使用的内部晶體數量為數千顆,但現今微處理器 技術卻是採用45奈米製程製作且使用了超過二十億顆的 電晶體。 然而上述微型化以及處理技術的複雜化是需要付出相 當成本的。近年來設計者所面臨的多項挑戰中,裝置的電 量耗損以及管理是持續受到關注的議題。由於可攜式電腦 的系統必須在有限的電源供應所供應的操作時間内有效執 行極複雜且多樣化的運算,所以可攜式電腦即面臨相當嚴 苛的電量使用限制。因此,從數年前開始,電腦系統的設 計者即開始發展電源管控技術,在有限電源供應下延長電 腦系統的工作時間。最簡單的方式是將不使用的裝置關閉 CNTR23 】9I00-TW/0608-A42866· 丁 W/Final 201250449 以避免無謂的電量消耗。此類概念已經被施行至子裝置 (sub-device)階層。例如,常見的進階組態電源管理介面 (advanced configuration and power management interface > ACPI) ’用以呼叫微處理器之處理能力漸進削減的多種狀 悲、,包括tl全刼作、具不同運算能力的多種睡眠(sieep)狀 態以及完全關閉狀態。上述狀態通常是由作業系統之軟體 進行官理以及控制’而上述軟體會感測運算輸入以及目前 作業%境’以引導中央處理單元(cpu)根據運算需求進入或 離開上述的狀態。熟知本技術領域人士可發現電源組態與 管理方案一例如,ACPI技術—可使電池壽命遠較先前延長 一個數ϊ級。因此,更進—步應用所述的省電概念,不僅 可令中央處理S中的邏輯區塊根據運算需求啟動或關閉, 更可根據運异需求改變處理器的頻率以及核心電壓。而 且,使用者通常不會察覺到為了延長電池壽命而在運算期 間内對操作狀態、頻率以及電壓所作的改變。 電源管理的另一個重點—降低漏電流—也受到相當的 關注’儘官與前述内容看似不相關。簡單來說,漏電流指 的是電源啟動但不動作之裝置所耗費的能量。以電晶體層 級來說,漏電流是測量互補式金氧半(CM〇s)閘不啟動狀態 所消耗的忐置。本技術領域人士可發現CM〇S技術裝置的 微型化使得漏電流問題隨著裝置尺寸縮小而惡化,主因是 通道長度縮短。漏電流通常佔整體襞置能量消耗一顯著比 例0 目前已有多種技術用於消除漏電流,其中一種是對電 晶體的基板進行偏壓(substrate biasing)。實質上說來,施加s CNTR23191〇0-TW/0608-A42866-TW/Final , 201250449 於積體電路晶粒之基板上的電壓是為了降低電晶體於關閉 狀態下所汲取的電流量。基板偏壓雖可有效控制漏電流, 但其現今技術卻存在一些問題。熟知本技術領域人士可發 現,增加基板偏壓的同時亦會限制其功效。裝置的速度反 比於裝置之核心操作電壓以及基板偏壓之差值。此反比關 係為非線性,且呈更高次冪。此外,裝置所存在的漏電量 並非僅受核心操作電壓與基板偏壓之差值影響,更與核心 操作電壓本身的大小有關(呈更高次冪)。 本案發明人注意到現今系統受限於為了所有操作電壓 與頻率之漏電流問題所設計的單一、固定基板偏壓。倘若 操作於最高核心電壓時處理器所汲取的能量是可適當地由 所述固定偏壓電壓所控制,則作業系統控制電源狀態降低 核心運算電壓時,處理器所能達到的效能會被限制' 因此,基板偏壓技術不應限制於單一、固定值的基板 偏壓。此外,目前需要的設計是於處理器或積體電路中, 於實現電源管理與控制的同時進行動態調整以使效能最佳 化。此外,目前亦需要的是根據電源狀態變化調整基板偏 壓的一種裝置與方法,不僅使漏電流得以被妥善控制,也 使得操作頻率在各種電源狀態下可為最大值。 【發明内容】 本發明用於解決傳統技術所遭遇的上述問題、且克服 傳統技術的其他問題、缺點以及限制,所發展出的較佳解 決貫施方式用於精準控制積體電路的基板偏壓。 本發明一實施方式供應一種積體電路基板偏壓動態調 CNTR23 ] 9I00-TW/0608-A42866-TW/Final 5 201250449 整裝置。所述裝置包括一可選式偏壓產生器以及一狀態查 表邏輯。所述可選式偏壓產生器配置於一積體電路,用以 根據自一偏壓選擇匯流排所接收的一數值產生複數個偏壓 之一,以施加於該積體電路的一基板上。所述狀態查表邏 輯耦接該可選式偏壓產生器,用以接收一或多種電源管理 狀態,且用於供應該偏壓選擇匯流排上的該數值,其中, 該數值包括狀態查表邏輯所儲存的複數個偏壓指示之一。 在本發明另外一種實施方式中,揭露一種積體電路基 板偏壓動態調整方法。所述方法包括於積體電路所配置的 一狀態查表邏輯中儲存複數個偏壓指示。藉由該狀態查表 邏輯接收一或多個電源狀態,且經由一偏壓選擇匯流排供 應一數值;該數值為複數個偏壓指示的其中一者。藉由該 積體電路上的可選式偏壓產生器接收該偏壓選擇匯流排上 的數值,以根據該數值產生複數個偏壓的其中一者,以施 加於該積體電路一基板上。 在一種實施方式中,所揭露的是一種積體電路基板偏 壓動態調整的裝置。所述裝置包括一可調式偏壓產生器以 及一狀態處理器。該可調式偏壓產生器配置於一積體電路 上,用於根據自一偏壓匯流排所接收的一數值產生一可變 偏麗,以施加於該積體電路一基板上。該狀態處理器麵接 該可調式偏壓產生器,用以接收一或多種電源管理狀態, 且用於供應該偏壓匯流排上的該數值,其中,該數值為上 述一或多種電源管理狀態的一函數。 本發明另外一個實施方式揭露一種積體電路基板偏壓 動態調整方法。所述方法包括接收一或多個電源管理狀s CNTR2319100-TW/0608-A42866-TW/Final 6 201250449 態,以上述一或多個電源狀態的一 函數計算一數值交由一 偏壓匯流排傳遞。自該偏壓匯流紐& 辨接收該數值,據以產生 一可變偏壓,以施加於一積體電路的 在工業應用上,本發明適用於 基板上 ^ 於域4理器中,所述微處 理!§'可應用於普通設計或特殊用挣 &之計算裝置中。 【實施方式】 以下說明將幫助本技術領域人 _ & ^ 八士得以將本說明書所揭 露的發明内容製作且運用於特定雇由 ,, „、 L 死用A及條件。本技術領 域人士依A?、以下所揭露之實施方洼1 、 、可乾發展出多種變形, 且說明書所揭露的技巧也可能以龙 兵他實施方式實現。因 此,本發明的範圍並非意圖限定右 、 乂下所示、所述之特定 貫施例’事貫上’應以所揭露之枯 ^ x5與特徵的最廣範圍解 釋之。 鑑於背景技術中關於反偏壓生 玉成(back bias voltaee generation)的討論、以及現今積體雷 ^ 略關於漏電流抑制的技 況。第2至4圖則 術’第1圖圖解相關技術領域目前的狀 ^ ^ 圖解本發明所提出來的内容。 參考第1圖’方塊圖100是圖躲 卜卜 % s見今電腦糸統中的電 源管理技術。圖示100包括進階紐能_ % 電源管理介面之硬體 (ACPI ha—)110。ACPI硬體i 1〇輪接的是—作業系 統102’作業系統102 -般配置於—記憶體(圖中未顯示) 中。作業系統102包括軟體模組103-105,其中方塊1〇3 為一政策管理單元(policy manager) 103、一個或多個裝置驅 動單元104、以及一進階組態電源管理介面之子系統〗〇5。 CNTR2319100-TW/0608-A42866-TW/Final 7 201250449 作業系統102耦接ACH硬體110。ACPI硬體110内包括 一基本輸入/輸出系統(BIOS)12〇、一穩壓模組(VRM)13〇、 以及一中央處理單元(CPU)140。中央處理單元]4〇為一積 體電路,通常配置於由P型或N型半導體材料所形成的一 基板144上,且包括有一狀態c管理器(c_state manager)141、一狀態 P 管理器(P_statemanager)142 以及一 反偏壓產生益143。在常見配置中,基本輸入/輸出系統]2〇 是配置於一記憶體中,該記憶體經由一匯流排bi〇sbus 與配置有該中央處理單元140的積體電路耦接。此外,穩 溢核組130經由一匯流排VRMBUS與中央處理單元140 之積體電路搞接。狀態C管理器141產生匯流排信號 CLKCTRL以及FREQCTRL,傳送給中央處理單元内 的時脈以及頻率控制電路(未顯示在圖中)。至於狀熊p管 理器142則產生匯流排信號VCTRL以及FCTRL,傳送給 中央處理單元140内的電壓以及頻率控制電路(未顯示在圖 中)。反偏壓產生器143產生一輸出FXDBIAS轉接至基板 144。 ^ 才呆作時’反偏壓產生器143產生一定值的反偏壓經電 壓匯流排FXDBIAS傳送至基板144 ’以降低中央處理單元 積體電路140的漏電流。如本技術領域人士所知,將施予 基板144反偏壓為一種降低漏電流的常見技術。以採&奈 米CMOS製程的中央處理單元140(或其他積體電路): 例,相較於90奈米製程所製作的中央處理單元,65奈米 技術的通道長度較短,會有較高的漏電流發生。因此,65 奈米的中央處理單元140可能存在的導通電流/漏電流比例s CNTR2319!00-TW/0608-A42866-TW/Final 8 201250449 (1〇11-比-1(^:['以以〇)約為1000,為較不理想的漏電流比例。裝 置的能量消耗約有三分之一來自漏電流。較佳的導通電流/ 漏電流比例約為1 0000。除了上述比例量度方式,許多設 計者僅測量中央處理單元140睡眠時的能量耗損。所量測 到的是單純的電池消耗,或其他電源不具意義的耗能。 因此’設計者採用基板反偏壓為小面積裝置的一種漏 電流抑制機制。以常見的65奈米製程中央處理單元140為 例,反偏壓產生器143產生-500mV的一反偏壓,以經由匯 流排FXDBIAS傳遞給基板144。固定於-500mV的反偏壓 會顯著降低中央處理單元140内的漏電流。然而,本技術 領域人員可能會發現,所述反偏壓的值乃針對某一特定操 作電壓(例如’穩壓模組130經匯流排VRMBUS所供應的1 伏特核心電壓)所作的最佳化結果。若核心操作電壓有改變 (例如’改變成600mV) ’該定值反偏壓可能就無法發揮最 佳效能。常見的是,針對一特定操作電壓,反偏壓的增加 會延長切換時間’導致中央處理單元14〇整體效能降低。 此外,對定值的反偏壓而言,漏電流會隨著操作電壓的降 低而呈指數下降。上述的方塊圖1〇〇即描述施予定值反偏 壓的系統方塊圖。 進階組恶電源管理介面(ACPI)為本技術領域使電腦電 能使用保有最佳化的一種標準技術。原始設計是為了延長 可攜式電腦的電池使用時間,進階組態電源管理介面設計 夕種中央處理單元狀態(例如,狀態C之各種設定)以允許 中央處理單元140進入睡眠(sieep)、休眠(hibernati〇n)以及 待機(standby)模式’以使全操作狀態的中央處理單元ι4〇 CNTR2319100-TW/0608-A42866-TW/Final 〇 201250449 之電量消耗隨著進入狀態的深度不同而逐漸降低。各種狀 態c的定義通常是以程式化的方式紀錄於基本輸入/輸出 乐統120中。使用者(未顯示在圖中)通常可提供一觸發 (stimulus ’例如,鍵盤輸入、滑鼠輸入、按紐致動)經由使 用者介面1〇1指示作業系統〗〇2開啟或結束某一特定狀態 C °接著’政策管理單元103諮詢ACPI子系統105,根據 基本輸入/輪出系統上的程式判斷使用者施加的操作如何 影響系統的電源狀態。如本技術領域人員所了解,狀態C 設計為進階組態電源管理系統所提供的一種全面式電源管 理’應用於中央處理單元丨40之電源管理。尚有關於其他 裝置一例如’記憶體,週邊匯流排等一之電源管理。所涉 及的内容超出本說明書範圍,乃關於電源管理技術的綜合 討論。本說明書主要著重於現今運算系統一如第1圖所示 —動態改變中央處理單元140或類似裝置之電源使用的技 術’目的是使系統參數如熱發散(heat dissipation)與電量消 耗(power consumption)最佳化。 若政策管理單元103判斷中央處理單元的狀態C需更 新’則對應的裝置驅動單元104會接收到指示,經由常見 的機制通知ACPI硬體110改變其狀態C。例如,現今的中 央處理單元140可能具有四種或五種狀態C設定。在—般 的中央處理單元140中,狀態C可有以下多種設定: C0—一般工作模式(normal operating mode);
Cl一暫停模式(halt); C2—停止允許(stop grant); C3—關閉所有時脈(Shut off All Clocks);
S CNTR2319100-TW/0608-A42866-TW/Final | 〇 201250449 C4一關閉所有時脈且降低電壓(Shut Off All Clocks and Reduce Voltage); C5—關閉所有時脈、降低電壓且清除所有快取内容 (Shut Off All Clocks, Reduce Voltage, and Clear All Caches)。 猶如各狀態之描述’中央處理單元14〇所呈現的耗能 隨著狀態自C0轉變到C5而遞減。所需操作由作業系統1〇2 指導ACPI硬體110完成。隨著上述操作,穩壓模組13〇 增加或降低供應給中央處理單元14〇的操作電壓,以對應 狀態C的變化。狀態C管理器141會關閉/啟動多個内部邏 輯單元(未顯示在圖中,例如,裝置中的快取(〇n_b〇ard caches)、監看邏輯(snoop i〇gic)、匯流排邏輯(bus沁扭)… 等)的時脈。若一特定狀態C需要進行電壓調整時,則藉由 匯流排FREQCTRL,狀態C管理器!4 i會對核心操作^率 作對應調整,以對應新的操作電壓。 各種狀態c的操作參數也可由基本輸入/輸出系統12〇 内的程式功能做動態管理,通常視中央處理單元_㈣ 作速度而^。舉例說明之,現今中央處理單元⑽提供多 種效能狀態’例如,多種狀態P設定。該等效能狀態自以 取大操作頻率與電壓工作的高階效能狀態逐步遞減至最低 操作電壓下的最低操作頻率狀態。以65奈 理單元⑽為例,高階效能狀態肩可在⑺桑作電壓^ 用3.6GHz的核心時脈頻率,且最低效能狀態p5可在 _mV核心電壓下採8〇〇MHz的核心時脈頻率。通常,該 等狀態P設定的數量以及操作狀況是程式化於基本輸入/ CNTR2319l〇〇-TW/0608-A42866-TW/Final 1 ] 201250449 輸出系統120中,並且由作業系統102控制。與狀態C設 計雷同,當指示改變狀態P時,相關資訊是由作業系統102 下達給ACPI硬體110,使穩壓模組130隨之調整核心操作 電壓。此外,狀態P管理器142會以匯流排信號VCTRL 以及FCTRL改變核心操作頻率以及相關的核心電壓,以實 現所指定的狀態P操作。 然而,如本技術領域人員所了解,當中央處理單元140 的核心操作電壓有所改變,核心操作電壓以及定值反偏壓 之間的差值會限制操作頻率。現今系統設計者追求的即是 該些設定間的平衡。通常,定值反偏壓是針對最高操作狀 態(例如,狀態C0以及P0)之漏電流最佳化所設計,其餘的 效能狀態則視該定值反偏壓的適用狀況定義於基本輸入/ 輸出系統120中。例如,65奈米製程的中央處理單元140 可對應_5OOmV的反偏壓’以在1V核心電壓且3.6GHz的 操作環境下達到值為10,000的導通/漏電流比例。因為反偏 壓電壓為定值,若核心電壓下降至600mV,導通/漏電流比 例可能超過1,〇〇〇,〇〇〇,則最高可操作頻率僅達800MHz。 本案發明人注意到以上述技術實現的系統一特別是如 中央處理單元140這樣供應定值反偏壓的系統一其整體效 能受到相當限制。即是,本案發明人注意到,縱然某些條 件使得全效能狀態的中央處理單元得以有效抑制漏電流, 但也限制其低操作電壓狀態之效能。原因是,低核心電壓 下,定值反偏壓過份補償漏電流問題,且核心電壓以及定 值反偏壓之間的差值限制住操作頻率。因此,本案發明人 研擬出一種動態管理且控制反偏壓,使之與進階組態電源£ CNTR2319I00-TW/0608-A42866-TW/Final 12 201250449 管理界面之相關參數一包括狀態c設定以及狀態p設定有 所關聯。 本發明所提供的控制允許動態決定晶片之反偏壓,使 操作於低核心電壓的中央處理單元或處理器不但可以維持 高速操作,且仍能有效抑制漏電流。在一種實施方式中, 所實現的裝置以及方法會根據狀態C以及狀態P現況以查 表方式決定反偏壓。在另一種實施方式中,所實現的裝置 以及方法是利用公式方式計算出目前狀態C以及狀態P所 需的反偏壓。更有另外一種實施方式供應一種可調整的裝 置實現可調式反偏壓的設定與供應,所述調整可在製作階 段實現。以下以第2〜4圖圖解上述實施方式。 參閱第2圖,其中根據本發明實現一種在積體電路200 上供應多樣化反偏壓控制的裝置。此裝置設計於積體電路 200上,採用進階組態電源管理介面。此積體電路200例 如是第1圖所示之中央處理單元140,當然,亦可採用其 他積體電路200,進行電源管理。積體電路200包括一狀 態C管理器201,狀態C管理器201自匯流排C-STATE接 收一狀態C資訊,且產生匯流排信號CLKCTRL以及 FREQCTRL傳送給積體電路200内的時脈以及頻率控制電 路(未顯示在圖中)。類似地,狀態P管理器202自匯流排 P-STATE接收一狀態P資訊,且產生匯流排信號VCTRL 以及FCTRL傳送給積體電路200内的電壓以及頻率控制電 路(未顯示在圖中)。 與現今積體電路一如第1圖所示之中央處理單元140 —相比,基於本發明所實現的積體電路200更具有狀態查 CN 丁 R2319I00-TW/060S-A42866-TW/Fina 丨 13 201250449 表邏輯203以及可選式偏壓產生器204。狀態查表邏輯2〇3 接收匯流排信號C-STATE以及P-STATE且產生反偏壓指 示,藉匯流排BIASSEL傳遞給可選式偏壓產生器2〇4。可 選式偏壓產生器204產生輸出FXDBIAS,該輸出FXDBIAS 耦接至基板205(對應第1圖之基板144)。在一種實施方式 中,積體電路200是一中央處理單元。根據本發明一種實 施方式所實現的狀態查表邏輯203用於儲存一特定數量的 反偏壓指示,分別對應不同的狀態C以及狀態p組合。狀 態查表邏輯203包括邏輯運算、電路、裝置、或微代碼 (microcode,例如,微指令(micro instructions)或原生指令 (native instructions))、或是由邏輯運算、電路、裝置或微代 碼所形成的一組合、或其他等效、可如所揭露技術儲存一 特定數量之反偏壓指示的元件。用於儲存上述指示實現狀 態查表邏輯203的元件可與其它電路、微代碼等共用,這 些其它電路、微代碼等可於積體電路200中實現其他功 能。在本說明書中’微代碼指的是一或多個微指令。微指 令(micro instruction,亦指原生指令)為單元(unit)階層所執 行的指令。例如’微指令是直接由精簡指令集電腦(reduced instruction set computer,RISC)所直接執行。關於複雜指令 集電月甾(complex instruction set computer,CISC),j列士口 χ86 相容的微處理器,X86指令會轉譯為相關微指令,直接由 複雜指令集電腦内的某一單元或複數個單元執行。 另外,可選式偏壓產生器204是經由匯流排mASSEL 接收反偏壓指示’以產生且配置對應的反偏麼,經由匯流 排BACKBIAS傳送給基板205。可選式偏壓產生器2〇4 ^ CNTR2319!00-TW/0608-A42866-TW/Final 14 201250449 括邏輯、電路、裝置或微代碼(microcode,例如,微^八 micro instructions 或原生指令 native instructions)、或邏輯 電路、裝置或微代碼的一組合、或可如所揭露内容一栌 生且配置反偏壓的等效設計。本發明所揭露之產生且配 反偏壓的裝置可與其他電路、微代碼等共用,這些其它置 路、微代碼等可於積體電路200内實現其他功能。 電 操作上,進階組態電源管理介面之狀態C以及狀,能 控制資訊是由作業系統經由如第1圖所示之裝置驅動 經匯流排C-STATE以及Ρ-STATE所發送。不同於現八疋 體電路僅供應單一且固定的反偏壓,本發明所揭露之聿積 將複數個反偏壓指示儲存或程式化於狀態查表邏輯 中,且其存取是根據匯流排C-STATE以及P-STATE上的 資訊。在一種實施方式中,狀態查表邏輯203包括—可編 程唯讀記憶體(programmable read-only memory)。在其他〒 施方式中’也可以快閃記憶體、或其他可電性抹除重複編 程的非揮發性電腦儲存技術實現,以儲存狀態查表邏輯 203。在一種實施方式中,狀態查表邏輯2〇3可供應多達 64個的反偏壓指示,以應付八種狀態c設定以及八種狀態 P設定所需的不同反偏壓指示。由於可供應多種反偏壓指 示,因此可為不同狀態C、狀態P組合供應不同的反偏壓 指不0 若狀態C以及狀態P有所變動,對應的反偏壓指示會 下達給可選式偏壓產生器204’以產生且配置對應的一反 偏壓給基板205,使之與積體電路2⑻目前的電源以及效 能狀態相對應。在一種實施方式中,可選式偏壓產生器2〇4 CNTR2319!00-TW/0608-A42866-TW/Final ]5 201250449 產生且配置正值以及負值反偏壓,以使操作頻率可在較低 的操作電壓下達最大值。因此,設計者可在各種核心操作 電壓下使導通/漏電流比例維持定值,並同時兼顧高頻操作 的需求。或者,若積體電路200内多個邏輯方塊或其他資 源是依照狀態C需求而關閉,設計者可選擇維持電源的耗 能為定值。此處所揭露的可選式反偏壓裝置是相當有彈性 的,以允許多種效能參數藉反偏壓之動態控制而最佳化。 例如,在某些實施方式中,可藉由提升反偏壓電壓使積體 電路超頻操作。即使漏電流增加,透過本實施例的動態調 整,積體電路200的效能(例如,操作頻率)仍可被提升。 本實施例所揭露架構於提升系統效能上有相當良好的表 現。 接著討論第3圖,第3圖所揭露之方塊圖圖解根據本 發明實現之可調式反偏壓控制,施行於積體電路300上。 所揭露裝置設置於積體電路300中,採用進階組態電源管 理介面。積體電路300如第1圖所示之中央處理單元應用。 其他的積體電路300亦可適用於本實施例。積體電路300 包括一狀態C管理器301,狀態C管理器301藉由匯流排 C-STATE接收狀態C資訊,以產生匯流排信號CLKCTRL 以及FREQCTRL,傳送給積體電路300内的時脈以及頻率 控制電路(未顯示在圖中)。此外,積體電路300更包括一 狀態P管理器302,藉由匯流排P-STATE接收狀態P資訊, 以產生匯流排信號VCTRL以及FCTRL,傳送給積體電路 300之電壓以及頻率控制電路(未顯示在圖中)。 積體電路300更包括一狀態處理器303以及一可調& CNTR2319100-TW/0608-A42866-TW/Final 16 201250449 偏壓產生器304。狀態處理器303接收匯流排信號c-STATE 以及P-STATE,以產生一反偏壓指示,經由匯流排 BIASPOINT傳送給可調式偏壓產生器304。可調式偏壓產 生器304產生一輸出BACKBIAS ’該輪出b ACKBIAS耦接 基板305(對應第1圖之基板144)。在一種實施方式中,積 體電路300是一中央處理單元。根據本發明所實現的狀態 產生器303用於產生可變的偏壓指示,偏壓指示與狀態c 以及狀態P的函數相關。在一種實施方式中,狀態處理器 303根據狀態C、狀態P於最小與最大反偏壓間内插得到 數值BIASPOINT。在一種實施方式中,所述内插技術為線 性。在另外一種實施方式中,所述内插技術為二次插值技 術(quadratic interpolation)。更有其他實施方式於最小以及 敢大反偏壓間内採用權重内插(weighted interpolation),所 使用的權重值是針對設計目標所適用的狀態P、狀態C以 及相關的函數而設計。狀態處理器303包括邏輯、電路、 裝置或微代碼(microcode,例如微指令micro instructions 或原生指令native instructions)、或邏輯、電路、裝置或微 代碼之組合、或如所揭露之技術得以產生可變反偏壓指示 的等效裝置。應用於狀態處理器303中產生上述可變反偏 壓指示之裝置可更與其他電路或微代碼共用,這些其它電 路、微代碼等可用來實現積體電路30〇内的其他功能。 此外’可調式偏壓產生器304用於接收來自匯流排 BIASPOINT的反偏壓指示,以產生且配置對應的反偏壓, 並經匯流排BACKBIAS傳送對應的反偏壓到基板305。可 調式偏壓產生器304包括邏輯、電路、裝置、或微代碼(例 CNTR2319I00-TW/0608-A42866-TW/Final 17 201250449 如’彳政指令或原生指令)、或邏輯、電路、裝置或微代碼的 一組合、或如所揭露之技術得以產生且配置多樣反偏壓選 擇的等效元件。所述用來產生且配置多樣反偏壓供基板使 用的裝備可與其他電路、微代碼共用,這些其他電路、微 代碼可用於實現積體電路300内其他功能。 操作上’進階組態電源管理介面之狀態C與狀態p控 制資訊可自作業系統經由如第1圖所示之裝置驅動單元藉 匯流排C-STATE以及P_STATE傳遞。相較於現今積體電 路僅供應單一且定值之反偏壓,本發明所揭露之裝置由狀 態處理器303根據匯流排c-STATE以及P-STATE的内容 供應多樣的反偏壓指示。在一種實施方式中,所供應之反 偏壓數量受限於匯流排BIASPOINT之尺寸。以八位元之匯 流排BIASPOINT $例,可供應的反偏壓指示多達256種, 且彼此不限定為線性關係。 當狀悲C以及狀態p有所改變,偏壓指示會供應給可 调式偏塵產生器304 ’使之根據積體電路3〇〇目前的電源 以及效能狀態產生且配置相應的反偏磨於基板3〇5上。在 一種貫施方式中,可調式偏壓產生器3G4可產生正值以及 負值反偏壓,以使低操作電壓之狀況也能達到最高操作頻 率因此。又片者可在各種核心操作電壓下維持定值的導 通/漏電流比例’並同時兼顧高頻操作的需求。此外,積體 電路300的多個邏輯方塊或其他資源依照狀態c設定不導 通時,設計者可維持電源以定值耗能。此處所揭露的可選 式反偏縣置是相當有彈性的,使得多種效能參數得以妹
由反偏壓之動態控制而最佳化。例如,某些實施方式 CNTR2319l00-TW/0608-A42866-TW/Final S 201250449 $提升反偏f使積體電路超頻。即使漏電流增加、 實施例的動怨,,龍電路的效能(例如,操作,木 可被提升本’、一所揭露架構於提升系統錄} 良好的表現。 巧相眚 在與第3圖實施方式相關之權重設計中,各 狀態P及相關函數所對應的内插權重設計為固: C、 亟需-種得以岐調整㈣值的設計。 此’ 基於上述理由’第4 @方塊11揭露本發明另外 施方式’其中包括—可調整的裝置,於—積體電路 I 實現可調式反偏壓控制。所述裝置設計於積體 中
中,採用進階組態電源管理介面技術。積體電路物句〇 1圖所討論的=央處理單元140。其他應用的積體電路= 亦可適用於本貫施例。所述積體電路働包括―狀態C管 理斋401 ’狀態c管理器401經由匯流排C_STATE接收一 狀悲C貢§fl ’以產生匯流排信號CLKCTRL以及 FREQCTRL,傳送給積體電路4〇〇的時脈以及頻率控制電 路(未顯不在圖中)。另外,p狀態管理器4〇2經由匯流排 P-STATE接收狀態p之資訊,以產生匯流排信號VCTRL 以及FCTRL,傳送給積體電路4〇〇的電壓以及頻率控制電 路(未顯示在圖中)。 積體電路400具有一狀態處理器403以及一可調式偏 壓產生器404。狀態處理器403接收匯流排C-STATE以及 P-STATE的信號’以產生反偏壓指示,經由匯流排 BIASPOINT傳遞給可調式偏壓產生器404。可調式偏壓產 生器404產生一輸出BACKBIAS,輪出BACKBIAS耦接至 CNTR2319!00-TW/0608-A42866-TW/Final 19 201250449 一基板405(對應第1圖之基板144)。在一種實施方式中, 積體電路400是一中央處理單元,所揭露之狀態處理器4〇3 用於產生多樣的反偏壓指示’此反偏壓指示乃狀態C以及 狀態P的權重函數。狀態處理器403包括邏輯、電路、裝 置、或微代碼(microcode,例如,微指令(micr〇比价此加⑽) 或原生指令(native instructions))、或邏輯、電路、裝置或微 代碼之組合、或如所揭露之技術得以產生多樣反偏壓指示 的專效t置。所述用於狀處理器403内產生多樣反偏壓 指示的該些元件可與其他電路、微代碼…等共用,這些其 它電路、微代碼等可用於實現積體電路4〇〇内的其他功能。 同樣地’可調式偏壓產生器404是用來接收匯流排 BIASPOINT的偏壓指示,以產生且配置對應的反偏壓,並 經由匯流排BACKBIAS傳送對應的反偏壓給基板4〇5。可 調式偏壓產生器404包括邏輯、電路、裝置、或微代碼 (microcode,例如,微指令或原生指令)、或邏輯、電路、 裝置或微代碼的一組合、或如所揭露技術得以產生而配置 多樣反偏壓的等效元件。所述產生且配置多樣反偏壓的元 件可與其他電路、微代碼…等共用,這些其它電路、微代 碼等可實現積體電路400内的其他功能。 積體電路400更包括一熔絲陣列(fuse array)4〇7,其耦 接一重置引擎406。熔絲陣列407包括一個或多個聚合物 或金屬炫絲,配置於積體電路4〇〇之晶粒的數層佈局設計 上。熔絲陣列407中,被選定的熔絲是在製造過程中燒熔, 且是以常見的技術測試,以分派/調整狀態c、狀態p以及 相關函數所對應的權重值,以應用於數值BIASP0INT的内s CNTR2319l00-TW/0608-A42866-TW/Final ?〇 201250449 插運算中。在一種實施方式中,熔絲的之燒熔用於實現權 重值分配。在另一種實施方式中,狀態處理器4〇3供應預 設權重值’而溶絲陣列的燒熔狀況將覆蓋所述預設權重值。' 重置引擎406用於接收一重置信號RESET:如同積體 電路400内一重置序列的部分設計,重置引擎4〇6讀取炫 絲陣列407内送疋炫絲的狀怨’且經由匯流排weight將 相關權重值傳遞給狀態處理器403,藉以供應一機制分派 以及/或覆盖’以基於狀恶C以及狀態p之反偏壓指示内插 設計的預設權重設定。 在操作中’選定的炫絲是在製造以及積體電路4〇〇測 試時燒'溶。基於重置動作,重置引擎406讀取溶絲陣列407 的狀態,且經由匯流排WEIGHT將相關之權重設定傳遞給 狀態處理器403。進階組態電源管理介面的狀態c以及狀 態P控制資訊乃自作業系統經由如第1圖所示之裝置驅動 單元藉匯流排C-STATE以及P-STATE傳遞。根據本發明 所實現的裝置供應多種反偏壓指示。所述反偏壓指示是由 狀態處理器403如以上所述基於匯流排C-STATE以及 PSTATE的狀況所產生。在一種實施方式中,反偏壓指示 的數量受匯流排BIASPOINT尺寸限制。以8位元之匯流排 BIASPOINT為例,可供應多達256個反偏壓指示,其間關 係不限定為線性。 隨著狀態C以及狀態P的變化,相關的偏壓指示供應 給可調式偏壓產生器404,以對應積體電路400之電源以 及效能狀態產生且配置一反偏壓給一基板405。在一種實 施方式中,可調式偏壓產生器404產生且配置有正值以及 CNTR2319I00-TW/0608-A42866-TW/Final 201250449 負值反偏壓,使低操作電壓設計之操作頻率得以最大化。 因此,設計者可在維持一如操作電流/漏電流比例一等參數 在各種核心電Μ中為定值的同時,使操作頻率最大化。此 外,可藉由封裝前晶圓階段(wafer level)中關於溶絲陣列 407的設計,調整所述比例。 熟知本技術領域人士可能會採用本案所揭露之概念與 特定實施方式作為基礎,設計或調整某些結構,以達成與 本案相同之目的。在不脫離本發明之精神和範圍一由後附 之申請專利範圍界定一下,本技術領域人士可能對本案技 術做些許更動、取代與修正。 【圖式簡單說明】 以下敘述將有助於了解本發明的優點、特徵以及改善 内容,配合的圖示包括: 第1圖,以方塊圖圖解現今電腦系統内的電源管理技 術; 第2圖,以方塊圖圖解本發明應用於一積體電路内實 現可選式反偏壓控制的一裝置; 第3圖,以方塊圖圖解本發明應用於一積體電路内實 現可調式反偏壓控制的一裝置;以及 第4圖,以方塊圖圖解本發明應用於一積體電路内實 現可調式反偏壓控制的一可調整裝置。 【主要元件符號說明】 ]〇〇〜電腦系統之電源管理技術; CNTR2319l00-TW/0608-A42866-"HV/Final 22 201250449 101〜使用者介面; 102〜作業系統; 103〜政策管理單元; 104〜裝置驅動單元; 105〜進階組態電源管理介面子系統; 110〜進階組態電源管理硬體; 120〜基本輸入/輸出系統;130〜穩壓模組; 140〜中央處理單元;141〜狀態C管理器; 142〜狀態P管理器;143〜反偏壓產生器; 144〜基板; 200〜積體電路; 201〜狀態C管理器; 202〜狀態P管理器;203〜狀態查表邏輯; 2〇4〜可選式偏壓產生器;205〜基板; 300〜積體電路; 301〜狀態C管理器; 302〜狀態P管理器;303〜狀態處理器; 304〜可調式偏壓產生器;305〜基板; 400〜積體電路; 401〜狀態C管理器; 402〜狀態P管理器;403〜狀態處理器; 404〜可調式偏壓產生器;405〜基板; 406〜重置引擎; 407〜熔絲陣列; BACKBIAS、BIASPOINT、BIASSEL 〜匯流; BIOSBUS〜基本輸入/輸出系統匯流排; CLKCTRL、FREQCTRL〜匯流排; C-STATE、P-STATE〜狀態C、狀態P匯流排; FXDBIAS〜定值反偏壓匯流排; RESET〜重置信號; VCTRL、FCTRL〜匯流排; CNTR2319100-TW/0608-A42866-TW/Final 23 201250449 VRMBUS〜穩壓模組匯流排;以及 WEIGHT〜權重值匯流排。
S CNTR2319l00-TW/0608-A42866-TW/Final 24

Claims (1)

  1. 201250449 七、申請專利範圍: L —種積體電路基板偏壓動態調整裝置,包括: 一可選式偏壓產生器,配置於一積體電路上,用以根 據自:偏壓選擇匯流排所接收的一數值輸出複數個偏壓之 一以施加於該積體電路的一基板上;以及 一狀態查表邏輯’耦接該可選式偏壓產生器,用以接 收一或多種電源管理狀態,且用於供應該偏壓選擇匯流排 上的該數值,其中,該數值包括該狀態查表邏輯所儲存的 複數個偏壓指示之一。 2. 如申請專利範圍第1項所述之裝置,其中上述一或 多種電源管理狀態包括: 進階組態電源管理介面的狀態C設定,其中,上述數 值隨上述進階組態電源管理介面的狀態C設定變化。 3. 如申請專利範圍第2項所述之裝置,其中上述一或 多種電源管理狀態更包括: 進階組態電源管理介面的狀態P設定,其中,上述數 值Ik上述進階組態電源管理介面的狀態c設定變化以及隨 上述進階組態電源管理介面的狀態p設定變化。 4. 如申請專利範圍第1項所述之裝置,其中該狀態查 表邏輯包括一可編程唯讀記憶體。 5·如申請專利範圍第1項所述之裝置,其中該積體電 路包括一微處理器。 6. 一種積體電路基板偏壓動態調整方法,包括·· 儲存複數個偏壓指示於一積體電路的一狀態查表邏 輯; CNTR2319100-TW/0608-A42866-TW/Final 25 201250449 π出,工tβ狀‘%查表邏輯接收—或多個電源管理狀能,以 經由一偏壓選擇匯姐 以 痛應—數值,其巾該數值包括上述 稷數個偏壓指示之一;以及 工i κ二由配置於該積體電路上的-可選式偏壓產生哭接收 -,以= 數值,據以產生複數個偏壓之 以%加於該積體電路一基板上。 夕錄7箭如申凊專利範圍第6項所述之方法,其中上述一或 夕種電源管理狀態包括: ^ /階組態電源管理介面的狀態c狀,其中, 值隨上述進階組態電源管理介面的狀態c設定變化。 8·如申請專利範圍第7項所述之方法,其中上 多種電源管理狀態包括: k &進階組態電源管理介面的狀態p設定,其中,上述$ 值隨上述進階組態電源f理介面的狀態c設定變化以以 上述進階組態電源管理介面的狀態P設定變化。 9.種積體電路基板偏壓動態調整裝置,包括: 一可調式偏壓產生器,配置於一積體電路上,用以根 自偏壓匯流排所接收到的一數值產生一可變偏壓,以 施加於該積體電路一基板上;以及 一 -狀態處理器,耦接該可調式偏壓產生器,用以接收 或夕種電源官理狀態,且用於供應該偏壓匯流排上的該 數值’其中,該數值為上述一或多種電源管理狀態的一函 數。 ]〇.如申請專利範圍第9項所述之裝置,更包括: 、’’糸陣列,用以叙接該狀態處理器,以控制一 CNTR2319I〇〇-TW/〇6〇8-A42866-TW/Final % 一 201250449 個權上值中上述權重值應用於決定該數值的上述函數。 u.如申請專利範圍第10項所述之裝置,其中該熔絲 陣列内選定的㈣是在該積體電路製程中燒溶,以指定/調 整上述一或多個權重值。 12.如申請專利範圍第1〇項所述之裝置,其中該狀態 處理器於—最小反偏壓以及一最大反偏壓間執行一權重: 插0 、〗3·如申請專利範圍第9項所述之裝置,其中上述一 或多種電源管理狀態包括: 左進階組態電源管理介面的狀態C設定,其中,上述數 值隨上述進階組態電源管理介面的狀態C設定變化。 、14.如申請專利範圍第13項所述之裝置,其中上述一 或多種電源管理狀態更包括: 左進階組態電源管理介面的狀態P設定,其中,上述數 值隨上述進階組態電源管理介面的狀態C設定變化以及产 上述進態電源管理介面的狀態p設定變化。 15.如申睛專利範圍帛9項所述之裝 處理哭於—畀,c μ广 -τ π狀怨 °。'取小反偏壓以及一最大反偏壓間執行一線性内 如t請專利範圍第9項所述之裝置,其中該狀態 :理备敢小反偏壓以及一最大反偏壓間執行一權重内 17·如申請專利範圍第9項所述之, 電路包括一微處理器。 /、千該積肢 18. —種積體電路基板偏壓動態調整方法, CNTR23,9,00.TW/0608-A42866-TW/Final 27 201250449 接::或多個電源管理狀態,以上述一或 感的一函數钟曾_去Λ A 至狀 上;以及〜一 i ’且供應該數值於-偏壓匯流排 自該^顧㈣接㈣錢,㈣ 偏塵,以施加於—積體電路的—基板上。 士 ΐ »月專利範圍第]8項所述之方法,在接 一或多個電源管理狀態的步驟之前,更包括, 处 值,中的選_,以控制-或多個權重 值,、中上述榷重值應用於計算該數值的該函數中。 20.如申請專利範圍第19項所述之方法 熔步驟包括: 甲上述燒 取小偏壓以及一最大偏壓之間實現一權重内插。 21.如申請專利範圍第18項所述之方法,苴+上 或多個電源管理狀態包括: L 左進階組態電源管理介面的狀態c設定,其中,上述數 值隨上述進階組態電源管理介面的狀態c設定變化。 、22·如申請專利範圍第21項所述之方法,其中上述一 或多個電源管理狀態更包括: 進階組態電源管理介面的狀態P設定,其中,上述數 值隨上述進階組態電源管理介面的狀態C設定變化以及隨 上述進階組態電源管理介面的狀態P設定變化。 23.如申請專利範圍第]8項所述之方法,其中計算該 數值的步驟包括: # 於一最小反偏壓以及一最大反偏壓之間執行—線性内 插。 S CNTR2319l〇0-TW/〇6〇8-A42866-TW/Final 28 201250449 24.如申請專利範圍第18項所述之方法,其中計算該 數值的步驟包括: 於一最小反偏壓以及一最大反偏壓之間執行一權重内 插。 CNTR2319I00-TW/0608-A42866-TW/Final 29
TW100114394A 2010-12-12 2011-04-26 An apparatus and a method for dynamically varying a bias voltage applied to a substrate of an integrated circuit TW201250449A (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/965,889 US20120151227A1 (en) 2010-12-12 2010-12-12 Apparatus and method for adaptive back bias control of an integrated circuit
US12/965,888 US20120151226A1 (en) 2010-12-12 2010-12-12 Apparatus and method for selective back bias control of an integrated circuit
US12/965,890 US20120146714A1 (en) 2010-12-12 2010-12-12 Apparatus and method for adjustable back bias control of an integrated circuit

Publications (1)

Publication Number Publication Date
TW201250449A true TW201250449A (en) 2012-12-16

Family

ID=44570189

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100114394A TW201250449A (en) 2010-12-12 2011-04-26 An apparatus and a method for dynamically varying a bias voltage applied to a substrate of an integrated circuit

Country Status (2)

Country Link
CN (1) CN102184004A (zh)
TW (1) TW201250449A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111766935B (zh) * 2019-04-02 2022-06-21 瑞昱半导体股份有限公司 集成电路芯片及用于集成电路芯片的组态调整方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7049986B1 (en) * 2004-11-15 2006-05-23 Texas Instruments Incorporated Fuse link trim algorithm for minimum residual
US20060132218A1 (en) * 2004-12-20 2006-06-22 Tschanz James W Body biasing methods and circuits
US8872502B2 (en) * 2008-08-22 2014-10-28 Freescale Semiconductor, Inc. Voltage regulator with low and high power modes
TWI405297B (zh) * 2008-09-25 2013-08-11 Via Tech Inc 微處理器、積體電路以及晶片雜訊減少方法

Also Published As

Publication number Publication date
CN102184004A (zh) 2011-09-14

Similar Documents

Publication Publication Date Title
US8026636B2 (en) Apparatus and method for supplying power to electronic device
US8694811B2 (en) Power management for digital devices
US10642329B2 (en) Peak current support for a power rail system via a shared secondary power supply
US9979282B2 (en) Charge pump for low power consumption apparatus and associated methods
US20160320998A1 (en) Control device, control method, computer program product, and electronic device
JP6609319B2 (ja) 高速のスタートアップのスタンドバイモードを有するクロック生成回路
TWI605331B (zh) 電源控制裝置
TWI405408B (zh) 可連續提供電源之切換控制方法及其相關裝置與電源供應系統
WO2017112068A1 (en) Power architecture & management scheme for iot applications
TW200937161A (en) Improved power management efficiency using DC-DC and linear regulators in conjunction
TW201337494A (zh) 運用回饋之多模式電壓調節技術
KR20150016097A (ko) 듀얼 서플라이 메모리
TW201339820A (zh) 使用串列介面之適應性電壓比例調整
US11573586B2 (en) Method and apparatus for mitigating performance degradation in digital low-dropout voltage regulators (DLDOs) caused by limit cycle oscillation (LCO) and other factors
KR101263579B1 (ko) 전자 장치, 전력 제어 방법 및 전력 관리 장치
KR20220051159A (ko) 디지털 방식으로 조정된 동적으로 적응가능한 클록 및 전압 공급 장치 및 방법
CN114090227A (zh) 高能效核心电压选择装置和方法
US20220391003A1 (en) Power management of a processor and a platform in active state and low power state
TW202215200A (zh) 統合的保持及喚醒箝位之設備及方法
TW201250449A (en) An apparatus and a method for dynamically varying a bias voltage applied to a substrate of an integrated circuit
EP2449445A1 (en) Methods and systems for use-case aware voltage selection
US10739845B2 (en) Apparatus for power consumption reduction in electronic circuitry and associated methods
US11921554B2 (en) Apparatus and method for dynamic thermal management using frequency clamping and idle injection
Albea et al. Control and stability analysis for the vdd-hopping mechanism
US11809263B2 (en) Electronic circuit for controlling power