TW201244047A - Electrostatic discharge protection circuit - Google Patents

Electrostatic discharge protection circuit Download PDF

Info

Publication number
TW201244047A
TW201244047A TW100113751A TW100113751A TW201244047A TW 201244047 A TW201244047 A TW 201244047A TW 100113751 A TW100113751 A TW 100113751A TW 100113751 A TW100113751 A TW 100113751A TW 201244047 A TW201244047 A TW 201244047A
Authority
TW
Taiwan
Prior art keywords
power line
circuit
voltage power
electrically connected
line
Prior art date
Application number
TW100113751A
Other languages
English (en)
Other versions
TWI580000B (zh
Inventor
Yuan-Tsung Lin
Te-Chang Wu
Original Assignee
United Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by United Microelectronics Corp filed Critical United Microelectronics Corp
Priority to TW100113751A priority Critical patent/TWI580000B/zh
Publication of TW201244047A publication Critical patent/TW201244047A/zh
Application granted granted Critical
Publication of TWI580000B publication Critical patent/TWI580000B/zh

Links

Description

201244047 六、發明說明 【發明所屬之技術領域】 本發明係關於-種靜電放電防護電路,尤指—_細魏性連 接至至少二電源線組之積體電路之靜電放電防護電路。 【先前技術】 隨著科技進步,積體電路製程技術也隨之不斷精進,因此各種 電子電路可集積/成形於單-晶片上。目前積體電路晶片可區分為核 心電路與輸人/輸出電路’並且核心電路與輸,出電路分別二用不/ 壓源來驅動。為了要使核心電路與輪~輸出轉能減 m =1墊積㈣路^上纽抖麵核^_塾以及輸 然而,當^在封裝、戦、運輸、力❿等過財,這此接 ,谷細為與外界的靜電電源接觸,㈣靜電的不當電力傳導 atlcdlscharge,ESD)。因此,用來保謅穑艚 路=片免受靜電放f财之魏放電_電路(哪卩咖^ ),也晴細電恤W權更加重要。 體電第1圖’第1圖為習知用於保護使用兩組電源線組之積 電路之靜電放電防護電路的電路示意圖。如第!圖所示,各組電 4 201244047 源線組10分別具有一高壓電源線l〇a與一低壓電源線10b,並且靜 電放電事件可能發生在各高壓電源線l〇a與各低壓電源線i〇b,且 流向其他高壓電源線l〇a與低壓電源線l〇b。為了保護使用此兩組 電源線組10之積體電路,習知靜電放電防護電路12係電性連接至 此兩組電源線組1〇,且包括四電源箝制電路14,分別電性連接於各 咼壓電源線l〇a與各低壓電源線i〇b之間。並且,各電源箝制電路 14分別包含有一電容16、一電阻18、一第一^^型金氧半導體_〇幻 電晶體20、一第二N型金氧半導體電晶體22以及一二極體%。各 電容16分別電性連接於相對應之高壓電源線1〇a與各第—N型金 氧半導體電晶體20之閘極之間,且各電阻18分別電性連接於相對 應之低壓電源線l〇b與各第一 N型金氧半導體電晶體2〇之閘極之 間。藉此’於各電源箝制電路14中,當靜電放電發生在高壓躲線 l〇a時’由電容16與電阻18所構成之阻容電路可提供一高壓電位 至第-N型金氧半導體電晶體2〇之_,關啟第—㈣金氧半 導體電晶體2G。此外’各第-N型金氧半導體電晶體2()之沒極與 源極刀別電性連接至相對應之高壓電源線丨〇 a與各第二N型金氧半 導體電晶體22之基極,因此當第—N型錄半賴電晶體2〇被開 啟時,發生在高壓電源線l〇a之靜電可通過第一 N型金氧半導體電 晶體2〇 ’而觸發第二N型金氧料體電晶體22,使第^型金氧 半導體電晶體22被開啟。各第型金氧半導體電晶體&之汲極 與源極分別電性連接至相對應之高壓電源線他與低壓電源線 l〇b且各第型金氧半導體電晶體22之閘極電性連接至相對應 之低壓電源線⑽。當第二N型金氧半導體電晶體22被開啟時,發 201244047 生在高壓電源線10a之靜電可通過第二N型金氧半導體電晶體22 而導引至低壓電源線10b,藉此可將高壓電源線i〇a之靜電導引至 連接至 10b之 低壓電源線10b。另外,各二極體24之陽極與陰極分別電性 相對應之低壓電源線10b與高壓電源線l〇a ’使低壓電源線 靜電可被導引至高壓電源線10a。 由此可知,各高壓電源線l〇a與各低壓電源線1%之間需電性 連接一電源箝制電路14來導引發生在各高壓電源線1〇a之靜電,並 且各電源箝制電路14需設置-電容16與一電阻18,作為偵測電路 來该測發生在各高壓電源線1()a之靜電,以提供高電位至第一 N型 金氧半導體電晶體2()之酿。因此,以兩組電源線組1G為例,需 四1 固電源箝制電路14來加以保護。而當電源線組1G之組數增加至 電源箝制電路14之數量則需增加至九個,因此亦須^加九 晶片二16與九個電阻18來作為_電路。然而,於f知積體電路 :,電容16與電阻18佔積體電路晶片一定比例之面積,因此 體電^片所f之電輯組1G之數量越多時,靜電放電防護電 之大d電夺16與電阻18的數量亦須越多,進而限制積體電路晶片 、;此’減彡、靜*|:放電1¾•護冑路之電容與電阻之數量實為業 界之一重要議題。 ,、 【發明内容】 6 201244047 以減少 電容與電阻的數量 $ $為達=之目的’本發明提供—種靜魏麵護電路,電性遠i 至至少二電物且。電源線組包括-第-高壓電源 電源線、-第二高壓電源線以及一第二低 第低壓 電路包含有—靜魏電_電_及概==電放電防護 電偵測電輸她卜綱電路。靜電放 低壓電源線與第二牯厭φ、 一问壓電源線以及第一 氐1電源線之至少一者,用於>(貞、一 「 線之靜電與第二高壓電源線之靜電,且靜電放電源 第一觸:單元與-第二觸發單元,分別電性連接至第=包含有-與第一兩壓電源線。電源籍制電路電性連接至阿壓電源線 其中觸發點電性連接至第-觸發單元與第二觸輸具 本發月之靜奴電畴冑 置於各電源箝制電路之外可避免_箝:電 積體電路之大小。 j 4路之數量增加而限制 【實施方式] -月參考第2圖,第2圖為本發明第 電路之電路示意圖 彳實〜例之靜電放電防護 連接至至少二電源線Γ ’靜電放電防護電路刚係電性 之各種靜電放電模式二G2、1G4,於保護發生在電源線組⑽ 電源線組1〇2、1〇4包括-第—電源線組_ 201244047 與一第二電源線組104,其中第一電源線組i〇2具有一第一高壓電 源線102a與一第一低壓電源線l〇2b,且第二電源線組1〇4具有一 第二高壓電源線104a以及一第二低壓電源線i〇4b。於本實施例中, 第一高壓電源線102a提供一第一電壓,例如:2.5伏特或3.3伏特, 且第一低壓電源線102b則為一接地端,使第一電源線組1〇2可用於 驅動輸入/輸出(I/O)電路。第二高壓電源線1〇4a提供一第二電壓, 例如:1.0伏特,且第二低壓電源線1〇4b為另一接地端,使第一電 壓大於第一電壓,藉此第二電源線組1〇4可用於驅動耐壓較輸入/ 輸出電路低之核心電路。本發明之第一高壓電源線1〇2a與第二高壓 電源線104a並不限於提供上述電壓。並且,靜電放電防護電路ι〇〇 包括一靜電放電偵測電路1〇6以及複數個電源箝制電路1〇8,其中 各電源箝制電路⑽分難有-觸伽⑻啊她…卜且各電源 掛制電路108分顧於槪發生在第—高壓電麟職與第二高壓 電源線104a之靜電至第一低壓電源,線職與第二健電源線° l(Hb。靜電放電侧電路1〇6電性連接至第一高壓電源線咖第 二高㈣源線lG4a、第-低源線腿與第二低壓電源線馳 至少-者以及S觸發點11G,以驗偵測發生在第—麵電源鱗 咖之-靜電放電事件與發生在第二縫電源線馳之另一靜電 放電事件。另外’靜電放電防護電路應另包括一連接線山用 於電性連接靜電放電偵測電路與各電源箝制電路之觸發點 2使靜賴軸㈣6舰之_麵遞至各電源箱 制電路108,並開啟各^原籍制電路108。 8 201244047 請參考第3圖’且-併參考第2圖。第3圖為本發明第一較佳實 施例之靜電放電_電路之示意I如第2圖與第3崎示,靜電 放電偵測電路106包括-第一觸發單元114以及一第二觸發單元 Π6。第-觸發單元114電性連接至第一高壓電源線職盘觸發點 m’並於靜電放電偵測電路⑽偵測到發生在第—高壓電源線_ 之靜電放電事件雜供-第—觸發訊號至連接線ιΐ2,使電性連接 至連接線112之電源_電路⑽可被第—觸發訊號觸發而開啟, 進而提供靜電放電路徑釋放發生在第一高壓電源線職之靜電。另 外’第二觸發單元m電性連接至第二高壓電源線购與觸發點 no,並於靜電放電偵測電路106偵測到發生在第二高壓電源線_ 之靜電放電事斜提供-第二觸發域至連接線112,使電性連接 至連接線m之電源箝制電路108可被第二觸發訊號觸發而開啟, 進而提供靜電放電路轉放第二高壓電源線馳之靜電。於本實施 例中’第-觸發單元m與第二觸發單元116可分別為一第一_ 金氧轉體(NMOS)電晶體118。其中,各第一 N型金屬半導體電晶 體118之閘極G彼此電性連接,各第—n型金屬半導體電晶體^ 之;及極D分職性連接至第-高壓電源線論與第二高壓電源線 HMa’且各第—N型金氧半導體電晶體ιΐ8之源極$電性連接至連 接線112,以電性連接至各觸發點⑽。並且,靜電放電偵測電路 1〇6另包括-第一電容12〇、一第二電容⑵以及一第一電阻以, 以用於偵測發生在第一高壓電源線1〇2a之靜電放電事件與發生在 第二高塵電源線H)4a之靜電放電事件+電容m電性連接於第 一减電源,線脑與第一 N型金氧半導體電晶體118之間極G之 201244047 間’且第二電容122電性連接於第二高壓電源線104a與第- N型 金氧半導體電晶體118之閘極G之間,而第一電阻124電性連接於 各第一N型金氧半導體電晶體118之間極g與第二低壓電源線1〇物 之間。於本發明之其他實施例中,第一電阻124亦可電性連接於第 - N型金氧半導體電晶體118之間極〇與第一低壓電源線_之 間。或者,靜電放電偵測電路106除了第一電阻124電性連接 一 N型金氧半導體電晶體118之閘極G與第二低壓電源線祕、之 間外亦可另包括一電阻,電性連接於第一n型金氧半導 118之閘極G與第一低壓電源線_之間。 日日體 由此可知,第-電容12〇與第一電阻124構成一阻容 cir〇u^ f l〇2a 1〇4b ^間:財靜電放電事件發生在第一高壓魏線咖時,靜電會 電容120提升各第—N型金氧半導體電晶體ιΐ8之間極g 進_啟第- N型金氧半導體電晶體118。藉此,靜電可 料以接線112步觸發各電源籍 。冋樣地’第二電容122亦與第一電阻124構 接於第二高㈣源線1G4a與第二健電源線1她 3因此虽靜電放電事件發生在第二高壓電源線104吟 N型金氧半導體電晶體118會綱啟。藉此, 源線10如導η連接線112,以進一步觸發各電_=一4電 坻痛赞谷電源柑制電路108。 電放電偵測電路⑽另包括—第—二極雜125, —極趙125之陽極與陰極分別電性連接至第二高覆電源線 201244047 l〇4a與第-高壓線職,簡於提升第二高㈣ 靜電放電能力,並有效地倾錢賴 〜 3之 電破壞。 讀低之核心f路免於靜 於本發明之其他實施例中,靜電放電防護電路1〇〇另可 極體,其中-者之陽極與陰極分別電性連接至第一高壓電源線^- =二:㈣源線馳,且射另一者之陽極與陰極分別電性J 至第二祕電源線购與第—高壓電源線咖,使第—高接 2 ,-〇 为線102b _ 陽極與陰極分別電性連接至第一低壓電 二健魏線祕,且財P者之陽極與陰極分 電源線_與第一低壓電源線腿,以第 低壓電源線102b或第二低壓電源線祕 壓電源線職或第-低壓電源線·。電了利至第一低 第,本㈣-較佳實 之電_電二:ΓΓ 4圖所示’_ 制電路祕、—第一雷電源讓路、一第二電源籍 刪笛-Φ j電路職以及—第四電源箝制電路 第低^ 姆路驗紐料—賴·線102a與 於提™電路徑,分別《-至第-健魏線腿触第—健電源線職 201244047 至第-冋壓電源線1G2a。第三電源箝制電路職電性連接於第一 高壓電源線l〇2a與第二低壓電源線腿之間,用於提供二靜電放 電路徑,刀別從第一高壓電源線驗至第二低壓電源線獅與從 第二低壓電源、線104b至第一高壓電源線l〇2a。第三電源箝制電路 108c電ί生連接於第二高壓電源線1〇4&與第一低壓電源線職之 間,用於提供二靜電放電路徑,分職第二高壓電源、線l〇4a至第- 低壓電源線l〇2b與從第—低壓電源線獅至第二高壓電源線 l〇4a。第四電源掛制電路1〇8d電性連接於第二高壓電源線與 第二低壓電源線104b⑽,驗提供二靜電放電雜,分別從第二 高壓電源、線104a至第二低壓電源線馳與從第二低壓電源線1〇处 至第一咼壓電源線l〇4a。藉此,第一電源箝制電路1〇8a、一第二電 源箝制電路lG8b、-第三電源箝制電路職以及__第四電源籍制 電路108d可保護電性連接於第一高壓電源線1〇2a、第一低壓電源 線102b、第二高壓電源線l〇4a以及第二低壓電源線l〇4b的積體電 路。 第一電源箝制電路108a包含有一第三金氧半導體電晶體126以 及一第二二極體128 ’且第二電源箝制電路108b包含有一第四金氧 半導體電晶體130以及一第三二極體丨32。第三電源箝制電路l〇8c 包含有一第五金氧半導體電晶體134以及一第四二極體136,且第 四電源箝制電路108d包含有一第六金氧半導體電晶體138以及一第 五二極體140。於本實施例中’第三金氧半導體電晶體126、第四金 氧半導體電晶體130、第五金氧半導體電晶體134與第六金氧半導 12 201244047 體電晶體138係為N型金氧半導體電晶體。並且,第三N型金氧半 導體電晶體126之源極s與閘極性連接至第一低壓電源線 l〇2b且第—N型金氧半導體電晶體I%之没極〇電性連接至第一 高壓電源線lG2a。第四N型金氧半導體電晶體m之源極s與間極 G電性連接至第二低壓魏線丨撕,且第四N型金氧半導體電晶體 130之汲極D紐連接至第—高壓錢線職。第迎型金氧半導 體電晶體134 t原極S與閘極G電性連接至第一低壓電源線職, 且第雙型金氧半導體電㈣134之祕Df性連接至第二高壓電 源線104a。第六N型金氧半導體電晶體138之源極s與閘極g電 性連接至第二低壓電源線腿,且第六N型金氧半導體電晶體⑶ 之及極D電丨生連接至第二南壓電源線1〇4a<}藉此,帛一高壓電源線 l〇2a續電可經由開啟第三N型金氧半導體電晶體126與第四n 型金氧半導體電晶體13〇釋放至第一低壓電源線職與第二低壓電 源線104b H高壓電源線购之靜電可經由開啟第五n型金 氧半導體電晶體m與第μ型金氧半導體電晶體138釋放至第一 低壓電源線lG2b與第二低壓電源線獅。本發明之第三金氧半 體電晶體126、第四金氧半導體電晶體⑽、第五金氧半導體電晶體 I34與第六金氧半導體電晶體138並不限為N型金氧半導體電晶 體’亦可為P型金氧半導體(PM0S)電晶體,且其電性連接方式: 將各P型金氧轉體電晶體之源極與閘極電性連接至相對應之高堡 電源線其祕則電性雜至相對應之健電源線。 口 於本實施例中,第一電源箝制電路職之觸發點110係為第三 13 201244047 N型金氧轉n電晶體126之基極B,第二電_制電路丨働之觸 發點110為第四N型金氧半導體電晶體13〇之基極B,第三電源箝 制電路108c之觸發點11()為第五N型金氧半㈣電晶體134之基 極B’且第四電源箝制電路1〇8(1之觸發點11〇為第六金氧半導體電 晶體138之基極B。亦即,第三N型金氧半導體電晶體126、第四 N型金氧半導體電晶體13〇、第五μ金氧半導體電晶體丨%以及 第八N型錄半導體電㈣138係絲體觸發之電晶體,但不以此 為限並且,第二]^型金氧半導體電晶體以與第四N型金氧半導 體電晶體130係設計為用於承受第-高壓電源線聰所提供之第一 電壓亦即為了避免電性連接至相同電壓之核心電路受到靜電破 裒第一N型金氧半導體電晶體⑶與第四n型金氧半導體雷曰體 ⑽之閘極氧化層之厚度係為_,且需配合第—高㈣源線1 所提供之第-電壓來做設計。同樣地,第迎型金氧半導體電晶體 134與第” n型金氧半導體電晶體138係設計為用於承受第二高麼 電源線104a所提供之第二電麗。亦即,為了避免電性連接至相同電 壓之輸入/輸出電路受·電破壞,第五N型金氧半導體電晶體134 與第/、N型金氧半導體電晶體138之間極氧化層之厚度需配合第二 同壓電源線l〇4a所提供之第二電壓來做設計。 另外,第一一極體128之陽極與陰極分別電性連接至 雜職與第,電源線·,第三二極體132之陽軸= 刀別電性連接至第二健電源線祕與第—高㈣源線咖,第 四二極體m之陽極與陰極分別電性連接至第一健電源線_ 201244047 與第二高壓電源線1〇4a, 連接至第二峨源線104h:: 之陽極與陰極分別電性 '、線1〇4b與第一尚壓電源線104a。藉此,篦— =源線職之靜電可分賴第:二 體 壓電源線職請材分職㈣三二㈣體^ 釋放至第1壓電源線咖與第二高壓電源線i〇4a。 由上述可知,本實施例之靜電放電防護電路 二電源線組lG2、l〇4,日脸-⑽ 職連接於至少 ㈣且將早—的㈣放電偵測電路106設置於各 力:=108之外,藉此可避免因電源箝制電路⑽之數量: 加而限制積體雷政夕4_ , ^ 〜双置增 路106係針對各電㈣,、且’本實施例之單一靜電放電偵測電 二觸發單-” 2、104分別設置第一觸發單元114盥第 滅,_線丨]2 _訊號傳 :電树峨峨綱咖 丁 。她之靜電放電伽電路與電源箝制電路並不以上述實施例 說明並突顯各實施例或變化形之_差異,’—41為了簡化 文將繼續揭示本發明之其它實施例或變化形, 下文中使用相同標號標 注相同元# ’並不再對重覆部分作費述 請參考第5圖,第5圖為本發明第二較佳實施例之靜電放電偵挪 15 201244047 電路之示意圖。如第5圖所示,相較於第—較佳實施例,本實 之第-觸發單元m與第二觸發單元116係、分別為一反相器⑼, 且各反相器150具有-輸人端15Ga以及_輸出端⑼卜並且各 反相器150之輸入端150a彼此電性連接,且各反相器150 15〇b電性連接至連接線112。此外,本實施例之靜電放輸則電^ 152包括-第三電容154、—第二電阻156以及—第三電阻⑸盆 中第三電容雜連接錄人端15〇績第二健電職咖之 間,第二電P且156電性連接於第-高壓電源線1〇2&與輸入端咖 之間’且第三電阻158電性連接於第二高壓電源線购與輸入端 150a之間。 為了清楚賴本實施例之反相H,請參考第6圖,且—併參考第 5圖。第6圖為本發明第二較佳實施例之靜電放電侧電路之一實 施態樣。如第5圖與第6圖所示,本實施態樣之各反補15〇 包括-P型金氧半導體電晶體16〇以及—第二N型金氧半導體電晶 體162其中’各p型金氧半導體電晶體16〇之閘極G分別與各第 二N型金氧半導體電晶體162之_Gf性連接,且各p型金氧半 導體電晶體之_(}彼此€性連接,並作為各輸人端咖。藉 此,第三電容154電性連接於各P型金氧半導體電晶體160之閘極 G與第一低壓電源線1G4b之間,第二電阻156電性連接於第一高壓 電源線驗與p型金氧半導體電晶體10〇之閘極G之間且第三 電阻⑼電性連接於第二高壓電源線购與p型金氧半導體電晶體 160之閘極G之間。各p型金氧半導體電晶體16〇之沒極D分別電 201244047 性連接至各第型金氧半導體電晶體162之汲極D,並分別作為 各輸出端150b’且各P型金氧半導體電晶體16〇之汲極〇分別電性 連接至連接線112。此外,各P型金氧半導體電晶體160之源極s 分別電性連接至第—紐f源線l〇2a與第二高壓f源線1()4a,且 各第二N型金氧半導體電晶體162之源極S分別電性連接至第二低 壓電源線獅。於本侧之其他實細n電容m亦可電性 連接於P型金氧半導體電晶體之閘極G與第-低壓電源線咖 之間’且各第二N型金氧半導體電晶體⑹之雜$則電性連接 第一低壓電源線102b。 於本實施例巾’當靜電放電事件發生在第—高㈣源線咖 寺各P型金氧半導體電晶體16〇之問極G的電位係處於低電位, 因此開啟各P型金氧半導體電晶體16G。藉此,電性連接至第一言 =電源線l〇2a之P型金屬半導體電晶體!⑼可將靜電導引至連接 2,以進—步觸發各電源箝制電路。同樣地,當靜電放電事件 二生在第—祕電麟购時,各P型金氧半導體f晶體160之開 =處於低電位而被開啟’以將第二高壓電源線购之靜電導引 連接線112 ’因此觸發各麵®制電路108。 之-立^第7圖第7圖為本發明第二較佳實施例之電源箝制電路
7 _示’相較於第—較佳實施例,本實施例之第 電路驗之觸發點㈣偶第三N録氧半導體電晶 問極G,且第二麵—職之脈_為第四N 201244047 型金乳+導體電晶體130之間極G。並且,本實施例之第三電 制電路職之觸發點則為第心型金氧半導體電晶體13 極G,且第四電源箝制電路嶋之觸發點ιι〇為第六N型: 導體電晶體138之閘極G。 乳千 此外,本㈣之靜餘電賴電職秘於上述實補,於杯 明之其他實施射,靜電放電防護電路亦可由第—較佳實施例之靜 電放電_電路與第二較佳實施例之電源箝制電路所構成, 電放電防護電路可㈣二較佳實施例之靜電放職測電路與第 佳實施例之電源箝制電路所構成。 秋 4 本發财不祕僅翻於触電源線組,亦可適用於複數 組。請參考第8圖,第8圖為本發明第三較佳實施例之ί 防護電路之示意圖。如第8_示,她料_較= 之電源触另包括一第三電源線組17〇,且第三電源線組 ⑺料-第三南壓電源線17〇a與一第三低壓電源線跡於本實 把例之靜電放電防護電路172 φ,^ [觸π/ 電放咖電路174另包括一 ==一第四電容178 ’且第三觸發單元176為- …體電晶體18G,其中第七金氧半 型金^ =電«,但秘於此。第_型錢料體^為體 ,之:極〇電性連接至各第一 Ν型金氧半導體電晶體us之問極 G ’且第七Ν型金氧半導體電晶體18〇之祕〇與源極§分別電性 連接至第二南壓電源線隱與連接線山。並且,第四電容_ 201244047 性連接於第七N型金氧半導體電晶體180之閘極G與第三高壓電源 線170a之間。此外,本實施例之電源箝制電路1〇8另包括—第五電 源箝制電路1 〇 8 e、一第六電源箝制電路丨〇 8 f、一第七電源箝制電路 1 〇8g、一第八電源箝制電路丨〇8h以及一第九電源箝制電路丨〇8丨,分 別電性連接於第一高壓電源線i 02a與第三低壓電源線丨7%之間、 第二高壓電源線l〇4a與第三低壓電源線170b之間、第三高壓電源 線170a與第一低壓電源線1〇2b之間、第三高壓電源線17〇&與第二 低壓電源線l〇4b之間以及第三高壓電源線17〇a與第三低壓電源線 17〇b之間。由於本實施例之各電源箝制電路亦分別包括一 n型金氧 半導體電晶體與-二滅’與第—較佳實酬之差異僅在於電連接 於不同之高壓電源線與低壓電源線之間,因此在此不再贅述。 ,於本發明之其他實施例中,第一電阻m亦可電性連接於第一 N 51金氧半導體電晶體118之閘極G與第一低壓電源線1咖之間, 或電性連接於第—N型金氧半導體電晶體118之閘極G錢:減
118之閘極G與第二低壓電源線iQ4b之間外 分別電性連接於第_ N型錄半導體電晶體 201244047 體 m之閘極G與第-低壓麵線獅之間與第_n型金氧 電晶體118之閘極G與第三低壓電源線17〇b之間。 由此可知,相較於第1佳實施例,本實施例之電源線組僅多加 接放電防護電路需增加五個電源籍制電路來保護電性連 接至電源線組之積體電路。 $ 本=狀靜__路雜_糊魏設置於各電 '、,路之外’且僅於單一的靜電放電 積 半導體電晶體與一電容即可用於觸發各電源籍制氣 於各電源卿電路巾設置靜較電侧所㈣加之s" ^上所述,本發明之靜電放電防魏_由將單一 電源箝制電路之數量增 測電路設置綱糊♦柯細…個靜電放電偵 加而限制積體電路之大巧 僅林㈣之触實施例,凡依本發”請專利範 所做之均等變化與修飾,f應屬本發明之涵蓋範 圍 圍 【圖式簡單說明】 第保護細組電源之積體電路之靜吻 圖為本發明第—較佳實施例之靜電放電防護電路之方塊示意 20 201244047
第3圖為本發明第—較佳實施例 第4圖為本發明第-較佳實施例之電源電路之示意圖。 第5圖為本發明第二較佳實施例之靜電電路之示意圖。 第6圖為本翻第二較佳實施例 ^貞測電路之示意圖。 樣。 放電_電路之-實施態 第7圖為本發料二触實侧之電 第8圖為本發,較佳實施例之靜電,=二。 【主要元件符號說明】 10 電源線組 10a 10b 低壓電源線 12 14 電源箝制電路 16 18 電阻 20 22 第二N逛金氧半導體電晶 24 100 靜電放電防護電路 102 102a 第一高壓電源線 102b 104 第二電源線組 104a 104b 第二低壓電源線 106 108 電源箝制電路 108a 高壓電源線 靜電放電防護電路 電容 第—N型金氧半導體電 晶體 二極體 第一電源線組 第一低壓電源線 第二高壓電源線 靜電放電摘測電路 第一電源箝制電路 21 201244047 108b 第二電源箝制電路 108c 第三電源箝制電路 108d 第四電源箝制電路 108e 第五電源箝制電路 108f 第六電源箝制電路 l〇8g 第七電源箝制電路 108h 第八電源箝制電路 108i 第九電源箝制電路 110 觸發點 112 連接線 114 第一觸發單元 116 第二觸發單元 118 第一N型金氧半導體電晶 120 第一電容 122 m 第二電容 124 第一電阻 125 第一二極體 126 第三金氧半導體電晶體 128 第二二極體 130 第四金氧半導體電晶體 132 第三二極體 134 第五金氧半導體電晶體 136 第四二極體 138 第六金氧半導體電晶體 140 第五二極體 150 反相器 150a 輸入端 150b 輸出端 152 靜電放電偵測電路 154 第三電容 156 第二電阻 158 第三電阻 160 P型金氧半導體電晶體 162 第二N型金氧半導體電 晶體 170 第三電源線組 170a 第三高壓電源線 170b 第三低壓電源線 172 靜電放電防護電路 174 靜電放電偵測電路 176 第三觸發單元 22 201244047 178 第四電容 180 第七金氧半導體電晶體 B 基極 D 汲極 G 閘極 S 源極 23

Claims (1)

  1. 201244047 七、申請專利範圍: 1· 一種靜電放電防護桃,m連接至至少 線組包括-第-高壓電源線、一第一低壓電源電電源 第二低壓電源線,且該靜電放電防護電路轉^電 1放電_,電性連接至該第—赌電源線、 向麼電源線缝該第-健電源線與 龎Μ第— 5+ 土 《 . 乂乐一低壓電源線之 ^ 一者’用於_發生在該第一高壓電源線之 件與發生在該第二高壓電源線之另〜靜電 靜電放電侧電路包含有-第-觸發單元與第且該 元’分別_接_—發單 線;以及 來…亥第一而壓電源 複數ΓΓΓ顺電性連接至該等電源線組,且分別且有- 觸發點,其中該等觸發點電性連接至該第 血 二觸發單元。 啊赞早7L與遠第 2. 如請求項i所述之靜電放電防護電路, 第二觸發單元分別為-第-_金氧料^體觸2元與該 型金氧半導體電晶體之閑極彼此電性連接=第7 N 導體電晶體之錄分別電性連接至該第— 氧= =1Γ嶋咖㈣轉^ 3. 如請求項2所述之靜電放電防護電路,其中該靜電放電偵測電路 24 201244047 第二電容以及—第一電阻,該第一電容電 閘極之^輯線與該等第—N型金氧半導體電晶體之 N型金氧丰i ―電合電性連接於該第二高壓電猶與該等第一 第體之閉極之間,且該第-電阻電性連接於該 "’、〃該等第—金氧半導體電晶體之閘極之間。 糊防物,請雜電侧電路 接至該第二^體’且—二極體之陽極與陰極分別電性連 回壓電源線與該第-高壓電源線。 5·如β求項丨所述之靜電放電防 等p型金氧半導體ΐ:=ΓΝ型金氧半導體電晶體,該 體,電性連二半導體電晶 之源極分別電性連接至該第一高軸線與該第二高厂 =體 __ 性連接於該等輸入端與該第二峨源線:間阻::: 該第三電阻分別電性連接於該第—高㈣源線與該等輸;且間 25 201244047 以及該第二高壓電源線與該等輸入端之間。 8·如請求項i所述之靜電放電防護電路,其中該等電源箝制電路包 括: 一第一電源箝制電路,電性連接於該第一高壓電源線與該第一 低壓電源線之間; 一第二電源箝制電路’電性連接於該第一高壓電源線與該第二 低壓電源線之間; 一第二電源侧電路,電性連接於該第二高壓電_與該第一 低壓電源線之間;以及 一第四電源箝制電路,電性連接於該第二高壓電源線與該第二 低壓電源線之間。 9.如^求項8所述之靜電放電防護電路,其中該第—電源箝制電路 ^有-第三金氧半導體電晶體以及—第二二極體,該第二電源 柑制電路包含有一第四金氧铸體電晶體以及一第三二極體,且 =三金氧半導體電晶體與該第四金氧半導體電晶體係用於承受 。"第一局壓電源線所提供之-第-電壓。 10路之靜電放麵護電路,其中料-電源籍制電 —4¾ .'i輕第二金氧半導趙電战之基極 排制電路之_伽柄知金氧料料麟之基極 26 201244047 源 •如清求項9所述之靜電放電防護電路,其中該第一電源 路之補發點為該第三金氧半導體電晶體之閘極,且該第=制電 籍制電路之該觸發點為該第四金氧半導體電晶體之閘極。〜 .如請求項9所述之靜電放電防護電路,其中該第二二極體 極與陽極分別電性連接至該第一高壓電源線與該第去 線,日笛一一 -太电碌 高壓電 π且战弟二二極體之陰極與陽極分別電性連接至該第 源線與該第二低壓電源線。 13路Γϋ二所述之靜電放電防護電路,其中該第三電源籍制電 沔iU金氧半導體電晶體以及一第四二極體,該第四電 源_電路包含有—第六金氧轉體電晶體以及—第五二極體, 二,,半導體電晶體與該第六金氧半導體電晶體係用於承 又》Λ第一鬲壓電源線所提供之一第二電壓。 如叫求項13所述之靜電放電防護電路,其中該第三電源籍制 伽_帛與輪窗伽,羯四訪 推制電路之該觸發點為該第六金氧半導體電晶體之基極。電源 15.如晴求項I]所述之靜蕾妨+汉 路之該觸㈣為判防護電路’其中該第三電源箝制電 觸U為該第五金氧半導體電晶體閘極 27 201244047 16. 如請求項13所述之靜電放電防護電路,其中該第四二極體之陰 極與陽極分別電性連接至該第二高壓電源線與該第一低壓電源 線,且該第五二極體之陰極與陽極分別電性連接於該第二高壓電 源線與該第二低壓電源線。 17. 如請求項1所述之靜電放電防護電路,另包括一連接線,電性 連接該靜電放電偵測電路與該等觸發點。 18. 如請求項1所述之靜電放電防護電路,其中該至少二電源線組 另包括一第三高壓電源線以及一第三低壓電源線,且該靜電放電 偵測電路另包括一第三觸發單元,電性連接至該第三高壓電源線 與該等觸發點。 19. 一種靜電放電防護電路,包含有: 一靜電放電偵測電路,包含有二觸發單元,用於控制二電源線 組;以及 複數個電源箝制電路,電性連接至該靜電放電偵測電路。 /\·、圖式· 28
TW100113751A 2011-04-20 2011-04-20 靜電放電防護電路 TWI580000B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW100113751A TWI580000B (zh) 2011-04-20 2011-04-20 靜電放電防護電路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100113751A TWI580000B (zh) 2011-04-20 2011-04-20 靜電放電防護電路

Publications (2)

Publication Number Publication Date
TW201244047A true TW201244047A (en) 2012-11-01
TWI580000B TWI580000B (zh) 2017-04-21

Family

ID=48093973

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100113751A TWI580000B (zh) 2011-04-20 2011-04-20 靜電放電防護電路

Country Status (1)

Country Link
TW (1) TWI580000B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI555292B (zh) * 2015-07-22 2016-10-21 華邦電子股份有限公司 靜電放電防護電路及具有靜電放電防護機制的晶片
CN106373959A (zh) * 2015-07-22 2017-02-01 华邦电子股份有限公司 静电放电防护电路及具有静电放电防护机制的芯片
TWI795884B (zh) * 2021-08-25 2023-03-11 立積電子股份有限公司 測量工作週期之裝置及補償電路
WO2024016416A1 (zh) * 2022-07-21 2024-01-25 长鑫存储技术有限公司 静电保护电路和存储器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI357145B (en) * 2008-01-02 2012-01-21 Ememory Technology Inc Electrostatic discharge avoiding circuit

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI555292B (zh) * 2015-07-22 2016-10-21 華邦電子股份有限公司 靜電放電防護電路及具有靜電放電防護機制的晶片
CN106373959A (zh) * 2015-07-22 2017-02-01 华邦电子股份有限公司 静电放电防护电路及具有静电放电防护机制的芯片
CN106373959B (zh) * 2015-07-22 2019-08-13 华邦电子股份有限公司 静电放电防护电路及具有静电放电防护机制的芯片
TWI795884B (zh) * 2021-08-25 2023-03-11 立積電子股份有限公司 測量工作週期之裝置及補償電路
US11703532B2 (en) 2021-08-25 2023-07-18 Richwave Technology Corp. Device of measuring duty cycle and compensation circuit utilizing the same
WO2024016416A1 (zh) * 2022-07-21 2024-01-25 长鑫存储技术有限公司 静电保护电路和存储器

Also Published As

Publication number Publication date
TWI580000B (zh) 2017-04-21

Similar Documents

Publication Publication Date Title
KR101784061B1 (ko) 과도 전압 보호 회로 및 디바이스
TWI377760B (zh)
KR0124758Y1 (ko) 개선된 esd 보호를 위해 mos 캐패시터를 가진 집적 회로
US9159719B2 (en) ESD protection
CN102195280B (zh) 静电放电保护电路和半导体设备
TW595062B (en) Adjustable trigger voltage circuit for sub-micrometer silicon IC ESD protection
US9882377B2 (en) Electrostatic discharge protection solutions
CN103972230B (zh) 具备esd保护电路的半导体装置
CN103367357B (zh) 使用高压设备的低压esd箝位
TW200405541A (en) Electrostatic discharge protection element
TW201244047A (en) Electrostatic discharge protection circuit
US20060028776A1 (en) Electrostatic discharge protection for an integrated circuit
TW201230581A (en) ESD protection circuit for multi-powered integrated circuit
US20080217749A1 (en) Low Capacitance Transient Voltage Suppressor
JP2002083931A (ja) 半導体集積回路装置
TWI374595B (en) Esd detection circuit and related method thereof
US6429491B1 (en) Electrostatic discharge protection for MOSFETs
CN109792147A (zh) 用于低泄漏应用的esd保护电荷泵有源钳位
JP6398696B2 (ja) 静電気保護回路及び半導体集積回路装置
TWI431753B (zh) 具有電子過壓防護能力的靜電放電保護電路
CN106159924B (zh) 电流镜式静电放电箝制电路与电流镜式静电放电检测器
JP6405986B2 (ja) 静電気保護回路及び半導体集積回路装置
US6943412B1 (en) Semiconductor integrated circuit
US9019668B2 (en) Integrated circuit having a charged-device model electrostatic discharge protection mechanism
US10283959B2 (en) ESD state-controlled semiconductor-controlled rectifier