TW201207813A - Display device and electronic apparatus - Google Patents

Display device and electronic apparatus Download PDF

Info

Publication number
TW201207813A
TW201207813A TW099120460A TW99120460A TW201207813A TW 201207813 A TW201207813 A TW 201207813A TW 099120460 A TW099120460 A TW 099120460A TW 99120460 A TW99120460 A TW 99120460A TW 201207813 A TW201207813 A TW 201207813A
Authority
TW
Taiwan
Prior art keywords
potential
node
period
signal
line
Prior art date
Application number
TW099120460A
Other languages
English (en)
Inventor
Tetsuro Yamamoto
Katsuhide Uchino
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW201207813A publication Critical patent/TW201207813A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Description

201207813 六、發明說明: 【發明所屬之技術領域】 本發明相關於顯示裝置,且更明確地相關於將發光元 件包括爲像素的顯示裝置及包括該顯示裝置之電子設備。 【先前技術】 近年’主動地實施將有機EL (電致發光)元件包括 爲發光元件之表面自發光型顯示裝置的發展。在包含該有 機EL元件的該顯示裝置中,施加至有機薄膜的電場係由 包括在像素電路中的驅動電晶體所控制。然而,該等驅動 電晶體的臨界電壓及遷移率在各個別驅動電晶體中改變。 因此’用於校正該臨界電壓及遷移率的個別差異之處理係 必要的。 將具有在每次導致發光元件發光時,基於包括顯示目 標視訊之資訊的視訊訊號校正驅動電晶體之遷移率的功能 之顯示裝置提議爲具有校正驅動電晶體的遷移率之功能的 顯示裝置(例如,參閱 JP-A-2008-33193 C圖 3))。該 顯示裝置基於該視訊訊號將對應於該驅動電晶體之遷移率 的電位施加至儲存電容器,從而校正該驅動電晶體的遷移 〇 【發明內容】 在上文解釋相關技術中,該驅動電晶體的遷移率可基 於該視訊訊號藉由將對應於該驅動電晶體之遷移率的電位 -5- 201207813 反映在該儲存電容器上而校正。然而,在此種顯示裝置中 ,必須充電該等發光元件的寄生電容,以將對應於該驅動 電晶體之遷移率的電位施加至該儲存電容器。當該等發光 元件的寄生電容增加時,用於校正該遷移率的週期延長。 因此,難以在預定時間內完成遷移率校正操作。 因此,期望降低用於校正驅動有機EL元件之驅動電 晶體的遷移率之週期。 根據本發明之實施例,提供顯示裝置及電子設備,包 括:掃描電路,將掃描訊號供應至該等複數個像素電路, 該掃描訊號用於供應包括顯示目標視訊之資訊的視訊訊號 ,並在用於校正遷移率之遷移率校正週期的中途時將該掃 描訊號之電位過渡至關閉電位,其中該等複數個像素電路 各者包括儲存電容器,用於儲存與該視訊訊號等同之電壓 、寫入電晶體,基於該掃描訊號將該視訊訊號寫入該儲存 電容器中,且當該掃描訊號的關閉電位供應時改變至非導 通狀態、驅動電晶體,將與等同於寫入該儲存電容器的該 視訊訊號之該電壓對應的電流輸出、以及發光元件,根據 從該驅動電晶體輸出的該電流發光。因此,有該掃描訊號 之關閉電位係在該遷移率校正週期的中途供應至該等像素 電路的動作。 在該實施例中,當該關閉電位在該遷移率校正週期的 中途供應時,該掃描電路可能在將寫入該儲存電容器之該 電壓在該遷移率校正週期中實質最大化的當時開始該關閉 電位之供應。因此,有當寫入該儲存電容器之該電壓在該 -6- 201207813 遷移率校正週期的中途抵達該實質最大電壓時,開始該掃 描訊號之關閉電位的供應之動作。 在該實施例中,該顯示裝置及該電子設備可能另外包 括電源供應電路,當該關閉電位在該遷移率校正週期的中 途供應時,其將比該遷移率校正週期之開始期間的電位更 高之電位供應爲用於該驅動電晶體的電源供應電位。因此 ,有當該掃描訊號之關閉電位在該遷移率校正週期的中途 供應時,該電源供應電位上昇的動作。 在該實施例中,當該掃描訊號之關閉電位的供應在該 遷移率校正週期的中途開始時,該掃描電路可能供應具有 比該掃描訊號在該遷移率校正週期之開始期間的上昇特徵 更緩和之下降特徵的該掃描訊號。因此,有藉由導致該掃 描訊號之電位在該遷移率校正週期的中途緩和地下降,開 始該關閉電位之供應的動作。 在該實施例中,當該關閉電位在該遷移率校正週期的 中途供應時,該掃描電路可能供應比當導致該發光元件發 光時所供應之電位更高的電位。因此,有在該遷移率校正 週期的中途將比當導致該發光元件發光時所供應之該電位 更高的電位供應爲該掃描訊號之關閉電位的動作。 根據本發明之實施例,可得到可將用於校正驅動有機 EL元件的驅動電晶體之遷移率的週期減少的優秀效果。 【實施方式】 在下文解釋用於實行本發明(在下文中,稱爲實施例 201207813 )的模式。該等實施例以下列順序解釋。 1. 根據本發明實施例之顯示裝置的組態範例(顯示 控制:該顯示裝置的範例) 2. 本發明之第一實施例(顯示控制:關閉電位係於 遷移率校正週期的中途供應之範例) 3. 本發明的第二實施例(顯示控制:校正加速週期 係在節點間電壓實質最大化之當時開始的範例) 4. 本發明實施例之像素的寄生電容範例(顯示控制 :像素電路的寄生電容範例) 5-本發明的第三實施例(顯示控制:將電源供應訊 號之電位提昇的範例) 6 ·本發明的第四實施例(顯示控制:將下降特徵設 定成緩和的範例) 7. 本發明的第五實施例(顯示控制:供應高位準非 導通電位的範例) 8. 本發明的第六實施例(顯示控制:應用至電子設 備的範例) < 1 ·根據本發明實施例之顯示裝置的組態範例> [該顯示裝置的組態範例] 圖1係根據本發明實施例的顯示裝置1 〇〇之組態範例 的槪念圖。顯示裝置100包含電源供應掃描器(DSCN : Drive SCaNner ) 200 及水平選擇器(HSEL : Horizontal SELector ) 3 00。顯示裝置1〇〇另外包括寫入掃描器( 201207813 WSCN : Write SC aNner) 400、像素陣列單元 500' 以及 時序產生單元700。像素陣列單元500包括排列在nxm二 維矩陣形狀中的像素電路(PXLCs: PiXeL Circuits) 600 ο 顯示裝置100包括連接像素電路600及電源供應掃描 器(DSCN) 200 的電源供應線(DSL: Drive Scan Line) 210。顯示裝置100包括連接像素電路600及寫入掃描器 (WSCN ) 400 的掃描線(WSL: Write Scan Line) 410。 另外,顯示裝置100包括連接像素電路6 00及水平選擇器 (HSEL ) 300 的資料線(DTL: DaTaLine) 310。 顯示裝置100包括連接電源供應掃描器(DSCN) 200 及時序產生單元7〇〇的開始脈衝線(SPL : Start Pulse Line) 711 及時鐘脈衝線(CKL: Clock pulse Line) 721 。顯示裝置100包括連接水平選擇器(HSEL) 300及時序 產生單元700的開始脈衝線(SP L ) 71 2、時鐘脈衝線( CKL) 722、以及視訊訊號線730。另外,顯示裝置1〇〇包 括連接寫入掃描器(WSCN) 400及時序產生單元700的 開始脈衝線(SPL) 713及時鐘脈衝線(CKL) 723。 時序產生單元700基於顯示在像素電路600中的視訊 訊號產生使像素電路600開始發光的開始脈衝以及用於將 導致像素電路6 00發光之訊號同步的時鐘脈衝。時序產生 單元700將用於電源供應掃描器(DSCN) 200之操作的 開始脈衝及時鐘脈衝經由開始脈衝線(SPL ) 7 1 1及時鐘 脈衝線(CKL) 721供應至電源供應掃描器(DSCN ) 200 -9 - 201207813 時序產生單元700將用於水平選擇器(HSEL) 300之 操作的開始脈衝及時鐘脈衝經由開始脈衝線(SPL) 712 及時鐘脈衝線(CKL) 722供應至水平選擇器(HSEL) 3 00。時序產生單元700將視訊訊號經由視訊訊號線730 供應至水平選擇器(HSEL) 300。時序產生單元700將用 於寫入掃描器(WSCN ) 400之操作的開始脈衝及時鐘脈 衝經由開始脈衝線(SPL) 713及時鐘脈衝線(CKL) 723 供應至寫入掃描器(WSCN) 400。 電源供應掃描器(DSCN ) 200根據藉由寫入掃描器 (WSCN ) 4〇0的線循序掃描切換電源供應電位及用於初 始像素電路600的初始電位,並將該電位作爲電源供應訊 號供應至電源供應線(DSL ) 210。電源供應掃描器( DSCN) 200基於經由開始脈衝線(SPL) 71 1供應的該開 始脈衝產生該電源供應訊號。電源供應掃描器(DSCN ) 200係描述在隨附之申請專利範圍中的電源供應電路之範 例。 水平選擇器(HSEL) 300將資料訊號切換至用於實施 包括在像素電路6 00中的驅動電晶體之臨界電壓校正(臨 界校正)的參考訊號及視訊訊號之一者。水平選擇器( HSEL) 300根據藉由寫入掃描器(WSCN) 400的線循序 掃描切換資料訊號。水平選擇器(HSEL) 3 00基於經由開 始脈衝線(SPL ) 7 1 2供應的開始脈衝產生資料訊號。水 平選擇器(HSEL) 3 00將已產生資料訊號供應至資料線( -10- 201207813 DTL ) 3 10。 寫入掃描器(WSCN) 400線循序地掃描像素電路600 。寫入掃描器(WSCN ) 400以線爲單位控制用於將供應 自資料線(DTL) 310的資料訊號寫入像素電路600中的 時序。寫入掃描器(WSCN ) 400基於經由開始脈衝線( SPL) 713供應的開始脈衝產生用於控制將該資料訊號寫 入像素電路600中之時序的掃描訊號。水平選擇器( WSCN) 400將已產生掃描訊號供應至掃描線(WSL) 410 。寫入掃描器(WSCN ) 400係描述在隨附之申請專利範 圍中的掃描電路之範例。 像素電路(PXLC) 600基於來自掃描線(WSL) 410 的該掃描訊號保持來自資料線(DTL) 310之視訊訊號的 電位,並以根據該視訊訊號之儲存電位的預定週期發光。 像素電路(PXLC) 600係描述在隨附之申請專利範圍中 的像素電路之範例。 [該像素電路的組態範例] 圖2係在根據此實施例之顯示裝置!〇〇中的像素電路 (PXLC ) 600之組態範例的槪要電路圖。像素電路( PXLC ) 600包括寫入電晶體610、驅動電晶體620、儲存 電容器630、以及包含有機EL元件的發光元件640。假 設寫入電晶體6 1 0及驅動電晶體6 2 0分別爲η -通道電晶 體。 將掃描線(w S L ) 4 1 0及資料線(D T L ) 3 1 0分別連 -11 - 201207813 接至寫入電晶體6 1 0之閘終端及汲終端。將驅動 620之閘終端(g)及儲存電容器63 0的一電極連 入電晶體6 1 0之源終端。該連接段係第一節點( 650。將電源供應線(DSL) 210連接至驅動電晶體 汲終端(d)。將儲存電容器630的另一電極及發 640之陽極電極連接至驅動電晶體620的源終端 該連接段係第二節點(ND2 ) 660。 寫入電晶體610根據來自掃描線(WSL) 410 訊號將用於臨界校正之參考訊號的電位(Vofs)或 號之電位(Vsig)作爲來自資料線(DTL) 310的 號寫入儲存電容器630中。在導致儲存電容器630 界校正操作儲存驅動電晶體620的臨界電壓之後, 晶體6 1 0將與該視訊訊號等同之電壓作爲資料訊 ND 1中。寫入電晶體6 1 0係描述於隨附之申請專利 的寫入電晶體的範例。 驅動電晶體620在電源供應電壓(Vcc)係從 應線(D S L ) 2 1 0施加的狀態中,根據該視訊訊號 將基於儲存在儲存電容器63 0中的電壓之該驅動電 至發光元件640。驅動電晶體620係描述於隨附之 利範圍中的驅動電晶體的範例。 儲存電容器630儲存與藉由寫入電晶體610寫 資料訊號等同的電壓。儲存電容器630係描述於隨 請專利範圍中的儲存電容器的範例。 發光元件640根據從驅動電晶體620輸出之驅 電晶體 接至寫 ND1 ) 620的 光元件 (S ) 〇 的掃描 視訊訊 資料訊 根據臨 寫入電 號寫入 範圍中 電源供 的電位 流輸出 申請專 入之該 附之申 動電流 -12- 201207813 的強度發光。發光元件640可藉由’例如,有機EL元件 ’實現。發光元件64 0係描繪於隨附之申請專利範圍中的 發光元件的範例。 在此範例中,寫入電晶體6 1 0及驅動電晶體620分別 爲η-通道電晶體。然而,該等n_通道電晶體並未受限於 此組合。該等電晶體可能係增強型電晶體、抑制型電晶體 、或雙閘極型電晶體。 <2.本發明的第一實施例> 圖3係關於本發明之第一實施例中的像素電路6〇〇之 操作範例的時序圖。使用設定爲共同時間軸的該橫座標, 呈現掃描線(WSL) 410、電源供應線(DSL) 210、資料 線(DTL) 3 10、第一節點(ND 1 ) 650、以及第二節點( ND2 ) 660中的電位改變。關於掃描線(WSL) 410、資料 線(D T L ) 3 1 0、第一節點(N D 1 ) 6 5 0、以及第二節點( ND2 ) 660,第一實施例中的電位改變係以實線標示且相 關技術中的電位改變係以虛線標示。指示週期之橫座標上 的長度係示意的,且不指示該等週期的時間長度比率。 在該時序圖中,爲便於說明,將第一實施例之像素電 路600的操作轉變分割爲週期TP1至TP10。在發光週期 ΤΡ10中,發光元件640係在發光狀態中。緊接於發光週 期ΤΡ10的結束之前,將掃描線(WSL) 410中的掃描訊 號之電位設定至非導通電位(V s s w s )並將電源供應線( DSL) 2 10中的電源供應訊號之電位設定至電源供應電位 -13- 201207813 C Vcc)。之後,該操作進入線循序掃描的新域。在臨界 校正準備週期TP1中,將電源供應線(DSL) 210的電位 設定至初始電位(Vss) »因此,第一節點(ND1) 650及 第二節點(ND2 ) 660的電位下降。在臨界校正準備週期 TP1中,將資料線(DTL) 310的電位設定爲用於臨界校 正之該參考訊號的電位(Vo fs )。此時,作爲用於導致像 素電路600中的發光元件6 40發光之週期的水平掃描週期 (1H)開始。非導通電位(Vssws)係描述在隨附之申請 專利範圍中的關閉電位之範例。 隨後,在臨界校正準備週期TP2中,將掃描線(WSL )410之電位提昇至導通電位(Vddws)並將第一節點( ND 1 ) 650初始爲該參考訊號的電位(Vofs )。第二節點 (ND2 ) 660也根據該初始化而初始化。第一節點(ND1 )650及第二節點(ND2 ) 660係以此方式初始化,從而 完成用於臨界校正操作的準備。 在臨界校正週期TP3中,實施臨界電壓校正操作。將 電源供應線(DSL) 210的電位設定爲電源供應電位(Vcc )。將等同於臨界電壓(Vth)的電壓保持在第一節點( ND 1 ) 650及第二節點(ND2 ) 660之間。具體地說,將參 考訊號的電位(Vofs)施加至第一節點(ND1) 65〇並將 參考電位(Vofs-Vth)施加至第二節點(ND2) 660。因 此,將等同於臨界電壓(Vth )的電壓給至儲存電容器 630。之後,在TP4中,供應至掃描線(WSL) 410之掃 描訊號的電位一度下降至非導通電位(Vssws )。在TP 5 -14· 201207813 中’將資料線(DTL) 310中的資料訊號從參考訊號之電 位(Vofs)切換至視訊訊號的電位(Vsig)。 在寫入週期/遷移率校正週期TP6中,將掃描線( WSL) 410中的掃描訊號之電位提昇至導通電位(vddws )並將第一節點(ND 1 ) 650的電位上昇至視訊訊號的電 位(Vsig)。另一方面,第二節點(ND2) 660的電位以 相關於參考電位(Vofs-Vth)的第一校正量(av,)上昇 。第一校正量(Δν,)係比基於驅動電晶體62〇之遷移率 的遷移率校正量(AV )更小之値。 在寫入週期/遷移率校正週期中的校正加速週期ΤΡ7 中,將掃描線(WSL ) 410中的掃描訊號之電位下降至非 導通電位(Vssws)並將第一節點(ND1) 650的電位改 變至浮動狀態。使用經由儲存電容器630的耦合(自舉操 作),第一節點(ND 1 ) 650的電位根據第二節點(ND2 )660之電位中的上昇而上昇。在此情形中,第二節點( ND2 ) 660之電位中的上昇速度係依據第一節點(ND1) 650之電位及第二節點(ND2 ) 660的電位之間的電位差 。當該電位差較大時,第二節點(ND2 ) 660之電位中的 上昇速度較高。因此,因爲第一節點(ND1) 650的電位 改變爲浮動狀態,第二節點(ND2 ) 660之電位中的上昇 速度比由虛線所標示的相關技術高。在校正加速週期TP7 中,第二節點(ND2 ) 660的電位以相關於在TP6中給定 的電位(Vofs-Vth + Δν!)之「AVacc」上昇。具體地說, 第二節點(ND2 ) 660的電位以來自在TP5中給定之電位 -15- 201207813 的第二校正量(Δν,+AVacc)上昇。第一節點(NDl) 650 的電位以來自該視訊訊號之電位(Vsig)的「AVacc」上 昇。在TP7結束點的第二校正量(Δν,+AVacc)係小於遷 移率校正量(Δν)的値。 在寫入週期/遷移率校正週期ΤΡ8中,將掃描線( WSL) 410中的掃描訊號之電位提昇至導通電位(Vddws )並將第一節點(ND 1 ) 650的電位下降至視訊訊號的電 位(Vsig)。另一方面,第二節點(ND2) 660的電位以 相關於在TP7之結束點的電位(Vofs-Vth + AVdAVacc) 之「AV- ( Δν^Δν^ο )」上昇。因此,藉由遷移率校正 的上昇量爲「Δν」。第二節點(ND2 ) 660之電位的上昇 速度比ΤΡ 7中之該電位的上昇速度低,因爲第一節點( ND 1 ) 650之電位及第二節點(ND2 ) 660的電位之間的電 位差比ΤΡ7中的電位差小。具體地說,因爲掃描線(WSL )410中的掃描訊號之電位改變爲導通電位(Vddws )且 寫入電晶體6 1 0改變至導通狀態,將該視訊訊號的電位( Vsig)施加至儲存電容器030的一電極。另一方面,在儲 存電容器630的另一電極中,將「Δν-( AVJAVacc )」 加至於TP7中給定的電位(Vofs-Vth + AVi + AVacc )。因 此’將「Vsig- ( ( Vofs-Vth) +Δν )」作爲與該視訊訊號 等同的電位儲存在儲存電容器63 0中。 之後,在發光週期ΤΡ9及ΤΡ10中,將掃描線(WSL )410中的掃描訊號之電位設定爲非導通電位(Vssws) 。之後,將資料線(DTL ) 3 1 0設定爲參考訊號的電位( -16- 201207813 V〇fs)。因此,發光元件640以與給定至儲存電容器630 之電壓(Vsig-Vofs + Vth-AV )對應的亮度發光。在此情形 中,藉由臨界電壓(Vth)及用於該遷移率校正的電壓( △V)調整給定至儲存電容器630之電壓(Vsig-Vofs + Vth-△ V )。因此,發光元件640之亮度不受驅動電晶體620 之臨界電壓(Vth)及遷移率的變動所影響。在從發光週 期中的TP9至TP10之中途的週期中,第一節點(ND1) 650及第二節點(ND2 ) 660的電位上昇。此時,第一節 點(ND 1 ) 650及第二節點(ND2 ) 660之間的電位差( Vsig-Vofs + Vth-AV)係藉由該自舉操作而維持。水平掃描 週期(1Η)在發光週期ΤΡ9結束時結束。次一水平掃描 週期開始。 另一方面,在藉由虛線標示之相關技術的寫入週期/ 遷移率校正週期中,在此週期開始時,掃描線(W S L ) 410中的掃描訊號之電位提昇至導通電位(vddws)。當 該週期結束時,該電位下降至非導通電位(Vs sws )。具 體地說,在該相關技術的寫入週期/遷移率校正週期中, 因爲僅供應掃描線(WSL) 410中的掃描訊號之導通電位 (Vddws )而不供應非導通電位(Vssws ),無校正加速 週期。在相關技術中,因爲未設定校正加速週期,當第一 節點(ND1 ) 650的電位即將抵達該視訊訊號的電位( Vsig)時,第二節點(ND2) 660之電位中的上昇速度逐 漸地下降。此係因爲第二節點(ND2) 660之電位中的上 昇速度係依據第一節點(N D 1 ) 6 5 0及第二節點(N D 2 ) -17- 201207813 660之間的電位差。 另一方面,在此實施例中的寫入週期/遷移率校正週 期中,掃描線(WSL ) 410的非導通電位(Vssws )係在 寫入週期/遷移率校正週期TP 6至TP8的中途供應,因此 設定該校正加速週期。因此,在此實施例中的寫入週期/ 遷移率校正週期中,可能藉由增加第二節點(ND 2 ) 660 之電位的上昇速度而減少該遷移率校正週期。 [該像素電路之操作的轉變] 茲參考該等圖示於下文詳細地解釋第一實施例中的像 素電路600之操作的轉變。解釋像素電路600與圖3所顯 示之時序圖的週期TP 1至TP 1 0對應之操作狀態。爲便於 說明,顯示發光元件640的寄生電容641。將寫入電晶體 6 10顯示爲開關。未顯示掃描線(WSL) 410。 圖4A至4C係像素電路600之分別對應於週期TP10 、ΤΡ1、及ΤΡ2的操作狀態之槪要電路圖。在發光週期 Τ Ρ 1 0中,如圖4 Α所示,電源供應線(D S L ) 2 1 0的電位 係在電源供應電位(Vcc )的狀態中。驅動電晶體620將 驅動電流(Ids)供應至發光元件640。 在臨界校正準備週期TP1中,如圖4B所示,電源供 應線(DSL ) 2 1 0的電位從電源供應電位(Vcc )過渡至初 始電位(Vss )。所以,因爲第二節點(ND2 ) 660的電位 下降,發光元件640改變至非發光狀態。在浮動狀態中的 第一節點(ND 1 ) 650之電位隨著第二節點(ND2 ) 660的 -18- 201207813 電位下降而下降。 隨後,在臨界校正準備週期TP2中,如圖4c所示, 掃描線(WSL) 410的電位過渡至導通電位(Vd(iws), 因此寫入電晶體61 0改變至ON (導通)狀態。因此,將 第一節點(ND1)65(Γ的電位初始爲資料線(DTL)310中 之參考訊號的電位(V 〇 f s )。另一方面,若電源供應線( D S L ) 2 1 0之初始電位(V s s )充份地低於參考訊號的電位 (Vofs ) ’將第二節點(ND2 ) 660的電位初始化爲電源 供應線(D S L ) 2 1 0之初始電位(V s s )。將電源供應線( DSL) 210的初始電位(Vss)設定成使得第一節點(ND1 )650及第二節點(ND2 ) 660之間的電位差(Vofs-Vss )大於驅動電晶體620之臨界電壓(Vth )。 圖5A至5C係像素電路600之分別對應於週期TP3 至TP5的操作狀態之槪要電路圖。 在TP2之後的臨界校正週期TP3中,如圖5A所示, 電源供應線(DSL ) 2 1 0的電位過渡至電源供應電位(Vcc )。因此,因爲電流流至驅動電晶體620,第二節點( ND2 ) 660的電位上昇。在固定時間過去之後,第一節點 (ND 1 ) 650及第二節點(ND2 ) 660之間的電位差改變至 等同於臨界電壓(Vth )的電位差。以此方式,將等同於 驅動電晶體620之臨界電壓(Vth )的電壓給至儲:字電容 器630。此係臨界電壓校正操作。此時’將發光元件640 之陰極電極的電位及參考電位(Vofs )之値設定成使得電 流不從驅動電晶體620流至發光元件640。因此,驅動電 -19- 201207813 晶體620的電流流至儲存電容器630。 在TP4中,如圖5B所示,供應自掃描線(WSL) 41〇之掃描訊號的電位過渡至非導通電位(vSSws)且寫 入電晶體6 1 0改變至〇 F F (非導通)狀態。隨後,在TP 5 中’如圖5C所示’資料線(DTL) 310中的資料訊號之 電位從參考訊號的電位(V 〇 fs )改變至該視訊訊號之電位 (V s i g )。在此情形中,在資料線(d T L ) 3 1 0中,在連 接至資料線(DTL) 310之複數個像素電路600中的寫入 電晶體610改變爲擴散電容器。因此,該視訊訊號的電位 (Vsig)緩和地上昇。將資料線(DTL) 310之暫態特性 列入考慮,將寫入電晶體610設定在OFF狀態中直到該 資料訊號抵達該視訊訊號的電位(Vsig)。 圖6A至6C係像素電路600之分別對應於週期TP6 至TP8的操作狀態之槪要電路圖。 在TP5之後的寫入週期/遷移率校正週期TP6中,如 圖6A所示,掃描線(WSL) 410中的掃描訊號之電位過 渡至導通電位(Vddws )且寫入電晶體610改變至ON狀 態。因此,將第一節點(ND 1 ) 65 0的電位設定爲視訊訊 號的電位(Vsig)。同時,電流從驅動電晶體620流至發 光元件640的寄生電容641。因此,寄生電容641的充電 開始且第二節點(ND2 ) 660的電位以相關於參考電位( Vofs-Vth)的第一校正量(Δν!)上昇。第一節點(ND1 )65〇及第二節點(ND2 ) 660之間的電位差改變成「 Vsig-Vofs + Vth-AVi」〇 -20- 201207813 在校正加速週期TP7中,如圖6B所示,供應自掃描 線(WSL) 410之掃描訊號的電位過渡至非導通電位( Vssws)且寫入電晶體610改變至OFF (非導通)狀態。 因此,第一節點(ND 1 ) 650的電位改變至浮動狀態。第 二節點(ND2) 660的電位在第一節點(ND1) 650之電位 改變至浮動狀態的當時以與第一節點(ND 1 ) 6 5 0及第二 節點(ND2 ) 660之間的電位差對應之上昇速度上昇。使 用經由儲存電容器630的耦合(自舉操作),第一節點( ND1) 650的電位根據第二節點(ND2) 660之電位中的上 昇而上昇。第二節點(ND2 ) 660之電位在TP7中的上昇 速度取決於第一節點(ND 1 ) 650及第二節點(ND2) 660 之間的電位差(Vsig-Vofs + Vth-AV,)。具體地說,當第 —節點(ND 1 ) 65 0及第二節點(ND2 ) 660之間的電位差 較大時,第二節點(ND2 ) 660之電位的上昇速度( AVacc )較高。第二節點(ND2 ) 660之電位以相關於參 考電位(Vofs-Vth)的第二校正量(Αν,+AVacc)上昇。 具體地說’至目標電位(Vofs-Vth + Δν )的上昇加速。在 TP7中,維持第一節點(ND 1 ) 650及第二節點(ND2 ) 660 之間的電位差(Vsig-Vofs + Vth-AV,)。 在TP7之後的寫入週期/遷移率校正週期TP8中,如 圖6C所示,寫入電晶體61 0改變至ON狀態且第一節點 (ND1 ) 650的電位改變至該視訊訊號的電位(Vsig)。 因此,電流從驅動電晶體620流至發光元件640的寄生電 容641且寄生電容641充電。因此,第二節點(ND2 ) -21 - 201207813 660的電位上昇。第一節點(NDl ) 650及第二節點(ND2 )660之間的電位差改變成「Vsig-Vofs + Vth-Δν!」。以此 方式,藉由該遷移率校正實施該視訊訊號之電位(Vsig ) 的寫入及上昇量(Δν)的調整。 在此情形中,因爲當該視訊訊號之電位(Vsig )較高 時,來自該驅動電晶體的電流較大,藉由該遷移率校正的 上昇量(Δν)也大。因此,可能實施對應於亮度等級( 該視訊訊號的電位)的遷移率校正。當將用於各像素電路 之視訊訊號的電位(Vsig)固定時,藉由遷移率校正的上 昇量(AV)在具有較大遷移率之驅動電晶體的像素電路 中較大。具體地說,在具有大遷移率之驅動電晶體的像素 電路中,因爲來自該驅動電晶體的電流比具有小遷移率之 該像素電路中的電流大,該驅動電晶體有小的閘極-至-源 極電壓。因此,在具有大遷移率之驅動電晶體的該像素電 路中’將來自該驅動電晶體的電流調整成強度與具有小遷 移率之該像素電路的電流相同。以此方式,消除各像素電 路中的驅動電晶體之遷移率中的變動。 圖7係像素電路600之對應於週期TP9的操作狀態之 槪要電路圖。 在發光週期TP9中,如圖7所示,寫入電晶體610改 變至OFF狀態。在TP8中,將資料線(DTL) 310中的資 料訊號切換至參考訊號(Vofs )。因此,第二節點(ND2 )660的電位根據驅動電晶體620之驅動電流(Ids )上昇 且第一節點(ND 1 ) 650的電位也關聯於第二節點(ND2 -22- 201207813 )660之電位中的上昇而上昇。此時,第—節點(nDI ) 650及第二節點(ND2 ) 660之間的電位差(Vsig-
Vofs + Vth-AV)係藉由該自舉操作而維持。週期TP9係設 置成使得在寫入電晶體610改變至OFF狀態之前,資料 線(DTL) 310中的資料訊號不切換至參考訊號的週期。 以此方式’掃描線(WSL) 410中的掃描訊號之非導 通電位(Vssws)係在寫入週期/遷移率校正週期TP6至 TP8的中途供應。此使_供用於降低該遷移率校正週期的 校正加速週期變得可能。 在上文解釋的該範例中,校正加速週期TP7的次數爲 一。然而,校正加速週期TP7的次數並未受限於此。例如 ’該遷移率校正可能藉由將掃描線(WSL) 410中的掃描 訊號之電位改變重複複數次而實施,以提供複數個校正加 速週期TP7。 在上文解釋的該範例中,降低包括二電晶體之像素電 路600中的寫入週期/遷移率校正週期。然而,此實施例 可施用至任何像素電路,只要該像素電路具有用於校正驅 動電晶體之遷移率的週期。例如,可以想像包括除了二個 電晶體以外之複數個電晶體的像素電路。 茲參考該等圖式於下文解釋在寫入週期/遷移率校正 週期中的第一節點(ND 1 ) 6 50及第二節點(ND2 ) 660之 間的電位差。 圖8係用於解釋在該寫入週期/遷移率校正週期中的 第一節點(ND 1 ) 65 0及第二節點(ND2 ) 660之間的電位 -23- 201207813 差範例之時序圖。使用設定爲共同時間軸的該橫座標,呈 現掃描線(WSL ) 410、第一節點(ND1 ) 650、及第二節 點(ND2 ) 660中的電位改變以及節點間電壓670的強度 改變。指示週期之橫座標上的長度係示意的,且不指示該 等週期的時間長度比率。 在掃描線(WSL) 410上,呈現掃描訊號在相關技術 之寫入週期/遷移率校正週期中的電位改變。當掃描線( WSL) 410之電位從非導通電位(Vssws)過渡至導通電 位(Vddws)時的時序係該寫入週期/遷移率校正週期開始 時的時序。當掃描線(WSL ) 410之電位從導通電位( Vddws )過渡至非導通電位(Vssws )時的時序係該寫入 週期/遷移率校正週期結束時的時序。 第一節點(ND1 ) 650的電位從該寫入週期/遷移率校 正週期開始時的該時序突然地上昇並在預定週期(tsig ) 經過後抵達該視訊訊號的電位(Vsig )。 第二節點(ND2 ) 660的電位從該寫入週期/遷移率校 正週期開始時的該時序緩和地上昇並在該寫入週期/遷移 率校正週期結束時的當時(t0)抵達遷移率校正量(AV) 〇 節點間電壓670係第一節點(ND 1 ) 650及第二節點 (ND2 ) 660之間的電壓(電位差)。節點間電壓670緊 接於該寫入週期/遷移率校正週期開始之後突然地增加並 在第一節點(ND 1 ) 65 0之電位最大化之前(tsig)抵達 最大電壓(tp ) »節點間電壓670在週期tp經過後緩和 -24- 201207813
地下降並在週期to結束的當時抵達「Vsig_V0fs + vth_AV J ° 以此方式’當週期tp過去時,將節點間電壓670最 大化。具體地說’當節點間電壓6 70最大化時,該校正加 速週期在週期tp過去的當時開始。因此,將第二節點( ND2 ) 660之電位中的上昇速度最大化。 茲參考該等圖式解釋該校正加速週期係在節點間電壓 670實質最大化的當時開始之本發明第二實施例。 < 3 ·本發明的第二實施例〉 圖9係關於第二實施例之像素電路600的操作範例之 時序圖。在第二實施例中,供應自掃描線(WSL) 410的 掃描訊號之導通電位的供應係在第一節點(ND 1 ) 650及 第二節點(ND2 ) 660之間的電位差實質最大化之當時結 束。使用設定爲共同時間軸的該橫座標,呈現掃描線( WSL ) 410、電源供應線(DSL ) 210、以及資料線(DTL )3 10中的電位改變。考慮掃描線(WSL ) 410及資料線 (DTL ) 3 1 0,第二實施例中的電位改變係以實線標示且 顯示於圖3之第一實施例中的電位改變係以虛線標示。指 示週期之橫座標上的長度係示意的,且不指示該等週期的 時間長度比率。在遷移率校正週期TP6以外之其他週期中 的操作與圖3所示之像素電路600的第一實施例中之該等 操作相同。因此,省略該等操作的解釋。 在第二實施例的寫入週期/遷移率校正週期TP6中, -25- 201207813 將掃描線(WSL) 410中的掃描訊號之電位提昇至導通電 位(Vddws)。隨後,掃描線(WSL) 410中的掃描訊號 之電位在圖8所示之節點間電壓670實質最大化的當時下 降至非導通電位(Vs sws )。該操作過渡至校正加速週期 TP7。例如,當圖3之寫入週期/遷移率校正週期TP6在圖 8所示的週期tp過去之後結束時’第二實施例中的寫入週 期/遷移率校正週期TP6比圖3所示之寫入週期/遷移率校 正週期TP6短。 圖1 〇係相關於在第二實施例之像素電路600的操作 範例中之在第一節點(ND 1 ) 650及第二節點(ND2) 660 中的電位改變之時序圖。使用設定爲共同時間軸的該橫座 標,呈現掃描線(WSL ) 410、第一節點(ND 1 ) 650、以 及第二節點(ND2 ) 660中的電位改變。考慮掃描線( WSL) 410、第一節點(ND1) 650、以及第二節點(ND2 )660,第二實施例中的電位改變係以實線標示、第一實 施例中的電位改變係以虛線標示、且相關技術之實施例中 的電位改變係以鏈線標示。指示週期之橫座標上的長度係 示意的,且不指示該等週期的時間長度比率。 第二實施例之掃描線(WSL) 410中的掃描訊號之電 位在該寫入週期/遷移率校正週期開始的當時改變至導通 電位(Vddws )。因此,第一節點(ND 1 ) 650及第二節 點(ND2 ) 660的電位上昇。在顯示於圖8之節點間電壓 670實質最大化的當時,掃描線(WSL) 410中的掃描訊 號之電位改變至非導通電位(Vssws ),因此該校正加速 -26- 201207813 週期開始。在該校正加速週期中,第二節點(ND 2) 660 之電位中的上昇速度係依據第一節點(ND 1) 650及第二 節點(ND2 ) 660之間的電壓。因此,第二實施例中的第 二節點(ND2 ) 660之電位中的上昇速度比該校正加速週 期在其他時序開始之情形高。 第二實施例中的掃描線(WSL ) 410之電位在預定時 序改變至導通電位(Vddws ),因此該校正加速週期結束 。因此,第一節點(ND 1 ) 650的電位快速地下降至視訊 訊號的電位(Vsig)。另一方面,第二節點(ND2) 660 的電位緩和地上昇至抵達「Vofs-Vth + AV」。 在第二節點(ND2 ) 6 60的電位以藉由遷移率校正之 上昇量(AV)上昇的當時,掃描線(WSL) 410的電位改 變至非導通電位(Vssws ),因此寫入週期/遷移率校正週 期(t2 )結束。 以此方式,該校正加速週期係在節點間電壓670實質 最大化的當時開始。相較於該校正加速週期在其他時序開 始的情形,此使增加第二節點(ND2) 660之電位中的上 昇速度變得可能。因此,相較於該校正加速週期在其他時 序開始的情形,可能減少該寫入週期/遷移率校正週期。 例如,第二實施例中的該寫入週期/遷移率校正週期(t2 )比圖3所示之第一實施例中的該寫入週期/遷移率校正 週期(tl )短,其中該校正加速週期係在週期tp過去之 後的預定時序開始。 在上文解釋的該範例中,第一校正加速週期TP7係在 -27- 201207813 節點間電壓670實質最大化的當時開始。然而,校正加速 週期TP7開始的時序並未受限於此。例如,當藉由將掃描 線(WSL) 410中的掃描訊號之電位切換重複複數次而設 定複數個校正加速週期TP7時,第二及後續之校正加速週 期TP7可能在節點間電壓670實質最大化的當時開始。 茲參考該等圖示於下文解釋將使用產生在寫入電晶體 610及驅動電晶體620中的寄生電容減少該遷移率校正週 期列入考慮之本發明實施例。 <4.本發明實施例中的像素之寄生電容> 圖11係根據本發明實施例之顯示裝置100中的寫入 電晶體6 1 0及驅動電晶體620之寄生電容的槪要電路圖。 在上文解釋的該等範例中,假設忽略寄生電容的理想狀態 。然而,在實際電路中,特定程度的寄生電容係存在的。 在像素電路600中,顯示圖2所示之像素電路600中的寫 入電晶體610及驅動電晶體620之寄生電容》寄生電容 61 1、寄生電容621、以及寄生電容622以外的組件與圖2 所示之該等組件相同。因此,該等組件以與圖2之參考數 字及符號相同的參考數字及符號表示並省略該等組件的解 釋。 寄生電容.611係產生在寫入電晶體610的閘終端及源 終端之間的電容。當掃描線(WSL) 410中的掃描訊號之 電位改變時,第一節點(ND 1 ) 6 5 0的電位根據經由寄生 電容611的電容耦合改變。例如,當掃描線(WSL) 410 -28- 201207813 中的掃描訊號之電位突然地從非導通電位(Vssws )改變 至導通電位(Vddws)時,第一節點(ND1) 650的電位 以對應於寄生電容611之電容的量上昇。 寄生電容6 2 1係產生在驅動電晶體6 2 0的閘終端(g )及汲終端(d)之間的電容。當電源供應線(DSL) 210 的電源供應電位改變時,第一節點(ND 1 ) 650的電位根 據經由寄生電容6 2 1的電容耦合改變。例如,當電源供應 線(DSL ) 210的電位突然從該初始電位改變至該電源供 應電位時,第一節點(ND 1 ) 650的電位以對應於寄生電 容621之電容的量上昇。 寄生電容622係產生在驅動電晶體620的閘終端(g )及源終端(s )之間的電容。當第一節點(ND 1 ) 650的 電位改變時,第二節點(ND2 ) 660的電位根據經由寄生 電容622的電容耦合改變。當第二節點(ND2 ) 660的電 位改變時,第一節點(ND 1 ) 650的電位根據經由寄生電 容622的電容耦合改變。 以此方式,在實際的像素電路(PXLC ) 6 00中,已 將寫入電晶體610及驅動電晶體620中的寄生電容之影響 列入考慮。在特定情形中,該等寄生電容防止第一節點( ND 1 ) 650的電位在該校正加速週期中上昇。 茲參考該等圖式在下文解釋將使用驅動電晶體620之 寄生電容在該校正加速週期中的影響而減少該校正加速週 期列入考慮之本發明的第三實施例。 -29 - 201207813 <5.本發明的第三實施例> 圖12係關於第三實施例之像素電路600的操作範例 之時序圖。在第三實施例中,供應自電源供應線(DSL ) 210之電源供應訊號的電位在該校正加速週期中提昇,因 此第一節點(ND 1 ) 650的電位經由驅動電晶體620之寄 生電容提昇。使用設定爲共同時間軸的該橫座標,呈現掃 描線(WSL) 410、電源供應線(DSL) 210、以及資料線 (DTL) 310中的電位改變《考慮掃描線(WSL) 410、電 源供應線(DSL) 210、以及資料線(DTL) 310,第三實 施例中的電位改變係以實線標示且顯示於圖3之第一實施 例中的電位改變係以虛線標示。指示週期之橫座標上的長 度係示意的,且不指示該等週期的時間長度比率。校正加 速週期TP7以外之其他週期中的操作與圖3所示之像素電 路600的第一實施例中之該等操作相同。因此,省略該等 操作的解釋。 在第三實施例的校正加速週期TP7中,電源供應線( DSL) 210的電位在預先設定的時序從電源供應電位(Vcc )提昇至高位準電源供應電位(Vdd ),以降低該寫入週 期/遷移率校正週期。因此,第一節點(ND 1 ) 650的電位 因爲圖11所示之經由寄生電容62 1的電容耦合的影響而 上昇。因此,第一節點(ND1 ) 650及第二節點(ND2 ) 660之間的電位差大於第一實施例中的電位差,且第二節 點(ND2 ) 66〇之電位中的上昇速度高於第一實施例中的 速度。掃描線(WSL) 410中的掃描訊號之電位在預定時 -30- 201207813 序提昇至導通電位(Vddws)。該操作轉變至寫入週期/遷 移率校正週期TP8。因此’相較於第一實施例中的該寫入 週期/遷移率校正週期,在第三實施例中,可能減少該寫 入週期/遷移率校正週期。 疇 茲參考該等圖式於下文解釋根據該電源供應訊號至高 位準電源供應電位(V d d )的切換之第一節點(n D 1 ) 6 5 0 及第二節點(ND2 ) 660的電位改變。 圖1 3係相關於在第三實施例之像素電路600的操作 範例中之第一節點(ND1 ) 650及第二節點(ND2 ) 660的 電位改變之時序圖。使用設定爲共同時間軸的該橫座標, 呈現掃描線(W S L ) 4 1 0、電源供應線(D S L ) 2 1 0、第一 節點(ND1) 650、以及第二節點(ND2) 660中的電位改 變。考慮所呈現之電位改變,第三實施例中的電位改變係 以實線標示、第一實施例中的電位改變係以虛線標示、且 相關技術之實施例中的電位改變係以鏈線標示。指示週期 之橫座標上的長度係示意的,且不指示該等週期的時間長 度比率。 供應自掃描線(WSL) 410之掃描訊號的電位在第三 實施例中在該寫入週期/遷移率校正週期開始之當時改變 至導通電位(Vddws)。因此,第一節點(ND1) 650及 第二節點(ND2 ) 660的電位上昇。供應自掃描線(WSL )410之掃描訊號的電位在預定時序改變至非導通電位( Vssws)且該校正加速週期開始。
在第三實施例的校正加速週期中,電源供應線(DSL -31 - 201207813 )210的電位在預定時序從電源供應電位(Vcc)上昇至 高位準電源供應電位(Vdd )。另一方面,在以鏈線標示 之相關技術及以虛線標示的第一實施例中,電源供應線( DSL) 210的電位未從電源供應電位(Vcc)改變。因此, 因爲經由顯示於圖11的寄生電容621之電容耦合的影響 ,第三實施例中的第一節點(ND 1 ) 650之電位根據供應 自電源供應線(DSL) 210之該電源供應訊號的上昇而上 昇。因此,第一節點(ND 1 ) 650的電位高於第一實施例 中之第一節點(ND 1 ) 650的電位。第一節點(ND1 ) 650 的電位上昇,因此第一節點(ND 1 ) 650及第二節點( ND2 ) 660之間的電位差較第一實施例中的該電位差增加 。第一節點(ND 1 ) 650及第二節點(ND2 ) 660之間的電 位差上昇,因此第二節點(ND2 ) 660之電位中的上昇速 度增加。 之後,供應自掃描線(WSL ) 4 1 0的該電源供應訊號 在第三實施例中在預定時序改變至導通電位(Vdd ws ), 因此該校正加速週期結束。因此,第一節點(ND1) 650 的電位快速地下降至視訊訊號的電位(Vsig)。另一方面 ,第二節點(ND2 ) 660的電位緩和地上昇至抵達「Vofs-Vth + AV j 。 在第二節點(ND2 ) 660的電位以藉由遷移率校正之 上昇量(AV)上昇的當時’掃描線(WSL) 410的電位改 變至非導通電位(Vssws ),因此寫入週期/遷移率校正週 期(t3 )結束。 -32- 201207813 以此方式,藉由在該校正加速週期中提昇供應自電源 供應線(D S L ) 2 1 0之該電源供應訊號的電位,可能根據 經由圖11所示之寄生電容621的該電容耦合提昇第—節 點(ND 1 ) 65 0的電位。第一節點(ND 1 ) 6 5 0及第二節點 (ND2 ) 660之間的電位差上昇,因此第二節點(ND2 ) 6 60之電位中的上昇速度增加。因此,在第三實施例中, 相較於在第一實施例中所解釋的供應自電源供應線(DSL )2 1 0之電源供應訊號在該校正加速週期中係固定的情形 ,可能將第二節點(ND2 ) 660的電位迅速地提昇至預定 電位。具體地說,相較於供應自電源供應線(D S L ) 2 1 0 之該電源供應電位在該校正加速週期中係固定的情形,在 第三實施例中,可能降低該寫入週期/遷移率校正週期。 例如,第三實施例中的該寫入週期/遷移率校正週期(t3 )比供應自電源供應線(DSL) 210之該電源供應訊號在 該校正加速週期中係固定的第一實施例中之該寫入週期/ 遷移率校正週期(tl)短。 在上文解釋的該範例中,電源供應線(DSL) 210中 的電源供應電位在該校正加速週期中僅提昇一次。然而, 該電源供應電位的提昇並未受限於此。例如,供應自電源 供應線(DSL) 210的電源供應訊號在該校正加速週期中 可能提昇複數次。該高位準電源供應電位(Vdd )係比描 述於隨附之申請專利範圍中的該遷移率校正週期之開始期 間的電位更高之電位的範例。 茲參考該等圖示於下文解釋在該校正加速週期中降低 -33- 201207813 寫入電晶體610之寄生電容的影響之本發明的第四實施例 <6.本發明的第四實施例> [該寫入掃描器的組態範例] 圖14A及14B係寫入掃描器(WSCN) 400在第四實 施例的像素電路600之操作範例中的組態範例圖。在第四 實施例中,供應至掃描線4 1 0的電位緩和地下降,以開始 該校ΊΕ加速週期,因此降低由於寫入電晶體610之寄生電 容所導致之電容耦合的影響。圖MA係第四實施例中的 寫入掃描器(WSCN ) 400之組態範例的方塊圖。圖14B 係關於圖2A所示之組態中的該寫入週期/遷移率校正週期 中之操作範例的時序圖。 在圖14A中,顯示將掃描訊號循序供應至佈線在寫 入掃描器(WSCN) 400之個別列中的掃描線(WSL) 410 之訊號切換電路420。 訊號切換電路420基於經由輸入訊號線401供應的輸 入訊號產生掃描訊號。訊號切換電路420經由掃描線( WSL) 410將已產生掃描訊號供應至個別列中的像素電路 600 « 訊號切換電路420包括移位暫存器421、中間緩衝器 422、中間緩衝器423、位準移位器424、以及輸出緩衝器 430 ° 移位暫存器421以控制相關於該已傳輸輸入訊號之一 -34- 201207813 列中的像素電路6 0 0所需之時間將經由來自在緊接之前列 中的訊號切換電路420之輸入訊號線401傳輸之輸入訊號 延遲。移位暫存器42 1經由中間緩衝器422及中間緩衝器 423將該已延遲輸入訊號供應至位準移位器424。 位準移位器424從供應自移位暫存器421的該已延遲 輸入訊號產生具有適於驅動輸出緩衝器430之電位的輸出 緩衝器驅動訊號。位準移位器424經由驅動訊號線440將 該已產生輸出緩衝器驅動訊號供應至輸出緩衝器430» 輸出緩衝器43 0基於經由驅動訊號線440供應的輸出 緩衝器驅動訊號及經由電源供應線403供應之電源供應電 位產生用於像素電路600的掃描訊號。輸出緩衝器430經 由掃描線(WSL ) 410將已產生掃描訊號供應至像素電路 600 ° 在圖1 4Β中,顯示從驅動訊號線440供應至輸出緩衝 器43 0之電位中的改變及從電源供應線403供應之電源在 該寫入週期/遷移率校正週期中的電位改變。顯示經由掃 描線410供應至像素電路600的掃描訊號。該掃描訊號係 基於從驅動訊號線44 0供應至輸出緩衝器4 3 0之訊號及供 應自電源供應線403的該電源產生。 在該寫入週期/遷移率校正週期中,供應自驅動訊號 線440之該輸入訊號在該寫入週期/遷移率校正週期開始 的當時從Η位準電位(VH )過渡至L位準電位(VL)。 該輸入訊號在該寫入週期/遷移率校正週期結束的當時從 L位準電位(VL )過渡至Η位準電位(VH )。 -35- 201207813 供應自電源供應線403之該電源的電位在該校正加速 週期開始之當時逐漸地從Η位準電位(Vddws )下降至L 位準電位(Vssws )。具體地說,該電源的電位改變,使 得下降特徵變得緩和。供應自電源供應線403之該電源的 電位在該校正加速週期結束之當時從L位準電位(Vssws )過渡至Η位準電位(Vddws )。 供應自掃描線410的該掃描訊號在寫入週期/遷移率 校正週期開始的當時從非導通電位(Vssws )過渡至導通 電位(Vddws )»該掃描訊號在該校正加速週期開始的當 時從導通電位(Vddws)過渡至非導通電位(Vssws)。 該掃描訊號在該校正加速週期結束的當時從非導通電位( Vssws)過渡至導通電位(Vddws)。 以此方式,供應自電源供應線403的該電源之電位緩 和地改變。此使緩和地改變經由掃描線(WSL) 410供應 至像素電路600之該掃描訊號的電位變得可能。 參考該等圖示解釋將供應自掃描線(WSL) 410之該 掃描訊號的下降特徵設定成緩和以開始該校正加速週期之 第四實施例。 圖15係關於第四實施例中的像素電路600之操作範 例的時序圖。使用設定爲共同時間軸的該橫座標,呈現掃 描線(WSL) 4 10、電源供應線(DSL) 210、以及資料線 (DTL ) 3 10中的電位改變。考慮掃描線(WSL ) 410及 資料線(DTL ) 3 1 0,第四實施例中的電位改變係以實線 標示且顯示於圖3之第一實施例中的電位改變係以虛線標 -36- 201207813 示。指示週期之橫座標上的長度係示意的,且不指示該等 週期的時間長度比率。校正加速週期TP7以外之其他週期 中的操作與圖3所示之像素電路600的第一實施例中之該 等操作相同。因此,省略該等操作的解釋。 在第四實施例的校正加速週期TP7中,供應自掃描線 (WSL) 410之該掃描訊號的電位從導通電位(Vddws) 緩和地過渡至非導通電位(Vssws )。具體地說,相較於 在寫入週期/遷移率校正週期TP6的開始期間從非導通電 位(Vssws )至導通電位(Vddws )之電位中的改變(上 昇特徵),寫入掃描器(WSCN ) 400供應具有緩和下降 特徵的掃描訊號。具有該緩和下降特徵的該訊號意指其電 位中的變化緩和地從導通電位(Vddws )過渡至非導通電 位(Vssws )之掃描訊號。 供應自掃描線(WSL) 410之該掃描訊號的電位在預 定時序從非導通電位(Vssws)上昇至導通電位(Vddws ),因此寫入週期/遷移率校正週期TP8開始。 圖1 6係相關於第四實施例之像素電路600的操作範 例中之第一節點(ND 1 ) 65 0及第二節點(ND2 ) 66 0的電 位改變之時序圖。使用設定爲共同時間軸的該橫座標,呈 現掃描線(WSL ) 410、第一節點(ND 1 ) 65 0、以及第二 節點(N D 2 ) 6 6 0中的電位改變。考慮掃描線(W S L ) 4 1 0 、第一節點(ND1) 650、以及第二節點(ND2) 6(_»0,第 四實施例中的電位改變係以實線標示、第一實施例中的電 位改變係以虛線標示、且相關技術之實施例中的電位改變 -37- 201207813 係以鏈線標示。指示週期之橫座標上的長度係示意的,且 不指示該等週期的時間長度比率。 第四實施例之掃描線(WSL) 410中的掃描訊號之電 位在該寫入週期/遷移率校正週期開始的當時改變至導通 電位(Vddws )。因此,第一節點(ND 1) 650及第二節 點(ND2 ) 660的電位上昇。供應自掃描線(WSL) 410 之該掃描訊號的電位緩和地下降,以在預定時序抵達非導 通電位(Vssws )。在此情形中,因爲將供應自掃描線( WSL) 410之該掃描訊號的下降特徵設定成緩和的,第四 實施例的第一節點(ND 1 ) 650之電位幾乎不受寫入電晶 體610之寄生電容的影響所影響。因此,第一節點(NDI )65 0的電位在該校正加速週期開始之後幾乎不下降。另 —方面,在以虛線標示的第一實施例中,因爲掃描線( WSL) 410中的掃描訊號在該校正加速週期之開始期間的 電位突然變化,第一節點(ND 1 ) 650的電位根據經由圖 12所示之寄生電容611的電容耦合而下降。因此,第四 實施例中的第一節點(ND1 ) 650及第二節點(ND2) 660 之間的電位差大於第一實施例中的電位差。因此,第四實 施例之第二節點(ND2 ) 660的電位中之上昇速度較第一 實施例的第二節點(ND2 ) 660之電位中的上昇速度高。 供應自掃描線(WSL) 410的該掃描訊號在第四實施 例中在預定時序過渡至導通電位(Vddws ),因此該校正 加速週期結束。因此,第一節點(ND 1 ) 650的電位快速 地下降至視訊訊號的電位(Vsig)。另一方面,第二節點 -38- 201207813
(ND2 ) 66 0的電位緩和地上昇至抵達「Vofs-Vth + Δ V 在第二節點(ND2 ) 660的電位以藉由遷移率校正之 上昇量(Δν)上昇的當時,將掃描線(WSL) 410切換至 非導通電位(Vssws),因此寫入週期/遷移率校正週期( 15 )結束。 以此方式,在第四實施例中,將由於寫入電晶體610 之寄生電容所導致的耦合影響降低。因此,相較於第一實 施例中的該寫入週期/遷移率校正週期(t4),在第四實 施例中,可能減少該寫入週期/遷移率校正週期(t5 )。 <7.本發明的第五實施例> [該輸出緩衝器的組態範例] 圖17A及17B係藉由本發明第五實施例之輸出緩衝 器43 0產生三元化掃描訊號的方法之範例的圖。在第五實 施例中,將供應至掃描線(WSL) 410的電位三元化,因 此降低由於寫入電晶體610之寄生電容所導致之電容耦合 的影響。圖17A係第五實施例中的輸出緩衝器43 0之組 態範例的電路圖。圖1 7B係關於圖1 7A所示之組態中的 該寫入週期/遷移率校正週期中之操作範例的時序圖。 在圖17A中,顯示基於三條驅動訊號線441至443 產生三元掃描訊號的輸出緩衝器430。 輸出緩衝器430包括p-型電晶體431及η·型電晶體 432至434。另外,輸出緩衝器430包括電源供應線403 -39- 201207813 、非導通電位線43 8、高位準非導通電位線439、驅動訊 號線44 1至443、以及掃描線(WSL) 410。 在此組態中,將驅動訊號線441連接至p-型電晶體 431的閘極終端。將電源供應線403連接至p-型電晶體 431的源極終端。將掃描線(WSL ) 410及η-型電晶體 432的汲極終端連接至ρ-型電晶體43 1之汲極終端。將驅 動訊號線441連接至η-型電晶體432的閘極終端。將η-型電晶體43 3之汲極終端及η-型電晶體434的汲極終端 連接至η-型電晶體4Γ2之源極終端。將驅動訊號線442 連接至η-型電晶體433的閘極終端。將高位準非導通電 位線439連接至η-型電晶體433的源極終端。將驅動訊 號線443連接至η-型電晶體434的閘極終端。將非導通 電位線43 8連接至η-型電晶體434的源極終端。 爲將掃描線(WSL) 410中的掃描訊號切換至導通電 位(Vddws ),將用於驅動輸出緩衝器430的驅動訊號供 應至驅動訊號線44 1。爲將掃描線(WS L ) 4 1 0中的掃描 訊號切換至高位準非導通電位(Vccws ),將用於驅動輸 出緩衝器43 0的驅動訊號供應至驅動訊號線442。爲將掃 描線(WSL ) 410中的掃描訊號切換至非導通電位( Vssws),將用於驅動輸出緩衝器430的驅動訊號供應至 驅動訊號線443。 將用於將寫入電晶體610改變至ON狀態的導通電位 (Vddws )供應至電源供應線403。將用於將寫入電晶體 610改變至OFF狀態的非導通電位(Vssws)供應至非導 -40- 201207813 通電位線43 8。將高位準非導通電位(Vccws )供應至高 位準非導通電位線43 9,其係在比非導通電位(Vssws ) 更高之位準並使寫入電晶體6 1 0之閘極-至-源極電壓低於 寫入電晶體6 1 0的臨界電壓之電位。因此,當經由掃描線 (WSL) 410將高位準非導通電位(Vccws)供應至像素 電路600時,寫入電晶體610改變至OFF狀態。 在圖17B中,顯示在圖17A所示之組態中的驅動訊 號線441、驅動訊號線442、驅動訊號線443、以及掃描 線410在該寫入週期/遷移率校正週期中的電位改變。 供應自驅動訊號線4 4 1的該驅動訊號在該寫入週期/ 遷移率校正週期開始的當時從Η位準電位過渡至L位準 電位。隨後,該驅動訊號在該校正加速週期開始的當時從 L位準電位過渡至Η位準電位。供應自驅動訊號線44 1之 該驅動訊號在該校正加速週期結束的當時從Η位準電位 過渡至L位準電位之後,在該寫入週期/遷移率校正週期 結束的當時過渡至Η位準電位。 供應自驅動訊號線44 1的該驅動訊號在該驅動訊號具 有L位準電位時將導通電位(Vddws )供應至掃描線( WSL) 410。具體地說,在該寫入週期/遷移率校正週期中 ,除了在該校正加速週期中,將導通電位(Vddws )供應 至掃描線(WSL ) 410。 供應自驅動訊號線442的該驅動訊號在該寫入週期/ 遷移率校正週期開始之後並在該校正加速週期開始的當時 之前從L位準電位過渡至Η位準電位。該驅動訊號在該 -41 · 201207813 校正加速週期結束之後並在該寫入週期/遷移率校正週期 結束的當時之前從Η位準電位過渡至L位準電位。 在此情形中,當供應自驅動訊號線442的該驅動訊號 具有Η位準電位且供應自驅動訊號線44 1之該驅動訊號 具有Η位準電位時,輸出緩衝器43 0將高位準非導通電 位(Vccws)供應至掃描線(WSL) 410。 供應自驅動訊號線443的該驅動訊號在該寫入週期/ 遷移率校正週期開始之後並在驅動訊號線442中的該驅動 訊號於該校正加速週期開始之前過渡至Η位準電位以前 從Η位準電位過渡至L位準電位。藉由驅動訊號線443 供應的該驅動訊號在該寫入週期/遷移率校正週期結束之 前並在驅動訊號線442中的該驅動訊號於該校正加速週期 結束之後過渡至L位準電位以後從L位準電位過渡至Η 位準電位。 在此情形中,當供應自驅動訊號線44 3的該驅動訊號 具有Η位準電位且供應自驅動訊號線44 1之該驅動訊號 具有Η位準電位時,輸出緩衝器430將非導通電位( Vssws)供應至掃描線(WSL) 410。 供應自掃描線(WSL) 410的該掃描訊號根據供應自 驅動訊號線441至443之各驅動訊號的電位改變在該寫入 週期/遷移率校正週期開始的當時從非導通電位(Vssws ) 過渡至導通電位(Vddws )。該掃描訊號在該校正加速週 期開始的當時從導通電位(Vddws )過渡至高位準非導通 電位(Vccws )»該掃描訊號在該校正加速週期結束的當 -42- 201207813 時從高位準非導通電位(Vccws )過渡至導通電位( Vddws )。最後,該掃描訊號在該寫入週期/遷移率校正週 期結束的當時從導通電位(Vddws)過渡至非導通電位( V s s w s ) 〇 茲參考該等圖示解釋將供應自掃描線(WSL) 410之 該掃描訊號的電位在該校正加速週期中改變至高位準非導 通電位(Vccws)的第五實施例。 圖1 8係關於第五實施例之像素電路600的操作範例 之時序圖。使用設定爲共同時間軸的該橫座標,呈現掃描 線(WSL) 410、電源供應線(DSL) 210、以及資料線( DTL) 3 10中的電位改變。考慮掃描線(WSL) 410及資 料線(DTL ) 3 1 0,第五實施例中的電位改變係以實線標 示且顯示於圖3之第一實施例中的電位改變係以虛線標示 。指示週期之橫座標上的長度係示意的,且不指示該等週 期的時間長度比率。校正加速週期TP1/以外之其他週期中 的操作與圖3所示之像素電路6 00的第一實施例中之該等 操作相同。因此,省略該等操作的解釋。 在第五實施例之校正加速週期TP7開始的當時,供應 自掃描線(WSL) 410之該掃描訊號的電位從導通電位( Vddws )過渡至高位準非導通電位(Vccws )。供應自掃 描線(WSL) 410之該掃描訊號的電位在預定時序從高位 準非導通電位(Vccws)上昇至導通電位(Vddws),因 此校正加速週期TP7結束。 圖1 9係相關於在第五實施例之像素電路6 0 0的操作 -43- 201207813 範例中之第一節點(NDl ) 650及第二節點(ND2 ) 電位改變之時序圖。使用設定爲共同時間軸的該橫 呈現掃描線(WSL ) 410、第一節點(ND 1 ) 65 0、 二節點(ND2 ) 660中的電位改變。考慮掃描線( 410、第一節點(ND 1 ) 65 0、以及第二節點(ND2 ) 第五實施例中的電位改變係以實線標示、第一實施 電位改變係以虛線標示、且相關技術之實施例中的 變係以鏈線標示。指示週期之橫座標上的長度係示 且不指示該等週期的時間長度比率。 第五實施例之掃描線(WSL) 410中的掃描訊 位在該寫入週期/遷移率校正週期開始的當時改變 電位(Vddws)。因此,第一節點(ND1) 650及 點(ND2 ) 660的電位上昇。 供應自掃描線(WSL) 410之該掃描訊號的電 定時序改變至高位準非導通電位(Vccws )。因此 渡至該校正加速週期,第一節點(ND 1 ) 650及第 (ND2 ) 660的電位突然上昇。相較於非導通1 Vssws ),高位準非導通電位(Vccws )係在高位 位。因此,由寄生電容所導致的耦合影響在從導通 Vddws)至高位準非導通電位(Vccws)之過渡中 導通電位(Vddws)至非導通電位(Vssws)之過 。因此,在第五實施例的校正加速週期中,第一 ND1) 650及第二節點(ND2) 660之間的電位差比 施例中的電位差大。因此,第五實施例之第二節點 660的 座標, 以及第 WSL ) 6 6 0, 例中的 電位改 意的, 號之電 至導通 第二節 位在預 '爲過 二節點 電位( 準的電 電位( 比在從 渡中小 節點( 第一實 (ND2 -44- 201207813 )6 6 0的電位中之上昇速度比第—實施例的第二節點( ND2) 660之電位中的上昇速度高。 之後,供應自掃描線(WSL) 410的該掃描訊號在第 五實施例中在預疋時序過渡至導通電位(Vddws),因此 該校正加速週期結束。因此,第一節點(ND1) 650的電 位快速地下降至視訊訊號的電位(Vsig )。另一方面,第 二節點(ND2 ) 660的電位緩和地上昇至抵達「Vofs-Vth + Δν」。 在第二節點(ND2 ) 660的電位以藉由遷移率校正之 上昇量(Δ V )上昇的當時,掃描線(W S L ) 4 1 0的電位改 變至非導通電位(Vssws ),因此寫入週期/遷移率校正週 期(16 )結束。 以此方式,根據第五實施例,藉由降低由於寫入電晶 體610之寄生電容所導致的電位改變,相較於第一實施例 中的寫入週期/遷移率校正週期(t4) ’可能將寫入週期/ 遷移率校正週期(t6)降低。高位準非導通電位(Vccws )係比描述於隨附之申請專利範圍中的供應至發光元件以 導致其發光之電位更高的關閉電位之範例° 以此方式,根據此實施例’在該寫入週期/遷移率校 正週期的中途將該掃描訊號的電位過渡至關閉電位,以設 定該遷移率加速週期。此使降低該遷移率校正週期變得可 能。 根據該等實施例的該顯示裝置具有平板形狀並可施用 爲各種電子設備的顯示器’諸如數位攝影機、筆記型個人 -45 - 201207813 電腦、行動電話、以及視訊攝影機。也可將該顯示裝置施 用於在各領域中顯示如影像或視訊、輸入至電子設備之視 訊訊號、及在電子設備中產生的視訊訊號之電子設備的顯 示器。於下文解釋施用該顯示裝置之該等電子設備的範例 <8.本發明的第六實施例> [電子設備的應用範例] 圖20係根據本發明第六實施例之電視機的範例圖。 該電視機係將第一至第五實施例施用於其的電視機。該電 視機包括視訊顯示螢幕11,其包括前面板12及濾光玻璃 1 3。該電視機係藉由,例如,將根據第一實施例的該顯示 裝置使用在視訊顯示螢幕Η中,而製造。 圖2 1係根據該第六實施例之數位靜態攝影機的範例 圖。該數位靜態攝影機係將第一至第五實施例施用於其的 數位靜態攝影機。該數位靜態攝影機的前視圖顯示在該圖 示的上半部。該數位靜態攝影機的後視圖顯示在該圖示的 下半部。該數位靜態攝影機包括成像鏡頭1 5、顯示單元 1 6、控制開關、選單開關、以及快門1 9。該數位靜態攝 影機係藉由將根據第一實施例的該顯示裝置使用在顯示單 元1 6中而製造® 圖22係根據該第六實施例之筆記型個人電腦的範例 圖。該筆記型個人電腦係將第一至第五實施例施用於其的 筆記型個人電腦。該筆記型個人電腦在主體20中包括操 -46- 201207813 作其以輸入字元等的鍵盤21,並在主體蓋中包括顯示影 像的顯示單元22。例如,該筆記型個人電腦係藉由將根 據第一實施例的該顯示裝置使用在顯示單元22中而製造 〇 圖23係根據該第六實施例之可攜式終端設備的範例 圖。該可攜式終端設備係將第一至第五實施例施用於其之 可攜式終端設備。將該可攜式終端設備的開啓狀態顯示於 該圖示的左側。將該可攜式終端設備的關閉狀態顯示於該 圖示的右側。該可攜式終端設備包括上外殼23、下外殼 24、連接部(轉軸部)25、顯示器26、次顯示器27、閃 光燈28、以及攝影機29。例如,該可攜式終端設備係藉 由將根據第一實施例的該顯示裝置使用在顯示器26及次 顯示器27中而製造。 圖24係根據該第六實施例之視訊攝影機的範例圖。 該視訊攝影機係將第一至第五實施例施用於其的視訊攝影 機。該視訊攝影機包括主體3 0、在前側上的物件拍攝鏡 頭3 4 '用於拍攝的開始/停止開關3 5、以及監視器3 6。例 如,該視訊攝影機係藉由將根據第一實施例的該顯示裝置 使用在監視器3 6中而製造。 本發明之該等實施例指示使用本發明並分別與申請專 利範圍中的申請項目具有對應關係的範例。然而,本發明 並未受限於該等實施例。各種修改可施加至本發明而無須 脫離本發明的精神。 本發明包含與於2009年7月2日向日本特許廳申請 -47- 201207813 之日本優先權專利申請案案號第2009-157419號所揭示的 主題內容相關之主題內容,該專利之教示全文以提及之方 式倂入本文中。 【圖式簡單說明】 圖1係根據本發明實施例的顯示裝置之組態範例的槪 念圖; 圖2係根據本實施例之該顯示裝置中的像素電路之組 態範例的槪要電路圖; 圖3係關於本發明之第一實施例中的該像素電路之組 態範例的時序圖; 圖4A至4C係該像素電路之分別對應於週期TP10、 ΤΡ1、及ΤΡ2的操作狀態之槪要電路圖; 圖5Α至5C係該像素電路之分別對應於週期ΤΡ3至 ΤΡ5的操作狀態之槪要電路圖; 圖6Α至6C係該像素電路之分別對應於週期ΤΡ6至 ΤΡ8的操作狀態之槪要電路圖; 圖7係該像素電路之對應於週期ΤΡ9的操作狀態之槪 要電路圖; 圖8係解釋用於在本發明之第二實施例的該像素電路 中開始遷移率加速週期之時序範例的時序圖; 圖9係關於第二實施例之該像素電路的操作範例之時 序圖; 圖10係關於在第二實施例之該像素電路的操作範例 -48- 201207813 中在第一節點及第二節點之電位改變的時序圖; 圖11係在根據本發明實施例之該顯示裝置中的寫入 電晶體及驅動電晶體之寄生電容的槪要電路圖; 圖1 2係關於本發明之第三實施例中的該像素電路之 操作範例的時序圖; 圖1 3係關於在第三實施例之該像素電路的操作範例 中在第一節點及第二節點之電位改變的時序圖; 圖14A及14B係寫入掃描器在本發明第四實施例的 該像素電路之操作範例中的組態範例圖; 圖1 5係關於第四實施例中的像素電路之操作範例的 時序圖; 圖16係關於在第四實施例之該像素電路的操作範例 中在第一節點及第二節點之電位改變的時序圖; 圖17A及17B係用於解釋藉由本發明第五實施例之 輸出緩衝器產生三元化掃描訊號的方法範例之圖; 圖1 8係關於第五實施例之該像素電路的操作範例之 時序圖; 圖19係關於在第五實施例之該像素電路的操作範例 中在第一節點及第二節點之電位改變的時序圖; 圖20係根據本發明第六實施例之電視機的範例圖; 圖21係根據該第六實施例之數位靜態攝影機的範例 圖; ® 22係根據該第六實施例之筆記型個人電腦的範例 圖; -49- 201207813 圖2 3係根據該第六實施例之可攜式終端設備的範例 圖;且 圖24係根據該第六實施例之視訊攝影機的範例圖。 【主要元件符號說明】 1 1 :顯示螢幕 12 :前面板 1 3 :濾光玻璃 1 5 :成像鏡頭 16、22 :顯示單元 1 9 :快門 20、30 :主體 21 :鍵盤 23 :上外殼 24 :下外殻 25 :連接部 26 :顯示器 2 7 :次顯示器 28 :閃光燈 29 :攝影機 3 4 :物件拍攝鏡頭 35:開始/停止開關 36 :監視器 100 :顯示裝置 -50- 201207813 200 :電源供應掃描器 2 10' 403 :電源供應線 3〇〇 :水平選擇器 3 1 0 :資料線 400 :寫入掃描器 4 0 1 :輸入訊號線 4 1 0 :掃描線 420 :訊號切換電路 421 :移位暫存器 4 2 2、4 2 3 :中間緩衝器 424 :位準移位器 4 3 0 :輸出緩衝器 4 3 1 : p -型電晶體 432、 433、 434 : η-型電晶體 43 8 :非導通電位線 43 9 :高位準非導通電位線 440 、 441 、 442 、 443 :驅動訊號線 500 :像素陣列單元 6 0 0 :像素電路 6 1 0 :寫入電晶體 611、 621、 622、 641 :寄生電容 6 2 0 :驅動電晶體 63 0 :儲存電容器 640 :發光元件 -51 - 201207813 6 5 0 :第一節點 6 6 0 :第二節點 6 7 0 :節點間電壓 700 :時序產生單元 7 1 1、7 1 2、7 1 3 :開始脈衝線 7 2 1、7 2 2、7 2 3 :時鐘脈衝線 7 3 0 :視訊訊號線 △ V :遷移率校正量 A V a c c :電位 △ V 1 :第一校正量 1 Η :水平掃描週期 CKL :時鐘脈衝線 d :汲終端 D S L :驅動掃描線 D T L :資料線 g :閘終端 I d s :驅動電流 N D 1 :第一節點 ND2 :第二節點 PXLC:像素電路 s :源終端 S P L :開始脈衝線 to :時序 tl、t2、t3、t4、t5、t6、TP6、TP8:寫入週期 / 遷移 -52- 201207813 率校正週期 tp :週期 TP1、TP2 :臨界校正準備週期 TP3 :臨界校正週期 TP7 :校正加速週期 TP9、TP10 :發光週期 ts i g :預定週期
Vcc :電源供應電壓
Vccws :高位準非導通電位
Vdd :高位準電源供應電位
Vddws:導通電位 V η : Η位準電位 V l : L位準電位 Vofs :參考電位 V s i g :電位 V s s :初始電位 Vssws:非導通電位 Vth :臨界電壓 W S L :寫入掃描線 -53-

Claims (1)

  1. 201207813 七、申請專利範圍: 1. 一種顯示裝置,包含: 複數個像素電路;以及 掃描電路,將掃描訊號供應至該等複數個像素電路, 該掃描訊號用於供應包括顯示目標視訊之資訊的視訊訊號 ,並在用於校正遷移率之遷移率校正週期的中途時將該掃 描訊號之電位過渡至關閉電位,其中 該等複數個像素電路各者包括 儲存電容器,用於儲存與該視訊訊號等同之電壓 寫入電晶體,基於該掃描訊號將該視訊訊號寫入 該儲存電容器中,且當供應該掃描訊號的關閉電位時改變 至非導通狀態, 驅動電晶體,將與等同於寫入該儲存電容器的該視訊 訊號之該電壓對應的電流輸出,以及 發光元件,根據輸出自該驅動電晶體的該電流發光。 2. 如申請專利範圍第1項之顯示裝置,其中當該關 閉電位在該遷移率校正週期的中途供應時,該掃描電路在 該遷移率校正週期中將寫入該儲存電容器之該電壓實質最 大化的當時開始該關閉電位之供應。 3. 如申請專利範圍第1項之顯示裝置,另外包含電 源供應電路,當該關閉電位在該遷移率校正週期的中途供 應時,其供應比該遷移率校正週期之開始期間的電位更高 之電位作爲用於該驅動電晶體的電源供應電位。 -54- 201207813 4.如申請專利範圍第1項之顯示裝置,其中當該掃 描訊號之關閉電位的供應在該遷移率校正週期的中途開始 時’該掃描電路供應具有比該掃描訊號在該遷移率校正週 期之開始期間的上昇特徵更緩和之下降特徵的該掃描訊號 〇 5·如申請專利範圍第1項之顯示裝置,其中當該關 閉電位在該遷移率校正週期的中途供應時,該掃描電路供 應比當導致該發光元件發光時所供應之電位更高的電位。 6. —種電子設備,包含: 複數個像素電路:以及 掃描電路,將掃描訊號供應至該等複數個像素電路, 該掃描訊號用於供應包括顯示目標視訊之資訊的視訊訊號 ,並在用於校正遷移率之遷移率校正週期的中途時將該掃 描訊號之電位過渡至關閉電位,其中 該等複數個像素電路各者包括 儲存電容器,用於儲存與該視訊訊號等同之電壓 9 寫入電晶體,基於該掃描訊號將該視訊訊號寫入 該儲存電容器中,且當供應該掃描訊號的關閉電位時改變 至非導通狀態, 驅動電晶體,將與等同於寫入該儲存電容器的該視訊 訊號之該電壓對應的電流輸出,以及 發光元件,根據輸出自該驅動電晶體的該電流發光。 -55-
TW099120460A 2009-07-02 2010-06-23 Display device and electronic apparatus TW201207813A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009157419A JP5310317B2 (ja) 2009-07-02 2009-07-02 表示装置および電子機器

Publications (1)

Publication Number Publication Date
TW201207813A true TW201207813A (en) 2012-02-16

Family

ID=43412394

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099120460A TW201207813A (en) 2009-07-02 2010-06-23 Display device and electronic apparatus

Country Status (5)

Country Link
US (1) US20110001741A1 (zh)
JP (1) JP5310317B2 (zh)
KR (1) KR20110002788A (zh)
CN (1) CN101944324B (zh)
TW (1) TW201207813A (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013122482A (ja) * 2011-12-09 2013-06-20 Sony Corp 表示装置およびその駆動方法、ならびに電子機器
CA2819681C (en) 2013-02-05 2019-08-13 Ncs Oilfield Services Canada Inc. Casing float tool
KR102339644B1 (ko) * 2017-06-12 2021-12-15 엘지디스플레이 주식회사 전계 발광 표시장치

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4203772B2 (ja) * 2006-08-01 2009-01-07 ソニー株式会社 表示装置およびその駆動方法
JP5055879B2 (ja) * 2006-08-02 2012-10-24 ソニー株式会社 表示装置および表示装置の駆動方法
JP2008181039A (ja) * 2007-01-26 2008-08-07 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP2008203706A (ja) * 2007-02-22 2008-09-04 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP4306753B2 (ja) * 2007-03-22 2009-08-05 ソニー株式会社 表示装置及びその駆動方法と電子機器
JP5343325B2 (ja) * 2007-04-12 2013-11-13 ソニー株式会社 自発光表示パネル駆動方法、自発光表示パネル及び電子機器
JP2008286953A (ja) * 2007-05-16 2008-11-27 Sony Corp 表示装置及びその駆動方法と電子機器
JP4433039B2 (ja) * 2007-11-14 2010-03-17 ソニー株式会社 表示装置及びその駆動方法と電子機器
JP2009128404A (ja) * 2007-11-20 2009-06-11 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP2009157019A (ja) * 2007-12-26 2009-07-16 Sony Corp 表示装置と電子機器
JP5194781B2 (ja) * 2007-12-26 2013-05-08 ソニー株式会社 表示装置及びその駆動方法と電子機器
JP2009294635A (ja) * 2008-05-08 2009-12-17 Sony Corp 表示装置、表示装置の駆動方法および電子機器

Also Published As

Publication number Publication date
US20110001741A1 (en) 2011-01-06
JP5310317B2 (ja) 2013-10-09
KR20110002788A (ko) 2011-01-10
CN101944324B (zh) 2013-05-01
JP2011013448A (ja) 2011-01-20
CN101944324A (zh) 2011-01-12

Similar Documents

Publication Publication Date Title
CN107358915B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
TWI806283B (zh) 像素、級電路以及具有像素和級電路之有機發光顯示裝置
JP5217500B2 (ja) El表示パネルモジュール、el表示パネル、集積回路装置、電子機器及び駆動制御方法
JP2018005237A (ja) 画素及びステージ回路並びにこれを有する有機電界発光表示装置
TWI602169B (zh) 掃描驅動器及使用其之有機發光二極體顯示器
KR100702094B1 (ko) 액티브 매트릭스형 표시 장치 및 그 구동 방법
JP5186950B2 (ja) El表示パネル、電子機器及びel表示パネルの駆動方法
KR20170026971A (ko) 유기 발광 표시장치와 그 구동 장치 및 방법
JP2009204887A (ja) El表示パネル、電子機器及びel表示パネルの駆動方法
TW200903417A (en) Display apparatus, method of driving a display, and electronic device
TW201248593A (en) Pixel circuit, display device, electronic apparatus, and method for driving pixel circuit
WO2016155161A1 (zh) Oeld像素电路、显示装置及控制方法
CN108806591B (zh) 像素装置、像素装置的驱动方法以及显示设备
TW201106318A (en) Display apparatus and electronic instrument
JP2010085474A (ja) 表示パネルモジュール及び電子機器
TW200903419A (en) Display device
JP2024050936A (ja) 表示装置
KR20180003387A (ko) 유기발광 표시장치 및 그의 구동 방법
JP2009031789A (ja) 表示装置及びその駆動方法
TWI444971B (zh) 顯示裝置和電子機器
US20130293527A1 (en) Display device, method of driving display device, and electronic apparatus
TW200929136A (en) Display device, driving method of the same and electronic apparatus using the same
TW201207813A (en) Display device and electronic apparatus
CN109036288B (zh) 像素电路及其控制方法
JP2009204992A (ja) El表示パネル、電子機器及びel表示パネルの駆動方法