TW201205736A - A semiconductor device comprising a die seal with graded pattern density - Google Patents

A semiconductor device comprising a die seal with graded pattern density Download PDF

Info

Publication number
TW201205736A
TW201205736A TW100117008A TW100117008A TW201205736A TW 201205736 A TW201205736 A TW 201205736A TW 100117008 A TW100117008 A TW 100117008A TW 100117008 A TW100117008 A TW 100117008A TW 201205736 A TW201205736 A TW 201205736A
Authority
TW
Taiwan
Prior art keywords
seal
grain
semiconductor device
region
die
Prior art date
Application number
TW100117008A
Other languages
English (en)
Inventor
Guido Ueberreiter
Matthias Lehr
Alexander Platz
Original Assignee
Globalfoundries Us Inc
Globalfoundries Dresden Module One Ltd Liability Company & Amp Co Kg
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Globalfoundries Us Inc, Globalfoundries Dresden Module One Ltd Liability Company & Amp Co Kg filed Critical Globalfoundries Us Inc
Publication of TW201205736A publication Critical patent/TW201205736A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

201205736 六、發明說明: 【發明所屬之技術領域】 ‘一般而言,本發明係有關於積體電絡的領域,尤指形 成於半導體裝置的金屬化系統中的晶粗密封結構。 【先前技術】 今日的全球化市場迫使大量 商品的製造者提供高品質、 但低價格的商品。因此,改善良率及製稃效率並進而將生 產成本予以最小化是重要的。此對於半導體製造的領域而 吕’疋再正確不過了,這是因為半導體製造的領域結合了 尖端科技與大量生產技術。因此,半導體製造商的目標為 減少原料及消耗品的消耗,但與此同時卻又能改善製程工 具利用性,這是因為在現代半導體設施中需要設備,而這 些設備又是相當昂貴、並且代表總體生產成本的主要部 分。因此,高工具利用性與高生產良率(也就是,高比例的 良好產品相對於不良產品)的結合,會導致獲利性增加。 積體電路通常是在自動化或半自動化的設施中加以 製造’在該設施中,產品通過為數甚多的製程及測量步驟, 以完成該裝置。半導體裝置所必需通過的製程步驟及測量 步驟的數目及類型取決於將被製作的半導體裝置的細節 (specif ics)。積體電路的通常製程流程可包含複數個微影 (photolithography)步骤,以將特定裝置層的電路圖案成 像至阻層,該阻層接下來會被圖案化,以形成抗蝕掩模. (resist mask),該抗#掩模是用於將裝置特徵藉由例如钮 刻、佈植、沉積、研磨及退火製程和類似者而形成在裝置 3 95231 201205736 層的其它製程中。因此’依據該特絲置的各個層的特定 微影掩模組,可一層一層地實施複數個製程步驟。舉例來 說,複雜的㈣需要數百個製程步驟,每—個製程步驟均 必需實行在特定的製程餘裕(margin)内,以實現考慮中的 裝置的規格(specification)。 由於這些原因,通常獲得複數個測量數據用以控制生 產製程,例如微影製程及類似者,獲得測量數據可通過提 供專屬的測試結構來加以完成,而這些測試結構通常位於 該實際的晶粒區域以外的地區(也稱為框架區域(frame region))中,框架區域可用於分開個別的晶粒區域時,將 該基底切成小方塊。在用來完成半導體裝置(例如cpu或類 似者)的複雜製造程序期間,例如通過檢查工具及類似者,' 創造了難以計數的測量數據,此乃肇因於彼此之間相依性 難以評估的複雜製造製程的數量過多,以致於工廠目標僅 能針對特定製程或程序來建立,其中,假定這些目標數值 可提供製程窗口,以獲得該完成裝置的理想最終電氣性能。 也就是說,可依據個別的線内(inline)測量數據來監視或 控制該等複雜的個別製程戒相關程序,以使該對應製程結 果得以在該特定的製程餘裕内,這些製程餘裕係輪流由考 慮中的產品的最終電氣性能來加以決定。因此,鑑於增加 的總體製程控制及基於該最終電氣性能,適當的定下該各 種製程的目標,電氣測量數據是根據該框架區域ψ所提供 的專屬測試結構而建立的。這些電氣測試結構可包含適當 的電路元件如電阻器、導線、電容器及類似者,該電路元 4 95231 201205736 . 件適虽地連接至對應的探針(probe),以使專屬的測量策略 、彳于以5平估該測試結構中各種關鍵元件的電氣性能。 在複雜的半導體裝置中,不僅對應的半導體層之中或 之上的電路元件需要徹底監視,該半導體裝置的金屬化系 統也是高度複雜的,因此需要複雜的製程及材料監視技術。 由於基於半導體之電路特徵(例如,電晶體及類似者)的關 鍵尺寸持續縮小’該金屬化系統中與關鍵尺寸及電氣性能 有關的裴置特徵也必需持續地增強。舉例來說,由於裝置 等級中增加的包裝密度,電路元件(例如,晶體管及類似者) 的電氣連接需要複數個堆疊的金屬化層,其可包含金屬線 及對應的通孔(via)’以提供考慮中的半導體裝置複雜的打 線系統。提供中等數目個堆疊的金屬化層與複數個和製程 相關的挑戰有關,從而需要有效率的監視及控制策略。舉 例來說’在複雜的應用中,通過使用具有低介電常數的介 電材料並結合高導電性的金屬(例如’銅、銅合金及類似 者),通常可增加金屬化系統中的電氣性能。由於基於減少 的介電常數的介電材料(也稱為低_k介電質)及高度導電 的金屬(例如’銅)來形成金屬化系統的製造製程可包含複 數個非常複雜的製造步驟,因此,通常需要連續驗證該製 程的結果’以監視該金屬化系統的整體電氣性能及相關的 製造策略的性能。 舉例來說,在半導體製造設施中處理銅材料,會由於 考慮到材料>儿積、圖案化該材料及類似者的銅之特定特性, 而需要與獲得金屬線及通孔有關的特定細節。也就是說, 5 95231 201205736 由於已為大家所接受的CVD(化學氣相沉積)製程及類似者 可月t*無法有效率地沉積銅,並且因為銅無法形成複數個 為大家所接受的各異向性(anisotropic)蝕刻配方所使用 的揮發性蝕刻副產品,所以,通常第一個沉積並且圖案化 介電材料,以包含用於金屬線及通孔的開口,隨後以複雜 的沉積方式填滿該開口,該沉積方式可包含沉積任何適告 的導電障壁材料並結合電氣化學沉積技術來施加鋼塊田 (copper bulk)。之後,在先前沉積程序期間所建立的過多 材料必需加以移除’該過多材料的移除(至少在該移除製程 的特定階段)通常是通過化學機械研磨或平坦化製程來加 以完成,從而獲得理想埋設於該介電材料中的電氣絕緣金 屬線。如先前所指出的,金屬線的尺寸必需減少,以符人 增加的理想包裝密度,也從而需要在該相應的金屬線之^ 減少空間’其輪流必需使用低_ k介電材料,以將寄生R c (電 阻電容)時間常數維持在理想的低值,這是由於訊號行進延 遲通常會顯著地被金屬化系統的性能影響。由於在金屬化 系統中所提供的電氣連接的複雜性,複數個金屬化層堆疊 在彼此的頂部,因此需要精密的微影製程用以形成用來圖 案化考慮中的金屬化層之介電材料的對應_掩模,隨後 進行具有最終移除製姉序的複_積方式,在該最終移 除製程程序中,過多的材料會被移除,並且,所產生的表 面地形會因此增強,以使接下來的精密微影製程得以圖案 化後續的金屬化層的介電材料。舉例來說,用來形成通孔 (也就是說,從一個金屬化層的一條金屬線延伸至鄰接金屬 95231 6 201205736 化層的另一條金屬線的垂直接觸元件)的製程可涉及高度. 關鍵的微影製程並結合蝕刻製程,接下來可能結合種子層 (seed 1 ayer)的填充導電材料(例如^薄導電障壁材料^ 可表示為關鍵製程步驟,因此對考慮中的金屬化層的總體 電氣性能具有顯著的影響。此外,就產生的製程輸出方面 而言,許多這些複雜的製造製程(例如,微影、蝕刻、研磨 及類似者)可依賴關注的晶粒區域之範圍内的局部鄰近地 區。也就是說,#刻行為、沉積行為、研磨行為及類似者 局部地依賴圖案密度(也就是,適當選定的單位面積中所提 供的電路特徵(金屬線及通孔)的數目及尺寸),以致於可能 發生與具有不同圖案密度的裝置面積有關的特定製程變 異。舉例來說,中等低的圖案密度(也就是,每單位面積中 裝置特徵(例如,溝漕、通孔、閘電極及類似者)的數目) 的裝置面積的移除率中之差異可能不同於增加的圖案密度 的面積中的移除率,從而在顯示不同圖案密度的裝置區域 中建立不同的高度等級。然而,該高度等級中的差異可能 負面地影響所實施的微影中之製程結果,以定義對應之裝 置等級中的關鍵特徵尺寸。由於微影製程表示用以獲得裝 置特徵(例如,電晶體、金屬線、通孔及類似者)之關鍵尺 寸的基礎,因此,關鍵尺寸中的對應差異、及這些裝置因 此產生的總體性能之差異,可能會發生。 眾所周知,針對穩定地改善微影系統的光學性質(例 如,就數值孔徑(numerical aperture)、聚焦景深(depth of focus)及所使用的光源的波長方面),已作出了很大的努 7 95231 201205736 力。光學系統的解析度正比於所使用的光源的波長及製程 相關因素’並且反比於數值孔徑。由於這個原因,可減少 波長及/或減少製程相關因素及/或增加數值孔徑,以企圖 增加總體解析度。近年來,這三種方法均已同時採用,從 而=致高度複雜的微影系統,其中,該最終達成的解析度 仍遠低於曝露輻射(exp〇sure radiati〇n)的波長。另一方 面,聚焦景深(也狀,物體可充分正確喊像的範圍)是 反比於數值孔徑的平方,以致於最近於增加數值孔徑的發 展已經導致著減少,因此可顯著地影響成像 製程的性能,這是由於對應的地貌可因此導致最終關鍵尺 寸的顯者修正,其接著可導致如複雜的積體電路之性能對 應缺乏^^致性。 。、在表面地形中建立顯著差異的一種來源為實際晶粒 區域與框㈣域之_地區,在該地區中,通常提供所謂 的晶粒密封,以在框架區域的周圍劃定實際晶粒區域,在 該框架區域中提供劃線(scribe line),以於分開個別的半 導體晶片時,將祕底城小方塊。在將該基底切成小方 塊的期間,通常可將顯著的機械力作用在鄰近的晶粒區域 上▲’該機械力可在如複雜金脉系統内導致損壞。如上述 所时論的,在複雜的半導體裝置巾,金屬⑽統通常是以 具有不大於3.0的介電常數之複雜介電材料所形成,然而, 相較於已為大家所接受的傳統介電材料(例如,二氧化石夕、 =化石夕及類似者),該介電材料可能具有顯著降低的機械穩 ^因此在切割製裎時,該顯著的機械力可能導致破 95231 8 201205736 料脫層(delaminati〇n)事件及類似者的形成,其可 :生J屬化系統更致命的故障,並且也可能對晶粒區域 半導==額外污染。由於這個原因,晶粒密封是設置在 '的金屬化系統中用以連接半導體基底,並提供 ^的機械障壁,在該障壁中,可容置機械力,但並不會 :際晶粒區域内的金屬化系統中引發顯著的損壞。一般 =言,晶粒密封區域可在後續的各個金屬層中包含任何適 當形狀的金屬特徵(例如,線部分、通孔及類似者),以形 成強固的壁件(Wan)或障壁,第laUc圖將有更詳細的 描述。 、^第la圖示意地顯示半導體裝置1〇〇在被切成小方塊 、提七、個別的半導體晶片之前的任何製造階段之上視圖。 裝置100包含複數個晶粒或晶片11〇,其中,為了方便起 見第1a圖中例示單一晶片110。然而,應了解到,複數 4這種半導體晶片或晶粒1 1 Q是設置成陣列,該陣列被對 應的框架區域140所分開,如先前所指出的,框架區域140 可用來定義適當的切割線,並且可用來形成任何的測試結 構以不消耗寶貴的晶片面積。晶粒或r晶片丄LQ可具有適當 的成何結構,如第la圖所示,可使用大致像正方形的佈局 layout),但在其它案例中,可使用任何其它方形佈局。 晶片110包含晶粒區域120,將了解到,晶粒區域12〇為 包含一個或多個半導體層及其它裝置等級(例如,複數個金 屬化層,其可形成晶粒區域120中所設置的任何實際電路 元件的打線網路)的任何適當的基底材料。晶粒密封區域 95231 9 201205736 130可铡向地劃定晶粒區⑴20,可了解到,晶麵密、 130為讀金屬化系統令所設置的複數個緊密地、區域 特徵’以形成機械性穩定的障壁。因此,晶粒密封:、金屬 可延伸通過所有的金屬化層,並且也可連接至半°^、130 100的基底材料。-般而言,晶粒密封區域130中厶裴置 徵的密度可電氣連接、並因此可接著連接至如讀屬特 料或基底’以增強晶粒區域m中任何電路系 體枓 氣強固性。 '的總體電 第lb圖示意地顯示一部分半導體裝置1〇〇 該部勿在第la圖中是標示為β。如該圖所示的,曰;見圖’ 130可包含位於晶粒區域120與框架區域14〇之間j铂圭子 區段130a、130b ’可能另具有位於區段13〇&、㈣卜您封 的額外緩衝區段施。每一個密封區段13〇&、 支間 包含緊密結構的金屬化特徵13Q,其形式如金&均可 類似者,金屬化雜131可彼此互連,從而提俾緊t分及 織⑽ric),,的含金屬特徵,其可提供理想的=編 度。如上述所指出的’金屬特徵131可在複,強 (例如,低介電材料)中形成,其本身可具有低㈣^ ί。因此,在晶粒松封130中,金屬的總體密度是明^ 編粒區域120 ’以補償複雜的低介電材料所減= 機械穩錄。應了 _,如果考❹m體穩定性及類似^ 的優點,則緩衝區域l3〇c在其它傳統的設計中可予以省 略。如上述所指出的’晶粒密封區域130可定義邊界130d 用以劃疋晶拉區域.並且也可定義邊界130f用以分開 95231 10 201205736 框架區域140。 應了解到’如第lb圖中所不的佈局’在本質上僅為 •例示’因此,可代表特定金屬化層的佈局,但其下方層可 與其不同,並可適當地經由溝、通孔及類似者連接至鄰近 的金屬化層。一般而言,晶粒密封13〇的寬度(由i3〇w表 示)可由邊界13〇d及130f之間的側向延伸所定義,並具可 選擇為不小於5vm至25/zm’視考慮中的半導體裝置的特 定要求而定。也就是說,金屬化系統總體的穩定性顯著地 依賴金屬化層的數目及其中所使用的材料,因此,可適去 地選擇寬度130w,以減少將基底切成小方塊的期間中的任 何損壞。舉例來說,晶粒密封區域13〇的厚度減少通常會 導致減少的機械穩定性,以致於對於許多需要複數個基於 低-k介電質的堆疊的金屬化層(例如,5或更多個金屬化屏) 的複雜半導體裝置而言,可能不希望不大於5Am的寬度。 另一方面,使用大於23ym的寬度可能導致不當地消耗基 底的面積,這是由於通常複數個半導體晶片是設置在單一 基底上,並且因此增加晶粒密封的寬度可因此減少可被置 放在單一基底上的晶片的整體數目。 第lc圖示意地顯示半導體裝置1〇〇之剖視圖,其中, 一部分的晶粒區域12〇與一部分的晶粒密封13〇是以示意 的方式來加以例示。如該圖所示,裝置1〇〇包含基底1〇1 (例 如’石夕基底、或任何其它半導體基底),但在其它案例中, 可提供介電材料。此外,半導體層1〇2(例如,石夕層或任何 其它適當的半導體材料)可形成在基底101之上,電路元件 11 95231 . 201205736 104(例如,以電阻器及類似者的形式)設置在基底ι〇][中及 基底101之上。如先前所解釋的,在複雜的應用中,電路 元件104中至少有一些是以不大於5〇nm的關鍵尺寸來加以 形成。電路元件104可埋設於接觸等級1〇3的介電材料中, 在接觸等級103之上設置金屬化系統15〇。金屬化系統15〇 包含複數個金屬化層,為了方便起見,其令僅顯示金屬化 詹151、152及153。在每一個金屬化層ι51、152、153中 分別設置對應的金屬特徵15la、152a、153a(例如,以金 屬線、通孔及類似者的形式)。這些金屬特徵、…、 153a可形成設置於晶粒區域i2〇中的任何功能性電路部分 所用的佈線網路。另一方面,在晶粒密封區域13〇中,金 屬特徵131是依據任何理想的結構來加以設置,以提供理 想的南金屬密度’其中’如先前所討論的,金屬特徵131 在不同的金屬化層中可有不同的基本佈局,然而,個別金 屬層之間的適當連接可在晶粒密封區域⑽中完成。因 此日日粒世封區域13〇可至少經由金屬化系統延伸, 並f可通常經由接觸等級1G3中賴置的適當接觸元件, 而連接半導體層1〇2(未顯示)。 言’如上述所解釋的,金屬化系統150可〇 針月邻圖亲料系統來加以形成。因此,基於許多製造製 =屬度的相依性,可能產生不同的高度等級, 顯著辦力的匕系統150中,這是由於晶粒密封區域130 卜貝者a加的圖案密度, 法加以補償。因士 非常複雜的平垣化技術也 ,圖案化後續金屬化層的介電材料所 95231 12 201205736 需施加的進一步精密微影製程可導致高度不均勻的製程結 果,這是由於精密的微影系統中僅容許非常限制的聚焦景 深,如以上所描述的,但在聚焦景深的可容許窗口中甚至 可觀看到關鍵尺寸的顯著變化。因此,除了難以在微影系 統的自動對準程序期間決定適當的聚焦景深外,内部晶粒 地區及晶粒密封130的附近所產生的關鍵尺寸也會因不同 的高度等級而有所變化。同樣地,就晶粒區域120的中央 地區中所設置的元件而言,在該框架區域中所形成的任何 測試結構均可具有不同的關鍵尺寸,並且可因此減少從對 應的測試結構所獲得的任何測量數據的確實性 (authenticity) ° 如上述所討論的,可能較不希望減少晶粒密封區域 130的寬度以減少其對半導體裝置的總體地形所產生的負 面影響,這是由於該產生的機械穩定性可能不足以在切割 製程期間,適當地保護該晶粒區域。 鑑於上述所描述的情況,本發明是有關於包含晶粒密 封的半導體裝置,其係具有適當的機械穩定性,但又能避 免或至少減少上述所確認的一個或多個問題的影響。 【發明内容】 一般而言,本發明係提供具有較好的晶粒密封結構的 半導體裝置,該晶粒密封可對實際的晶粒區域提供理想的 高機械整合性,但卻減少地形中的明讀差異,如傳統設計 中通常引起的。為了達到此目的,可通過至少在該實際晶 粒區域及該晶粒密封之間的區域中提供分階式(graded)或 13 95231 201205736 變化的圖案密度,以減少該晶粒區域及該晶粒密封區域之 間的圖案密度的顯著“梯度”。亦即該金屬化系統的至少 一些金屬化層(該晶粒密封設置於其中)中的金屬材料的總 體數量,可在分開該晶粒密封及該實際晶粒區域的邊界處 減少’故該晶粒區域之間、尤其是該晶粒的邊緣區域與該 晶粒密封中面對該實際晶粒區域的部分之間的總體圖案密 度的差異可因此減少,從而也對該實際晶粒區域及該晶粒 密封之間的圖案密度提供實質分階式的轉換。因此,任何 對應的製造製程(例如,沉積、蝕刻、平坦化製程及類似者) 均可在表面地形中導致較不明確的差異,該較不明確的差 異可因此在精密的微影製程期間提供較好的條件。在本發 明所揭露的一些實施例中,該晶粒密封中也可在面對該框 架區域的一部分中具有減少的圖案密度,從而也在該框架 區域中提供較好製程條件(尤其是微影條件),因此該框架 區域及該實際晶粒區域之間的高度等級導致減少的差異。 因此,在此案例中,個別的測試結構可針對該晶粒區域中 的實際電路元件,具有較好的確實性,從而也對較好的總 體製程控制及裝置可靠性作出貢獻。 本發明所揭露之一例示性半導體裝置係包含半導體 層,該半導體層是形成在基底之上,以及包含複數個電路 元件。該半導體裝置另包含金屬化系統,該金屬化系統形 成在該半導體層之上,且包含複數個金屬化層。再者,該 半導體裝置包含晶粒密封,該晶粒密封形成至少在該金屬 化系統中,並且劃定晶粒區域,該晶粒密封在該複數個金 14 95231 201205736 ’該晶粒密封的 进、度小於至少— 央地區處的圖案 屬化層的各者中均包含晶粒___ 内部邊界處的該晶粒密封金屬特徵的圖案 些該複數個金屬化層巾的該晶粒密封之 密度。 本發明露的另—例雜半導體裝置係 =系統,該金屬化系統包含複數個堆疊的金屬化層^半 晶粒區域及晶粒密封區域,形成在該金屬 ,、,, 八中,该晶粒密封區域具有内部邊界,該内部 ;界:該晶粒區域描繪該晶粒密封區域。該晶粒密封區域 ,已3外部邊界,該外部邊界從框架區域料該晶粒密封, ”中’該内部邊界及該外部邊界定義該晶粒密封區域的寬
度。此外,該金屬化系統的金屬材料相對於介電材料的比 例至少沿著1分該晶粒密㈣度㈣勒 外部邊界增加。 I 本發明所揭露的另—麻性半導财置係包含金屬 化系統,該金屬化系卿成於基底之上。料,該半導體 裝置另包含晶粒密封,形成於該金屬化系統中,並且侧向 地劃定晶粒區域,其中,該晶粒密封的金屬特徵的圖案密 度沿著該晶粒密封的寬度而變化,以使該晶粒密封的中央 地區處的圖案密度為最大。 、 【實施方式】 雖然本發明是參照以下的詳細描述及圖式中所示的實 施例來加以描述’然而,應了解到,以下的詳細描述及圖 式並非用來將本發明限制在所揭露的特別例示性實施例, 95231 15 201205736 所描述的例示性實施例僅為如附隨的申請專利範圍中所描 述的範例性原則而已。 本發明係提供半導體裝置,在該半導體裝置中,晶粒 密封是設置在金屬化系統中,其中,可選擇該晶粒密封的 寬度,以符合機械穩定性的要求,同時沒有不當地消耗寶 貴的基底面積,但與此同時可減少與製程相關的地形差異。 由於此目的,至少在一些金屬化層中,該晶粒密封中的圖 案密度可適當地改變以減少圖案密度中的梯度,也就是該 晶粒區域與該晶粒密封之間的圖案密度中的差異。如先前 所解釋的,通常該晶粒密封中設置有相當高密度的金屬特 徵,以對該晶粒密封的給定寬度及考慮中的金屬化系統的 給定結構提供需要的機械穩定性。經認識到,在該晶粒密 封的可接受寬度下,該機械穩定性可保存在該金屬化系統 中,同時在另一方面,可改變金屬特徵的密度以獲得從該 晶粒區域内的圖案密度至該晶粒密封内的最大理想的圖案 密度的“較緩和(milder)”之轉換。也就是,從複雜的半 導體裝置的晶粒區域中的平均圖案密度至晶粒密封區域内 的中等高密度的轉換可延伸數微米,亦即,也如以上所描 述的,該晶粒密封的寬度的至少顯著部分,從而也減少圖 案密度或對應的製造製程中的差異的影響。因此,在形成 複雜金屬化系統時傳統上會因此增加高度等級的差異可顯 著地減少,從而提供較好的微影條件,以如調整適當的聚 焦景深及類似者。 在本發明所揭露的一些例示性實施例中,減少的圖案 16 95231 201205736 密度也可设置在該晶粒密封及該框架區域之間的邊界處, ’從而也提供總體較好的表面地形。在此案例中,最大的圖 -案密度可没置在該晶粒密封的中央地區.,其可因此提供理 想的南機械穩定性,其中,機械穩定性的程度可從該外部 邊界朝向忒中央地區而増加,從而也有效地在關鍵製程(例 如,將該基底切成小方塊)期間保護該晶粒區域。 在一些例示性實施例中,具有變化的圖案密度的金屬 特徵可设置在该金屬化系統的每一金屬化層中,但在其它 實施例中’圖案密度的變化可限制在特定的金屬化層,這 對於建立明確的表面地形而言是特別關鍵的❶ <»月參照第2a至2 f圖所示’另外的例示性實施例將更 詳細地描述,其中,如果適當的話,也請參照第la至lc 圖所示。 第2a圖示意地顯示一部分的半導體裝置2〇〇之上視 圖,半導體裝置200係包含金屬化系統25〇。金屬化系統 250通常可包含複數個堆疊的金屬化層,其中,為了方便 起見’任何金屬化層是顯示於第2a圖中。金屬化系統25〇 的該部分可表示為任何裝置區域’例如,晶粒密封區域及 類似者,稍後將會更詳細地描述。在其它案例中,第2a 圖中所顯示的部分可表示為晶粒區域及類似者。在顯示的 實例中,金屬化系統250可包含複數個金屬特徵25ia,其 形式如為金屬線部分及類似者。金屬特徵251a.可埋設於介 電材料(例如,低-k介電材料,如先前所解釋的)251(:内。 金屬特徵251a可依據特定的“圖案密度”設置,該特定的 95231 17 201205736 “圖案密度”依據用來提供半導體裝置200的任何電路元 件之局部導電打線網路的對應希望的佈局,可在晶粒區域 中顯著地改變。在本應用中,可將“密度”術語解讀為面 積密度時,通過指定“單位”面積内所設置的金屬之數量, 而以定量的方式表示“圖案密度”術語。在其它的案例中, 也可決定單位體積内的金屬的數量,以指定如整個金屬化 系統250内或個別金屬層内的圖案密度,然而,其中,在 此案例十,單位體積的選擇必需限制在特定的金屬化等級。 該圖案密度的另一個適當的測量表示如指定的金屬化層的 表面處之金屬材料相對於介電材料的比例,以致於可局部 地在每一個別金屬化層内決定金屬材料相對於介電材料的 對應比例。舉例來說,在例示性實施例中,個別的單位面 積(如面積A和B所代表的範例)可加以定義,以使該單位 面積的尺寸小到足以可靠地偵測表面面積A和B的平均金 屬片段的變化,然而,該尺寸又大到足以提供金屬的適當 平均内容。舉例來說,具有正方形(其側邊長度大約為 500mn至2 ym)的形式的單位面積可適合用來評估晶粒密 封中的圖案密度,該晶粒密封的寬度通常介於數微米至數 十微米。因此,通過選擇具有以上指定尺寸的單位面積, 可容易地偵測圖案密度中的變化。舉例來說,當定義複數 個鄰接的單位面積(例如,面積A和B)時,可例如通過決 定金屬的數量、金屬材料相對於介電材料的比例及類似者, 以決定這些面積的各者中的圖案密度,並因此也可決定該 圖案密度中如沿著由W所指示的寬度方向的任何差異。應 18 95231 201205736 了解到,只要單位面積A和B就長度方向而言是位於相鬥 •的位置,則^面積“4沿著由L所蚊的長度方^ - 位置便不會衫響圖案密度中的變化的定量決定。、 第肋圖不思地顯示包含半導體晶片或晶粒210的丰 導體裝置2GG之上視圖,半導體晶片或晶粒2iq是形成 接於框架區域240,並且包含由晶粒密封23〇所側 的晶粒區域220。如以上參照半導體裝置ι〇〇所解釋= 晶粒密封230可形成在裝置200較屬化系統中’並 u 3任何金屬特相適當網路,以達成理想的 穩定性,也如先前所解釋的。晶粒密封23〇可因此包= 邠邊界230d ’内部邊界23〇d將晶粒區域22〇及晶粒密封 230予以刀開。同樣地,外部邊界2謝可從框架區域⑽ 娜曰粒密封230。一般而言,對金屬化系統(未顯示)的 每個金屬化層’晶粒區域220中的平均圖案密度小於晶 粒密封230中的對應圖案密度。然而,依據本發明所揭露 的,則:粒密封230在内部邊界230d處可具有減少的圖 案密度°亥圖案密度可朝向外部邊界230f增加。因此,晶 粒密封^3〇中的最大圖案密度可在距離内部邊界230d的特 定達到,從而也顯著地減少圖案密度中介於晶粒區 域22〇與晶粒密封23()之_。 圖。η圖不意地顯示一部分的晶粒密封230之放大視 荦密度可設置金屬特徵231,以獲得變化的圖 案名度$圖案密度是沿著至少 方向、從晶教⑼9川。『刀由W所&疋的寬度 S域220朝向樞架區域24〇。舉例來說,任 95231 201205736 何基本的金屬特徵(例如,類似正方形的元件及類似者)可 與金屬線部分一起使用,其中,可在至少一個方向減少側 白偏移以增加總體的圖案密度。然而,應了解到,可使 用任何其它的結構,以在晶粒密封2 3 0中朝向框架區域2 4 0 增加金屬相對於介電材料的比例。應了解到,如第2c圖所 示的晶粒密封230的部分可代表對應的金屬化系統中的任 何金屬化層,其中,每個金屬化層可不需要具有變化的金 屬密度。 第2d圖示意地顯示依據另一個例示性實施例的半導 體裝置200之上視圖,其中,一方面可完成晶粒區域220 與晶粒密封230之間較好平坦性的轉換,也可完成晶粒密 封230與框架區域240之間較好平坦性的轉換。為了達到 此目的,可減少晶粒密封230中位於内部邊界230d處的圖 案密度,並可朝中央地區230c增加。同樣地,如230g所 指示’可減少外部邊界230f處的金屬密度,並且朝中央地 區230c增加。因此,在所顯示的實施例中,最大圖案密度 可在中央地區230c中建立’當晶粒密封230的總寬度為5 至10/zm時,中央地區230c的寬度大約為1至3//m。在 其匕案例中’當總寬度可在大約1 〇至2 5 // m的範圍中時, 中央地區230c的寬度可在5至15#m的範圍内。應了解 到,可在中央地區230c中提供實質不變及高的圖案密度, 進而提供高機械穩定性,但在另一方面,圖案密度從框架 區域230f朝向中央地區230c的增加可有效地容置任何機 械力,該機械力通常在將裝置200的基底切成小方塊的期 20 95231 201205736 •帛發生。因此,明確的緩衝區域(如圖⑽ 所顯示的)可能不再需要了。取而代之裝置 -目案密度,其中,就總體而言,晶粒密封2:Γ見的變化 =Γ件下’二金屬化系統及晶粒密封的= ”圖lb的M粒密封130中金屬的總數量相比。 第2e圖示意地顯示晶教密封23〇(也就是 的任一者,在該金屬化層中, 成日日拉猞封230)之放大 二:。如該圖所示的’通過減少基本金屬特徵231之間 的側向距離(例如,朝-個側向方向,如實線所^示的), 可在中央地區中獲得顯著地增加的圖案密^曰在宜 它的案财,可朝兩個侧向方向減少金屬特徵的側向距離, 如顯示為虛線的額外金屬4寺徵所指示❾。然而’貞了解到, 金屬特徵231、231。的本質僅是用來設置任何其它金屬特 徵如具有任何適當組構的金屬線部分、通孔及類似者,以 在圖案雄度中獲得理想的變化。此外,也如以上所討論的, 至少一些金屬化層中可提供圖案密度的變化,但在其它的 案例中,每一個金屬化層均可在金屬特徵令具有變化的圖 案密度。 第2f圖示意地顯示依據例示性實施例的裝置2〇〇之 剖面圖。如該圖所示’裝置2〇〇可包含基底2〇1並結合半 導體層202、複數個電路元件2〇4如場效電晶體、電阻器、 電容器及類似者可設置在半導體層202之中及之上。電路 元件204可在不大於50#m的關鍵尺寸之基礎上加以形成, 進而需要複雜的製造策略如微影製程、蝕刻製程、沉積製 21 95231 201205736 程、平坦化製程及類似者。另外,可設置接觸等級2〇3,以 鈍化(passivate)電路元件204並提供接觸元件2〇如,該接 觸元件203a可將電路元件2〇4連接至金屬化系統25〇,該 金屬化系統250可包含複數個金屬化層,其中,為了方便 起見’第2f圖中所示為單一金屬化層253。然而,如以上 參照裝置100所解釋的,在複雜的半導體裝置中,通常可 實施複數個金屬化層,例如,5個或更多個金屬化層。如 該圖所示,在晶粒區域22〇中,可提供金屬特徵.253a,以 對應至電路元件204的佈局要求,並因此連接至該接觸元 件203a。另一方面’在晶粒密封23〇中,可設置金屬特徵 231以提供理想的高金屬密度,用以達成較佳的機械穩定 性,特別是針對包含複雜且敏感的低_k介電材料之金屬化 系統。然而,如以上所解釋的,可設置金屬特徵Mi以至 少在内部邊界230d處減少圖案密度,用以避免晶粒區域 220與晶粒密封230之間不當的表面地形差異。舉例來說, 如第2f圖所示,也如先前所解釋的,當提供標準侧向尺寸 的特徵231時,鄰接的特徵231之間的側向距離可沿著晶 粒密封230之寬度方向減少。在其它的案例中,對於給定 間距(pitch)的金屬特徵及空間而言,可增加對應組件的金 屬部分的尺寸,以視需要而獲得減少的金屬密度。應了解 到,層253之上可另外形成金屬化層,其中,至少在一些 層253中,可實現具有類似變化的圖案密度之金屬特徵 231,以致於整體的金屬密度也可改變。 如第2a至2f圖所示之半導體裝置2〇〇可在適當的製 22 95231 201205736 ==,礎,形成,也如參縣置_所描述的, 期門;力1形成接觸等級和裝置等級202(也有可能) 用以二中,可提供金屬特徵231、心 =:=變化圖案密度。如以上所討論的,關鍵製 ’程、平坦化製程、蝕刻製裎及類似者可展 現』者程度的圖㈣度相依行為,其在該晶粒區域及該晶 拉搶封之間導致較不明確的差異,從而也在用來形成金屬 化糸統250的精密的微影製程期間,提供較好的條件。 因此本發明係提供半導體裝置,其中,可通過在該 晶粒密封區域中實現變化圖案密度,在晶粒區域及晶粒密 封之間的圖案密度中達成較好的“平順性(s_thness),, 轉換"亥®案後度從該晶粒區域邊界開始,朝該晶粒密封 之至少一部分的寬度增加。在一些例示性實施例中,該晶 粒密封中減少的圖案密度,也可在該晶粒密封及該框架區 域之間所形成的邊界處實現,該晶粒也在關鍵圖案密度相 依製程步驟期間,提供較好的製程條件。另一方面,可仍 在如該晶粒密封的中央地區設置所需的高金屬密度,進而 針對如5至25//in的晶粒密封寬度達到理想的高機械穩定 性’而沒有不當地消耗寶貴的晶片面積。 對於本領域中熟悉此技藝之人士而言,在看過本說明 後,本發明的進一步修改及變化將變得明顯。因此,本説 明將解讀為僅作例示性之用’並且是為了教示本領域的熟 悉此技藝之人士實現本發明的一般方法之目的。應了解到’ 23 95231 201205736 本發明所顯示及揭露的形式是目前的較佳實施例。 【圖式簡單說明】 本發明的進一步實施例是定義在先前的申請專利範 圍中,並且,當參照伴隨的圖式及接下來的詳細說明後, 會變得更明顯清楚,其中, 第la圖係不意地顯不包含半導體晶片或晶粒的半導 體裝置之上視圖,該半導體晶片或晶粒包含晶粒區域,金 屬化系統中所形成的晶粒密封侧向地劃定該晶粒區域; 第lb圖係示意地顯示一部分的半導體裝置之放大上 視圖’其中’仍然依據傳統的設計來例示該晶粒密封的金 屬特徵的複雜圖案; 第lc圖係示意地顯示依據傳統組構的該半導體裝置 (也就是’該晶粒區域及該晶粒密封區域)之剖面圖; 第2a圖係示意地顯示金屬化系統的一部分的金屬化 層之上視圖,其中,可依據本發明中所揭露的原則來決定 金屬材料相對於介電材料的圖案密度或比例; 第2b圖係示意地顯示半導體裝置之上視圖,該半導 體裝置包含具有晶粒區域的半導體晶片及具有梯度的圖案 密度之晶粒密封,依據例示性實施例,該梯度的圖案密度 從为開該晶粒區域及該晶粒密封的邊界開始沿著至少一部 分該晶粒密封的寬度增加; —第2c圖係示意地顯示具有如圖沘所顯示的變化的圖 帛密度的日日日粒密封區域中的複數個金屬化f中之—者的佈 局或實際實作之放大視圖; 24 95231 201205736 第2d圖係示意地顯示半導體裝置吃上視圖,在該半 導體裝置中,可依據另外的例示性實施例來減少晶粒密封 - 在其内部邊界及外部邊界處的圖案密度; 第2e圖係示意地顯示具有圖2d的變化的圖案密度的 金屬化層中之一者的佈局或實際實作之放大上視圖;以及 第2f圖係示意地顯示半導體裝置之剖面圖,在該半 導體裝置中,可依據另外的例示實施例將變化的圖案密度 的金屬特徵設置在晶粒密封的一個或更多個金屬化層中。 【主要元件符號說明】 100, 200 半導體裝置 101,201 基底 102, 202 半導體層 103,203 接觸等級 104,204 電路元件 110 晶片 120, 220 晶粒區域 130 晶粒密封區域 130a, 130b 密封區段 130c 緩衝區段 130d, 130f 邊界 130w 晶粒禮封寬度 131, 151a, 152a, 153a, 231, 251a, 253a 金屬特徵 140, 240 框架區域 150,250 金屬化系統 151, 152, 153, 253 金屬化層 210 晶粒 230 晶粒密封 230c 中央地區 230d 内部邊界 230f 外部邊界 251c 介電材料 A, B 面積 W 寬度 L 長度 25 95231

Claims (1)

  1. 201205736 七、申請專利範圍: 1. 一種半導體裝置,係包括: 半導體層’係形成在基底之上,並且包含複數個電 路元件; 金屬化系統,係形成在該半導體層之上,其中該金 屬化系統包含複數個金屬化層;以及 晶粒密封,係形成至少在該金屬化系統中,並且劃 疋晶粒區域’該晶粒密封在該複數個金屬化層的各者中 均包含晶粒密封金屬特徵,該晶粒密封的内部邊界處之 該晶粒密封金屬特徵的圖案密度小於至少一些該複數 個金屬化層中的該晶粒密封之中央地區處的圖案密度。 2. 如申請專利範圍第丨項所述之半導體裝置,其中,該晶 粒密封的内部邊界處的該晶粒密封金屬特徵的該圖案 畨度小於δ亥金屬化系統的每一個金屬化層中的該晶粒 密封之中央地區處的圖案密度。 3·如申請專利範圍第1項所述之半導體裝置,其中,該晶 粒捃封金屬特徵的圖案密度從該内部邊界向該晶粒密 封的外部邊界增加。 4. 如申請專利範圍第1項所述之半導體裝置,其中,該晶 粒密封的外部邊界處的晶粒密封金屬特徵之圖案密度 小於至少一些該複數個金屬化層中的晶粒密封之中央 地區處的圖案密度。 5. 如申請專利範圍第4項所述之半導體裝置,其中,該晶 粒费封的外部邊界處的晶粒密封金屬特徵之圖案密度 95231 1 201205736 小於該金屬化系統的金屬化層中之晶粒密封的中央地 區處的圖案密度。 • 6.如申請專利範圍第1項所述之半導體裝置,其中,該晶 粒密封從該内部邊界至外部邊界的寬度是在5#m至 25 # m的範圍内。 7.如申請專利範圍第1項所述之半導體裝置,其中,該金 屬化系統包含5或更多個金屬化層。 8·如申請專利範圍第1項所述之半導體裝置,其中,該晶 粒选封的内部邊界處的該晶粒密封金屬特徵的該圖案 密度大於該複數個金屬化層中除了一些金屬化層的子 集中的該晶粒密封的中央地區處的該圖案密度。 9. 一種半導體裝置,係包括: 金屬化系統,係包含複數個堆疊的金屬化層;以及 晶粒區域及晶粒密封區域,係形成在該金屬化系統 中,該晶粒密封區域具有内部邊界,該内部邊界從該晶 粒區域描繪該晶粒密封區域,該晶粒密封區域復具有外 ,邊界,該外部邊界從框架區域描繪該晶粒密封,該内 部邊界及該外部邊界定義該晶粒密封區域的寬度, 其t ’該金屬化系統的金屬材料相對於介電材料的比例 至少沿著一部分該晶粒密封寬度而從該内部邊界朝向 該外部邊界增加。 10·如ΐ請專利範圍第9項所述之半導體裝置,其中,該金 Ζ材料相對於介電材料的比例至少沿著該複數個金屬 的各者的一部分該晶粒密封寬度而從該内部邊界 95231 2 201205736 朝向該外部邊界增加。 11.=申請專利範圍第9項所述之半導體裝置,其中, :材料相對於介電材料的該比例至少沿著一部分詨曰 粒密封寬度而朝向該外部邊界減少。 x曰曰 12·如申請專·㈣U項所述之半導體裝置,其卜节 金屬材料相對於介電材料的比例至少沿著個屬x 化層的各麵-部分該晶粒密封寬度而朝向該外部$ 界減少。 13·如申請專利範圍第9項所述之半導體裝置,其中,該比 例沿著一部分該寬度而增加,並且朝向該外部邊界維持 實質不變。 ’、 14·如申請專利範圍第9項所述之半導體裝置,其中,該晶 粒密封區域的中央地區中的該比例小於該外部邊界處 的該體積比例。 15. 如申請專利範圍第9項所述之半導體裝置,其中,該寬 度實質不變,並且是選自5# m至25# m的範圍。 16. 如申請專利範圍第9項所述之半導體裝置,其中,該晶 粒區域中金屬材料相對於介電材料的最大比例小於該 晶粒密封區域中的最小比例。 17. 如申請專利範圍第9項所述之半導體裝置,其中,該金 屬化系統包含5或更多個金屬化層。 18. 如申請專利範圍第9項所述之半導體裝置.,其中,該晶 粒區域包含電路元件,該電路元件的關鍵尺寸不大於 50nm。 3 95231 201205736 r. 19. 一種半導體裝置,係包括: 金屬化系統,係形成在基底之上;以及 曰曰粒畨封,係形成在該金屬化系統_,並且侧向地 J疋μ板區域,該晶粒密封的金屬特徵的圖案密度沿著 5亥晶粒密封的寬度而變化,以使該晶粒密封的令央地區 處的圖案密度為最大。 20·如申請專利範圍第19項所述之半導體裝置,其中,該 寬度沿著該晶粒密封為實®不變,並且是選自5/zm至 25# m的範圍。 95231
TW100117008A 2010-05-31 2011-05-16 A semiconductor device comprising a die seal with graded pattern density TW201205736A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE102010029528A DE102010029528A1 (de) 2010-05-31 2010-05-31 Halbleiterbauelement mit einer Chipumrandung mit gradueller Strukturdichte

Publications (1)

Publication Number Publication Date
TW201205736A true TW201205736A (en) 2012-02-01

Family

ID=44924753

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100117008A TW201205736A (en) 2010-05-31 2011-05-16 A semiconductor device comprising a die seal with graded pattern density

Country Status (5)

Country Link
US (1) US20110291285A1 (zh)
CN (1) CN102263103A (zh)
DE (1) DE102010029528A1 (zh)
SG (1) SG176391A1 (zh)
TW (1) TW201205736A (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103579192A (zh) * 2012-07-26 2014-02-12 中芯国际集成电路制造(上海)有限公司 一种新型的通孔链测试结构及其测试方法
US8719755B2 (en) * 2012-07-31 2014-05-06 Taiwan Semiconductor Manufacturing Company Limited Graded dummy insertion
US10643911B2 (en) * 2014-01-27 2020-05-05 United Microelectric Corp. Scribe line structure
US9659882B2 (en) * 2015-01-20 2017-05-23 Sandisk Technologies Llc System, method and apparatus to relieve stresses in a semiconductor die caused by uneven internal metallization layers
US9564404B2 (en) * 2015-01-20 2017-02-07 Sandisk Technologies Llc System, method and apparatus to relieve stresses in a semiconductor wafer caused by uneven internal metallization layers
CN110060979B (zh) * 2018-01-18 2021-05-28 华邦电子股份有限公司 半导体装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6365958B1 (en) * 1998-02-06 2002-04-02 Texas Instruments Incorporated Sacrificial structures for arresting insulator cracks in semiconductor devices
JP4519411B2 (ja) * 2003-04-01 2010-08-04 ルネサスエレクトロニクス株式会社 半導体装置
US7615841B2 (en) * 2005-05-02 2009-11-10 Taiwan Semiconductor Manufacturing Company, Ltd. Design structure for coupling noise prevention
US20070102792A1 (en) * 2005-11-07 2007-05-10 Ping-Chang Wu Multi-layer crack stop structure
US7646078B2 (en) * 2007-01-17 2010-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Die saw crack stopper
US20080290340A1 (en) * 2007-05-23 2008-11-27 Texas Instruments Incorporated Method for fabricating a semiconductor device having embedded interconnect structures to improve die corner robustness
US7960814B2 (en) * 2007-08-08 2011-06-14 Freescale Semiconductor, Inc. Stress relief of a semiconductor device
US8643147B2 (en) * 2007-11-01 2014-02-04 Taiwan Semiconductor Manufacturing Company, Ltd. Seal ring structure with improved cracking protection and reduced problems
US8188574B2 (en) * 2009-02-12 2012-05-29 International Business Machines Corporation Pedestal guard ring having continuous M1 metal barrier connected to crack stop

Also Published As

Publication number Publication date
CN102263103A (zh) 2011-11-30
SG176391A1 (en) 2011-12-29
US20110291285A1 (en) 2011-12-01
DE102010029528A1 (de) 2011-12-01

Similar Documents

Publication Publication Date Title
TW201205736A (en) A semiconductor device comprising a die seal with graded pattern density
DE102014113917B4 (de) Kontaktanschlussflächenstruktur, elektronisches Bauelement und Verfahren zur Herstellung einer Kontaktanschlussflächenstruktur
DE102007063228B4 (de) Temperaturüberwachung in einem Halbleiterbauelement durch Thermoelemente, die in der Kontaktstruktur verteilt sind
US9401343B2 (en) Method of processing a semiconductor wafer
TW201237990A (en) A semiconductor device comprising a die seal having an integrated alignment mark
JP2008066693A (ja) 半導体集積回路
KR20160081423A (ko) 결함 검출 방법 및 결함 검출 시스템
US8164164B2 (en) Semiconductor wafer, and semiconductor device formed therefrom
TWI352372B (en) Structure of teg wiring and semiconductor substrat
WO2019023945A1 (zh) 流道结构器件及其制造方法
KR100660325B1 (ko) 반도체 소자의 제조방법
US10090215B2 (en) System and method for dual-region singulation
US20140291801A1 (en) Anti-fuse structure and programming method thereof
KR101088926B1 (ko) 쓰루-칩 연결부들을 지닌 프론트-엔드 공정처리된 웨이퍼
US7049157B2 (en) Calibration standard for critical dimension verification of sub-tenth micron integrated circuit technology
US8679864B2 (en) Method and system for determining semiconductor characteristics
JP3506369B2 (ja) 半導体集積回路装置及びその製造方法
CN113097091B (zh) 一种半导体结构及其制造方法
TWI789254B (zh) 選擇光刻製程的方法及半導體處理系統
US20230189664A1 (en) Qubit Capacitor Trimming for Frequency Tuning
KR100899739B1 (ko) 반도체 메모리 소자
JP2003264230A (ja) 半導体装置及びその製造方法
Kruger et al. Understanding and controlling Cu protrusions in 3D TSV processing
JP2006245150A (ja) 評価用半導体デバイス、評価用半導体デバイスの作製方法、半導体デバイスの評価方法
US20090085151A1 (en) Semiconductor fuse structure and method