TW201137817A - Scan signal relatively transmitting system and method thereof - Google Patents
Scan signal relatively transmitting system and method thereof Download PDFInfo
- Publication number
- TW201137817A TW201137817A TW099112347A TW99112347A TW201137817A TW 201137817 A TW201137817 A TW 201137817A TW 099112347 A TW099112347 A TW 099112347A TW 99112347 A TW99112347 A TW 99112347A TW 201137817 A TW201137817 A TW 201137817A
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- pixel
- gate
- gate circuit
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0219—Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
201137817 . 六、發明說明: 【發明所屬之技術領域】 本發明係有關於-種液晶顯示裝置的掃瞎訊號傳輸系 統,特別是有關於在於連續兩晝面掃瞄作業中,以相反訊 號傳輸方向傳輸掃瞄訊號於各像素掃瞄線路的對向掃瞄= 號發送系統及其方法。 ° 【先前技術】 籲 請同時參照圖1A繪示先前技術之像素電路配置與寄 生電容示意圖、圖繪示先前技術之像素電路理想電壓示 意圖與圖1C繪示先前技術之像素電路實際電壓示音圖,2 圖1D繪示先前技術之掃瞄訊號變化示意圖。先前^術中^ 液晶顯示裝置在驅動期間,為消除液晶的直流殘留效應, 必須施行「極性反轉」技術於液晶顯示裝置的顯示電路^。 在理想狀態下,每-像素電路1取得掃瞒訊號Vg(即圖山 繪示閘極電路4提供的掃瞎訊號Vg),需交替以正極性結 _構(vd>v_)與反極性結構(Vd<v_)來取肢極 Vd〇 但事實上,如圖U與圖lc繪示,像素電路i運作時 會產生寄生電容cgd,汲極電壓%會受到寄生電容c d = 電容耦合效應影響,即掃瞄訊號、從0N至0FF時,j象素 電路1會產生一像素電壓差△%,像素電壓差會使得 汲極電壓V d偏移,導致汲極電壓v d於共汲極電壓軸值、。m 對稱性不如圖1B中來得理想。雖可藉由調整、⑽的準0^ 201137817 以恢復汲極電壓Vd於共汲極電壓軸值Vc〇m對稱性,但掃 猫訊號經㈣像素電路丨數量越多,_職%會隨電路 阻抗的變化而逐漸變形,即如圖1D繪示。被各像素 電路1電軸合的程度亦有所差異,液晶顯示裝置即會因 各液晶受電壓不均而產生_ (Flieker),通常廢商會配置 削角積體電路以消除閃爍。 然上述_解決方案較難以解決大面積的液晶顯示褒 置的閃燦問題。概因大面積的液晶顯示裝置,其包括的像 素電路的數量亦顯示面積的增大而急遽上升,掃猫訊號 會隨通過像素電路的數量增加㈣全變形,導 電路無法發揮功效來消除閃爍。 積虹 因此、’如何提供—種適用於任—種面積尺寸的液晶顯 『、置’並消除液晶顯示裝置的閃爍,為廠商應思慮的問 題。 【發明内容】 中本發^解決_職提供__種於連續兩晝面掃瞎作 二 Μ反方向傳輸掃目苗訊號於同—像素掃目g線路的 向掃瞄訊號發送系統及其方法。 為解決上述系統問題,本發明係揭露應用於—顯示農 W峨發送线,此系統包括配置於顯示 :不區域電路與—閘極電路。顯示 :=_綠路,並與閉極電路電性連接。間: Ί Μ掃瞎線路的排列順序,以依序傳輸至少-掃瞒 201137817 •像素掃鞋線路以執行晝面掃竭作業、 極雹路合料㈣,開極電路對於同一像音、。母當執行欢 一像素細綠路。傳輪方㈣_細_至切的= 時脈產揭:之對向掃瞄訊號發送系統,复中 電路。。其週期性產生並傳輪上述的掃堪=: 為解决上逑方法 ,的對向掃晦訊號發送’二,本發明係揭露 應用於—寧亍妒 掃猫線路,方法包ί=,此顯示褒置包括複數個= 依序傳輪至!,電路依據各像素掃性連接 =:至同-像素掃Si路::,傳輸方向傳:; 路傳輪知瞄訊號的方 係從示之⑼掃晦訊號發适方法 樣產生器週期性取 1方法,其中閘極電路 本發明之特點係在於,二,的掃聪訊號。 ::::在同1素掃晦線1:傳二晝面掃瞎作業中, 模式。素電路於兩次晝面择傳輪方向為相反,如此藉 二π ’使得顯 田業的電相*效應會以 視覺上的值定效果,藉面的亮度、顏色鮮齡呈現 -、不裝置產生的閃爍效應, 201137817 置。更甚者,廠商無需 可降低顯示裝置的設計 如此即能應用於各種尺寸的顯示裳 配置削角積體電路於顯示裝置上, 與製造成本。 【實施方式】 茲配合圖式將本發明較佳實施例詳細說明如下。 首先請參照圖2繪示本發明對向掃瞎訊號發送系 施例之系統架構示意圖。本實施例揭露之系統應用於一顯 示裝置(圖未纷示),顯示裝置包括一顯示區域電路… 顯示區域電路43包括魏個像素電路2,複數個像 =】〜G )連接至上述的像素電路2,且每一_ =11=連接一列的像素電路2,每-像素掃聪 ,路(kcu皆連接至—閘極電路4,閘極電路*再電性 連接至一時脈產生器3。 時脈產生H 3肋職性產生至少—_ =訊號傳輸至閘極電路4。閘極電路4會接收由時脈i 生。產生的掃聪訊號,並依據各像素掃瞒線路心產 順序’依序傳輸上述的掃魏號於各像素掃猫‘ I Cj!〜Gn ) 〇 硬數個像素資料線路(S1〜sm)連接至上述的像素電路 1。’二像素資料線路(sl〜sm)個別連接—行的像素電路 電路像”料線路(Si〜Sm)的終端連接至源極 未示),源極電路提供晝面資料並透過像素資料線 1 m),以及配合上述的閘極電路4以更新各像素電 201137817 路2的歧f料。峰素電路2的資料設定與像素電路2 的極性反轉為液晶顯示裝置技術領域的通常知識者所熟 知,在此不贅述。 …、 本實施例中’閘極電路4的規格以雙邊閑極驅動電路 作說明,閘極電路4包括一控制單元4〇、一第一閑極電路 41與-第二閘極電路42。第一閘極電㈣與第二 路42連接於各像素掃瞒線路(Gi〜GJ的兩端,控制單元 40係接收由時脈產生器3產生的掃龜號Vg,並控制第一 閘極電路41肖第二閘極電路42,依據各像素掃瞒線路 (1 Gn)的排列順序,依序傳輸上述的掃瞒訊號於各像素 η)下面以像素電路a配合說明掃瞄訊號 的傳輸方向。
,圖2,在此假設,第_閘極電路41配置各像素掃晦 古.G=Gn)的左方’所輸出的掃瞎訊號傳輸方向為叫 向;第二閘極電路42配置各像素掃猫線路(Gl〜Gn)的 右方,所輪出的掃瞄訊號方向為D2方向。 控制單元40在取得掃猫訊號Vg時判定應透過那一個 電路將掃晦訊號輸出。舉例··控制單元40判定,此次 ,應使用第—閘極電路41將掃晦訊號义輸 各像素掃目苗線路(G广Gn)。控制單元4Q即利用第1 於輪出掃目細Vg,而掃料號义會以财向 而被傳輸於各像素電路2上。 同理 控制單元40判定,次一 晝面掃瞄作業,應使用 201137817 第二閘極電路42將掃瞄訊號Vg輸出至各像素掃瞒線路 (Gi〜Gn )。控制單元40即利用第二閘極電路42輸出掃瞒 訊號Vg,而掃瞄訊號Vg會以D2方向而被傳輸於各像素掃 瞄線路(GpGn)上。以此類推,前、後連續二次晝面掃晦 作業中’掃猫訊號Vg被傳輸於同一像素掃猫線路的方向為 相反。 請參照圖3繪示本發明圖2系統架構之一實施例,本 實施例中’閘極電路的規格乃以雙邊閘極驅動電路作為說 明’每一像素掃瞄電路連接兩個輸入線路。 如圖3,在此以像素掃瞄電路Gl作說明,像素掃晦電
路Gi包括兩個輸入線路(與Gu),其中輸入線路G 連接至第一閘極電路41,輸入線路Gu連接至第二閘極電 路42。當控制單元40利用第一閘極電路41輸出上述的掃 瞄訊號vg至像素掃瞄電路Gl時,掃瞄訊號Vg會由輪入線 路Gu導入’以從像素電路&傳輸至像素電路〇,即Dl方 向。反之,當控制單元40利用第二閘極電路42輪出上述 的掃瞄訊號Vg至像素掃瞄電路Gl時,掃目苗訊號、會由輸 入線路Gu導入,以從像素電路c傳輸至像素電路&, D2方向。 本貫知例的閘極電路並不以圖3缘示的雙邊閘極驅動 電路為限,其它類型雙邊閘極驅動電路亦適用,只要符合 能在同一像素掃瞄電路上改變掃瞄訊號的傳輸方法即;^ 明同時配合圖4繪示本發明對向掃瞄訊號發送系統實 201137817 施例之像素電路a、像专雷 號分析示意圖。配合圖3給,、像素電路C的電搞合的訊 口固J繪不’假設像素電路 像素電路e為正極性架構,掃猫訊號、二^ ^ v 1電路&傳輪至像素電路。。如先前技術所述,掃瞎 5虎Vg從像素電路a值私^ j 受各像素電路wl 電路C時,掃瞎訊號%會 訊f#v虚久禮妾恭抗影響而造成訊號形變,再因應掃晦 ^ ”電路2的電耦合效應,像素電路2的像素 ^差w㈣加變小。㈣4,在_路3、= r時極料,# w μ像素電路 ^ 又到的耦合效應較像素電路b與像素電路c 更為嚴重,掃料號Vg在像素電路e失餘嚴重,故麵人 =應較小。故像素電壓^Vpa高於像素電壓差^ 素電壓差AVpb高於像素電壓差AVp。。 反之,當像素電路a、像素電路1)與像素電路c為負極 性架構時,掃瞒訊號%以M方向從像素電路c傳輸至像 素電路a,像素電壓差高於像素電壓差△〜,像素電 壓差AVpb高於像素電壓差Avpa。 然從圖4得知,像素電路a正極性架構時,像素電路 a的像素電壓差、,像素電路&對應的液晶 電壓VL(:即向魏極電壓軸值¥_#近;當次—晝面掃目苗 作業施行,像素電路a變為負極性架構時,像素電路&的 像素電壓差△、=△ Vpa<A Vpb,.像素電路a對應的液晶電 壓VLC亦向共汲極電壓軸值Ve()m靠近;如此像素電路&的 201137817 _ v-電塵對稱性與像素電路Wvcom_稱性 相同。同理,像素電路c正極性架構時,像素電路⑽^ VLC即向共汲極軸值VeQm靠近;當次—畫面_ 施行、,像素電路C變為負極性架構時,像素電路c夸 電塵差△%=△、>△>,像素電路。對應的液晶電壓v、 亦向共沒極電壓軸值乂_靠近;如此像素電路e的V ^ 壓對無性與像素電路1)的Vc〇m電墨對稱性即相同。 請參照圖5A與圖5B綠示本發明對向掃猫訊號發送系 冼貫施例之另一系統架構示意圖。本實施例中,第一門極 5二與第,,極電路42電性連接各像素掃“路 的古第 '閘極包路41與第二閘極電路42輸出掃 :二控制單元40會在對應像素掃瞒 線路(GK) _以作,各別㈣第 ^與第二閘極電路42,以交替模式連接與驅動 : 素掃瞄線路(GfGJ。 像 舉例:於此次晝面掃瞎作業中,控制單元4 〇令第 極電路41連接奇數列的像素掃晦線路,如仏、G3、G5... 二2 n -丨’令第二閘極電路4 2連接偶數列的像素掃瞄線路, 2 G4 〇6〜至〇2〆掃瞒訊號VJP以D1方向傳輸於 ,以D2方向傳輸於偶數列的像素 ί Αβ反之’於次一晝面掃瞒作業中,控制 早々弟二閉極電路42連接奇數列的像素掃瞎線路, 201137817 如G〗、G3、G5…至,令第一閘極電路41連接偶數列 的像素掃瞄線路,b G2、G4、G6…至〇2η。掃目苗訊號' 即以D2方向傳輸於奇數列的像素掃瞄線路,以di方向傳g 輸於偶數列的像素掃瞄線路,如圖5B。 同理,再次一晝面掃瞄作業時,控制單元4〇再令第一 閘極電路41連接奇數列的像素掃瞄線路,如ο:、、g5... 至G2n_〗’令第二閘極電路42連接偶數列的像素掃瞄線路,
如G2 G4、G6··.至Gh,即如圖5A。掃猫訊號Vg即再以 D1方向傳輸於奇數列的像素掃瞎線路,❹2方向傳輸於 偶數列的像素掃瞄線路。以此類推,使掃瞄訊號、以“錯 傳.輸且方向相反的方式而依序傳輸至各像素掃g瞄二 (GfGn) ’使得各像素電路2的液晶電壓朝向一特定的 靠近’以盡可能使各像素電路2對應v_的電壓對稱 性趨近相同,以降低顯示裝置的閃爍效應。 請參照® 6㈣本發財_之對㈣料號發幻 法示意圖,請配合參閱圖2至圖5B以利於了解。如圖/ 此方法應用於-顯示裝置,顯示裝置上包括I 瞄線路(Gl〜Gn),方法包括: 提供-閘極電路以電性連接各像素婦晦線路(步驟 S11)。如圖2,顯不裝置包括顯示區域電路43 =具編的複數個像素電路2,複數個像口 至上述的像素電路2’且每-像素_線 (GW)連接__像切路2,每_像轉晦線路 201137817 -(Gl〜Gn)連接至上述的閘極電路4。 本實施例中,閘極電路4的招故 作說明,閘極電路4包 的規格以雙邊閘極驅動電路 41與-第二閘極電路t。第制單元4G、—第1極電路 路42受控制單元4〇的控管極電路4]與第二閉極電 (kGJ的兩端。 、’接於各像素掃瞎線路 由閘極電路依據各像 輸至少-掃瞒訊號至各像素^路之排列川貝序以依序傳 掃瞒作業時,間極電路即以相2路’其中,每次一晝面 號至同—像素㈣線路(步驟81§2)鱗輪方向傳輪掃晦訊 如圖2’ _電路4會從時 述的掃瞄訊號。時脈產生器3用^、王3週期性取得上 訊號Vg,並將掃晦訊號傳輪^捕產生至少—掃晦 閘極電路4的規格,掃瞎訊號v 4 =電路4。依據前述的 並依需求而交替傳輸至第1極g '控制早元40接收, 42。 41麵二間極電路 控制單元40會依據各像素婦 ;丨頁序,控制第一閘極電路41與第- 〜Gn )的排列 42 極電路4i配置各像素婦 )〜Gn)。在此假 斤輪出的掃瞄訊號Vg方向為D 、、、 (Qi〜Gn)的左 42配置各像素掃瞎線路(〇】〜%)的方向’第二間極電路 亿號Vg方向為D2方向。當控制軍_、方所輪出的掃瞄 兀40匈定應使用第一閘 13 . 201137817 -極電路41將_訊號、輪出至各像素掃晦線路(G广Gn)。 控制早疋40即利用第-閘極電路41輸出掃猫訊號、,而 掃聪訊號Vg會以m方向而被傳輸於錢素電路2上。 而次一晝面掃猫作業時,控制單元40判絲使用第二 閘極電路42將掃目苗訊號^輸出至各像素掃晦線路 ⑽〜仏)。控制單元40即利用第二閘極電路42輸出掃瞒 訊號V而掃賊號Vg_ D2料而被傳輸於各像素掃 猫線路(Gl〜Gn)上。以此類推,前、後連續二次晝面掃瞎 作業中,掃㈣號Vg被傳輸於同—像素掃喊路的 相反。 請,合參閱圖3,其繪示圖2系統架構之一實際施行 例’本實施例中’每-像素掃晦線路(Gi〜GJ包括兩個輸 入線路(Gu與G12)以個別連接至第—閘極電路41盘第二 閘極電路42。當控制單元4G利用第—閘極電路^輸出上 述的掃目料號Vg至像素_電路Gi時,掃㈣號^會由 馨輸入線路G"導入’以從像素電路a傳輸至像素電路。,即 D1方向。反之,當控制單元4〇利用第二閘極電路42輸出 上述的掃聪訊號\至像素掃瞒電路〇】時,掃瞄訊號會由 輸入線路G12導入,以從像素電路c傳輸至像素電路&:即 D2方向。 如圖4,像素電路a為正極性架構時,像素電路&的像 素電[差△Vp-AVpa>AVpb,像素電路a對應的液晶電壓 VLC即向共及極電壓軸值vcom靠近。當次一畫面掃瞄作業 14 201137817 施行’像素電路a變為負極性架構時,像素電路 電壓差△%=△、<△ Vpb,像素電路a對應的液晶電壓素 亦向共汲極電壓軸值V_靠近’如此像素電路& Lc 壓對稱性與像素電路13的Vc〇m電壓對稱性即相同。c〇m電 同理,像素電路c為正極性架構時
VLC即向共汲極電蜃轴值v_靠近;當次—書面掃= 施行,像素電路e變為負極性架構時,像素電路e ς 電壓差Vpb,像素電路e對應的液晶電壓ν ' 亦向共沒極電壓軸靠近;如此像輕路。^ = 壓對稱性與像素電路b的v_t麗對稱性即相同。c°m 又如圖5A與圖5B,第一閘極電路41與第二問極電路 42電性連接各像素_線路(Gi〜Gn),^_閘極電路“ 與第二閘極電路42輸出掃㈣號Vg的方向為相反。控制 單元40|在對應像素掃猫線路(Gi〜Gn)的相異工作週^, 各別控制第一閘極電路41與第二閘極電路42,以交替模 式連接與驅動相異列之像素掃瞄線路(Qi〜g )。 、 如第-閘極電路41連接奇數列的像素_線路時,第 二閘極電路42即連接偶數列的像素—線路。掃瞎訊號 \在奇數列的像素掃目㈣路會以D1方向而被傳輸,在偶 數列的像素掃瞄線路會以D2方向而被傳輸。於次一晝面 掃目苗作業時,第二閘極電路42連接奇數列的像素掃猫線路 時’第-閘極電路41即連接偶數列的像素掃喊路。掃目苗 15 201137817 訊號Vg在奇數列的像素掃瞄線路會以D2方向而被傳輸, 在偶數列的像素掃瞄線路會以D1方向而被傳輸。以此類 推,使掃瞄訊號Vg以交錯傳輸且方向相反的方式而依序傳 輸至各像素掃瞄線路(G〗〜Gn),使得各像素電路(G^Gn) 的液晶電壓朝向一特定的VCQm靠近,盡可能使各像素電路 對應VCQm的電壓對稱性趨近相同,以降低液晶顯示裝置的 閃爍效應。 综上所述,乃僅記載本發明為呈現解決問題所採用的 * 技術手段之實施方式或實施例而已,並非用來限定本發明 專利實施之範圍。即凡與本發明專利申請範圍文義相符, 或依本發明專利範圍所做的均等變化與修飾,皆為本發明 專利範圍所涵蓋。 【圖式簡單說明】 圖1A繪示先前技術之像素電路配置與寄生電容示意圖; .圖1B繪示先前技術之像素電路理想電壓示意圖; $ 圖1C緣示先前技術之像素電路實際電壓示意圖; 圖1D繪示先前技術之掃瞎訊號變化示意圖; 圖2繪示本發明對向掃瞄訊號發送系統實施例之系統架構 不意圖, 圖3繪示本發明圖2系統架構之一實施例; 圖4繪示本發明對向掃瞄訊號發送系統實施例之像素電路 a、像素電路b與像素電路c的電耦合的訊號分析示意 圖, 圖5A與圖5B繪示本發明對向掃瞄訊號發送系統實施例之 16 201137817 另一系統架構示意圖;以及 ,6綠示本發明實施例之對向掃㈣號發送方法示意圖。 /主要元件符號說明】 ,2’a,b,c 像素電路 3 時脈產生器 Δ
閘極電路 控制單元 第一閘極電路 第二閘極電路 顯示區域電路 掃瞄訊號的傳輪方向 像素掃瞄線路
4〇 41 42 43 D1,D2 Gi〜Gn Gu,G12 Sl〜Sm Vd VLC Δνρ AVPa AVPb 气 cgd 像素掃瞄線路G!的輸入線路 像素資料線路 共沒極電壓轴值 沒極電壓 掃瞄訊號 液晶電壓 像素電壓差 像素電路a的像素電壓差 像素電路b的像素電壓差 像素電路c的像素電壓差 寄生電容 17
Claims (1)
- 201137817 七、申請專利範圍: 1. 一種對向掃瞄訊號發送 對向掃猫訊號發送系統包括’:糸應用於1示製置,該 -顯示區域電路’該顯 掃瞒線路;以及 包括複數個像素 -閘極電路,其係電性連、 據該等像素掃猫線路之排 以依:晦線路’並 ::晦訊號於該等像素掃晦線路,、於次::傳輪至少-寸該閘極電路以相 息面掃瞄作業 同—像素掃瞒線路。虎傳輸方向傳輪該掃晦訊號至 •如申4專利範圍第 令更包括-時脈產生器=對向掃_號發送系統,其 傳輪該掃晦職至_極電2祕產生該㈣訊號並 •如申請專利範圍箆 _該間極電路包括1 =對向掃晦訊號發送系統,其 二閘極電路,該閘極電::二-第-閘極電路與-第 路兩端,該控制單元係 接於該同一像素掃瞄線 極電路在該同—像^二制該第—閘極電路與該第二閘 傳輪該掃瞄訊號至該;目:線路之相異工作週期時’交替 電路傳輪該素掃晦線路,且該第一間極 號之方向為相反。/、Μ弟一閘極電路傳輸該掃瞄訊 第3項所述對向掃_發送系㈣ 。亥像素知瞄線路句 第一閘極電路盥兮楚-輸入線路以個別連接該 '、弟一閘極電路。 Si 18 201137817 5. 如申請專利範圍第!項所述對 中該閘極電路之規格為雙邊 $訊號發送系統,其 &如申請專利範圍第,項所述=動電路。 卡該間極電路包括—控制單元、_訊號發送系統,其 二閘極電路’該閘極電路個 第-閘極電路與-第 兩端且該第1極電路與 於該等像素掃瞒線路 瞎訊號之方向為相反,該控間極電路係傳輪該掃 之相異工作邱 錢料像素掃晦線 t電路,以交替模式連接=二Γ電路舆讀第二聞 線路。 相異列之該等像素婦嘴 ’如申請專職料6項所 中該第一間極電路係驅動,_號發送系鍊,其 =該第二間極電路係驅動偶數數^之該等像素一線 =’於該等像素掃瞎線路之次,之該等像素掃晦線 :路係驅動偶數列之該 二作週期’該第1極 ,第二閘極電路係驅目&峨發送系统,其 ’该第-閘極電路係數之峨素婦吗線 於料像讀崎路偶0❹祕素掃嘴線 =電路係驅動偶數列之該等;物价I 9. !略係驅動奇數列之該等像素二晦線路’該第1極 向•、號發送方法路^ ,包括複數個像素掃4:用=:置,該 201137817 提供一閘極電路以電性連接該等像素掃 ' 路 ’ 、由該閘極電路依據該等像素掃瞄線路 以依序傳輸至少一掃瞄訊號於該等像素打=排列順序 中’每次-晝面㈣作業時,該閘極電路2線路’其 輪方向傳輸該掃猫訊號至同一像素掃:反訊號傳 .如申請專利範圍第9項所述之對向 其中該閘極電路#從一睥# & a 訊旎發送方法, 訊號。係仗㈣產生器週期性取得該掃目苗 靖專利範圍第9項所述之對向掃、, '中該閘極電路包括—控制單元 。树送方法, 第二間極電路,該閉極電路個別連:::閣極電路與-線路兩端’該控制單元係控制該第一門:问-像素掃瞄 :極電路在該同—像素掃目㈣路之^電路與該第二 t 極:輪該掃瞒訊號至該同一像素掃晦線:作週_ ’交 電路傳輸該掃聪訊號與該第、’、’且該第-閘 訊號之方向為相反。 ?虽電路傳輸該掃瞄 12.如申請專利範圍第u項所述之 法,其中每-該像素掃晦線路包括二^嘴訊號發送方 .接該第一閘極電路與誃—輸入線路以個別連 13·::請專利範圍第9項所述之對 ”中该閘極電路之規格為 田訊建發送方法, 14.如申請專利範圍第9項所述之電路。 其中該閘極電路包括—控制單元。掃聪訊就發送方法, 疋、—第一閘極電路與一 20 201137817 第二閘極電路,該閘極電路個別配置於該等像素掃瞄線 路兩端且該第一閘極電路與該第二閘極電路係傳輸該 .掃瞄訊號之方向為相反,該控制單元於該等像素掃瞄線 路之相異工作週期,各別控制該第一閘極電路與該第二 閘極電路,以交替模式連接與驅動相異列之該等像素掃 瞄線路。 15.如申請專利範圍第14項所述之對向掃瞄訊號發送方 法,其中該第一閘極電路係驅動奇數列之該等像素掃瞄 • 線路,該第二閘極電路係驅動偶數列之該等像素掃瞄線 路,於該等像素掃瞄線路之次一工作週期,該第一閘極 電路係驅動偶.數列之該等像素掃目苗線路5該第二閘極電 路係驅動奇數列之該等像素掃瞒線路。 L Si 21
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW099112347A TW201137817A (en) | 2010-04-20 | 2010-04-20 | Scan signal relatively transmitting system and method thereof |
US12/836,259 US20110254830A1 (en) | 2010-04-20 | 2010-07-14 | Scan signal transmission system and method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW099112347A TW201137817A (en) | 2010-04-20 | 2010-04-20 | Scan signal relatively transmitting system and method thereof |
Publications (1)
Publication Number | Publication Date |
---|---|
TW201137817A true TW201137817A (en) | 2011-11-01 |
Family
ID=44787883
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW099112347A TW201137817A (en) | 2010-04-20 | 2010-04-20 | Scan signal relatively transmitting system and method thereof |
Country Status (2)
Country | Link |
---|---|
US (1) | US20110254830A1 (zh) |
TW (1) | TW201137817A (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8711570B2 (en) | 2011-06-21 | 2014-04-29 | Apple Inc. | Flexible circuit routing |
JP2013044891A (ja) * | 2011-08-23 | 2013-03-04 | Sony Corp | 表示装置及び電子機器 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3077650B2 (ja) * | 1997-10-27 | 2000-08-14 | 日本ビクター株式会社 | アクティブマトリクス方式液晶パネルの駆動装置 |
JP4793121B2 (ja) * | 2005-08-24 | 2011-10-12 | セイコーエプソン株式会社 | 電気光学装置、及びこれを備えた電子機器 |
JP4846348B2 (ja) * | 2005-11-18 | 2011-12-28 | 株式会社 日立ディスプレイズ | 表示装置 |
KR101478667B1 (ko) * | 2008-10-16 | 2015-01-02 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
-
2010
- 2010-04-20 TW TW099112347A patent/TW201137817A/zh unknown
- 2010-07-14 US US12/836,259 patent/US20110254830A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
US20110254830A1 (en) | 2011-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100443961C (zh) | 液晶显示器 | |
CN106023935B (zh) | 液晶显示装置及其驱动方法 | |
US9076360B2 (en) | Display apparatus for displaying an image in a 2D mode and a 3D mode using a patterned retarder | |
US8976083B2 (en) | Three-dimensional image display device and method for driving the same | |
TW200837695A (en) | Liquid crystal display and pulse adjustment circuit thereof | |
WO2019037554A1 (zh) | 显示面板的驱动方法、显示面板的驱动装置和显示装置 | |
US20120313102A1 (en) | Array substrate and liquid crystal display device having the same | |
TW200841312A (en) | Driving method | |
TW567463B (en) | Display panel having time-domain multiplex driving circuit | |
TW200540760A (en) | Liquid crystal display | |
WO2014187011A1 (zh) | 一种阵列基板及液晶显示装置 | |
JP2011076034A5 (zh) | ||
JP2005309437A (ja) | 表示装置及びその駆動方法 | |
TW201011727A (en) | A liquid crystal display panel and a method of driving a liquid crystal display | |
JP2010256420A (ja) | 液晶表示装置および液晶表示装置の駆動方法 | |
TW201243817A (en) | Image display device and method for driving the same | |
CN108803174B (zh) | 一种阵列基板、显示面板及其驱动方法、显示装置 | |
TW200529158A (en) | Liquid crystal display and driving method thereof | |
TWI279613B (en) | Array substrate for use in display apparatuses, and display apparatus | |
CN109188824A (zh) | 一种显示面板、显示装置及其驱动方法 | |
US20150042695A1 (en) | Display element and display device | |
CN103487963B (zh) | 2d/3d显示切换装置及驱动方法 | |
WO2020215877A1 (zh) | 显示面板及其制备方法、控制方法和显示装置 | |
TWI428881B (zh) | 網狀聚合物液晶驅動裝置及驅動方法、以及網狀聚合物液晶面板 | |
JP4053508B2 (ja) | 表示装置の駆動方法および表示装置 |