TW201112332A - Method for fabricating a semiconductor device - Google Patents

Method for fabricating a semiconductor device Download PDF

Info

Publication number
TW201112332A
TW201112332A TW98132782A TW98132782A TW201112332A TW 201112332 A TW201112332 A TW 201112332A TW 98132782 A TW98132782 A TW 98132782A TW 98132782 A TW98132782 A TW 98132782A TW 201112332 A TW201112332 A TW 201112332A
Authority
TW
Taiwan
Prior art keywords
temperature
fabricating
layer
semiconductor device
annealing process
Prior art date
Application number
TW98132782A
Other languages
English (en)
Other versions
TWI463569B (zh
Inventor
Huang-Yi Lin
Jiun-Hung Shen
Chi-Horn Pai
Yi-Chung Sheng
Shih-Chieh Hsu
Original Assignee
United Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by United Microelectronics Corp filed Critical United Microelectronics Corp
Priority to TW098132782A priority Critical patent/TWI463569B/zh
Publication of TW201112332A publication Critical patent/TW201112332A/zh
Application granted granted Critical
Publication of TWI463569B publication Critical patent/TWI463569B/zh

Links

Description

201112332 六、發明說明: 【發明所屬之技術領域】 本發明係有關於-難作半導體元件的綠,_是有關於一種 製作高效能金氧半導體電晶體元件的方法。 【先前技術】 如熟習該項技藝者所知,金氧半導體(廳s)電晶體元件通常是由 一半導體基底、-源極、-難、—介於源極和祕之間的通道以 及一位於通道上的閘極結構所構成。其中,間極結構通常包含-閘 極介電層以及-閘極導電層。隨著半導體製程進步,應電晶體 之尺寸不斷縮小’對於聰電晶體之速度需求亦不斷地增加,因 此’提升載子遷移率明加M0S電晶體之速度已成為目前半導體 技術領域中的主要課題。 目前已有在通道令導入應力,以提升載子遷移率的技術手段。例 如’在石夕基底上蟲晶生成-鍺化石夕(SiGe)通道層,以形成一壓縮應 爰通道(compressive strained channel) ’增加電洞遷移率,或在鍺化矽 層上蟲晶生成一石夕通道(siIiconchannd),以形成一伸張應變通道 (tensile strained channe丨),增加電子遷移率。或者,在側壁子形成後, 於鄰接於側壁子的半導體基底_蟲晶生成一錄化石夕蟲晶層,利用鍺 201112332 化石夕的晶格常數細不_特性,形絲變碎通道。 另-種將應力導入M0S電晶體的作法是所謂的應力記憶技術 (stress memorization teehnique,SMT),其通f 包括町步驟:⑴進 订-預非晶化㈣-咖响她他咖加’⑽製程於石夕基絲面 形成非砂層;(2)接著树基底上_-應力層;(3)接著進行一熱 处臬程使石夕基底月b多句5己憶住應力層力口諸其上的應力;以及(4)移 除應力層。 然而’前述㈣技藝的缺點在於完·化綠晶應财通道以及 SMT應力導人製程後’往往會發現絲底巾有⑦差排㈣sbcato) 缺陷,而影響到製程良率。 【發明内容】 本發明之主要目的在提供—觀良之製作半導體元件的方法 解決先前技藝之不足與缺點。 為達則述目的’根據本發明一較佳實施例,本發明提供一 半導體元件的方法’包含有:提供—半導體基底;⑽半導體 上形成-閘極結構;於_極結構兩側的該半導體基底中形成:源 極/…及極’進灯-預非晶化離子佈植製程,預非晶化該源極與該 及極的表面區域;於該半導體基底上形成-過渡應力層;以第; 201112332 度進行-雷射退火製程;於該雷射退火縣之後,以第二溫度進行 一快速熱退火製程,其中該第—溫度高於該第二溫度;以及去除該 過渡應力層。 根據本發明另—較佳實施例’本發明-種製作半導體s件的方 法’包含有:提供-半導體基底;於該半導體基底上形成一閘極結 構,於6亥閘極結構兩側的該半導體基底中形成一源極與一沒極;進 仃-預非晶化離子佈植齡’辦晶化該雜與該祕;於該半導 體基底上形成-猶應力層;於形成該應力層後,以第-溫度進行 雷射退火製程,於該雷射退火製程之後,去_過渡應力層;以 及於去除該過渡應力層之後,以第二溫度進行—快賴退火製程, 其中該第一溫度高於該第二溫度。 〜為主了使貴審查委員能更進一步了解本發明之特徵及技術内 谷,請參_下㈣本發明之詳細說明與_。然而所關式僅供 參考與輔助說明用,並非絲對本發明加以限制者。 【實施方式】 請參閱第1圖至第7圖,其為依據本發明較佳實施例所繪示 作MOS電晶體元件的方法剖面示意圖。首先,如第】圖所示,於 -半導體基底1G上形成1極結構·,包括介電層⑽以 及-位於閘極介電層收上的閘極導電層H其中半導體基底 201112332 10,可以是矽基底或矽覆絕緣(SOI)基底,但並不限於此。閘極介電 層102 了以包括石夕氧化合物、氮氧化合物、金屬氮化物、高介電係 數之複合介電材料等絕緣材料,閘極導電層1〇4可以包括多晶矽、 金屬石夕化物、具有輕功函數之金屬或複合金屬科電材料。閉極 構100另包3有侧壁子110,設於閘極導電層的側壁上,其 中’側壁子110可以包括一襯塾層112,例如二氧化石夕層,以及一 氮化石夕側壁子層。閘極結構100更可選擇性地包含位於間極導 • 電層104上的頂蓋層(圖未示)。 在側壁子110下㈣半導縣底财,細彡成有輕摻雜沒極 (=D) 12及14。在輕摻雜汲極12及14之間為一通道區域如。通 常’輕摻雜沒極12及14是在襯塾層112形成之後,利用一咖離 子佈植製程’將摻龍人半導體基底1〇中而形成,並且,在ldd 離子佈植餘之後可再選雜地進行_快速熱退火製程。在完成 LDD離子佈難程之後,才會形錢切趣子層〖Μ。接著進行 一⑽原極/祕餘雜子佈植製程,將高濃度轉#獻於閘極結I 〇〇兩側的半導體基底⑺中,分別形成没極22觸極24。 應注意’LDD及源極/没極製程的順序可改變並搭配側壁子山 =外的㈣犧牲_子或㈣子,趣子的職並秘於側壁子 …之L形及側壁子114之帆形;或源極/沒極植入可分多 ^用以活化LDD及源極/祕中之摻f的退火製程可分多次 其—起進行,且其可被安插於任意兩製程步驟之間。 仃 201112332 1 94第4圖所7F根據本發明之較佳實施例,在形成沒極22盘源 極4之後,軸彻基㈣妨—辦晶物—响▲ 卿1",PAI)製程3〇,其係藉由離子佈植手段,利用銦⑽、録_ 或錄㈣麵子’以適#的與劑量破壞半導體基底⑴之石夕晶格 、、D構在及極22與源極24上形成非晶化層。根據本發明之另一較 佳實施例,辦錢也和麵細極22與雜Μ之前進 行。 如第3圖所示,接著’利用化學氣相沈積製程,如電漿輔助化學 氣相沈積製程,在半導體基底1G上順應的沈積—過渡應力層4〇, 例如氮化石夕層,其厚度可以介於埃至4〇〇埃之間。職應力層 40覆蓋於汲極22、源極24與閘極結構10〇上。 根據本發明讀佳實侧,過渡應力層4G具有—特定的應力狀 態’例如’伸張(tensile)或壓縮(compressive)狀態,其中,在nm〇s 電晶體的例子中,過渡應力層40具有伸張應力,在pM〇s電晶體 的例子中’過渡應力層40具有壓縮應力。以伸張應力為例,過渡應 力層40初始沉積(as- deposition)的應力大小可介於〇 7 GPa與 0.9GPa之間。此外,可再對應力層40進行一表面處理,藉由如紫 外線硬化(UV curing)製程、尖峰熱退火(thermal spikeanneal)製程或 電子束(e-beam)處理等後處理步驟,以改變其應力。或者,藉著在 形成過渡應力層40時調整製程參數,以使應力層4〇的初始沈積應 201112332 力達到所欲的應力大小。 如第4圖所示,在完成過渡應力層4〇的沈積後,隨後進行一雷 射退火(laser anneal)製程50,例如,雷射尖峰退火(iaser spike anneai, LSA)製程或雷射熱退火(iaser thermai anneal,LTA)製程但不限於 此。雷射退火製程50包括以一雷射光束在特定功率及速度下掃瞄晶 圓’其主要功能在使經過PAI處理的半導體基底1〇能夠記憶過渡應 • 力層40加諸其上的應力。根據本發明之較佳實施例,雷射退火製程 50係在固定的第一溫度下進行之,其中第一溫度係介於i腦。c至 1350°C之間的高溫,較佳為13〇(rc。 前述的雷射退火製程5G所使用的雷射光束在晶圓上只有產生局 相小熱點’其停留時間在毫秒等級或更短,故又可以被稱作為毫 秒退火(rmlhsecond anneal)技術。因為只有晶圓表面最上方的薄層受 •到加熱’而其餘大部分的晶圓保持原有溫度,所以晶圓表面溫度的 上升與下降一樣快速。雷射退火製程50產生的高頂點溫度可使摻質 有效的活化’崎低熱預算(thermalbudget),而較短的停留時間也 使付摻質擴散降至最小’不至於負面的影響到輕摻雜沒極η及Μ 的超淺接面。 …如第5圖所不’於完成雷射退火製程兄之後,隨即以第二溫度 進行决速熱退火製程(rapidthermaipr〇·,RTp州例如,尖岭 快速熱退火(spikeRTP)製程。根據本發明之較佳實施例,第二溫度 201112332 需:於,,但是小於雷射退火製㈣所使 佳者,第二溫度約為1050¾。Α/皿度。較 能之-在活化汲極22與源極24離:速=火製程60的主要功 層㈣祕22及源極24再4士!7#劫同時使非晶化的閘極導電 丹%阳。快速熱退火製程6〇的 功能在於修補可能㈣雷魏讀程%所造成_差 主要 dislocation)缺陷。 如第6圖所示,在快速熱退火製裎0〇之後,完全去除過渡岸力 層40。此時’經過雷射退火製程5〇處理過的半導體基底ι〇已^己 憶過渡應力層40所產生的應力。接著,進行魏金屬製程,在没極 22、源極24 ’與閘極結構i⑻上形成魏金屬層72,例如,貌錄、 矽化銘等。在-實施例中,閘極導電層1〇4上具有圖中未示之頂蓋 層,因此石夕化金屬層72並不會形成於開極結構觸上。此外,在本 發明其它實施财,過賴力層4G也和錄速熱耿製程之 前就被去除。 如第7圖所示’在去除過渡應力層4〇之後,接著進行一化學氣 相沈積餘’在半導縣底1G絲上職敝積-接觸紐刻停止 層(contact etch stop layer,CESL)82,例如,氮化矽層,其厚度可以 介於250埃至850埃之間。接觸窗蝕刻停止層82覆蓋於汲極22、 源極24與閘極結構100上。根據本發明之較佳實施例,接觸窗钱刻 停止層82具有一特定的應力狀態,例如,伸張或壓縮狀態,其中, 在NM0S電晶體的例子中,接觸窗蝕刻停止層82具有伸張應力, 201112332 在PMOS電曰曰體的例子中,接觸窗姓刻停止層82具有壓縮應力β 取後’於接觸窗餘刻停止層82上形成一介電層84。後續的金屬内 連線製程,如接觸洞侧、銅製程等均為習知,不另贅述。 _。月參閱第8圖至第19圖’其為依據本發明另一較佳實施例所緣 二的製作M〇S電晶體祕的方法剖面示意圖。如第8圖所示,於 半導體基底10上形成一閘極結構100,包括-閉極介電層102以 •及^位於閘極介電層102上的閘極導電層104。其中,半導體基底 〇可以是石夕基底或石夕覆絕緣基底,但並不限於此。閉極介電層⑽ 可以包括石夕氧化合物、氮氧化合物、金屬氮化物、高介電係數之複 合介電材料等絕緣材料,閘極導電層ΠΜ可以包括多晶,金屬石夕 -有適田功函數之金屬或複合金屬等導電材料。此外,閘極 導電層104上可另有一蓋層,例如氮化石夕層。 _圖所不接著在半導體基底10上沈積-襯墊層112,例 =桃销。_ ’進行—咖離子佈植製㈣_植入半写 底1〇中而形成輕摻雜汲極(_ U及14。接著,在半_ 底1〇上順應的沈積一氮化石夕側壁子層1H。 ^ 如第10圖所示, 110。 如第11圖所示’進行一自行 亍對準乾蝕刻或濕蝕刻製程,在鄰接 201112332 側壁子110的半導體基底10中自行對準的姑刻出一凹陷區域2〇2, 其深度可以介於500埃至800埃之間。 如第12圖所示,在完成凹陷區域2〇2之後,接著進行一選擇性 蟲晶成長(SEG)製程’於凹陷區域2〇2中填入蠢晶層2〇4,例如,石夕 鍺(SiGe)轰晶層或碳切(siQ遙晶層。圖12中縣晶層2()4僅作為 例示之用’實際上,其可能由複數摻質濃度不同之蠢晶層所構成且 其高度可能會高出基底10的表面。 如第13圖所示,接著在側壁子11〇上形成側壁子12〇。接著進 行-源極/錄錄雜子條製程·,將高紐祕紐入於鄰 接側壁子120科導縣㈣+,分卿姐極22與源極%。 應注意,LDD及源極/汲極製程的順序可改變並搭配側壁子⑴、 114外的額外犧牲侧壁子細壁子,側壁子的形狀並不限於侧壁子 U2之L形及㈣子114之帆形;咖或源極/汲極植人可分多次進 行,·用以活化LDD及源極/難中之射的退火製程可分多次進行 或-起進行,且其可被錄於任意㈣程步驟之間。 如第Μ ®所示,根财發明讀佳實酬,麵歧極漁源 ^之後’隨即對料體基底1〇進行一預非晶化陶製程3〇,盆 子佈植手段,利用銦⑽、_或鍺㈣等離子,以適當 的此__解導縣㈣切晶餘構,在_ 201112332 24上形成非晶化層。根據本發明,預非晶化製程3q也可以在細 汲極重摻雜離子佈植製程3〇〇之前進行。 ’如第15 _示,接著’利用化學氣相沈積製程,如電㈣助化 千乳相沈積製程,在半導體基底⑴上順應的沈積1渡應力層4〇, 二=匕石夕層,其厚度可以介於1〇0埃至4〇0埃之間。過渡應力層 〇覆羞於汲極22、源極24與閘極結構100上。 根據本發明之較佳實施例,過渡應力廣4〇具有—特定的應力狀 態’例如’伸張或壓縮狀態,其中,在NM〇s電晶體的例子中,過 渡應力層40具有伸張應力’在pM〇s電晶體的例子中,過渡應力 層40具有壓縮應力。此外,可再對應力層4〇進行一表面處理,藉 由如紫外線硬化製程、鱗熱敎製程或電子束處料,以改變其 應力。或者’藉著麵成過渡應力層4G相整製程參數,以使應力 層40的初始沈積應力達到所欲的應力大小。 〜 如第16圖所示,在完成過渡應力層4〇的沈積後隨後進行一雷 射退火製程50 ’例如,雷歡峰敎(LSA)S程或雷雜退火(lta) 製程,但不限於此。雷射退火製寿呈5〇包括以一雷射光束在特定功率 及迷度下掃瞄晶圓,其主要功能在使經過PAI處理的半導體基底1〇 能夠記憶過渡應力層40加諸其上的應力。根據本發明之較佳實施 例,雷射退火製程50係在固定的第一溫度下進行之,其中第一溫度 係介於1100〇C至1350〇C之間的高溫,較佳為13〇(rc。 201112332 前述的雷射退火製程5G所使用的雷射光束在晶圓上只有產生局 部的小熱點,其停料财毫秒#級或更短,故又可以被稱作為毫 秒退火技術。因為只有晶圓表面最上方_層受到加熱而其餘大 部分的晶圓簡原有溫度,所以晶圓表面溫度的上升與下降一樣快 速。雷射〃敎抛5。產生的高_溫度可使摻f有效化,而降 低熱預算’而較短的停料間也使得摻f擴散降至最小,不至於 面的影響到輕摻雜極12及14的超淺接面。 、、 如第17圖所示,於完成雷射退火製程50之後,隨即以第二, 實施例,第:溫度需大於議t:,但是小於雷射退火 製程5〇所使用的第一溫度。較佳者,第二溫度約為卿, ==火製程60的主要功能之一在活化没極22與源極^的摻 、5日、使非晶化的閘極導電層1〇4與波極22及源極Μ再結晶 快速熱退讀程6G的另—主要雜在於細可能由 程50所造成的矽差排缺陷。 耵圯火1 如第18 _心在料熱退她請讀,綠去 層40。此時,緩過雷舳 制 ’、過/又應 ㈣、、产處理過的半導體基底10已經 2m產生的應力。接著,進行魏金屬製程,在沒 、源極24,與閘極結構上形成魏金屬層72,例如 石夕化姑4。在—實施例中,閘極導電層104上具有圖中未矛之頂 201112332 層,因此石夕化金屬層72並不會形成於閘極結構ι〇〇上。此外, 之 ^明其它實施例中,過渡應力層40也可以在快速熱退火製程 前就被去除。 如第19 ®所示’在絲過絲力㈣之後,縣進行-化學氣 Γ尤積製程,在半導體基底1G表面上順應的沈積—接觸紐刻停止 曰(CESL)82 ’例如’氮化销’其厚度可以介於彻埃至㈣埃之 間。接觸_停止層82覆蓋於汲極22、源極24與間極結構励 上。根據本發明,接觸絲着止層82具有—特定的應力狀態,例 如,伸張或壓縮狀態,其中,在NM〇s電晶體的例子 刻停止層82具有伸張應力,在觸s電晶體的例子中,接觸觸窗^ 刻停止㈣具綠鋪力。最後,於__停讀成 -介電層84。後續的金屬内連線製程,如接觸洞钱刻、銅製程 為習知,不另贅述。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所 做之均等變化與料m本發明之涵蓋範圍。 【圖式簡單說明】 第1圖至第7圖為依據本發明較佳實施例所繪示的製作觸$電晶 體元件的方法剖面示意圖。 第8圖至第19圖為域本發㈣—較佳實施綱繪示的製作腦 201112332 電晶體元件的方法剖面示意圖。 【主要元件符號說明】 10 半導體基底 14 輕摻雜沒極 22 沒極 30 預非晶化製程 50 雷射退火製程 72 矽化金屬層 84 介電層 102 閘極介電層 110 側壁子 114 氮化矽側壁子層 12 輪推雜沒極 20 通道區域 24 源極 40 過渡應力層 60 快速熱退火製裎 82 接觸窗蝕刻停止層 100 閘極結構 104 閘極導電層 112 襯墊層 120 側壁子 2〇2凹陷區域 204遙晶層 300源極/及極重摻雜離子佈植製程 16

Claims (1)

  1. 201112332 七、申請專利範圍: L種製作半導體元件的方法,包含有: 提供一半導體基底; 於该半導體基底上形成一閘極結構; 於該閘極結構兩側的該半導體基底中形成-源極與-沒極; 進仃預非晶化離子佈植製程,預非晶化該源極與該及極; • 賊半導體基底上形成一過渡應力層;以及 以第一溫度進行一雷射退火製程。 2.如申請專利範圍第1項所述之製作半導體元件的方法,其中該第 一溫度介於ll〇〇°C至i350°C。 3_如申請專利範圍第2項所述之製作半導體元件的方法,其中該第 一溫度為1300¾。 4,如申睛專利範圍第1項所述之製作半導體元件的方法,其中該雷 射退火製程包含雷射尖峰退火(laser spike annea卜LSA)製程或雷射 熱退火(laser thermal annea卜 LTA)製程。 5.如申請專利範圍第丨項所述之製作半導體元件的方法,其中該閘 極結構包含一閘極介電層位於該半導體基底上,以及一閘極導電層 位於該閘極介電層上。 17 201112332 6. 如申請專利範圍第1項所述之製作半導體元件的方法’其中該過 渡應力層包含氮化石夕層。 7. 如申請專利範圍第1項所述之製作半導體元件的方法,其中該快 速熱退火製程活化該源極區域與該汲極區域内的摻質’同時修復該 半導體基底的石夕差排缺陷。 8. 如申請專利範圍第1項所述之製作半導體元件的方法,其中在進 行該雷射退火製程之後,該方法另包含: 去除該過渡應力層;以及 在去除該過渡應力層之後,以3 其中該第一溫度高於該第二溫度。 以第二溫度進行—快速熱退火製程 9.如申請專利範圍第8項所述之製作半導體 二溫度大於100(TC。 元件的方法,其中該第 10.如申請專利範圍第9項所述之製作半導體 二溫度為1050°C。 元件的方法,其中該第 11.如申請專利範圍第1項所述之製作半導體 行該雷射退火製程之後,該方法另包含: 元件的方法,其中在進 以第二溫度進行一快速熱退火製程,其中讀第 一溫度高於該第二 201112332 溫度;以及 在進行該决速熱退火製程之後’去除該過渡應力層。 12.如申料利_第11項所述之製作半導體元件的方法,其中該 第二溫度大於1〇〇〇。(3。 3.如申明專利_第12項所述之製作半導體元件的方法,其中該 ^ 第一溫度為1〇5〇。〇。 14. 如申請專利第U項所述之製作半導體耕的方法,其中該 快速熱退火製程包含尖峰快速熱退々spikeRTp)製程。 15. 如申凊專利範圍第1項所述之製作半導體元件的方法,其中於該 閘極結構兩側的該半_基底中形成一源極與一沒極包含以下步 驟: ® 在該半導體基底中姓刻出一凹陷區域; 進行一選擇性磊晶成長製程’於該凹陷區域中填入一磊晶層;以 及 、 進行一離子佈植製程,形成該源極與該没極。
TW098132782A 2009-09-28 2009-09-28 製作半導體元件的方法 TWI463569B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW098132782A TWI463569B (zh) 2009-09-28 2009-09-28 製作半導體元件的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW098132782A TWI463569B (zh) 2009-09-28 2009-09-28 製作半導體元件的方法

Publications (2)

Publication Number Publication Date
TW201112332A true TW201112332A (en) 2011-04-01
TWI463569B TWI463569B (zh) 2014-12-01

Family

ID=44909233

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098132782A TWI463569B (zh) 2009-09-28 2009-09-28 製作半導體元件的方法

Country Status (1)

Country Link
TW (1) TWI463569B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9324863B2 (en) 2012-05-01 2016-04-26 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device
CN114023651A (zh) * 2021-10-21 2022-02-08 上海华力集成电路制造有限公司 Nmos晶体管的制备方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107104051B (zh) * 2016-02-22 2021-06-29 联华电子股份有限公司 半导体元件以及其制作方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7342284B2 (en) * 2006-02-16 2008-03-11 United Microelectronics Corp. Semiconductor MOS transistor device and method for making the same
US7846803B2 (en) * 2007-05-31 2010-12-07 Freescale Semiconductor, Inc. Multiple millisecond anneals for semiconductor device fabrication
US7678637B2 (en) * 2007-09-21 2010-03-16 Texas Instruments Incorporated CMOS fabrication process

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9324863B2 (en) 2012-05-01 2016-04-26 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device
US9735271B2 (en) 2012-05-01 2017-08-15 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device
CN114023651A (zh) * 2021-10-21 2022-02-08 上海华力集成电路制造有限公司 Nmos晶体管的制备方法

Also Published As

Publication number Publication date
TWI463569B (zh) 2014-12-01

Similar Documents

Publication Publication Date Title
US6365476B1 (en) Laser thermal process for fabricating field-effect transistors
US8207043B2 (en) Method for fabricating a semiconductor device
US7825016B2 (en) Method of producing a semiconductor element
US8426285B2 (en) Method of fabricating semiconductor device
US20150054030A1 (en) Defect-Free SiGe Source/Drain Formation by Epitaxy-Free Process
US20060003533A1 (en) Method of forming an epitaxial layer for raised drain and source regions by removing surface defects of the initial crystal surface
US7629275B2 (en) Multiple-time flash anneal process
JP2010021525A (ja) 半導体装置の製造方法
US5872047A (en) Method for forming shallow junction of a semiconductor device
CN100481335C (zh) 半导体元件的制造方法
US7737036B2 (en) Integrated circuit fabrication process with minimal post-laser annealing dopant deactivation
US20070232033A1 (en) Method for forming ultra-shallow high quality junctions by a combination of solid phase epitaxy and laser annealing
JP2006245338A (ja) 電界効果型トランジスタの製造方法
TW201112332A (en) Method for fabricating a semiconductor device
US20090042353A1 (en) Integrated circuit fabrication process for a high melting temperature silicide with minimal post-laser annealing dopant deactivation
TW200807514A (en) Plasma doping method and method for fabricating semiconductor device using the same
Cho et al. Fabrication of 50-nm gate SOI n-MOSFETs using novel plasma-doping technique
US7863193B2 (en) Integrated circuit fabrication process using a compression cap layer in forming a silicide with minimal post-laser annealing dopant deactivation
US6952269B2 (en) Apparatus and method for adiabatically heating a semiconductor surface
JP5103695B2 (ja) 電界効果型半導体装置の製造方法
GB2307790A (en) Method of removing defects from semiconductor devices.
JP2000349039A (ja) 浅い拡散層を有する半導体装置の製造方法
US20220293414A1 (en) Method for modifying a strain state of at least one semiconductor layer
KR100639023B1 (ko) 반도체 소자의 제조 방법
KR100526467B1 (ko) 트랜지스터 제조 방법