TW201111975A - Method and apparatus for reducing power consumption - Google Patents

Method and apparatus for reducing power consumption Download PDF

Info

Publication number
TW201111975A
TW201111975A TW099115486A TW99115486A TW201111975A TW 201111975 A TW201111975 A TW 201111975A TW 099115486 A TW099115486 A TW 099115486A TW 99115486 A TW99115486 A TW 99115486A TW 201111975 A TW201111975 A TW 201111975A
Authority
TW
Taiwan
Prior art keywords
power consumption
consumption state
processor
processors
state
Prior art date
Application number
TW099115486A
Other languages
English (en)
Other versions
TWI427472B (zh
Inventor
Mark A Yarch
Hang Nguyen
Sanjeev Jain
Shaun Conrad
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW201111975A publication Critical patent/TW201111975A/zh
Application granted granted Critical
Publication of TWI427472B publication Critical patent/TWI427472B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Description

201111975 六、發明說明 【發明所屬之技術領域】 本發明係有關用以減少電力耗損之方法及設備。 【先前技術】 裝置經常嘗試將電力耗損降至最低。這些裝置的處理 器經常會進入減少電力耗損狀態以節約能源。減少電力耗 損狀態允許裝置消耗較少電力並在一段時期中維持不被中 斷。然而,外部裝置,如通用序列匯流排卡及網路介面 卡,每次有新資料需要放置在記憶體中時就會喚醒處理器 而中斷裝置。因此,無法最佳化具有附接之外部裝置的裝 置,因爲外部裝置會定期存取記憶體。 【發明內容及實施方式】 實施例一般關於減少電力耗損之技術。在一實施例 中,例如,設備可包括各具有整合輸入/輸出(IIO )之複 數個處理器、控制器、及記憶體。具有關連的IIO之每一 處理器可具有預設的電力耗損狀態。與第一處理器關連之 第一 IIO可與其他處理器及控制器通訊。當第一 ΠΟ從每 一處理器接收到進入減少電力耗損狀態的請求時,可發送 減少電力耗損狀態之電力管理請求至控制器。控制器可開 始從外部裝置快取進來的資料使資料不經由處理器發送至 記憶體。因此,可減少電力耗損,因爲處理器不需進入啓 動電力耗損狀態來發送進來的資料給記憶體。處理器維持 -5- 201111975 在減少電力耗損狀態中直到處理器之一接收到中斷。當接 收到中斷時,第一 π 0可發送訊息至控制器以從快取排出 資料至記憶體。一旦將資料發送至記憶體’處理器可返回 其啓動電力耗損狀態。在此方式中,處理器可維持在減少 電力耗損狀態中且記憶體維持不被外部裝置打擾,直到中 斷導致處理器返回到啓動電力耗損狀態。說明其他實施例 並主張其專利權。 各個實施例可包含一或更多元件。一元件可包含配置 成執行某些操作的任何結構。各元件可實施成硬體、軟 體、或上述的任何結合,端視給定組之設計參數或性能限 制所需。雖可能在某些拓樸中以有限數量的元件舉例說明 一實施例,該實施例可視給定實行例所需包括在替代拓樸 中的更多或更少元件。注意到對於「一實施例」的任何參 照意指連同該實施例所述的特定特性、結構、或特徵係包 括在至少一實施例中。各處中之「在一實施例中」片語的 出現並非絕對皆參照相同實施例。 第1圖描繪可減少電力耗損之一範例設備。第1圖描 繪設備100之區塊圖。在一實施例中,設備100可包括處 理系統、電腦、電腦系統、電腦子系統、裝置、網路應 用、工作站、終端機、伺服器、個人電腦(PC )、桌上 型電腦、膝上型電腦、超膝上型電腦、筆記型電腦、手持 型電腦、個人數位助理(PDA)、電話、行動電話、手 機、手持送受話機、智慧型電話、呼叫器、單道呼叫器、 雙道呼叫器、數位相機、數位視頻記錄器、數位視頻播放 -6- 201111975 器、數位音頻記錄器、數位音頻播放器、機上盒 (STB )、媒體伺服器、及諸如此類。然而,實施例不限 於此範例。 如第1圖中所示,設備100可包括多個元件,如具有 整合輸入/輸出103之第一處理器101、具有整合輸入/輸 出104之第二處理器102、記億體105、及控制器106。 然而,實施例不限於此圖中所示的元件。雖第1圖顯示成 具有有限數量的元件,但可理解到,視給定實行例所需, 設備100可包括更多元件。 在各個實施例中,設備1〇〇可包括複數個處理器101 及1 02。雖此實施例爲雙處理器系統,一替代實施例可包 括多處理器系統。然而,實施例不限於此範例。處理器 101及102可使用任何處理器或邏輯裝置加以實行,如中 央處理單元(CPU )、複雜指令集電腦(CISC )微處理 器、減少指令集運算(RISC )微處理器、非常長指令字 (VLIW )微處理器、實行指令集結合的處理器、或其他 處理器裝置。在一實施例中,例如,處理器101及102可 實行成一般目的處理器,如由美國加州聖克拉拉(Santa Clara )的英特爾(Intel® )公司所製造之處理器。處理器 1 0 1及1 02亦可實行成專用處理器,如控制器、微控制 器、嵌入式處理器、數位信號處理器(DSP)、網路處理 器、媒體處理器、輸入/輸出(I/O)處理器、媒體存取控 制(MAC )處理器、無線電基頻處理器、現場可編程閘陣 列(FPGA )、可編程邏輯裝置(PLD )、及諸如此類。 201111975 實施例不限於此內容。 各處理器10〗及102可在各種操作模式或狀態中操 作,包括一或更多省電或電力耗損狀態,在此統稱爲「低 電力處理器模式」。例如,處理器101及102可使用由先 進組態及電力介面(ACPI )規格所界定之電力耗損狀 態。操作狀態之範例可包括但不限於由ACPI規格套件所 定之那些性能狀態,如先進組態及電力介面規格,版本 3.0b,2 00 6年1〇月10日(「ACPI規格」)及其修訂、 後代、及變式。ACPI規格界定一種電力管理系統,其允 許電腦操作系統控制電腦系統之處理器及周邊裝置所消耗 的電力數量。根據ACPI規格,範例性能狀態尤其可包含 總體狀態(如G0-G3 )、裝置狀態(如D0-D3 )、及處理 器狀態(如C0-C7 )。 ACPI規格界定省電模式C0-Cx,其中Cx狀態可用於 處理器電力耗損狀態。在一實施例中,可參照C X狀態判 斷電力耗損狀態。第一 C X狀態可包括C 0狀態。C 0狀態 爲當處理器完全操作性時且爲一啓動電力耗損狀態。C 0 狀態可爲預設狀態。在一實施例中,C 3狀態爲低電力耗 損狀態。C4狀態可爲少於C3狀態之電力耗損狀態。最低 電力耗損狀態可爲C 7狀態。在一實施例中,隨著C x狀 態的數字增加,電力耗損減少。可視給定實行例所需來實 行處理器1 01及1 02的其他省電模式。 在一實施例中’第一處理器1 0 1可經由允許在兩處理 器之間發送訊息的任何匯流排與第二處理器1 〇 2通訊。在 -8 - 201111975 —實施例中,第一處理器可透過互連與第二處理器通訊, 例如但不限於快速路徑互連(QPI )。互連可用來連接處 理器至網路中之一或更多處理器、一或更多10集線器或 路由集線器。互連可允許所有構件透過網路存取其他構 件。雖將互連敘述成QPI,可使用其他適合互連,如適合 的點對點互連。實施例不限於此內容。 在一實施例中,各處理器101及102可包括整合輸入 /輸出(IIO) 103及104。第一 ΠΟ 1〇3可與第一處理器 101關連。第二ΠΟ 104可與第二處理器1〇2關連。IIO 103及104允許處理器101及1〇2傳遞資訊至設備100中 之其他元件。 在各個實施例中,設備1 00可包含記憶體1 05 »記億 體105可耦合至處理器101及1〇2。在一實施例中,可使 用由處理器所實行之記億體協定以供記憶體及處理器通 訊。例如,記憶體及處理器可藉由DDR3協定來通訊。可 理解到’視給定實行例所需,記億體及處理器可透過其他 協定來通訊。實施例不限於此內容。 可使用能夠儲存資料的任何機器可讀取或電腦可讀取 媒體來實行記憶體1 05,包括揮發性及非揮發性記憶體。 例如’記憶體1 05可包括隨機存取記億體(RAM )、動態 RAM ( DRAM )、雙資料率 DRAM ( DDR AM )、同步 DRAM ( SDRAM )、靜態RAM ( S RAM )或適合儲存資訊 之任何其他類型的媒體。注意到記憶體1 0 5之一些部分或 全部可包括在與處理器101及102相同的積體電路上,或 -9- 201111975 替代地記憶體105之一些部分或全部可設置在積體電路 其他媒體上,例如硬碟驅動器,其在處理器101及102 積體電路的外部。實施例不限於此內容。 在各實施例中,設備1〇〇可包括耦合至處理器101 控制器106。控制器106可提供透過一或更多互連與各 外部裝置的資訊交換。控制器1 06可爲用來連接較低速 邊匯流排及裝置的南橋。控制器1 06之範例包括平台控 器集線器(PCH )。然而,實施例不限於此範例。雖將 備敘述成使用控制器,可使用其他適合之通訊模組。實 例不限於此內容。 控制器106可透過直接媒體介面(DMI)或IIO與 制器之間的其他適合之通訊鏈結來與整合輸入/輸出1 通訊。DMI允許處理器及控制器之間的點對點通訊。 在各個實施例中,一外部裝置(未顯示在第1圖中 可經由控制器106連接至設備100。外部裝置可供應額 資料給設備1 〇〇的記憶體1 05。外部裝置的範例包括通 序列匯流排(USB )卡、周邊構件互連(PCI )匯流排 即時時脈、或網路介面卡(NIC )。然而,實施例不限 此範例。 在一般操作中,在設備100中,與第一處理器101 連的第一整合輸入/輸出103可與處理器101及102及 制器106通訊。當第一 IIO 103從處理器101及102的 一個接收減少電力耗損狀態請求時,可發送減少電力耗 狀態的電力管理請求至控制器1 06。發送至控制器的電 或 之 的 個 周 制 設 施 控 03 外 用 於 關 控 每 損 力 -10- 201111975 管理請求之電力狀態可爲從處理器101及102 少電力耗損狀態請求之較高電力狀態。控制器 快取來自外部裝置的進來資料。藉由快取資料 發送資料至記憶體1 05且處理器1 0 1及1 02可 電力耗損狀態中,一旦控制器1 06允許它們 態。處理器1 0 1及1 02可維持在減少電力耗損 處理器1 〇 1及1 02之一收到中斷。一旦收到 110 103可發送電力管理請求至控制器106以 的資料至記憶體1 05。在記憶體1 05接收到資 理器101及102可返回至其啓動電力耗損狀態 他實施例並主張其專利權。 可進一步參照第2圖及所附範例說明設| 作。雖如此呈現之第2圖包括特定編程邏輯, 程邏輯僅提供如何實行在此所述之一般功能的 外,給定編程邏輯並非絕對須以所呈現之順序 除非另外有所指示。 第2圖描繪根據一實施例的減少處理器之 態的編程邏輯2 0 0。邏輯流程2 0 0可代表由在 或更多實施例所執行的操作。如邏輯流程2 0 0 區塊2〇5,與第一處理器關連之第一整合 (IIO)可判斷複數個處理器之每一處理器的 態。在一實施例中,與第一處理器關連之第一 合至控制器的處理器。具有ΠΟ之其他處理器 理器及關連的第一 ΠΟ通訊。然而,在一實施 接收到之減 106可開始 ,無需立刻 維持在減少 進入減少狀 狀態中直到 中斷,第一 排出被快取 料之後’處 。亦敘述其 I 100之操 可理解到編 一範例。此 加以執行, 電力耗損狀 此所述之一 中所示,在 輸入/輸出 電力耗損狀 110可爲耦 可與第一處 例中,僅第 -11 - 201111975 一 no可直接與控制器通訊。因此,控制器可 no接收通訊。 每一處理器可使用由先進組態及電力介面 規格所界定之電力耗損狀態來操作。在一實施例 照套裝Cx狀態來判斷電力耗損狀態。在C0狀 理器可在啓動電力耗損狀態中完全操作。C0狀 設狀態。 在一實施例中,第一ΠΟ可從複數處理器之 接收減少電力耗損狀態之請求。請求減少電力耗 處理器可廣播該C狀態請求至所有其他處理器。 例中,於區塊2 1 0,第一 IIO可判斷每一處理器 請求的電力耗損狀態之電力管理請求。 例如,處理器之一可請求如C3狀態之電 態。處理器可廣播該C3狀態請求至所有其他 ΠΟ。然而,第一 Π0無法發送電力管理請求至 到所有處理器都已請求電力耗損狀態。當所有處 請求電力耗損狀態,於區塊215,第一 110可發 理請求至控制器以請求減少電力耗損狀態。 在一實施例中,由第一處理器所請求之減少 狀態可不等於由第二處理器所發送之請求的電 態。例如,第一處理器可請求C3狀態而第二處 求較低電力耗損狀態,如C6狀態。若處理器請 C狀態,則第一 Π0可發送較高電力耗損狀態之 請求至控制器。參照上述範例,若第一處理器請 僅從單一 (ACPI) 中,可參 態中,處 態可爲預 一或更多 損狀態之 在一實施 是否發送 力耗損狀 處理器及 控制器直 理器都已 送電力管 電力耗損 力耗損狀 理器可請 求不同的 電力管理 求C3狀 -12- 201111975 態而第二處理器請求c 6狀態,第一 11 〇可發送c 3狀態 之電力管理請求。 在一實施例中,若處理器請求不同的C狀態,則第一 IIO可發送較闻電力耗損狀態且較低數値Cx狀態之電力 管理請求至控制器。在一實施例中,若處理器請求不同的 C狀態’則第一 11 〇可發送平均電力耗損狀態之電力管理 請求至控制器。 於區塊22〇,當控制器開始快取資料時,第—11〇可 從控制器接收電力管理回應。在一實施例中,控制器稱合 至一外部裝置。於啓動電力耗損狀態期間,外部裝置提供 資料至控制器,其可發送至處理器並且處理器可提供資料 至記憶體。在一實施例中,處理器請求減少電力耗損狀 態。若控制器繼續發送資料至處理器,處理器無法維持在 減少電力耗損狀態中。藉由在控制器中快取資料,控制器 保留資料,而允許處理器維持在減少電力耗損狀態中。 於區塊225,在110接收到電力管理回應之後,第— II0可命令複數個處理器進入減少電力耗損狀態。在一實 施例中,110可在控制器讓資料被快取之後從控制器接收 到電力管理回應。110可發送電力管理請求至複數個處理 器之每一個以進入減少電力耗損狀態中。可藉由引發進入 減少電力耗損狀態的請求來進入減少電力耗損狀態。 第3圖揭露根據一實施例的具有整合輸入/輸出的雙 處理器請求減少電力耗損之一範例通訊圖。雖第3圖顯示 成具有有限數量的處理器,但可理解到,可視給定實行例 -13- 201111975 所需,裝置可包括更多處理器。雖第3圖顯示有C3狀態 之電力管理請求,可理解到可視給定實行例所需而請求不 同Cx狀態。雖第3圖顯示第一處理器發送電力管理請 求,可理解到可視給定實行例所需,不同的處理器可發送 電力管理請求。實施例不限於此內容》 在一實施例中,第一處理器可發送C3狀態之電力管 理請求至第一110(301)。第一 IIO可發送請求之確認 (302),且第一處理器可廣播C3狀態之電力管理請求至第 二處理器(3 03 )。第二處理器可發送確認至第一處理器 (3 〇4)。第一處理器可發送C3狀態之電力管理請求至第二 110(305),且第二IIO可發送請求之確認(306)。然而,第 一 ΠΟ不能發送電力管理請求至控制器來進入減少電力耗 損狀態直到第二處理器已請求減少電力耗損狀態。 在一實施例中,第二處理器可發送C3狀態的電力管 理請求至第二110(307)。第二IIO可返還請求之確認 (3 08)。第二處理器可發送C3狀態的電力管理請求至第一 處理器(309)。第一處理器可發送確認至第二處理器 (310)。 來自第二處理器之電力管理請求可觸發第一處理器重 送C3狀態之第二請求至第一110(311)。第一no可發送 確認至第一處理器(3 12)使第一處理器可進入C3狀態。第 二處理器可發送 C3狀態之電力管理請求至第一 110(313)。由於第一處理器及第二處理器兩者皆發送了 C3 狀態的電力管理請求’第一IIO可發送C3狀態之電力管 -14 - 201111975 理請求至控制器(314)。控制器可發送回應至第一110(315) 並開始快取從外部裝置接收到的資料(3 1 6)。第一IIΟ可 發送較早請求(於313)之確認至第二處理器(3 17)。 同時,回應於觸發事件接收到從第一 IIO至第一處理 器之確認(於3 12)之後,第一處理器可發送C3狀態之電 力管理請求至第二處理器(3 18)。第二處理器可確認該請 求(3 19)。第一處理器可發送C3狀態之電力管理請求至第 二IIO (32 0),第二IIO可確認此電力管理請求(321)。在 第一處理器接收到確認(於321)之後,第一處理器可發送 引發減少電力耗損C3狀態的請求至第一 110(322)並可發 送在第二處.理器引發減少電力耗損C3狀態的請求(3 23 )。 在一實施例中,第一處理器可在接收到來自第一 ΠΟ之確 認後引發C3狀態之電力耗損請求。第二處理器可發送該 請求之確認(3 24)並且第一處理器可進入減少電力耗損C3 狀態。 同時,在第二處理器接收確認(於3 17)之後,第二處 理器可發送引發減少耗損 C3狀態之請求至第二 110(325)。第二IIO可發送不確認回應(326),若第二IIO 尙未準備好進入低電力狀態。第二處理器可發送引發減少 電力耗損C3狀態之另一請求至第二110(327)。第二ΠΟ 可發送該請求之確認(328),若其準備好進入低電力狀 態,並且第二處理器可進入減少電力耗損C3狀態。 當第一處理器發送引發減少電力耗損C3狀態的請求 至第一110時(於3 22),第一 110可發送不確認回應 -15- 201111975 (329)。第一 110可針對第一處理器之請求(於322及 繼續發送不確認回應直到作動時間過期,且處理器接 中斷(3 3 1 )而返回到啓動電力耗損狀態。 參照回第2圖,於區塊230,裝置可維持在減少 耗損狀態中直到接收到中斷。可接收中斷或觸發自減 力耗損狀態離開之其他適合的方法。在一實施例中, 可爲處理器返回至啓動電力耗損狀態之請求。在一實 中,中斷可在一段時間後接收。 —旦處理器接收到中斷,那個處理器將廣播現行 電力耗損請求至所有其他處理器及110。於區塊235 第一 IIO接收到中斷,可發送電力管理請求至控制器 一或更多處理器恢復啓動電力耗損狀態。在接收到電 理請求之後,控制器可排出快取中之資料至記億體。 理器返回至啓動電力耗損狀態之前排出快取中之資料 由在處理器重回至啓動電力耗損狀態之前提供快取中 料給記憶體,可確保資料一致性。在一實施例中,即 一個處理器返回到啓動電力耗損狀態,在該處理器進 啓動電力耗損狀態之前控制器從快取排出資料至記 中。 在排出快取中的資料之後,控制器可發送電力管 應。於區塊240,第一 IIO可從控制器接收電力管 應。於區塊245,第一IIO可命令複數個處理器進入 電力耗損狀態。在命令處理器進入啓動電力耗損狀 前,可在排出快取中的資料至記億體之後接收來自控 3 3 0) 收到 電力 少電 中斷 施例 狀態 ,當 ,使 力管 在處 。藉 之資 使僅 入至 憶體 理回 理回 啓動 態之 制器 -16 - 201111975 的回應。可發送電力管理請求至複數個處理器之每一個以 進入啓動電力耗損狀態中。 第4圖揭露根據一實施例之具有整合輸入/輸出的雙 處理器返回至啓動狀態之一範例通訊圖。在一實施例中, 處理器可接收一中斷。在一實施例中,接收中斷之處理器 可廣播中斷至所有其他處理器及110。在一實施例中,第 二處理器可接收中斷。第二處理器可發送返回至啓動電力 耗損C0狀態之電力管理請求至第二110(401)。第二IIO 可發送確認給第二處理器(402)。第二處理器可發送C0狀 態之電力管理請求至第一處理器(403)。第一處理器可以 回應陳述第一處理器將維持在減少電力耗損C 3狀態中的 確認(4 04)。第二處理器可發送返回至啓動電力耗損C0狀 態之電力管理請求至第一 11〇(4〇5)。 此外,回應於第一處理器的確認(於4 04),第一處理 器可發送維持在減少電力耗損C3狀態中的請求至第一 110(406)。第一IIO可發送有關於C3狀態之確認(407)。 第一處理器可發送維持在減少電力耗損C3狀態中的電力 管理請求至第二處理器(408)。第二處理器可以啓動電力 耗損狀態C0的確認來回應(409)。 同時,在第二處理器發送啓動電力耗損狀態co的電 力管理請求至第一 11〇(於405)之後,第一IIO可發送返回 至啓動電力耗損C0狀態之電力管理請求至控制器(4 1 1)。 控制器可從快取排出資料至記憶體中(4 1 2、4 1 3、及 4 1 4)。在排出所有快取中的資料至記憶體中之後’控制器 -17- 201111975 可發送電力管理回應至第一110(4 15)。第一 IIO可對第二 處理器之啓動電力耗損狀態C0的電力管理請求(於405) 發送確認(416)。在發送確認後(416),該些處理器可存取 記憶體中之資料。該確認可令第二處理器返回到啓動電力 耗損狀態C 0。在一實施例中,可針對從第一處理器發送 至第二IIO以維持其在減少電力耗損C3狀態中的請求 (4 10)發送確認(4丨7)。第一處理器可返回到啓動電力耗損 狀態C0。一旦處理器之一醒來,其他處理器亦可醒來, 因爲需要所有處理器來進行快取上之監聽及存取記憶體控 制器。在一實施例中,處理器可醒來但處理器中之核心不 需醒來。 第5圖描繪一系統之一實施例。第5圖描繪系統 5 0 0。系統5 0 0可代表與在此所述之一或更多實施例(如 設備100、邏輯流程200等等)一起使用的系統或架構。 在各個實施例中’系統500可實行成無線系統、有線 系統、或兩者之結合。當實行成無線系統時,系統5 00可 包括適合在無線共享媒介上通訊的構件及介面,如一或更 多天線、傳送器、接收器、收發器、放大器、濾波器、控 制邏輯等等。無線共享媒介之一範例可包括無線頻譜之部 分,如RF頻譜等等。當實行成有線系統時,系統500可 包括適合在有線通訊媒介上通訊的構件及介面,如輸入/ 輸出(I/O )配接器、將I/O配接器與對應有線通訊媒介 連接之實體連接器、網路介面卡(NIC )、碟控制器、視 頻控制器、音頻控制器等等。有線通訊媒介之一範例可包 18- 201111975 括電線、電纜、金屬導線、印刷電路版(PCB )、底板、 交換光纖(switch fabric )、半導體材料、雙絞線、同軸 電纜、光纖等等。 在各個實施例中,系統5 00可包括複數個處理器501 及502,其中來自複數個處理器之一處理器501包含整合 輸入/輸出5 03。整合輸入/輸出503可包括處理器通訊模 組5 (Μ及控制器通訊模組505。在一實施例中,處理器之 一或更多可耦合至散熱器。 在一實施例中,處理器通訊模組504可組態成判斷複 數個處理器的每一個是否請求減少電力耗損狀態。在一實 施例中,處理器通訊模組5 04可組態成命令複數個處理器 的每一個進入減少電力耗損狀態。在一實施例中,處理器 通訊模組504可組態成命令複數個處理器的每一個返回啓 動電力耗損狀態。 控制器通訊模組505可組態成發送減少電力耗損狀態 之電力管理請求。控制器通訊模組5 05可組態成接收減少 電力耗損狀態之電力管理回應。在一實施例中,控制器通 訊模組5 05可組態成發送啓動電力耗損狀態之電力管理請 求。在一實施例中,控制器通訊模組5〇5可組態成接收啓 動電力耗損狀態之電力管理回應。 系統可建立一或更多邏輯或實體通道以傳遞資訊。資 訊可包括媒體資訊及控制資訊。媒體資訊可指代表使用者 表達之內容的任何資料。內容之範例可包括例如來自聲音 談話、視訊會議、串流視訊、電子郵件(email )訊息、 -19- 201111975 聲音郵件訊息、文數符號、圖形、影像、視頻、文字等等 之資料。來自聲音談話之資料可例如爲說話資訊、無聲 期、背景雜訊、柔和噪音、音調等等。控制資訊可指代表 自動化系統所表示之命令、指令、或控制字的任何資料。 例如’可使用控制資訊來透過系統路由媒體資訊,或命令 節點以預定方式來處理媒體資訊。 在一般操作中,在系統500中,IIO 503中之處理器 通訊模組504可從處理器501及502之每一個接收減少電 力耗損狀態請求。IIO 503中之控制器通訊模組505可發 送減少電力耗損狀態的電力管理請求。11 Ο 5 0 3中之處理 器通訊模組504可接收中斷。控制器通訊模組5〇5可發送 電力管理請求。一旦處理器501及502接收到對於電力管 理請求之回應,處理器501及5〇2可返回其之啓動電力耗 損狀態。說明其他實施例並主張其之專利權。 已在此提出各種特定細節以提供本發明之詳盡了解。 然而,熟悉此項技藝人士可了解到可在無這些特定細節的 情況下實行本發明。在其他例子中,未詳述已知操作、構 件、及電路以不混淆本發明。可理解到揭露在此之特定結 構及功能細節可爲代表性且非絕對限制實施例的範圍。 可使用硬體元件、軟體元件、及兩者之結合來實行各 個實施例。硬體元件之範例可包括處理器、微處理器、電 路、電路元件(如電晶體、電阻器、電容器、電感器等 等)、積體電路、特殊應用積體電路(ASIC )、可編程 邏輯裝置(PLD )、數位信號處理器(DSP )、現場可編 -20- 201111975 程閘陣列(F P G A )、邏輯閘、暫存器、半導體裝置、晶 片、微晶片、晶片組等等。軟體之範例可包括軟體組件、 程式、應用、電腦程式、應用程式 '系統程式、機器程 式、操作系統軟體、中間軟體、韌體、軟體模組、常用程 式、子常用程式、函數、方法、程序、軟體介面、應用程 式介面(API)、指令集、運算碼、電腦碼、碼段、電腦 碼段、字 '値、符號、或上述之任何結合。可根據任何數 個因素來判斷是否使用硬體元件及/或軟體元件來實行一 實施例,如希望的運算率、電力位準、熱容限、處理循環 預算、輸入資料率、輸出資料率、記憶體資源、資料匯流 排速度、及其他設計及性能限制。 可使用措辭「耦合的」及「連接的」連同其衍生詞來 描述一些實施例。這些詞並非意圖作爲彼此之同義詞。例 如,可使用詞「連接」及/或「耦合」來敘述一些實施例 以指示互相直接實體或電性接觸之兩或更多元件。然而, S司「稱合」亦可指互相不直接接觸但仍互相合作或互動之 兩或更多元件。 可例如使用儲存指令或指令集之機器可讀取媒體或物 件來實行一些實施例,其若由機器,可令機器執行根據實 施例之方法及/或操作。此種機器可例如包括任何適當的 處理平台、運算平台、運算裝置、處理裝置、運算系統、 處理系統、電腦、處理器之類的,且可使用任何適合的硬 體及/或軟體結合來加以實行。機器可讀取媒體或物件可 例如包含任何適當類型的記憶體單元、記憶體裝置、記憶 -21 - 201111975 體物件、記億體媒體、儲存裝置、儲存物件、儲存媒體及 /或儲存單元,例如,記億體、可移除或不可移除式媒體 之類的。指令可包含任何適當類型的碼,如來源碼、編譯 碼、解譯碼、可執行碼、靜態碼、動態碼、加密碼及之類 的,使用任何適當的高階、低階、物件導向、視覺、編譯 及/或解譯程式語言加以實行。 除非另有所指,可理解到如「處理」、「運算」、 「計算」、「判斷」或之類的詞可指電腦或運算系統或類 似電子運算裝置的動作及/或程序,其將運算系統之暫存 器及/或記憶體內以物理(如電子)量表示之資料操縱及/ 或轉變成運算系統之記憶體、暫存器或其他資訊儲存、傳 送' 或顯示裝置內類似地表示爲物理量的其他資料。 應注意到無需以所述順序或任何特定順序執行在此所 述之方法。此外,可以序列或平行方式執行相關於在此所 示之方法所敘述的各種作業。 雖已在此顯示並敘述特定實施例,應理解到可以打算 達成相同目的之任何配置來替換所示之特定實施例。此揭 露意圖涵蓋各個實施例的任何及所有修改及變化。可了解 到上述說明僅爲例示性而非限制性。上述實施例之結合及 未特別在此說明之其他實施例對在閱讀上述說明後之熟悉 此技藝人士而言爲顯而易見。因此,各個實施例的範圍包 括任何其他應用,其中使用上述組成、結構、及方法。 須強調的是以符合37 C.F.R.段落 1.72(b)的方式提 供發明摘要,其要求能允許讀者迅速確定技術揭露之本質 -22- 201111975 的摘要。此摘要不應用來解釋或限制專利申請範圍之範圍 及意思。此外,在前述「實施方式」中,可見到將各個特 徵集結在單一實施例以使揭露流暢。此揭露方法不應解釋 成反映主張的實施例需要比每一項專利申請範圍中所明確 指出更多的特徵之意圖。更確切地,如下列專利申請範圍 所反映,發明性標的存在於比單一揭露實施例的所有特徵 更少。因此下列專利申請範圍在此包括在「實施方式」 中,其中每一項專利申請範圍獨立形成一個別較佳實施 例。在所附的專利申請範圍中,使用詞「包括 (including)」及「之中(in which)」分別作爲個別詞 「包含(comprising)」及「其中(wherein)」的白話英 文等效者。另外,詞「第一」、「第二」、及「第三」等 等僅用爲標記,且非意圖對其對象設下數値限制。 雖已藉由針對特定結構特徵及/或方法動作的表達方 式來說明標的,應了解到所附專利申請範圍中所界定的標 的並非絕對受限於上述特定特徵或動作。更確切地,上述 特定特徵及動作係揭露爲實行專利申請範圍之範例形式。 【圖式簡單說明】 第1圖描繪設備之一實施例。 第2圖描繪一範例邏輯流程的一實施例。 第3圖描繪根據一實施例請求減少電力耗損的一範例 通訊圖。 第4圖揭露根據一實施例返回啓動電力耗損狀態之一 -23- 201111975 範例通訊圖。 第5圖描繪一範例系統的一實施例。 【主要元件符號說明】 100 :設備 1 0 1 :第一處理器 102 :第二處理器 103 :整合輸入/輸出 104 :整合輸入/輸出 105 :記憶體 1 〇 6 :控制器 2 0 0 :編程邏輯 5 0 0 :系統 501、 502 :處理器 5 03 :整合輸入/輸出 5 04 :處理器通訊模組 505 :控制器通訊模組 -24-

Claims (1)

  1. 201111975 七、申請專利範圍 1. 一種方法,包含: 從複數個處理器之每一個接收請求之電力耗損狀態的 電力管理請求; 基於該些請求的電力耗損狀態發送減少電力耗損狀態 之電力管理請求至控制器,以快取資料; 命令該複數個處理器之每一個進入該減少電力耗損狀 態; 接收中斷以返回至啓動電力耗損狀態; 發送電力管理請求至該控制器以排出被快取的資料至 記憶體;以及 命令該複數個處理器之每一個進入該啓動電力耗損狀 態。 2. 如申請專利範圍第1項所述之方法,進一步包含: 判斷該複數個處理器之每一個的電力耗損狀態,其中 每一處理器具有預設電力耗損狀態。 3 .如申請專利範圍第1項所述之方法,其中該命令該 複數個處理器之每一個進入該減少電力耗損狀態包含: 在該控制器讓資料被快取之後,從該控制器接收電力 管理回應;以及 發送電力管理請求至該複數個處理器之每一個以進入 該減少電力耗損狀態。 4.如申請專利範圍第1項所述之方法,其中該命令該 複數個處理器之每一個進入該啓動電力耗損狀態包含: -25- 201111975 在排出該快取中之該資料至記憶體之後,從該控制器 接收回應;以及 發送電力管理請求至該複數個處理器之每一個以進入 該啓動電力耗損狀態。 5 .如申請專利範圍第1項所述之方法,其中該接收電 力管理請求包含經由點對點互連以接收電力管理請求。 6. 如申請專利範圍第1項所述之方法,其中該發送減 少電力耗損狀態之電力管理請求至控制器包含經由直接媒 體介面通訊發送減少電力耗損狀態之電力管理請求。 7. 如申請專利範圍第1項所述之方法,其中: 該從複數個處理器之每一個接收請求之電力耗損狀態 的電力管理請求包含: 從第一處理器接收第一電力耗損狀態,以及 從第二處理器接收第二電力耗損狀態;以及 該基於該些請求的電力耗損狀態發送減少電力耗損狀 態之電力管理請求至控制器以開始快取資料包含: 若該第一電力耗損狀態小於該第二電力耗損狀態,發 送該第二電力耗損狀態至該控制器作爲該減少電力耗損狀 態,以及 若該第一電力耗損狀態大於該第二電力耗損狀態,發 送該第一電力耗損狀態至該控制器作爲該減少電力耗損狀 態。 8 ·如申請專利範圍第1項所述之方法,其中該電力耗 損狀態爲由先進組態及電力介面(ACPI )規格所界定之 -26- 201111975 狀態。 9.一種設備,包含: 第一處理器,組態成進入減少電力耗損狀態,該第一 處理器包含整合輸入/輸出,組態成‘· 接收該減少電力耗損狀態的電力管理請求, 命令該第一處理器進入該減少電力耗損狀態, 接收中斷以返回至啓動電力耗損狀態,以及 命令該第一處理器進入該啓動電力耗損狀態。 1 〇.如申請專利範圍第 9項所述之設備,進一步包 含: 第二處理器,具有經由點對點互連而耦合至該第一處 理器之整合輸入/輸出,其中該第二處理器發送該減少電 力耗損狀態的電力管理請求。 1 1 ·如申請專利範圍第9項所述之設備,進一步包 含: 第二處理器’具有經由點對點互連而耦合至該第一處 理器之整合輸入/輸出;以及 第三處理器’具有經由點對點互連而耦合至該第一處 理益之整合輸入/輸出。 1 2 ·如申請專利範圍第9項所述之設備,進一步包 含: 親合至該第一處理器之記憶體,該記憶體組態成儲存 資料。 1 3 ·如申請專利範圍第9項所述之設備,進一步包 -27- 201111975 含: 經由直接媒體介面通訊而耦合至該第一處理器之控制 器。 1 4.如申請專利範圍第1 2項所述之設備,進一步包 含: 耦合至該控制器的外部裝置。 15. —種系統,包含: 複數個處理器,其中來自該複數個處理器之一處理器 包含整合輸入/輸出,包括: 處理器通訊模組,組態成判斷該複數個處理器的 每一個是否請求了減少電力耗損狀態,以及 控制器通訊模組,發送該減少電力耗損狀態之電 力管理請求,並在接收到中斷時發送啓動電力耗損狀態之 電力管理請求;以及 耦合至該複數個處理器之一或更多者的散熱器。 1 6.如申請專利範圍第1 5項所述之系統,其中該處 理器通訊模組進一步組態成: 命令該複數個處理器之每一個進入減少電力耗損狀 態。 1 7 ·如申請專利範圍第1 5項所述之系統,其中該處 理器通訊模組進一步組態成: 命令該複數個處理器之每一個返回到啓動電力耗損狀 能〇 1 8 .如申請專利範圍第1 5項所述之系統,進一步包 -28- 201111975 含: 控制器,組態成: 接收該減少電力耗損狀態之該電力管理請求, 在快取中儲存資料, 接收該啓動電力耗損狀態之該電力管理請求,以 及 從該快取釋放該資料。 1 9 ·如申請專利範圍第1 5項所述之系統,其中該複 數個處理器包含兩個處理器。 20.如申請專利範圍第1 5項所述之系統,其中該複 數個處理器包含四個處理器。 21· —種物件,包含含有指令之機器可讀取儲存媒 體,若執行該些指令會使系統: 從複數個處理器之每一個接收減少電力耗損狀態的電 力管理請求; 發送該減少電力耗損狀態之電力管理請求至控制器以 開始快取資料;以及 進入該減少電力耗損狀態。 22.如申請專利範圍第2 1項所述之物件,進一步包 含指令,若執行該些指令會使系統: 接收中斷以返回至啓動電力耗損狀態; 發送電力管理請求至該控制器以排出被快取的資料至 記憶體;以及 進入該啓動電力耗損狀態。 • 29 - 201111975 2 3.如申請專利範圍第21項所述之物件’進一步包含 指令,若執行該些指令會使系統: 判斷該複數個處理器之每一個的電力耗損狀態’其中 每一處理器具有預設電力耗損狀態。 2 4.如申請專利範圍第2 1項所述之物件’其中若執行 會使系統命令該複數個處理器之每一個進入該減少電力耗 損狀態的該些指令包含指令,若執行該些指令會使系統: 在該控制器讓資料被快取之後,從該控制器接收電力 管理回應;以及 發送電力管理請求至該複數個處理器之每一個以進入 該減少電力耗損狀態。 2 5 .如申請專利範圍第21項所述之物件,其中若執行 會使系統命令該複數個處理器之每一個進入啓動電力耗損 狀態的該些指令包含指令,若執行該些指令會使系統: 在排出該快取中之該資料至記憶體之後,從該控制器 接收回應;以及 發送電力管理請求至該複數個處理器之每一個以進入 該減少電力耗損狀態。 2 6 ·如申請專利範圍第21項所述之物件,其中該減少 電力耗損狀態爲由先進組態及電力介面(A C PI )規格所 界定之狀態C3。 2 7.如申請專利範圍第21項所述之物件,其中若執行 會使系統從處理器接收電力管理請求之該些指令包含指 令,若執行該些指令會使系統: -30- 201111975 從處理器經由點對點互連接收電力管理請求。 28.如申請專利範圍第21項所述之物件,其中若執行 會使系統電力管理請求至控制器的該些指令包含指令,若 執行該些指令會使系統: 經由直接媒體介面通訊發送電力管理請求至控制器。 2 9.如申請專利範圍第2 1項所述之物件,其中若執行 會使系統 從複數個處理器之每一個接收減少電力耗損狀態的電 力管理請求的該些指令包含指令,若執行該些指令會使系 統: 從第一處理器接收第一電力耗損狀態,以及 從第二處理器接收第二電力耗損狀態;以及 發送減少電力耗損狀態之電力管理請求至控制器以開 始快取資料的該些指令包含指令,若執行該些指令會使系 統: 若該第一電力耗損狀態小於該第二電力耗損狀態,發 送該第二電力耗損狀態至該控制器作爲該減少電力耗損狀 態,以及 若該第一電力耗損狀態大於該第二電力耗損狀態,發 送該第一電力耗損狀態至該控制器作爲該減少電力耗損狀 態。 -31 -
TW099115486A 2009-06-30 2010-05-14 用以減少電力耗損之方法,設備,系統及物件 TWI427472B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/495,446 US20100332877A1 (en) 2009-06-30 2009-06-30 Method and apparatus for reducing power consumption

Publications (2)

Publication Number Publication Date
TW201111975A true TW201111975A (en) 2011-04-01
TWI427472B TWI427472B (zh) 2014-02-21

Family

ID=43382089

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099115486A TWI427472B (zh) 2009-06-30 2010-05-14 用以減少電力耗損之方法,設備,系統及物件

Country Status (6)

Country Link
US (1) US20100332877A1 (zh)
JP (1) JP5208998B2 (zh)
KR (1) KR20110001984A (zh)
CN (1) CN101937265A (zh)
DE (1) DE102010025307A1 (zh)
TW (1) TWI427472B (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9026829B2 (en) 2010-09-25 2015-05-05 Intel Corporation Package level power state optimization
US9116692B1 (en) * 2010-12-10 2015-08-25 The Board Of Trustees Of The University Of Illinois System and method for improving power conversion for advanced electronic circuits
US8972707B2 (en) * 2010-12-22 2015-03-03 Via Technologies, Inc. Multi-core processor with core selectively disabled by kill instruction of system software and resettable only via external pin
WO2013100940A1 (en) * 2011-12-28 2013-07-04 Intel Corporation Cache memory staged reopen
US8775838B2 (en) * 2012-02-01 2014-07-08 Texas Instruments Incorporated Limiting the number of unexpected wakeups in a computer system implementing a power-saving preemptive wakeup method from historical data
US9547027B2 (en) 2012-03-30 2017-01-17 Intel Corporation Dynamically measuring power consumption in a processor
WO2013158116A1 (en) * 2012-04-20 2013-10-24 Hewlett-Packard Development Company, L.P. Voltage regulator control system
WO2013165357A1 (en) * 2012-04-30 2013-11-07 Intel Corporation Master slave qpi protocol for coordinated idle power management in glueless and clustered systems
US9418035B2 (en) 2012-10-22 2016-08-16 Intel Corporation High performance interconnect physical layer
KR102063716B1 (ko) * 2013-05-14 2020-02-11 삼성전자주식회사 데이터를 기반으로 전력을 관리하는 프로세싱 장치 및 그 장치를 이용한 방법
CN104281539B (zh) * 2013-07-10 2019-02-26 北京旋极信息技术股份有限公司 一种缓存管理方法及装置
CN104345861B (zh) * 2013-08-07 2017-05-24 联想(北京)有限公司 一种数据处理方法和装置及电子设备
US9465432B2 (en) 2013-08-28 2016-10-11 Via Technologies, Inc. Multi-core synchronization mechanism
US10198269B2 (en) 2013-08-28 2019-02-05 Via Technologies, Inc. Dynamic reconfiguration of multi-core processor
US20160187958A1 (en) * 2014-12-24 2016-06-30 Intel Corporation Techniques for managing power and performance for a networking device
CN110121818B (zh) * 2017-01-06 2023-08-01 伊顿智能动力有限公司 用于电气装置的控制系统
US10795429B2 (en) * 2018-06-22 2020-10-06 Blackberry Limited Method and system for asset tracking
US10964290B2 (en) 2018-12-28 2021-03-30 Disney Enterprises, Inc. Selective reduction of pixel intensity to enhance energy efficiency during display of an image
CN111045738B (zh) * 2019-11-29 2023-12-29 RealMe重庆移动通信有限公司 电子设备控制方法、装置、电子设备及存储介质
CN113495611A (zh) * 2020-03-20 2021-10-12 龙芯中科技术股份有限公司 功耗管理电路及芯片
CN111722559B (zh) * 2020-05-18 2022-03-08 四川九洲电器集团有限责任公司 一种基于dsp和fpga架构的低功耗处理方法

Family Cites Families (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4313160A (en) * 1976-08-17 1982-01-26 Computer Automation, Inc. Distributed input/output controller system
JPH0462614A (ja) * 1990-06-30 1992-02-27 Nec Home Electron Ltd 携帯型データ処理装置
JPH04160422A (ja) * 1990-10-23 1992-06-03 Matsushita Electric Ind Co Ltd 低消費電力型情報処理装置
JP2720838B2 (ja) * 1995-06-19 1998-03-04 日本電気株式会社 データ転送装置
JP2865131B2 (ja) * 1996-04-26 1999-03-08 日本電気株式会社 データ転送方式
US6105142A (en) * 1997-02-11 2000-08-15 Vlsi Technology, Inc. Intelligent power management interface for computer system hardware
US6065121A (en) * 1998-03-31 2000-05-16 Compaq Computer Corporation Control of computer system wake/sleep transitions
TW374871B (en) * 1998-08-12 1999-11-21 Windbond Electronics Corp Control circuit and waking method by a peripheral equipment when the computer enters into the standby status
US6775785B1 (en) * 2000-09-29 2004-08-10 Intel Corporation Method and apparatus for access to resources not mapped to an autonomous subsystem in a computer based system without involvement of the main operating system
TWI282918B (en) * 2000-11-13 2007-06-21 Intel Corp Method, device, and system for placing a processor in an idle state
US6748548B2 (en) * 2000-12-29 2004-06-08 Intel Corporation Computer peripheral device that remains operable when central processor operations are suspended
US6952748B1 (en) * 2001-01-02 2005-10-04 Advanced Micro Devices, Inc. Voltage request arbiter
US6976181B2 (en) * 2001-12-20 2005-12-13 Intel Corporation Method and apparatus for enabling a low power mode for a processor
FI116702B (fi) * 2001-12-20 2006-01-31 Nokia Corp Dynaaminen tehonsäätö integroiduissa piireissä
US6968468B2 (en) * 2002-02-25 2005-11-22 O2 Micro, Inc. Digital computer utilizing buffer to store and output data to play real time applications enabling processor to enter deep sleep state while buffer outputs data
US7055046B2 (en) * 2002-06-28 2006-05-30 Microsoft Corporation Power management architecture for defining component power states under a global power state and applying a new component power state when a new component power state is greater than a registered power state floor
US7117379B2 (en) * 2002-08-14 2006-10-03 Intel Corporation Method and apparatus for a computing system having an active sleep mode
US6957355B2 (en) * 2002-09-18 2005-10-18 Sun Microsystems, Inc. Method and system for dynamically adjusting storage system write cache based on the backup battery level
US7219241B2 (en) * 2002-11-30 2007-05-15 Intel Corporation Method for managing virtual and actual performance states of logical processors in a multithreaded processor using system management mode
US7191349B2 (en) * 2002-12-26 2007-03-13 Intel Corporation Mechanism for processor power state aware distribution of lowest priority interrupt
US7068080B1 (en) * 2003-01-17 2006-06-27 Xilinx, Inc. Method and apparatus for reducing power consumption within a logic device
JP3857661B2 (ja) * 2003-03-13 2006-12-13 インターナショナル・ビジネス・マシーンズ・コーポレーション 情報処理装置、プログラム、及び記録媒体
US20050138296A1 (en) * 2003-12-18 2005-06-23 Coulson Richard L. Method and system to alter a cache policy
US7698575B2 (en) * 2004-03-30 2010-04-13 Intel Corporation Managing power consumption by requesting an adjustment to an operating point of a processor
US7558884B2 (en) * 2004-05-03 2009-07-07 Microsoft Corporation Processing information received at an auxiliary computing device
US7360103B2 (en) * 2004-05-21 2008-04-15 Intel Corporation P-state feedback to operating system with hardware coordination
US7500123B2 (en) * 2004-06-28 2009-03-03 Ati Technologies Ulc Apparatus and method for reducing power consumption in a graphics processing device
US7451333B2 (en) * 2004-09-03 2008-11-11 Intel Corporation Coordinating idle state transitions in multi-core processors
US7426648B2 (en) * 2004-09-30 2008-09-16 Intel Corporation Global and pseudo power state management for multiple processing elements
US7290153B2 (en) * 2004-11-08 2007-10-30 Via Technologies, Inc. System, method, and apparatus for reducing power consumption in a microprocessor
US7263621B2 (en) * 2004-11-15 2007-08-28 Via Technologies, Inc. System for reducing power consumption in a microprocessor having multiple instruction decoders that are coupled to selectors receiving their own output as feedback
TWI247218B (en) * 2004-11-24 2006-01-11 Via Tech Inc Computer system and power state switching method thereof
US20060171244A1 (en) * 2005-02-03 2006-08-03 Yoshiyuki Ando Chip layout for multiple cpu core microprocessor
US7454632B2 (en) * 2005-06-16 2008-11-18 Intel Corporation Reducing computing system power through idle synchronization
US7558981B2 (en) * 2005-10-18 2009-07-07 Dot Hill Systems Corp. Method and apparatus for mirroring customer data and metadata in paired controllers
US7516342B2 (en) * 2005-12-30 2009-04-07 Intel Corporation Method, apparatus and system to dynamically choose an optimum power state
TW200727133A (en) * 2006-01-03 2007-07-16 Via Tech Inc Central processing unit power saving method
US7437584B2 (en) * 2006-02-27 2008-10-14 Atmel Corporation Apparatus and method for reducing power consumption in electronic devices
US7778838B2 (en) * 2006-09-29 2010-08-17 Intel Corporation Apparatus, system and method for buffering audio data to allow low power states in a processing system during audio playback
US8527709B2 (en) * 2007-07-20 2013-09-03 Intel Corporation Technique for preserving cached information during a low power mode
US7962771B2 (en) * 2007-12-31 2011-06-14 Intel Corporation Method, system, and apparatus for rerouting interrupts in a multi-core processor
US8156362B2 (en) * 2008-03-11 2012-04-10 Globalfoundries Inc. Hardware monitoring and decision making for transitioning in and out of low-power state
US8037380B2 (en) * 2008-07-08 2011-10-11 International Business Machines Corporation Verifying data integrity of a non-volatile memory system during data caching process
US8112647B2 (en) * 2008-08-27 2012-02-07 Globalfoundries Inc. Protocol for power state determination and demotion

Also Published As

Publication number Publication date
TWI427472B (zh) 2014-02-21
JP5208998B2 (ja) 2013-06-12
CN101937265A (zh) 2011-01-05
KR20110001984A (ko) 2011-01-06
JP2011014135A (ja) 2011-01-20
US20100332877A1 (en) 2010-12-30
DE102010025307A1 (de) 2011-03-03

Similar Documents

Publication Publication Date Title
TW201111975A (en) Method and apparatus for reducing power consumption
US9740645B2 (en) Reducing latency in a peripheral component interconnect express link
US8312299B2 (en) Method and apparatus for dynamic power management control using serial bus management protocols
US8359436B2 (en) Core snoop handling during performance state and power state transitions in a distributed caching agent
US20140215016A1 (en) Communication method, communication apparatus and electronic device
US7529955B2 (en) Dynamic bus parking
US20120054523A1 (en) Electronic device and data transmission method of the same
CN113672539A (zh) 通过接口的现有辅助引脚的边带信号传输
EP3032373B1 (en) Device power management state transition latency advertisement for faster boot time
KR20120096858A (ko) 모바일 디바이스의 어플리케이션 프로세서의 원격 시동
CN103765345A (zh) 用于降低平台中空闲链路功率的方法和装置
US20180181186A1 (en) Buffering data from high-speed i/o to enable longer reduced power consumption state residency
US9541987B2 (en) Generic host-based controller latency method and appartus
WO2011157138A2 (zh) 多核路由器
US20140006826A1 (en) Low power low frequency squelch break protocol
US20130179612A1 (en) Controlling devices via advance notice signaling
US20200150978A1 (en) Technologies for optimizing resume time for media agnostic usb
EP2808758B1 (en) Reduced Power Mode of a Cache Unit
WO2015135468A1 (en) Systems and methods for messaging-based fine granularity system-on-a-chip power gating
US20160219525A1 (en) System and method for soc idle power state control based on i/o operation characterization
WO2012167520A1 (zh) 自动功耗控制方法及系统
TWI397808B (zh) 多處理器系統及其動態省電方法
CN104753830A (zh) 基带芯片及其数据处理方法
TW201333969A (zh) 在效能增強模式下由串列式快閃記憶體與記憶體控制器執行的方法
KR101267611B1 (ko) 고속무선통신모뎀에서 외부 장치에 저장된 펌웨어 실행 방법