TW201037726A - System and method of determining memory access time of a memory - Google Patents

System and method of determining memory access time of a memory Download PDF

Info

Publication number
TW201037726A
TW201037726A TW098141547A TW98141547A TW201037726A TW 201037726 A TW201037726 A TW 201037726A TW 098141547 A TW098141547 A TW 098141547A TW 98141547 A TW98141547 A TW 98141547A TW 201037726 A TW201037726 A TW 201037726A
Authority
TW
Taiwan
Prior art keywords
clock signal
memory
phase
phase offset
logic level
Prior art date
Application number
TW098141547A
Other languages
English (en)
Inventor
Nan Chen
Zhiqin Chen
Varun Verma
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201037726A publication Critical patent/TW201037726A/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31725Timing aspects, e.g. clock distribution, skew, propagation delay
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C29/50012Marginal testing, e.g. race, voltage or current testing of timing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C29/56012Timing aspects, clock generation, synchronisation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Memory System (AREA)

Description

201037726 六、發明說明: 【發明所屬之技術領域】 本發明係關於一種決定記憶體之記憶體存取時間之系統 及方法。 【先前技術】 在計算系統中’記憶體潛時或記憶體存取時間為開始對 資料之請求直至自記憶體擷取所請求之資料之間的時間。 可測試記憶體以決定其記憶體存取時間。舉例而言,給定 δ己憶體之§己憶體存取時間指示記憶體可多快地提供資料, 此了允a午§十异系統中之更多積極時序(aggressive timin幻。 又,可藉由比較經決定之記憶體存取時間與臨限記憶體存 取時間而測試記憶體以決定該給定記憶體是否「通過」或 未通過」。如應瞭解,若將計算系統中之時序設定成太 積極(例如,歸因於記憶體之記憶體存取時間之不正確的 估汁),則可發生記憶體錯誤,因為該記憶體可能不能夠 足夠快速地為其他系統元件提供資料。 圖1"兑明用於測试§己憶體之記憶體存取時間的習知記愧 體測試組態。如圖1中所展示,該習知記憶體測試組態包 括一輸入暫存器(IREG)' —記憶體105(例如,隨機存取記 憶體(RAM)、唯讀記憶體(R〇M)等)及一輸出暫存器 (OREG) 110。雖然經說明為單獨元件,但IREq丨〇〇、記憶 體105及OREG 110可共同地包含可囊封於一包裝器 (wrapper)内之一記憶體模組。 芩看圖1,IREG 100、記憶體105及〇REG 11〇各自連接 145118.doc 201037726 至一輸入匯流排。如所展示,IREG 100自該輸入匯流排接 收記憶體命令資訊(例如,位址位置Addr、關於寫入命令 之資訊、關於讀取命令之資訊等)。IREG接收輸入暫存器 時脈信號ICLK,記憶體105接收記憶體時脈信號MCLK且 OREG 110接收輸出暫存器時脈信號OCLK。 在一實例中,假定輸入匯流排上之記憶體命令資訊對應 於寫入命令。IREG 100在該IREG 100之設置時間之後於 ICLK之上升緣鎖存寫入命令資訊(例如,寫入位址等)。此 資訊在一時脈至佇列延遲之後到達輸入暫存器輸出。接下 來,在記憶體105之設置時間之後,MLCK之上升緣基於來 自IREG 1 00之經鎖存之寫入命令資訊而在該記憶體105處 開始寫入命令。同樣地,若輸入匯流排上之記憶體命令資 訊對應於讀取命令,則IREG 100在該IREG 100之設置時間 之後於ICLK之上升緣鎖存讀取命令資訊。接著,在記憶 體105之設置時間之後,MLCK之上升緣基於來自IREG 100之經鎖存之讀取命令資訊而在記憶體105處開始讀取命 令0 如應瞭解,對於讀取操作而言,OCLK之時序經組態以 使得OCLK之上升緣對應於儘可能接近於記憶體1 05完成讀 取操作之後的時間。換言之,OCLK應自MCLK大體上經 偏移該記憶體存取時間。因此,OREG 11 0在該OREG 110 之設置時間之後於OCLK之上升緣鎖存讀取資料。如圖1中 所展示,可經由輸出匯流排將經鎖存之讀取資料讀出至輸 出引腳。如應瞭解,若OCLK自MLCK之偏移小於記憶體 145118.doc 201037726 存取時間,則將由OREG 110鎖存不正確的資料。
習知地,為了決定記憶體105之記憶體存取時間,OCLK 最初自MCLK經偏移一相對較高量。接下來,調整OCLK •且移動OCLK使其接近MCLK(以增量形式),直至開始發生 , 記憶體錯誤。在此狀況下之記憶體錯誤的發生指示OREG 110由於OCLK太接近MCLK而鎖存不正確的資料,此係因 為OCLK與MCLK之間的偏移小於記憶體105之記憶體存取 時間。基於此過程,可如下決定記憶體存取時間: Ο tACCESS_MEM ~ tpad_MCLK_OCLK(min) + tMCLK_OCLK_skew " twiRE_delay ~ tsETUP_OREG***(l) 其中tACCESS_MEM表示記憶體1〇5之經計鼻之記憶體存取時 間,tpad_MCLK_OCLK(min) 表示在未發生記憶體錯誤時在MCLK 與OCLK之間的經量測之最小偏移;tMCLK— OCLK_skew 表不 MCLK與OCLK之間的模擬錯離度(skew) ; tWIRE_deiay表示模 擬佈線傳播延遲;tsETUP_ OREG 表示OREG 110之模擬設置時 間。 ❹ 在專式 1 中’模擬參數 twiRE_deIay、tsETUP_OREG 及 tMCLK_〇CLK_skew 大體上歸因於寄生提取(parasitic extraction)或時序收斂 (timing closure)工具(例如,PRIMETIME)之結果而得到。 * 模擬參數t\viRE_ .delay、tsETUP_OREG 及 tMCLK_OCLK_skew 減小記憶 體存取時間tACCESS_MEM之決定的精確度。 【發明内容】 本發明之一實施例係針對一種決定一記憶體之記憶體存 取時間之方法,其包括:量測由該記憶體使用之一第一時 脈信號與用作一參考時脈信號之一第二時脈信號之間的一 145118.doc 201037726 第一相位錯離度;量測該記憶體完成一給定讀取操作時由 該記憶體輸出的該第一時脈信號之一延遲版本與該第二時 脈信號之間的一第二相位錯離度;及基於該第—相位錯離 度及該第二相位錯離度決定該記憶體之一記憶體存取時 間。 本發明之另一實施例係針對一種經組態以決定一記憶體 之一記憶體存取時間之系統,其包括:用於量測由該記憶 體使用之一第一時脈信號與用作一參考時脈信號之一第二 時脈信號之間的一第一相位錯離度之構件;用於量測在該 記憶體完成一給定讀取操作時由該記憶體輸出的該第一時 脈信號之一延遲版本與該第二時脈信號之間的一第二相位 錯離度之構件;及用於基於該第一相位錯離度及該第二相 位錯離度決定該記憶體之一記憶體存取時間之構件。 本發明之另一實施例係針對一種經組態以決定一記憶體 之一記憶體存取時間之系統,其包括:一第一相位偵測 器,其具有第一輸入端及第二輪入端,該第一輸入端經由 具有一第一佈線延遲之一第一佈線路徑而連接至一記憶體 時脈t號且該第二輸入端經由具有一第二佈線延遲之一第 二佈線路徑而連接至一參考時脈信號;一第二相位偵測 器,其具有第三輸入端及第四輸入端,該第三輸入端經由 ’、有第一佈線延遲之一第二佈線路控·而連接至該記憶體 時脈信號且該第四輸入端經由具有一第四佈線延遲之一第 四佈線路徑而連接至該參考時脈信號,該第三佈線路徑包 括延遲該第三佈線延遲之一記憶體部分;一第一取樣器, 14511B.doc -6- 201037726 其經組恕以藉由指+ 资 扣不5亥第—相位偵測器之該第一輸入端盘 Ο Ο 該第二輪入端何時同步而量測經由該第一佈線路徑之= 隐體時脈仏號與經由該第二佈線路徑之該參考時脈信號之 !的二第—相位錯離度;-第二取樣器,其經組態以藉由 =不該第二相位積測器之該第三輸人端與該第四輸入端何 吟同步而1測經由該第三佈線路徑之該記憶體時脈信號盘 經由該第四佈線路徑之該參考時脈信號之間的—第二相位 在曰離度,及-處理裝置,其經組態以基於該第—相位錯離 度及該第:純錯離度決定該記《之-錢體存取時 間。 【實施方式】 隨附圖式、mx協助描述本發明之實施例且僅經提供 以用於說明該等實施例而非對其加以限制。 在針對本發明之特定實施例之以下描述及相_式中揭 不本發明之實施例。可在不脫離本發明之範田壽的情況下咬 計替代實施例。另外,本發明之熟知元件將不被詳細描述 或將省略以免混淆本發明之相關細節。 詞「例示性」及/或「實例」在本文中用以意謂「充當 實:、例項或說明」。本文中經描述為「例示性」及/或 「實例」之任何實施例未必被解釋為比其他實施例較佳或 有利。同樣地,術語「本發明之實施例」並不要求本發明 之所有實施例包括所論述之特徵、優點或操作模式。 本文中所使用之術語係僅出於福述特定實施例之目的, 且不意欲限制本發明之實施例。如本文中所使用,單數形 】45】18.doc 201037726 式一」及「該」意欲亦包括複數形式,除非上 一 卜工f文另外 明確指示。應進一步理解,術語「包含」及/或「包括 在於本文中使用時指定所述特徵、整數、步驟、操作、元 件及/或組件之存在,但並不排除一或多個其他特徵、整 數、步驟、操作、元件、組件及/或其群組 加。 另外’依據將由(例如)計算裝置之元件執行之動作的序 列來描述許多實施例。應認識到,可藉由特定電路(例 如,特殊應用積體電路(ASIC))、藉由正由—或多個處= 器執行之程式指令或藉由兩者之組合來執行本文中所=述 之各種動作。另外’可認為本文中所描述之此等動作二 列完全體現於任何形式之電腦可讀儲存媒體内,該電腦可 讀儲存媒體具有儲存於其巾之—㈣目應之電腦指令,該等 指令在被執行後將使相關聯之處理器執行本文中所描述之 功能性。因此,本發明之各種實施例可以若干不同:: 來體現’已預期所有該等形式皆在所主張之標的物之範: 内。另外,對於本文中所描述之實施例中之每—者而言了 任何該等實施例之相應形式可在本文中被描述為 「經組態以」執行所描述之動作的「邏輯」。 本發明之實施例大體而言係針對使用―」或多個相位_ 益決定給定記憶體之記憶體存取時間。因&,下文 2至圖5描述相位偵測器之實例钍 、_ 例、、,°構及刼作,其後接著描述 本發明之以-方式部署該相幻貞測器以便精確地決 體存取時間的實施例。 145118.doc 201037726 ☆圖2說明一相位谓測器組態。#看圖2,該相位谓測器組 態包括分別產生時脈信號Clk-a及Clk_b之第一時脈產生器 及第二時脈產生器2G5。將時脈信號Clk—a及Clk_b提供 至一相位偵測器21〇。在時脈產生器2〇〇及2〇5與相位偵測 .胃⑽之間’時脈信號⑽^及⑽^分別經延遲了佈線延 遲^及I。如將在下文中更詳細描述,相位伯測器21〇輸 出才曰示Clk_a與Clk_b之間的相位差之輸出信號〇υτ。 0 ®⑨Θ根據本發明之—貫施例之相位Ϊ貞測H 21G。在圖 3之實例巾’相位㈣器21()包括複數個反相器及ναν〇 閘。相位偵測器210接收兩個時脈信號Clk_a&ak_b且提 供輸出(OUT)。若cik_a之上升緣滯後於Clk—b之上升緣, 則輸出第-邏輯位準。或者,KIk_b之上升緣滯後於 Clk_a之上升緣,則輸出第二邏輯位準。圖3之結構及内部 反相器及邏輯閘之功能將^由—般熟習此項技術者瞭 解,且為簡潔起見將不進行進一步詳細論述。另外,雖然 〇 圖3說明一個可能的相位偵測器實施,但應瞭解,許多不 同的相位偵測器組態係可能的,且可在本發明之其他實施 例中部署任何類型之熟知相位偵測器。 圖4及圖5說明根據本發明之—實施例的相位偵測器2ι〇 處之L號的波形圖。詳言之,圖4說明匚仏―&之上升緣滯後 於cik__b之上升緣之實施例,且圖5說明cik—&之上升緣超 刖於Clk_b之上升緣之貫施例。大體而言,如上文所論 述,參考相位債測器210’若^化^之上升緣落後於c】k_b 上升緣,則OUT將停留於第—邏輯位準(例如,較高邏 145118.doc 201037726 輯位準或邏輯「i ^ m 」)右Clk—a之上升緣超前於c〗k_b之上 升緣貞丨OUT將停留於第二邏輯位準(例如,較低邏輯位 準或邏輯〇」)。目此,信號QUT可用以指示輸人_H 號之間的相位差。 在貝例同步過程中,相位偵測器2丨0可最初設定cik_a 之上升緣落後於k h 、Clk-b之上升緣,且可朝向Clk—b之上升緣 緩fe地调整C1 k a之上斗給 -r —川1 —I上升緣。可在Clk—b之下降緣對輸出信 號OUT進行取樣。在取樣债測到輸出信號㈤τ已自第一邏 輯位準切換至第二邏輯位準時,Clk—a及cik—b之上升緣同 步士將在下X中更詳細地描a,上文所描述之同步過程 可用於(右干)量測過程中以決定記憶體之記憶體存取 間。 圖6說明根據本發明之—實施例的用於決定記憶體存取 時間之程序。下文中’將圖6之程序描述為在圖1之記憶體 測試組態上執行,圖1之記憶體測試組態包括-輪入暫存 器(IREGMOO、—記憶體1〇5及一輪出暫存器(〇臟川〇, 如在上文之【先前技術】段落内更詳細描述的。然而,應 瞭解’圖6之程序可替代地應料本發明之其他實施財 之任何類型的記憶體組態。 圖7說明一相位偵測器組態。如圖7中所展示,一相位偵 測器7 i 0經組態以接收隐尺及〇CLK且將輸出信號術輸 出至取樣器715。在一實例中’圖7之相位俄測器71〇可對 應於圖3之相位偵測器210。如關於圖1所論述,Mclk為用 於記憶體105之記憶體時脈信號且〇CLK為用於輸出暫存器 145118.doc -10- 201037726 no之輪出暫存器時脈信號。與圖1之描述不同,如用於本 發明之實施例中之OCLK表示相位偵測器輸出之間的參考 時脈信號(例如,如在圖6之600及605中,且未必作為暫存 器時脈信號)。取樣器715經組態以對輸出信號〇υτ進行取 樣。下文關於圖6之600論述相位偵測器71〇及取樣器715之 額外功能性。下文中關於等式2更詳細地描述要素 △iTwire、〜丁則々、Apd。 ❹ 參看圖6 ’在600中,取樣器715量測肘(:1^與〇(::1^之間 的錯離度。舉例而言,可藉由使用如上文所論述2Mclk 與OCLK之同步而執行600之錯離度量測。因此,在6〇〇 中,一時脈產生器(未圖示)朝向MCLK之上升緣移動〇cLK 之上升緣。同時,取樣器715對輸出信號01ΓΓ進行取樣。 當取樣器71 5偵測到輸出信號out自第一邏輯位準(例如, 較高邏輯位準或邏輯「1」)轉變至第二邏輯位準(例如,較 低邏輯位準或邏輯「〇」)時,取樣器7丨5記錄時脈錯離 ◎ 度。輸出信號01;丁之轉變意味在相位偵測器輸入端處之 MCLK與OCLK之同步。可如下表示經記錄之時脈錯離 度: DTI = T〇clki - Tmclki = A,Twire - A2Twire - Apd (2) 其中DTI或(T0CLK丨-TMCLK1)表示〇CLK^ MCLK之間的時脈 錯離度;MTwire為記憶體時脈信號厘(:1^1<:自晶片襯墊(未 圖示)至相位偵測器710之寄生時序延遲;△2丁研丨]^為輸出時 脈信號OCLK自晶片襯墊(未圖示)至相位偵測器71〇之寄生 時序延遲,且Apd為相位偵測器7丨〇之相位偵測器解析度誤 145118.doc 201037726 差。 圖8說明另一相位偵測器組態。記憶體ι〇5經組態以接收 MCLK且執订§己憶體讀取操作。一旦記憶體操作完成(例 如,在用於記憶體操作之記憶體存取時間之後),記憶體 105便將MCLK之「延遲」版本(在圖8中經表示為d_)轉 遞至相位偵測器810。相位偵測器81〇亦經組態以接收 OCLK(類似於圖7之相位偵測器71〇)且將輸出信號㈤丁輸 出至取樣器815。取樣器815經組態以對輸出信號〇υτ進行 取樣。下文關於圖6之605論述記憶體105、相位偵測器81〇 0 及取樣器8 1 5之額外功能性。 參看圖6,在605中,取樣器815量測〇CLK與MCLK之 「延遲」版本或dout之間的錯離度。換言之,取樣器815 量測OCLK與MCLK(亦即,肌⑶之「未延遲」版本)加上 等於記憶體存取時間之偏移之間的錯離度。記憶體如加經 組態以輸出給定位元序列(例如,〇1〇1)以促進邊緣偵測。 接下來,時脈產生器使]^(:1^1<:之上升緣與〇CLK之上升緣 對準,使得dout落後於0CLK之上升緣而上升。接下來,Q 時脈產生器「向前」移動MCLK之上升緣使得經延遲之 CLK或dout之上升緣接近〇clk之上升緣。與以上步驟同 時發生的疋,取樣器8 15對相位偵測器8 10之輸出信號〇υτ 進行取樣。當經延遲之MClk或dout之上升緣到達及/或超 *
過OCLK之上升緣時,輸出信號〇υτ自第一邏輯位準(例 如,較高邏輯位準或邏輯「i」)轉變至第二邏輯位準(例 如,較低邏輯位準或邏輯「〇」)。就此而言,取樣器SB 145118.doc 12 201037726 記錄MLCK與OCLK之間的時脈錯離度。可如下表示經記 錄之時脈錯離度: DT2 = T〇CLK2 - TMClk2 = AjTwire - A2TWire - Apd + Tacc (3) 其中DT2或(TOCLK2-TMCLK2)表示〇CLK與經延遲之]viCLK或 dout之間的時脈錯離度;為記憶體時脈信號mclK 自晶片襯墊(未圖示)至記憶體105之寄生時序延遲; △aTwire為輸出時脈信號0CLK自晶片襯墊(未圖示)至相位 0 偵測器810之寄生時序延遲;Apd為相位偵測器81〇之相位 偵測器解析度誤差;且Tacc為由記憶體1 〇5執行之記憶體 操作之記憶體存取時間。在等式2中,並未在記憶體1 〇 5與 相位偵測器810之間說明寄生時序延遲,因為假定寄生時 序延遲相對較小(例如,因為相位偵測器8 1 〇經置放成接近 於記憶體輸出端,此減小寄生時序延遲)。 返回至圖6’ 一旦取樣器715決定OCLK與MCLK之間的 錯離度(600)且取樣器815決定OCLK與dout之間的錯離度 Q (605) ’則在615中計算記憶體存取時間(例如,藉由與取樣 器715及815通信之處理實體,諸如,下文所描述之圖9之 處理裝置900)。藉由自DT2(見等式3)減去DT1(見等式2)來 1 計算記憶體存取時間。舉例而言,取樣器71 5及815可與一 處理單元(未圖示)共用DT1及DT2,該處理單元可計算DT1 與DT2之間的差值以決定記憶體存取時間。如一般熟習此 項技術者應瞭解,除記憶體存取時間Tacc之外,自DT2減 去DT1會使每一參數(亦即’ AJwire、Δ2Τ、ν^及Δροί)相消。 圖9說明根據本發明之另一實施例之相位偵測器組態。 145118.doc -13- 201037726 詳言之,圖9說明呈現於圖7及圖8内之元件的組合。為簡 潔起見,藉此將不進一步詳細論述呈現於圖9内之元件。 如所展示,OCLK可自同一「源」或晶片襯墊耦接至相位 偵測器710及810兩者,且MLCK可自同一源或晶片襯墊耦 接至記憶體105及相位偵測器71〇兩者。另外,在圖9中, 可將相位偵測器710及810中之每一者定位成相對接近於記 憶體105以便減小其中之佈線延遲。若此不可能,則在一 實例中,相位偵測器710及810可經定位以減小佈線延遲效 應。圖9中進一步展示一處理裝置900,該處理裝置9〇〇經 組態以藉由基於由取樣器715及815量測或指示之第一相位 錯離度及第二相位錯離度而決定記憶體1〇5之記憶體存取 時間來執行圖6之6 1 0。 因此,在本發明之一實施例中m憶體之記憶體時 脈^號及充當參考之輸出時脈信號投送至第一相位偵測 器。可將記憶體時脈信號進一步投送至記憶體,其中記憶 體經組態以將記憶體時脈信號之延遲版本輸出至第二相位 偵測器。在記憶體處所招致之延遲之量實f上等於供該記 隐體執行記憶體讀取操作之記憶體存取㈣。㈣輸出時 娩技送至第二相位偵測器。第一及第二相位偵測器接 者量測其各別信號之間的錯離度,其中錯離度為基於各別 相位㈣器處之同步程序的各別信號之間的偏移之「快照 (ap shot)」。接著藉由使與所接收信號相關聯之特定延遲 相消而採用錯離度之間的差值以決定記憶體存取時間,該 等延遲在兩個相位偵測器處為常見的。因&,與習知技術 145118.doc •14- 201037726 相比,可決定記憶體之更精確記憶體存取時間。 热習此項技術者應瞭解,可使用多種不同的技術及技蓺 中之任一者來表示資訊及信號。舉例而言,可藉由電壓、 電流、電磁波、磁場或磁粒子、光學場或光學粒子或其任 何組合來表示可能貫穿以上描述而參考之資料、指令、命 令、資訊、信號、位元、符號及碼片。 另外,熟習此項技術者應瞭解,結合本文中所揭示之實 〇 施例而描述之各種說明性邏輯區塊、模組、電路及演算法 步驟可實施為電子硬體、電腦軟體或兩者之組合。為了清 疋地說明硬體及軟體之此可互換性,各種說明性組件、區 塊、模組、電路及步驟已在上文大體按其功能性加以描 述。該功能性係實施為硬體還是軟體視特定應用及強加= 整個系統上之設計約束而定。熟習此項技術者可針對每二 特定應用以變化之方式來實施所描述之功能性,但該等實 施決策不應被解釋為引起脫離本發明之範疇。 〇 可藉由通用處理器、數位信號處理器(DSP)、特殊應用
積體電路(ASIC)、場可程式化閘陣列(FpGA)或其他可程式 化城輯4置、離散閘或電晶體邏輯、離散硬體組件或其經 设计以執打本文中所描述之功能的任何組合來實*或執行 結合本文中所揭示之實施例而描述的各種說明性邏輯區 塊板組及電路。通用處理器可為微處理器,但在替代例 中’處理器可為任何習知處理器、控制器、微控制器或狀 態機。亦可將處理器實施為計算裝置之組合,例如,一 DSP與一微處理器之組合、複數個微處理器、結合一 DSP 145118.doc -15- 201037726 核心之一或多個微處理器或任何其他該組態。 結合本文中所揭示之實施例而描述的方法、序列及/或 演算法可直接體現於硬體中、由處理器執行之軟體模組中 或該兩者之組合中。軟體模組可駐留於RAM記憶體、快閃 記憶體、ROM記憶體、EPROM記憶體、EEPROM記憶體、 暫存器 '硬碟、抽取式碟片、CD_R〇M或此項技術中已知 之任何其他形式之儲存媒體中。例示性儲存媒體耦接至處 理器,使得該處理器可自該儲存媒體讀取資訊及將資訊寫 入至該儲存媒體。在替代例中,儲存媒體可與處理器成— 體式。處理态及儲存媒體可駐留於ASIC中。asic可駐留 於使用者終端機(例如,存取終端機)中。在替代例中,處 理器及儲存媒體可作為離餘件而駐留於❹者終端機 中。 戌
在-或多個例示性實施例中,可以硬體、軟體、物體或 ,、任何組合來實施所描述之功能。若以軟體來實施,則功 =可作為—或多個指令或程式碼而儲存於電腦可讀婵體上 或經由電腦可讀媒體而傳輸。電腦可讀媒體包括電腦J ==媒:兩者’通信媒體包括促進將電腦 肖由貫例而非限制, 可包含 Ram、R0M、EEpR〇M、cd r ^ 1 媒體 器、磁碟儲存器或其他磁性儲存裝置,或可用=碟儲存 存呈指令或資料結構之形式的所 1栽運或儲 的任何其他媒體。X,任何連接被適㈣稱=電腦存取 田地%為電腦可讀媒 145118.doc J6 201037726 肢舉例而s,若使用同軸電纜、光纖纜線、雙絞線、數 位用戶線(DSL)或諸如紅外線、無線電及微波之無線技術 而自網站、伺服器或其他遠端源傳輸軟體,則同軸電纜、 光纖、·見線、雙紋線、DSL或諸如紅外線、無線電及微波之 無線技術包括於媒社定義巾。如本文巾所使用,磁碟及 光碟包括緊密光碟(CD)、雷射光碟、光學光碟、數位多功 能光碟(DVD)、軟碟及咖,光碟,其中磁碟通常以磁性 ❹ Ο 方式再現資料,而光碟藉由雷射以光學方式再現資料。上 述諸者之組合亦應包括於電腦可讀媒體之範脅内。 立雖然前述揭示内容展示本發明之說明性實施例,但應注 意,可在不脫離如由附加巾料利範圍界定之本發明之範 =的情況下在本文中進行各種改變及修改。無需以任何特 定次序執行根據本文中所描述之本發明之實施例的方法, 求項的功能、步驟及/或動作。此外,雖然本發明之元件 可以皁數形式來描述或主張’但除㈣確規定對單數之限 制,否則亦涵蓋複數。 【圖式簡單說明】 記憶 圖1說明用於測試記憶體 體測試組態; 之記憶體存取時間的習知 圖2說明一相位偵測器組態; 圖3說明該相位偵測器; 圖4及圖5說明在相則貞測器21愤之信號的波形圖 圖6說明用於決定記憶體存取時間之程序· 圖7說明一相位偵測器組態·, 145118.doc 201037726 圖8說明另一相位偵測器組態;及 圖9說明用於決定記憶體存取時間之組合之相位偵測器 組態。 【主要元件符號說明】 100 輸入暫存器(IREG) 105 記憶體 110 輸出暫存器(OREG) 200 第一時脈產生器 205 第二時脈產生器 210 相位偵測器 710 相位偵測器 715 取樣器 810 相位偵測器 815 取樣器 900 處理裝置 145118.doc -18-

Claims (1)

  1. 201037726 七、申請專利範圍: 1. 一種決定一記憶體之記憶體存取時間之方法,其包含: 量測由該記憶體使用之一第一時脈信號與用作一參考 時脈信號之-第二時脈信號之間的—第—相位錯離度; 量測在該記憶體完成-給定讀取操作時由該記憶體輸 出的該第一時脈信號之一延遲版本與該第二時脈信號之 間的一第二相位錯離度;及 G 〇 基於該第-相位錯離度及該第二相位錯離度決定該記 憶體之一記憶體存取時間。 2. 如§青求項1之方法,其中該第一相位錯離度係藉由以下 步驟來量測:⑴將該第一時脈信號及該第二時脈 入至—相位偵測器;(ii)對該相位偵測器 行取一少調整該第—時脈信號及該第= 唬中之一者,直至該取樣指示該輸出信號已轉變至一不 同邏輯位準;及(iv)記錄在該輸出信號轉變至該不同邏 輯位準時該第-時脈信號與該第:時脈信號之間的 位偏移。 3· 士》月求項2之方法’其中該輸出信號至該不同邏輯位準 之該轉變指示㈣-時脈信號與該第二時脈信號在 位偵測器之輸入端處同步。 4.如請求们之方法,其中該第二相位錯離度係藉由以下 步驟來量測:⑴將㈣-時脈信號之該延遲版本及該第 -時脈信號輸入至一相位偵測器;⑼對該相位偵測器之 輸出心號進行取樣;(iii)至少調整該第一時脈信號之 145118.doc 201037726 該延遲版本及該第二時脈信號中之—者,直至該取樣指 示該輸出信號已轉變至一不同邏輯位準;及(iv)記錄在 該輸出信號轉變至該不同邏輯位準時該第一時脈信號之 該延遲版本與該第二時脈信號之間的一相位偏移。ϋ 5. 如請求項4之方法,其中該輸出信號至該不同邏輯位準 之該轉變指示該第-時脈信號與該第二時脈信號在該相 位偵測器之該輸入端處同步。 6. 如請求们之方法’其中該決定步驟自該第二相位錯離 度減去該第一相位錯離度以計算該記憶體存取時間。 7·如請求们之方法,纟中該第—時脈信號之該延遲版本 經延遲大體上等於該記憶體存取時間之一時間長度。 8. 一種經組態以決定一記憶體之—記憶體存取之系 統,其包含: 用於量測由該記憶體使用之一第一時脈信號與用作一 參考時脈信號之-第二時脈信號之間的—第—相位錯離 度之構件; 用於量測在該記憶體完成一給定讀取操作時由該記憶 體輪出的該第-時脈信號之—延遲版本與該第二時脈信 號之間的一第二相位錯離度之構件;及 ▲用於基於該第一相位錯離度及該第二相位錯離度決定 该記憶體之一記憶體存取時間之構件。 9. 如请求項8之系統’其中該用於量測該第—相位錯離度 之構件包括··⑴將該第一時脈信號及該第二時脈信號輸 入至相位偵測器之構件;(ii)用於對該相位偵測器之一 145118.doc 201037726 輸出信號進行取樣之構件;㈣用 脈信號及㈣二時隸射之—者直至㈣一時 出作轳Ρ 有直至戎取樣指示該輸 錄:二Γ至一不同邏輯位準之構件;及㈣用於記 號盘號轉變至該不同邏輯位準時該第—時脈信 一-第一時脈信號之間的一相位偏移之 1〇.如請求項9之系統,其中該輸出信號至二: 之該轉變沪u 匕芏。亥不同邏輯位準 Ο Ο 位偵t S 號與該L信號在該相 偵'則盗之輸入端處同步。 u·如請求項8之系統,其中該用於量測該第二相位錯離度 =件包1_於將該第—時脈信號之該延遲版本及 ^ -時脈仏號輸入至一相位偵測器之構件;(“)用於對 該相位偵測器之—輸出信號進行取樣之構件;㈣用於 至少調整該第一時脈信號之該延遲版本及該第二時脈信 號^之;#直至該取樣指示該輸出信號已轉變至一不同 邏輯位準之構件;及㈣用於記錄在該輸出信號轉變至 該:同邏輯位準時該第―時脈信號之該延遲版本與該第 一呤脈彳§號之間的一相位偏移之構件。 12·如吻求項u之系統,其中該輪出信號至該不同邏輯位準 之遠轉變指*該第-時脈信號與該第二時脈信號在該相 位偵測器之該輸入端處同步。 13.如請求項8之系統’其中該用於決定之構件自該第二相 位錯離度減去該第-相㈣離度料#該記憶體存取時 間。 14·如吻求項8之系、统,其中該第一時脈信號之該延遲版本 145118.doc 201037726 ㉟延遲大體上等於該記憶體存取時間之—時間長度。 丨5. -種經組態以決定―記憶體之—記憶體存取日^之系 統,其包含: -第-相位谓測器,其具有第一輸入端及第二輸入 端,該第一輸入端經由具有一第—佈線延遲之—第一佈 線路徑而連接至-記憶體時脈信號且該第二輸人端經由 具有一第二佈線延遲之一第二佈線路徑而連接至一參考 時脈信號; 一第二相位偵測器,其具有第三輸入端及第四輸入 端,該第三輸入端經由具有一第三佈線延遲之一第三佈 線路徑而連接至該記憶體時脈信號且該第四輸入端經由 具有一第四佈線延遲之一第四佈線路徑而連接至該參考 犄脈信號’該第三佈線路徑包括延遲該第三佈線延遲之 一記憶體部分; —第一取樣器’其經組態以藉由指示該第一相位偵測 器之該第一輸入端與該第二輸入端何時同步而量測經由 該第一佈線路徑之該記憶體時脈信號與經由該第二佈線 路徑之該參考時脈信號之間的一第一相位錯離度; —第二取樣器,其經組態以藉由指示該第二相位偵測 器之該第三輸入端與該第四輸入端何時同步而量測經由 該第三佈線路徑之該記憶體時脈信號與經由該第四佈線 路徑之該參考時脈信號之間的一第二相位錯離度;及 —處理裝置,其經組態以基於該第—相位錯離度及該 第二相位錯離度決定該記憶體之一記憶體存取時間。 145118.doc -4- 201037726 16 之系統’其中該第-相位錯離度係藉由以下 經由該Π⑴將該記憶體時脈信號及該參考時脈信號 相位二:佈線路徑及該第二佈線路徑而輪人至該第一 之-輪出Γ⑻在該第一取樣器處對該第—相位伯測器 號及時脈信 讀中产 者,直至該第-取樣器指示 Ο 〇 二=號已轉變至一不同邏輯位準;及(iv)記錄在該 ::遽轉變至該不同邏輯位準時經由該第一佈線路徑 =憶體時脈信號與經由該第二佈線路徑之該參考時 二α獍之間的一相位偏移。 17·如1求項16之系統’其中該輸出信號至該不同邏輯位準 ==示經由該第一佈線路徑之該記憶體時脈信號 摘、則。/ 佈線路徑之該參考時脈信號在該第-相位 債測益之該第-輸人端與該第二輸人端處同步。 18·:請求項之系統,其中該第二相位錯離度係藉由以下 乂驟來量测:⑴將該記憶體時脈信號及該參考時脈信號 經由該第三佈線路徑及該第四佈線路徑而輸人至該第二 相位偵測器;(Π)在該第二取樣器處對該第二相位偵測器 之-輪出信號進行取樣;(m)至少調整該記憶體時脈信 號及該參考時脈信號中之-者,直至該第4樣器指示 遠輸出信號已轉變至-不同邏輯位準;1㈣記錄在該 輸出信號轉變至該不同邏輯位準時經由該第三佈線路徑 之該記Μ«信號與經由該第四佈線路徑之該參考時 脈信號之間的一相位偏移。 145118.doc 201037726 19. 20. 21. 如請求項18之系統,其中該輸出信號至該不同邏輯位準 之該轉變指示經由該第三佈線路徑之該記憶體時脈信號 與經由該第四佈線路徑之該參考時脈信號在該第一相位 谓測器之該第三輸入端與該第四輸入端處同步。 如請求項15之系統,其中該處理裝置自該第二相位錯離 度減去§亥苐一相位錯離度以計算該記憶體存取時間。 如請求項15之系統,其中該第三佈線延遲自該第一佈線 延遲經延遲大體上等於用於該記憶體之一讀取操作之該 記憶體存取時間的一時間長度。 145118.doc
TW098141547A 2008-12-04 2009-12-04 System and method of determining memory access time of a memory TW201037726A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/328,283 US8707001B2 (en) 2008-12-04 2008-12-04 Method and system for measuring memory access time using phase detector

Publications (1)

Publication Number Publication Date
TW201037726A true TW201037726A (en) 2010-10-16

Family

ID=41611336

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098141547A TW201037726A (en) 2008-12-04 2009-12-04 System and method of determining memory access time of a memory

Country Status (3)

Country Link
US (1) US8707001B2 (zh)
TW (1) TW201037726A (zh)
WO (1) WO2010065689A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9164134B2 (en) 2012-11-13 2015-10-20 Nvidia Corporation High-resolution phase detector
US9471091B2 (en) * 2012-11-28 2016-10-18 Nvidia Corporation Periodic synchronizer using a reduced timing margin to generate a speculative synchronized output signal that is either validated or recalled
US9225371B2 (en) * 2014-02-28 2015-12-29 Fujitsu Limited Offset compensation for serial links
US12158772B2 (en) * 2022-07-22 2024-12-03 Samsung Electronics Co., Ltd. Clock multiplexing circuit

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0792235A (ja) * 1993-09-25 1995-04-07 Nec Corp 半導体装置及びその遅延時間測定方法
EP0867887A3 (en) 1997-03-14 1998-11-25 Texas Instruments Incorporated Memory access time measurement circuit and method
US6820234B2 (en) * 1998-06-29 2004-11-16 Acuid Limited Skew calibration means and a method of skew calibration
US6553505B1 (en) * 2000-02-29 2003-04-22 Maxtor Corporation Method and apparatus for performing clock timing de-skew
US6327218B1 (en) 2000-03-07 2001-12-04 Texas Instruments Incorporated Integrated circuit time delay measurement apparatus
JP4480238B2 (ja) * 2000-07-18 2010-06-16 Okiセミコンダクタ株式会社 半導体装置
US6424583B1 (en) 2000-11-30 2002-07-23 Taiwan Semiconductor Manufacturing Co., Ltd System and measuring access time of embedded memories
US6647538B1 (en) * 2001-11-08 2003-11-11 Lsi Logic Corporation Apparatus and method for signal skew characterization utilizing clock division
TWI229343B (en) 2002-11-27 2005-03-11 Univ Tsinghua Embedded memory access time measurement method and device
US7138829B1 (en) * 2004-11-16 2006-11-21 Xilinx, Inc. Measuring input setup and hold time using an input-output block having a variable delay line

Also Published As

Publication number Publication date
WO2010065689A1 (en) 2010-06-10
US8707001B2 (en) 2014-04-22
US20100146320A1 (en) 2010-06-10

Similar Documents

Publication Publication Date Title
JP6326200B2 (ja) 測定を行う回路及び方法
CN101779376B (zh) 测量时钟抖动的电路装置和方法
US20120269015A1 (en) Command paths, apparatuses, memories, and methods for providing internal commands to a data path
CN113986633B (zh) Fpga测量单元及基于fpga测量单元的通道延迟补偿方法、装置
CN115542021B (zh) 脉冲信号宽度测量装置、方法、系统和介质
TWI404954B (zh) 同步測試訊號的測試裝置以及測試方法
JP5655555B2 (ja) メモリインターフェース回路、メモリインターフェース方法、および電子機器
TW201224481A (en) Determining data valid windows in a system and method for testing an integrated circuit device
TWI390227B (zh) 用於探測受測裝置或受測鏈路的積體電路、方法和系統
KR101580659B1 (ko) 메모리 디바이스에서 기입 타이밍의 조정
CN106385256A (zh) 具有存储同步识别功能的多通道并行采集系统
TW201037726A (en) System and method of determining memory access time of a memory
US20090013228A1 (en) Bist ddr memory interface circuit and method for testing the same
US8898531B2 (en) Test apparatus and test method
WO2024113650A1 (zh) 一种实现模拟触发的示波器
Polzer et al. An approach for efficient metastability characterization of FPGAs through the designer
US7307895B2 (en) Self test for the phase angle of the data read clock signal DQS
US20120304009A1 (en) Test apparatus and test method
WO2011143913A1 (zh) 四倍数据速率的控制器及其实现方法
CN114631283A (zh) 用于将数据从一个时钟域传输到另一个时钟域的电路
JP5023539B2 (ja) 半導体装置及び信号処理方法
US7260493B2 (en) Testing a device under test by sampling its clock and data signal
KR20100125917A (ko) 독출 레이턴시 검출 기능을 갖는 메모리 컨트롤러, 및 이를 구비한 메모리 시스템
KR101080551B1 (ko) 시험 장치
CN111034049B (zh) 调节信号定时