TW201014191A - Improved system and method for cycle slip prevention in a frequency synthesizer - Google Patents

Improved system and method for cycle slip prevention in a frequency synthesizer Download PDF

Info

Publication number
TW201014191A
TW201014191A TW098115034A TW98115034A TW201014191A TW 201014191 A TW201014191 A TW 201014191A TW 098115034 A TW098115034 A TW 098115034A TW 98115034 A TW98115034 A TW 98115034A TW 201014191 A TW201014191 A TW 201014191A
Authority
TW
Taiwan
Prior art keywords
vco
phase
flip
phase error
flop
Prior art date
Application number
TW098115034A
Other languages
English (en)
Other versions
TWI406506B (zh
Inventor
Tudor Lipan
Original Assignee
Hittite Microwave Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hittite Microwave Corp filed Critical Hittite Microwave Corp
Publication of TW201014191A publication Critical patent/TW201014191A/zh
Application granted granted Critical
Publication of TWI406506B publication Critical patent/TWI406506B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S331/00Oscillators
    • Y10S331/02Phase locked loop having lock indicating or detecting means

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

201014191 六、發明說明: 【發明所屬之技術領域】 本發明係關於一種頻率合成器申防止週期差異之改良式 方法及系統。 相關申請案 本申請案主張根據U.S.C·第35條第119、12〇、363、365 款及C.RR.第37條第^與⑶款於〗嶋年5月6日申請的美
國臨時申請案序號61/126,702之權利及優先權,其係以此 引用的方式併入於此。 【先前技術】 頻率合成时際上制於所有無線裝置巾讀立該無線 裝置操作之基本頻率。無線通信常常需要改變該操作頻 率。改變該無線裝置的頻率所需要之時間量一般係期間該 無線裝置無法正常發揮功能(即,其無法在改變頻率時發 送或接收資料)之時間。無線應用對成本極敏感,因此用 於實現頻率的快速切換之—方法極重要。無線器件之可靠 性亦極重要,而類比方法趨向於更大、成本更大且常常不 及其數位對應物可靠。大多數現代的整合式頻率合成器使 用稱為-相位頻率伯測器(pFD)之一裝置,其測量該參考 (REF)與該壓控振盪器(彻)之間的相位及頻率之差異。經 典㈣D受困於—稱為週期差異之問題,其導致改變頻率 間更長。建立輸出向上與向下切換信號之卿遵照該 等及VCO輸入來行動,該等切換信號進而將電流驅動 至控制。亥壓控振盪器之一迴路濾波器上。當該等咖與 140237.doc 201014191 VCO信號係同相時’向上與向下脈衝兩者皆短暫而相等。 當該合成器改變頻率時,最初該vco信號頻率不再等於該 REF信號頻率。若該vc〇頻率略不同於該ref,則該相位 誤差將積聚而該等向上/向下脈衝將具有不同的持續時 間,此與該相位誤差成比例。隨著該誤差增加,該充電幫 浦將開啟更長時間,因此抽吸至該迴路遽波器内的電荷將 成比例增加。但是,當該相位誤差超過360度時,其繞回 至零,而總結果係將該充電幫浦接通很短的時間週期,因 此受推動至迴路遽波器内的校正電荷往回朝零下降,而無 關於在頻率方面存在明顯誤差之事實。此導致該經彻分 割的信號相對於該REF相差一週期,而在所需新頻率之方 向上調諧該VCO之速率將減小或甚至可以暫時反轉。淨結 果係該VCO從開始頻率改變為最終頻率之時間增加,而鎖 定至該新頻率之總時間亦增加。—方法㈣到—週期差異 即將出現而接通一額外的充電幫浦電流單元。此向該迴路 濾波器輸出-恆定電流或從該迴路遽波器移除一怪定電流 (取決於該VCO調靖電壓是否需要增加或減小以獲取新的 頻率)。效果係增加該PFD之線性範圍。由於該電流係怪定 而非-脈動電流而保持敎性。若該相位誤差再次增加至 另-週期差異係可能之一點,則其接通另一充電幫浦單 元。此一直繼續到彳貞測到兮t 、vc〇頻率已越過所需頻率為 止。接著開始逐個切辦兮楚 刀斷該等額外的充電幫潘單元直至已將 其全部切斷’而使得該頻率安定。此方法之一缺點係其需 要給該幫浦添加成本、複雜性及寄生電容而因此限制其上 140237.doc 201014191 部操作頻率之額外的類比電路。在大多數應用中,將週期 差異-起消除而產生快得多之鎖定時間便足矣。盆他方去 應用可能相當複雜之類似技術…些方法需要該vc〇之更 複雜而敏感的時序,其他則需要多工器與計數器之一複雜 的混合。 ” 【發明内容】 ❿ 口此本發明之一目的係提供一種頻率合成器中防止週 期差異之改良式系統及方法。 本發明之另—目的係提供不需任何額外類比電路之用於 防止週期差異之此一改良式系統及方法。 本發明之另-目的係提供可在數位電路中實施之用於防 止週期差異之此一改良式系統及方法。 本發明之另一目的係提供無需額外之大而昂貴的類比硬 體而實現頻率獲取時間的明顯減少之用於防 此-改良式系統及方法。 ,、之 本發明之另-目的係提供其中所添加的數位電路在面積 及成本方面係最小之用於防止週期差異之此一改良式系統 及方法。 本發明係由以下認識產生,即可藉由決定經分割的vco 與該參考之間的相位誤差及一週期差異是否即將出現及在 那方向上、接著在數量及方向方面修改經 ㈣以將該相位誤差減小至小於—週期來防止在—頻^ 成益中的週期差異;可藉由暫時修改該vc〇除數來實現相 移。淨效果係令該充電幫浦在所需極性保持處於或接近其 140237.doc 201014191 最大增益。 但是,在其他具體實施例中,本標的發明無需實現所有 此等目的,而其申請專利範圍不會受限於能夠實現此等目 的之結構或方法。 本發明之特徵係一種具有防止週期差異之頻率合成器系 統,其包括一壓控振盪器(vco)、一vc〇除法器及用於為 該VCO除法器定義一預定除數之一vc〇除法器控制器。一 相位頻率偵測器(PFD)係回應於—參考及該vco除法器輸 出以決定在該參考與v c 〇除法器輸出之間的任何相位誤 差 A整週期差異之一相位誤差已出ί見及該週期差 異之方向。一狀態機係回應於該週期差異之方向以重設該 相位頻率偵測器並驅動該vc〇除法器控制器來修改該預定 除數以在該方向上改變在該相位偵測器處的經分割信號之 相位以將該相位誤差減小為小於一參考週期。 在較佳具體實施例中,該相位頻率偵測器可包括用於指 示一週期差異何時已出現及其方向之一飽和電路。該相位 頻率偵冑益可包括—用於識別在一重設週期期間出現之一 週期差異飽和的重設飽和解析器電路。該相位頻率偵測器 可包括用於回應於一參考脈衝來設定之一主參考正反器、 用於回應於一 VCO脈衝來設定之一主vc〇正反器及用於重 设該等主正反器之一重設電路。該飽和電路可包括··一飽 和參考正反器’其係用於回應於在將該主參考正反器設定 用以提供識別一向上週期差異之一向上飽和信號時出現之 一第二參考脈衝來進行設定;一飽和vco正反器,其係用 I40237.doc 201014191 於回應於在將該主VCO正反器設定用以提供指示一向下週 期差異之一向下飽和信號時出現之一第二VC0脈衝來進行 設定。該重設飽和解析器電路可包括:一參考飽和OR閘
極,其具有來自該主參考正反器的設定輸出之一輸入與來 自用於在該第二參考脈衝出現於該重設期間時設定該飽和 參考正反器的重設電路之一第二反相輸入;及一 VC0飽和 OR閘極’其具有來自該主VCO正反器的設定輸出之一輸 入與來自用於在該第二VCO脈衝出現於該重設期間時設定 該VCO飽和正反器的重設電路之一第二反相輸入。 本發明之特徵還係一種頻率合成器中防止週期差異之改 良式方法,其包括:決定在一經分割的vco與參考之間的 相差誤差;決定一完整週期差異之一相位誤差是否已出現 及在哪一方向上;以及在數量及方向上改變該經vc〇分割 的相位以將該相位誤差減小為小於一參考週期以令該充電 幫浦保持處於或接近最大增益直至該vco接近鎖定而該相 位誤差保持低於2*PI為止。 在較佳具體實施例中,可藉由修改該¥(:◦除數來偏移該 經分割的VCO之相位,從而改變該相位。 本發明之特徵還係-種防止週期差異之改良式方法其 包括:決定在一經分割的vco與—參考之間的相位誤差:、 驅動-主動迴路渡波器來提供大小與在範圍+/_ 2*PI内的 相位誤差成比狀-輸η及令該經分㈣彻相位誤 純近但小於絕對值(2*ΡΙ),從而使得當該彻係失鎖時 在正確極性該控制錢之輸出保持處於或接近最大值而僅 140237.doc 201014191 在该VCO接近鎖定且經分割的相位誤差係小於絕對值 (211)時減小該校正信號。 在一較佳具體實施例中,該主動迴路濾波器可包括一充 電幫浦。 【實施方式】 除較佳具體實施例或下面揭示的具體實施例外,本發明 能夠採取其他具體實施例而且能夠以各種方式來實作或實 施。因此,應瞭解本發明在其應用方面不限於下面說明中 所提出或圖中所解說的組件構造及配置之細節。若本文僅 說明一具體實施例,則本發明之申請專利範圍不限於該具 體實施例。此外,除非有明確而令人信服的證據表示一特 定的排除、限制或否認,否則不應從限制的角度來解讀其 申請專利範圍。 ^ 圖1中顯示一先前技術的相位頻率偵測器(PFD)丨〇,其包 括一對正反器··主參考正反器12及主vc〇正反器Μ,連同 NAND閘極16及延遲電路18。在正常操作中,一參考俨號 在線20上呈現於主參考正反器12處並將其設定為在輸出η 上提供該向上信號。該VC0信號呈現於線24上,而此進而 設定VCO正反器14,該VC0正反器14進而在輸出%上提供 該向下信號。當該參考輸入與vc〇輸入同相出現,在輸出' 22.與26上該等向上與向下信號亦會如此,從而使得該迴路 濾波器中的電荷幫浦受到同樣影響。當其係異相時,例 如,當在輸入24上的VCO信號落後於在輸入2〇上的參考俨 號時,則在輸出22上的向上信號將開始得較早而因此比在 140237.doc •10- 201014191 輸出26上稍後呈現的向下信號更長。此透過在該迴路濾波 益中的充電幫浦提供一更大電荷,而稍快一點地驅動該 VCCMs號24以再一次趕上該參考信號2〇。在該向上與向下 信號兩者皆出現後,在NAND閘極16的每一輸入28與3〇處 存在一邏輯一,該NAND閘極16在其輸出32處提供一邏輯 零,此透過延遲18重設主正反器12及14。此先前技術相位 頻率偵測器所存在之一問題係若在輸入2〇與24上的參考信 I 號與經VCO分割信號之間的相位差或相位誤差變成大於一 70整週期,則該相位頻率偵測器丨〇仍然不知道此點而—所 谓的週期差異將出現。例如,若該相位誤差低於36〇。,則 β亥系統按設計來工作。但是,若該相位誤差超過36〇。,例 如365。,則該系統僅看見一5。誤差,並回應於僅一5。誤差 而仍然不知道一額外的360。完整週期差異已出現之事實。 換言之,PFD至CP的輸出電流係與輸入相位差成比例,較 大的相位誤差引起大輸出電流來校正該vc〇。但是,當該 φ 相位誤差超過360度時,該輸出電流下降至零而其係與相 位誤差模數2*PI成比例。 可參考圖2A及2B來看出此點,圖中該經vc〇分割的传 號40係顯示為越來越落後於該參考信號42。用於該頻率合 成器44之除法器比率係設定於某一值,例如丨〇〇,如圖2a 所示。由於該經VCO分割的信號40越來越落後於該參考信 號42,因此該向上信號46變得越來越大直至最後在—完敕 週期差異處(如在48處),該系統反轉來僅針對該完整週期 與剩餘誤差之間的差進行補償而忽略已相差一完整週期之 140237.doc 201014191 事實。向下信號50已對應於該VCO除法器信號40如平常一 樣繼續。在迴路52中的圖2A之區域在圖2B中係顯示為放 大。在該圖中可看出隨著該向上信號46隨每一增加的脈衝 54、56、58、60變得越大,其最终超過一完整週期(如在 48處’在此58與60合併)而該系統再次作出反應而忽略該 完整週期差異。當在相同的經VCO分割週期期間接收兩個 參考時脈或在相同的參考週期期間接收來自該VCO除法器 的兩個VCO時脈時’此週期差異問題出現。來自該充電幫 浦之所得輸出電流61(圖2C)增加至Imax,接著在週期差異 出現時往回下降至零。 若採用一相位頻率偵測器l〇a(圖3),則依據本發明藉由 包括飽和參考正反器72與飽和VCO正反器74之飽和電路70 來與主正反器12a、14a、NAND閘極16a及延遲18a之習知 的相位頻率偵測器組件互補。亦可存在一重設飽和解析器 電路76 ’其包括參考〇R閘極78與反相器8〇及具有反相器 84之VCO OR閘極82。藉由此電路,當滿足該兩個條件(即 在相同VCO週期期間接收的兩個參考時脈或在相同參考週 期期間接收的兩個VCO時脈)之任一者時,適當的互補飽 和正反器72、74係設定並令在輸出22a與26a處之適當的向 上與向下脈衝保持為高。其亦提供傳出至一小狀態機之up sat(向上飽和)與(1〇*11 sat(向下飽和)旗標(將相對於圖4來說 明),其通知該狀態機該相位頻率偵測器已在哪一方向上 飽和。 在操作中,在輸入2〇&上之一第_參考脈衝設定主參考 140237.doc 12 201014191 正反器12a,該主參考正反器12a接著向飽和參考正反器72 在輸出22a上提供一般的向上信號且還透過OR閘極78提供 一信號。若在藉由一 VCO脈衝之呈現來重設該系統以致能 NAND閘極16a並透過延遲18a來向主參考正反器12a以及主 VCO正反器14a提供重設之前出現一第二參考脈衝,則該 第二參考脈衝會向飽和參考正反器72提供在線86上之第二 輸入。此接著提供在線88上之up sat信號並提供在線90上 之一設定信號’該設定信號係回授至主參考正反器12 a以 將其保持於開啟位置。該第二參考脈衝之此呈現指示該 VCO信號係落後於該參考信號。 相反,若當在線20a上僅存在一參考脈衝時出現在線24a 上的兩個VCO脈衝而指示該VCO信號正領先於該參考信 號,則在該第二VCO信號出現於線92上後隨即透過〇R閘 極82設定該飽和VCO正反器74。因此,飽和VCO正反器74 提供在線94上之向下飽和信號且還提供在線96上之設定信 號以將主VCO正反器14a保持於該設定狀態。如先前一 樣’在輸出22a及26a上的向上及向下信號去往在該迴路遽 波器中的充電幫浦。但是’在線88及94上的up satAd〇wn sat信號去往該狀態機。因此’依據本發明之相位頻率偵測 器10a可識別一週期差異已於何時出現及在哪一方向上並 通知該狀態機,該狀態機接著會藉由控制該VCO除法器來 補償’相對於圖4來說明此點。另一改良係由包括OR問極 78及82連同其反相器80及84的重設飽和解析器電路7q之實 施而產生。重設飽和解析器電路70確保出現於線86上之― 140237.doc 13 201014191 第一參考脈衝或出現於線92上之一第二vc〇脈衝可真正設 定相關聯的飽和正反器72、74,即使可能已藉由延遲i8a 設定一重設信號以重設主正反器12a及14a。該問題之產生 係由於,在佔據一有限時間週期的主正反器12a、14&之此 重設期間,該第二脈衝(無論其係參考還係vc〇)可能出現 而该系統可能對其茫然不知。為防止此情況,將該零邏輯 重設信號提交給反相器8〇及84,該等反相器將邏輯一提交 給OR間極78及82。因此,若該第二脈衝出現於線86或92 上(實際情況可能如此),則在一重設期間,透過反相器8〇 或84及相關聯的OR閘極78及82之重設本身將分別向相關 聯的飽和正反器72、74提供另一輸入以使得不會忽視該第 二脈衝而遺失完整的週期差異。為實現此點,主正反器 12a、14a必須係可安定而在線9〇、%上的“讣必須具有比 來自延遲18a的rstb更高之優先權。 圖4中顯示依據本發明具有相位頻率偵測器i〇a之一頻率 合成器1〇〇連同一壓控振盪器vc〇 1〇2與乂(:〇除法器1〇4。 圖4中還顯示VC0除法器控制器1〇6與狀態機1〇8。在正常 操作中,VCO 102向VCO除法器104提供該信號,在vc〇 除法器104中藉由除數N〇來分割該信號··在此處之說明中 N〇等於1〇〇。此一般呈現於線11〇上且係多工器ιΐ2向 除法器104之預設輸出。但是,隨著向上信號仏脈衝(圖5) 變得越來越長,最終當處於48時,超過完整週期。此刻, 由於該VCO信號落後於該參考信號,因此藉由飽和參考正 反器72(圖3)之操作來提供該叩sat信號,該飽和參考正反 140237.doc -14· 201014191 器72已辨識一完整週期差異。此立即從飽和參考正反器 72(圖3)提供該信號ffR1 13〇(圖5) ’其係該up sat信號。繼 接收此信號後’狀態機1 〇8(圖4)將該除數從顯示於44處的 100(圖5)切換為顯示於44’處的84。在132處之接下來參考 信號42的負向部分後,狀態機1〇8 (圖4)隨即將該除數從在 44'處的84改變回到在44"處的1〇〇(圖5),ffRl返回至在131 處的零而該系統再次開始以一正常方式操作。當該問題再 次出現時(例如在48,處),再次產生該up sat(FFRl)信號 130' ’狀態機l〇8(圖4)從在44"處的100切換至在44,"處的 84(圖5) ’而再一次於參考時脈42之負向斜坡132'上藉由狀 態機108(圖4)將在44"’處的84切換回到在44,'',處的1〇〇(圖 5)。此時’狀態機1〇8(圖4)再次傳送出在線114上的飽和重 設信號,該信號亦將飽和參考正反器72重設於13 Γ。當藉 由在線88、94上之一 up sat/down sat信號來通知狀態機1〇8 該飽和及其方向時,該狀態機108向多工器112傳送在線 116上之一控制信號以從在線i 10上之正常輸入偏移至在線 118上之輸入。其亦傳送在線119上之符號信號以設定在加 總器121中的正確符號來加或減在線120上的&輸入》例 如’若該vco信號落後於該參考信號,則命令加法器ι21 採用一減號,而正常除數比率N〇(例如100)已從其減去Νι (例如16)以透過多工器112向VCO除法器104提供一 84之除 數。 本發明還涉及一種頻率合成器中防止週期差異之方法, 其係藉由:決定在一經分割的VCO與參考信號之間的相差 140237.doc 15 201014191 誤差;決定-完整週期之一相位誤差是否已出現及在哪一 ”方向上,·以及接著在數量及方向上改變該經vc〇分割的信 號以將該相位誤差減小為小於一參考週期以將該充電幫浦 保持處於或接近最大增益直至該vc〇接近鎖定而該相位誤 差保持低於2*PI為止。此係顯示於圖6中,其中方法15〇藉 由價測在該經分割的VC0與參考信號152之間的相位誤差 而開始。就該相位誤差是否大於一週期而作一決定⑸。 若否’則以正常方式對該等充電幫浦作—調整156而該彡 統返回至步驟152。若其大於—週期(即,該刚相差—週 期),則決定該週期差異之方向158。若該彻領先於該參彎 考信號,則增加該除數1,在步驟⑽中將&與_目 右VCO落後於該參考信號,則減小該除數而從N。減去 該相位調整Nl ’ 162。在一典型的具體實施例中決定在 一經分割的VCO與-參考之間的相位誤差。1出控制信 號將-充電幫浦或其他類型的主動迴路遽波器驅動成使得 該輸出之大小與在範圍仏2*ρι内的相位誤差成比例。接 著藉由修改該VCO除法器並將該經分割的vc〇相位誤差 _ 保持接近但小於絕對值(2*PI)而使得當該vc〇係失鎖時在 正確極性該控制信號之輸出停止於或接近最大值而僅在該 CO係接近鎖定且該經分割的相位誤差係小於絕對值 (2 PI)時減小5亥权正信號’來控制在該p叩處的相位誤 差。 在200處解說$知的週期差異(圖乃,連同隨附的頻 率202、經相位分割的彻2〇4及充電幫浦電流2〇6。圖μ 140237.doc • 16 - 201014191 中顯續得轉移函數208。相卩,在21〇處顯示對依據本發 明之防正週期差異的解說(圖8) ’連同隨附的vc〇頰率 以2、經相位分割的vc〇 214及充電幫浦電流216。所得之 改良式轉移函數218呈現於圖8A中。
儘管在-些圖面而未在其他圖面中顯示本發明之特定特 徵,但此僅係為方便起見,因為依據本發明可將每_特徵 與其他特徵之任何或所有特徵組合。本文中所使用之詞棄 「包括」、「包含」、「有」及「具有」應作廣義及涵蓋的解 釋而不限於任何實體互連。此外,不應將標的中請案中所 揭示之任何具體實施例視作唯一可行的具體實施例。 此外,在提交本專利之專利申請案期間提出的任何修正 案並不否認所申請的申請案中提出之任何請求元件:在合 理範圍内預期熟習此項技術者無法草擬一會從字面上涵蓋 所有可能等效物之申請專利範圍,許多等效物在修正時係 不可預見的而且超出對要提交内容(若有)的合理解釋,作 為該修正案之基礎的基本原理與許多等效物可能僅有一切 線關係,且/或基於許多其他原因而預期申請者無法說明 任何所修正請求項元件之特定非實質替代物。 其他具體實施例將為熟習此項技術者所明白且在隨附申 晴專利範圍内。 【圖式簡單說明】 热習此項技術者從上文關於一較佳具體實施例的說明及 附圖中可明白其他目的、特徵及優點,圖中: 圖1係在一習知的頻率合成器中使用之一先前技術的相 140237.doc •17- 201014191 位頻率偵測器(pfd)之一示意性方塊圖. 圖2A顯示在解說週期差異的 宁出現的特定波 形, 圖2B係圖2A之波形之一部分的—放大視圖; 圖2C顯示來自該充謂浦之所得輪出電流之—極大放大 視圖,其增加至Imax’接著在週期差異出現時往回下降至 零; 圖3係用於克服週期差異之—依據本發明的改良式觸 之一示意性方塊圖; 圖4係使用依據本發明之圖3的改良式pFD之—改良式頻 率合成器之一示意性方塊圖; 圖5顯示在圖3之PFD中出現的特定波形; 圖6係顯示依據本發明防止週期差異之改良式方法之一 流程圖; 圖7顯不PFD、充電幫浦、經分割vc〇之相位及採用習 知PFD之VCO的頻率; 圖7A顯示針對一習知PFd之一轉移函數; 圖8顯不PFD、CP、經分割VCO之相位及採用此防止週 期差異之發明的VCO之頻率;及 【主要元件符號說明】 圖8 A顯示針對本發明之改良式系統之一轉移函數。 10a 12 12a 相位頻率偵測器 主參考正反器 主參考正反器 140237.doc 201014191
14 主VCO正反器 14a 主vco正反器 16 NAND閘極 16a NAND閘極 18 延遲電路/延遲 18a 延遲 20 參考信號 20a 輸出 22 輸出 22a 輸出 24 線 24a 線 26 輸出 26a 輸出 28 NAND閘極1 6的輸入 30 NAND閘極16的輸入 32 NAND閘極16的輸出 40 VCO分割器信號 42 參考信號 44 頻率合成器 44' 頻率合成器 44" 頻率合成器 44"' 頻率合成器 46 向上信號 140237.doc -19- 201014191 48 完整週期差異處 50 向下信號 54 、 56 、 58 、 60 脈衝 61 輸出電流 70 重設飽和解析器電路 72 飽和參考正反器 74 飽和VCO正反器 76 重設飽和解析器電路 78 參考OR閘極 80 反相器 82 VCO OR閘極 84 反相器 86 線 88 線 90 線 92 線 94 線 96 線 100 頻率合成器 102 壓控振盪器VCO 104 VCO除法器 106 VCO分割器控制器 108 狀態機 140237.doc -20- 201014191 110 線 112 多工器 114 線 116 線 118 線 119 線 120 線 121 加總器 130 信號ffRl 152 參考信號 202 隨附的VCO頻率 204 經相位分割的VCO 206 充電幫浦電流 214 經相位分割的VCO 216 充電幫浦電流 140237.doc - 21 -

Claims (1)

  1. 201014191 七、申請專利範圍: -種具有防止週期差異之頻率合成器系統,其包含: 一壓控振盪器(VCO); 一 VCO除法器; VCO除法器控制器,其用於為該除法器定義一 預定除數;
    一相位頻率偵測器(PFD),其係回應於一參考及該 VCO除法H輸出以決定在該參考與除法器輸出之間 的任何相位誤差、一完整週期差異之一相位誤差是否已 出現及該週期差異之方向;以及 狀態機,其係回應於該週期差異之該方向以重設該 2位頻率偵測器並驅動該vco除法器控制器來修改該預 :除數以在該方向上改變在該相位偵測器處的該經分割 信號之相位以將該相位誤差減小為小於一參考週期。 如請求項1之頻率合成器系統,其中該相位頻率偵測器 包括用於指不—週期差異已於何時出現及其方向之一飽 和電路》 3.如請求項2之頻率合成器系統,其中該相位頻率偵測器 包括—用於識別在一重設週期期間出現之一週期差異飽 和的重設飽和解析器電路。 月求項3之頻率合成器系統,其中該相位頻率偵測界 =括.一主參考正反器,其用於回應於一參考脈衝來設 疋,重设電路,其用於回應於一 vc〇脈衝來設定之一 主VC〇正反器及用於重設該等主正反器。 140237.doc 201014191 5 ·如吻求項4之頻率合成器系統,其中該飽和電路包括: 飽和參考正反器,其係用於回應於在將該主參考正反 器設定用以提供識別一向上週期差異之一向上飽和信號 時出現之一第二參考脈衝來進行設定;及一飽和vc〇正 反器,其係用於回應於在將該主vc〇正反器設定用以提 供指不一向下週期差異之一向下飽和信號時出現之一第 二VCO脈衝來進行設定。 6. 如明求項5之頻率合成器系統,其中該重設飽和解析器 電路包括:一參考飽和〇R閘極,其具有來自該主參考正 反器的該設定輸出之一輸入與來自用於在一該第二參考 脈衝出現於該重設期間時設定該飽和參考正反器的該重 設電路之一第二反相輸入;及一 vc〇飽和〇R閘極,其具 有來自該主VC0正反器的該設定輸出之一輸入與來自用 於在一該第二VCO脈衝出現於該重設期間時設定該vc〇 飽和正反器的該重設電路之一第二反相輸入。 7. 一種頻率合成器中防止週期差異之改良式方法,其包 含: 決定在一經分割的VCO與參考之間的相位誤差; 決定一完整週期差異之一相位誤差是否已出現及在哪 一方向上;以及 在數量及方向上改變該經vco分割的相位以將該相位 誤差減小為小於一參考週期,以將該充電幫浦保持處於 或接近最大增益直至該VCO係接近鎖定而該相位誤差保 持低於2*PI。 140237.doc -2 - 201014191 8. 如請求項7之頻率合成器中防止週期差異之改良式方 法’其中藉由修改該VCO除數以偏移該經分割的VCO之 該相位來改變該相位。 9. 一種防止週期差異之改良式方法,其包含: 決定在—經分割的VCO與一參考之間的該相位誤差; 驅動一主動迴路濾波器來提供大小與在該範圍+/_ 2*PI内的該相位誤差成比例之一輸出;以及 將該經分割的VCO相位誤差保持接近但小於絕對值 (2*PI)以使得當該vc〇係失鎖時在正確極性該控制信號 之該輸出保持處於或接近最大值而僅在該VCO係接近鎖 疋且該經分割的相位誤差係小於絕對值(2*PI)時減小該 校正信號。 10·如味求項9之防止週期差異之改良式方法其中該主動 迴路濾波器包括一充電幫浦。
    140237.doc
TW098115034A 2008-05-06 2009-05-06 頻率合成器中防止週期差異之改良式系統及方法 TWI406506B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12670208P 2008-05-06 2008-05-06
US12/387,525 US7889012B2 (en) 2008-05-06 2009-05-04 System and method for cycle slip prevention in a frequency synthesizer

Publications (2)

Publication Number Publication Date
TW201014191A true TW201014191A (en) 2010-04-01
TWI406506B TWI406506B (zh) 2013-08-21

Family

ID=41264870

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098115034A TWI406506B (zh) 2008-05-06 2009-05-06 頻率合成器中防止週期差異之改良式系統及方法

Country Status (5)

Country Link
US (1) US7889012B2 (zh)
EP (1) EP2283575B1 (zh)
CN (1) CN102067452B (zh)
TW (1) TWI406506B (zh)
WO (1) WO2009137031A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI648955B (zh) * 2013-08-20 2019-01-21 西凱渥資訊處理科技公司 無顫動誤差反饋n分率型(fractional-n)頻率合成器系統及方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012165187A (ja) * 2011-02-07 2012-08-30 Fujitsu Telecom Networks Ltd Pll回路
JP5703882B2 (ja) * 2011-03-22 2015-04-22 富士通株式会社 デジタルpll回路及びクロック生成方法
WO2014134777A1 (zh) * 2013-03-04 2014-09-12 华为技术有限公司 数字信号的跳周检测方法和纠正方法及相关装置
US9444471B2 (en) 2013-06-06 2016-09-13 Freescale Semiconductor, Inc. Phase detector and phase-locked loop
US9584303B1 (en) * 2015-10-28 2017-02-28 Futurewei Technologies, Inc. Reference-less frequency detector with high jitter tolerance
CN110166045B (zh) * 2019-04-25 2021-06-04 复旦大学 一种提取信号变化沿的快照电路

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4902920A (en) * 1988-09-26 1990-02-20 General Signal Corporation Extended range phase detector
US5493243A (en) * 1994-01-04 1996-02-20 Level One Communications, Inc. Digitally controlled first order jitter attentuator using a digital frequency synthesizer
JP3453006B2 (ja) * 1995-07-07 2003-10-06 パイオニア株式会社 位相同期回路及びディジタル信号再生装置
US6256362B1 (en) * 1998-06-30 2001-07-03 Texas Instruments Incorporated Frequency acquisition circuit and method for a phase locked loop
US6265902B1 (en) * 1999-11-02 2001-07-24 Ericsson Inc. Slip-detecting phase detector and method for improving phase-lock loop lock time
US6441691B1 (en) * 2001-03-09 2002-08-27 Ericsson Inc. PLL cycle slip compensation
US7003065B2 (en) * 2001-03-09 2006-02-21 Ericsson Inc. PLL cycle slip detection
US6556086B2 (en) * 2001-05-31 2003-04-29 Analog Devices, Inc. Fractional-N synthesizer and method of synchronization of the output phase
US6504437B1 (en) * 2001-06-26 2003-01-07 Agere Systems Inc. Low-noise, fast-lock phase-lock loop with “gearshifting” control
US6771096B1 (en) * 2002-03-25 2004-08-03 Cypress Semiconductor Corp. Circuit, system, and method for using hysteresis to avoid dead zone or non-linear conditions in a phase frequency detector
US6624705B1 (en) * 2002-04-04 2003-09-23 National Semiconductor Corporation Control circuit for phase-locked loop (PLL) with reduced cycle slip during acquisition of phase lock
US7012471B2 (en) * 2003-06-27 2006-03-14 Analog Devices, Inc. Gain compensated fractional-N phase lock loop system and method
US7463710B2 (en) * 2003-06-27 2008-12-09 Analog Devices, Inc. Fractional-N synthesizer and method of programming the output phase
US7317360B2 (en) * 2006-04-20 2008-01-08 Analog Devices, Inc. Fractional-N synthesizer system and method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI648955B (zh) * 2013-08-20 2019-01-21 西凱渥資訊處理科技公司 無顫動誤差反饋n分率型(fractional-n)頻率合成器系統及方法

Also Published As

Publication number Publication date
US20090278618A1 (en) 2009-11-12
EP2283575B1 (en) 2017-04-26
CN102067452B (zh) 2013-08-28
EP2283575A1 (en) 2011-02-16
EP2283575A4 (en) 2013-08-21
WO2009137031A1 (en) 2009-11-12
US7889012B2 (en) 2011-02-15
TWI406506B (zh) 2013-08-21
CN102067452A (zh) 2011-05-18

Similar Documents

Publication Publication Date Title
US7403073B2 (en) Phase locked loop and method for adjusting the frequency and phase in the phase locked loop
TW201014191A (en) Improved system and method for cycle slip prevention in a frequency synthesizer
US8169242B2 (en) Programmable fine lock/unlock detection circuit
US20160352504A1 (en) Burst mode clock data recovery device and method thereof
US8368439B2 (en) Phase locked loop circuit, method of detecting lock, and system having the circuit
CN101764608B (zh) 逐位逼近延迟锁相环电路及调整输入时钟信号的方法
US8258834B2 (en) Lock detector, method applicable thereto, and phase lock loop applying the same
US20150116016A1 (en) Dead-Zone Free Charge Pump Phase-Frequency Detector
WO2009109640A2 (en) Dual phase detector phase-locked loop
US7567642B2 (en) Phase detector with extended linear operating range
US20120076180A1 (en) Phase-locked loop and radio communication device
US20110175648A1 (en) Phase-frequency comparator and serial transmission device
US8344770B2 (en) PLL circuit
US8432191B2 (en) Phase-locked loop having high-gain mode phase-frequency detector
US11329656B2 (en) Frequency synthesiser circuits
US7595698B2 (en) PLL lock time reduction
GB2399240A (en) Start up circuit for a phase locked loop
US10256827B2 (en) Reference-frequency-insensitive phase locked loop
JP2000269807A (ja) 位相ロックループおよび信号同期方法
US8766685B1 (en) Phase locked loop circuit and a method in the phase locked loop circuit
JP2004241960A (ja) 周波数シンセサイザ
JP2000031819A (ja) クロック同期回路
JPH06152403A (ja) 位相同期ループ回路
JP2020182084A (ja) 位相同期回路