TW200945782A - Inverter circuit - Google Patents

Inverter circuit Download PDF

Info

Publication number
TW200945782A
TW200945782A TW98110605A TW98110605A TW200945782A TW 200945782 A TW200945782 A TW 200945782A TW 98110605 A TW98110605 A TW 98110605A TW 98110605 A TW98110605 A TW 98110605A TW 200945782 A TW200945782 A TW 200945782A
Authority
TW
Taiwan
Prior art keywords
transistor
power supply
coupled
inverter circuit
output terminal
Prior art date
Application number
TW98110605A
Other languages
English (en)
Inventor
Oh-Kyong Kwon
Original Assignee
Iucf Hyu
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Iucf Hyu filed Critical Iucf Hyu
Publication of TW200945782A publication Critical patent/TW200945782A/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)

Description

200945782 六、發明說明: 【發明所屬之技術領域】 明確地說,係關 成的單一反相器 本發明係關於一種反相器電路,且更 於一種由N型或P型單一種電晶體配置而 電路。 【先前技術】 反相器電路係-種會反轉且輸出—輪入訊號的電路, 其已經被普遍使用在各種電子元件中,例如平面顯示元件 等。 此種反相|§電路通常係由共同搞垃$ 钱至相同輸入終端且 串聯耗接的兩個相反電晶體(也就是,N型電晶體與p型電 晶體)配置而成。 圖1為相關技術的反相器電路的電路圖。 參考圖1 ’該相關技術的反相器電路係由兩個相反電晶 體P1與N1配置而成,該等相反電晶體"與^^係串聯耦 接在一第一電源供應VDD與一第二電源供應vss之間且它 們的閘極電極會共同被耦接至一輸入終端IN。 此處’該第一電源供應VDD為高位準電壓源,而該第 一電源供應VSS為電壓位準低於該第一電源供應VDD之電 壓位準的低位準電壓源。舉例來說,該第二電源供應vss 可能會被設為接地電源供應GND。 上面所述的反相器電路會反轉一被輸入至該輸入終端 IN的輸入訊號Vin並且將其輸出至輸出終端out。
為達此目的’對應於低位準輸入訊號Vin被開啟的P 200945782 型電晶體會被耦接在該第一電源供應VDD與該輸出終端 OUT之間;而對應於高位準輸入訊號Vin被開啟的n型電 晶體則會被耦接在該第二電源供應VSS與該輸出終端out 之間。 於上面所述之相關技術的反相器電路中,對應於該輸 入訊號Vin之電壓位準的兩個相反電晶體pi與Ni中僅有 任一者會被開啟,其優點係,因為不大會產生漏電流,所 ' 以’功率消耗會非常小,操作速度會非常快,並且讓從該 ® 第一電源供應VDD處的電壓位準至該第二電源供應vss處 的電壓位準之完全擺動成為可能的。不過,因為要形成相 反電晶體P1與N1,所以其缺點係,製造成本會提高(例如 遮罩會增加並且新增處理步驟)並且會損及製程效率。 所以,需要一種由N型或P型單一種電晶體配置而成 的單一反相器電路,用以達到高速操作與低功率消耗的目 的’並且穩定地輸出一輸出訊號v〇ut。 【發明内容】 ⑩ 本發明的目的係提供一種單一反相器電路,其會企圖 達成高速操作與低功率消耗的目的,並且穩定地輪出一輪 出訊號。 為達成以上的目的,本發明提供一種反相器電路,其 包含:第一電晶體與第二電晶體,它們會串聯耦接在—第 一電源供應(高位準電源供應)與一第二電源供應(低位準電 源供應)之間;以及一第三電晶體,其會耦接在該第二電晶 體的閘極電極與汲極電極之間,其中,一輸入終端會耦接 5 200945782 至該等第一電晶體與第三電晶體的閘極電極,一輸出終端 會耦接至該等第一電晶體與第二電晶體的共同節點,而且 該等第一至第三電晶體係由相同類型的電晶體來施行。 此處,該等第一至第三電晶體可由P型電晶體來施行, 該第一電晶體可耦接在該第一電源供應與該輸出終端之 間,而該第二電晶體則可耦接在該第二電源供應與該輸出 終端之間》 另外,該等第一至第三電晶體亦可由N型電晶體來施 行’該第一電晶體可耦接在該第二電源供應與該輸出終端 之間,而該第二電晶體則可耦接在該第一電源供應與該輸 出終端之間。 另外’該反相器電路可能還進一步包含一第一電容 器’其會麵接在該第一電晶體的閘極電極與源極電極之間。 另外,該第一電晶體中所提供的通道層寬度長度比 (W1/L1)可形成以大於該第二電晶體中所提供的通道層寬 度長度比(W2/L2)。 利用根據本發明的反相器電路,該單一反相器電路係 由相同類型的電晶體所配置,從而使其可降低製造成本並 且改良製程的效率。 另外,輸出訊號的電壓位準會從該第一電源供應處的 電壓位準完全擺動至該第二電源供應處的電壓位準,從而 使其可輸出穩定的輸出訊號,且該等電晶體中對應於該輸 入訊號的開啟/關閉轉換時間很短,從而使其可降低漏電 流。因此,本發明能夠施行一種提供高速與穩定操作特性 200945782 及非常小功率消耗特性的反相器電路。 【實施方式】 從後續之較佳實施例的說明中,配合隨附的圖式,便 會明白本發明以上所述與其它的目的、特點、以及優點。 下文中,將參考隨附的圖式來說明本發明的示範性實 施例。 圖2所示的係根據本發明第一實施例的反相器電路的 電路圖。 參考圖2,根據本發明第一實施例的反相器電路包含: 第一電晶體P1與第二電晶體P2,它們會串聯耦接在一第一 電源供應VDD(其為高位準電壓源)與一第二電源供應 VSS(其為低位準電壓源)之間;以及一第三電晶體p3,其會 被麵接在該第二電晶體P2的閘極電極與没極電極之間,其 中,該等第一至第三電晶體P1至P3全部係由P型電晶體 來設計。 此處,該反相器電路的輸入終端IN會被共同麵接至第 一電晶體P1與第三電晶體P3的閘極電極,其輸出終端〇υτ 則會被耦接至第一電晶體P1與第二電晶體Ρ2的共同節點。 更明確地說’該第一電晶體P1係耦接在一第一電源供 應VDD與該輸出終端〇υτ之間,並且在低位準輸入訊號 Vin施加至其閘極電極時會被開啟,用以將該輸出終端〇υτ .耦接至該第一電源供應VDD。換言之,當該低位準輸入訊 號Vin施加至該輸入終端IN時,藉由該第一電晶體pi而 輸出高位準輸出訊號Vout。 200945782 該第二電晶體P2係耦接在一第二電源供應vss與該輸 出終端OUT之間,並且會對應於供應至其閘極電極的電壓 而被開啟,用以將該輸出終端〇υτ耦接至該第二電源供應 VSS。明確地說,當該高位準輸入訊號vin對應於形成在其 閘極電極與源極電極之間的寄生電容器(下文中稱為 Cgs2,圖中未顯示)以及受控於該第三電晶體p3的閘極電壓 而被施加時,該第二電晶體p2會將該輸出終端〇υτ放電 至該第一電源供應VSS處的電壓位準。 該第三電晶體Ρ3係耦接在該第二電晶體Ρ2的閘極電 極與及極電極之間,並且會精確地控制來自該第二電晶體 Ρ2之閘極電極的電壓,用以增強該第二電晶體ρ2的切換精 確性。此種第三電晶體Ρ3會在低位準輸入訊號vin被施加 至其閘極電極時被開啟,從而二極體耦合(di〇de-coupHng ) 該第二電晶體P2。因此’該第二電晶體p2會被微弱地開啟’ 且此時’能夠藉以開啟該第二電晶體p2的電壓會被儲存在 該Cgs2之中。而,該第三電晶體p3會在高位準輸入訊號 Vin施加至其閘極電極時被關閉,從而會讓該第二電晶體 P2之閘極電極所耦接的節點變為浮動(fl〇ating )。 下文中將說明根據本發明第一實施例之反相器電路的 操作°為方便起見,本文假設高位準輸入訊號Vin與低位 準輸入訊號Vin分別為來自第一電源供應VDD與第二電源 供應VSS的電壓。 首先’該反相器電路會藉由將該輸入訊號Vin轉變成 低位準電壓(舉例來說,〇V的接地電壓)而被設為初始狀 200945782 態。接著’該等第一電晶體P1與第三電晶體P3會對應於 該輸入訊號Vin而被開啟。 倘若該第三電晶體P3被開啟的話,藉由該第三電晶體 P3而一極體耦合的第二電晶體則會被微弱地開啟,能夠藉 以開啟該第二電晶體P2的電壓便會被儲存在該Cgs2之 中。不過’與該第二電晶體P2之閘極電極搞接的節點卻會 經由該第三電晶體P3而耦接至該第二電源供應VSS,因此 该第二電晶體P2的閘極電壓會略高於來自該第二電源供應 VSS的電壓。所以,相較於該第一電晶體pi,該第二電晶 體P2會被微弱地開啟。該第二電晶體p2的閘極電壓會被 定義為初始電壓。 而’當該第二電晶體P2的閘極電壓被設為上述的初始 電壓時,該第一電晶體P1便會因該低位準輸入訊號vin而 完全被開啟。所以,該輸出終端0UT的電壓便會藉由該第 一電晶體Ρ1被充電至該第一電源供應VDD處的電壓位 準’俾使該高位準輸出訊號Vout會被輸出至該輸出終端 OUT。換言之,倘若低位準輸入訊號Vin被輸入該輸入終端 出的話,咼位準輸出訊號v〇ut便會被輸出至該輸出終端 out。此時,為輸出更穩定的輸出訊號v〇ut,該第一電晶 體P1中所提供的通道層寬度長度比(W1/Li)可形成以大於 該第二電晶體P2中所提供的通道層寬度長度比(W2/L2)。 而後’倘若該輸入訊號Vin的電壓位準轉變成高位準 的話’該等第一電晶體P1與第三電晶體P3便會被關閉。 此時,該第一電晶體P2之閘極電極所耦接的節點會因該第 200945782 二電晶體P3的關閉而變成浮動狀態。 不過,該Cgs2儲存著前一個週期中可藉以開啟該第二 電aa體P2的電壓(Cgs2的自舉啟動效應(b〇〇tstrapping effect)) ’因此,該第二電晶體p2會保持開啟狀態。所以, 輸出終端OUT會透過該第二電晶體P2被耦接至該第二電 源供應vss。因此,帶著該第一電源供應VDD處之電壓位 準的輸出終端OUT會開始被放電。而且,由於該cgs2對 應於該輸出終端OUT之放電的耦接作動的關係,該第二電 晶體P2的閘極電壓會完全被啟動,同時該第二電晶體p2 的閘極電壓會下降至低於從該VSS處下降的電壓。此時, 第一電晶體P1係處於關閉狀態中,因此,來自該輸出終端 out的電壓會返回到該第二電源供應vss處的電壓位準。
換言之’倘若高位準的輸入訊號Vin被輸入該輸入終端IN 的話’低位準的輸出訊號Vout便會被輸出至該輸出終端 OUT。 利用上面所述之根據本發明的反相器電路,該反相器 電路係利用具有比較小面積之相同類型的電晶體P1至P3 來配置,從而使其能夠降低製造成本並且改良製程的效率。 另外,第二電晶體P2的閘極電壓又可利用第三電晶體 與Cgs2來保持有精磘的電壓範圍,從而使其可以讓該輸 出訊號Vout的電壓位準從該第一電源供應VDD處的電壓 位準完全擺動至該第二電源供應VSS處的電壓位準。所 以’穩定的輸出訊號Vout可被輸出至該輸出終端OUT。另 外’該等第一電晶體P1與第二電晶體P2對應於該輸入訊 10 200945782 號Vm的開啟/關閉轉換睥 稞時間非常短,從而使其可以降低轉 換過程期間因短路電路m i ^ 峪所造成的漏電流。換言之,根據本 發明的反相器電路具有离桌鱼 问速與穩定操作特性以及非常小功 率消耗特性。 同時,在圖2中,雖然僅藉由形成在該第二電晶體的 間極電極與源極電極之間的寄生電容器(也就是,產生 自舉啟動效應來精確控制該第- 、 衣牙—黾晶體的閘極電壓;不 e 鵪 過,亦可進一步形成_ ^ Μ ΑΑ φ ^ 3S rp ^ 雕的電谷器,用以幫助該自舉啟 作用。此將參考圖3而接著說明。 圖3所示的係根據本發明第二實施例的反相器電路的 電路圖。在說明圖3時’和冑2中相同的部分會被賦予相 同的元件符號並且會省略其詳細說明。 、參考圖3 ’ 一分離的電容器,也就是,第-電容器C1, 會進—步㈣成在㈣二電晶體^的閘極電極與源極電極 門該第一電容器C1會與Cgs2 —起實施圖2中Cgs2的 自舉啟動作用’以便讓該反相器電路操作在更高的速度 處。換言 <,本實施例進一步形成該第一電容器ci,從而 可設計出操作在更高速度處的反相器電路。 、同時,在圖2與3中雖然顯示出僅使用p型電晶體p 的單一反相器電路;不過,亦可以利用N型電晶體來取代 〜等P型電晶體。這將在後面參考圖4與5作說明。 圖4所示的係根據本發明第三實施例的反相器電路的 電路圖;而圖5所示的係根據本發明第四實施例的反相器 電路的電路圖。在說明圖4與5時,和圖2與3中相同的 11 200945782 部分會被赋予相同的元件符號並且會省略其詳細說明。 圖4與5中的反相器電路係分別利用n型電晶體N來 取代圖2與3中所示之反相器電路的p型電晶體p而設計 的。不過,該等N型電晶體N係操作在和該等p型電晶體 p相反的極性處,因此,對應於高位準輸入訊號Vin被開啟 的第一電晶體N1會耦接在該第二電源供應vss與該輸出終 · 端OUT之間,而該第二電晶體N2則會耦接在該第一電源 · 供應VDD與該輸出終端OUT之間。而且,該第三電晶體 . N3會耦接在該第一電源供應VDD與該第二電晶體N2的閘 ❹ 極電極(也就疋’該第一電晶體N2的沒極電極與閘極電極) 之間,該第三電晶體N3會二極體耦合並且在供應高位準輸 入訊號Vin時微弱地開啟該第二電晶體N2。 如上面所述,圖4與5中所示的反相器電路會在施加 高位準輸入訊號Vin時藉由該第一電晶體輸出低位準輸出 訊號Vout ;並且在施加低位準輸入訊號vin時藉由該第二 電晶體N2輸出高位準輸出訊號v〇ut。而除了以上所述之 外,操作原理皆和圖2與3中所示之反相器電路的操作原 ◎ 理相同,因此省略其詳細說明。 雖然本文已經配合特定的示範性實施例說明過本發 明;不過’應該瞭解的係’本發明並不受限於本文所揭露 的實施例’相反地’本發明希望涵蓋隨附申請專利範圍及 其等效範圍的精神與範疇内所包含的各種修正與等效排 列。 【圖式簡單說明】 12 200945782 圖 1所~ 不的係相關技術的反相器電路的電路圖; 圖 2 pfx — 叮不的係根據本發明第一實施例的反相器電路的 電路圖; m 5 ^ , π不的係根據本發明第二實施例的反相器電路的 電路圖; 圖4所示的係根據本發明第三實施例的反相器電路的 電路圖;以及 〇 圖5所示的係根據本發明第四實施例的反相器電路的 電路圖。 電容器 Ν型電晶體 ρ型電晶體 【主要元件符號說明 C1
Nl、Ν2、Ν3 PI ' Ρ2 ' Ρ3 Φ 13

Claims (1)

  1. 200945782 七'申請專利範圍: 它們會串聯耦接在_第_ 第—電源供應(低位準電源 1·一種反相器電路,其包括: 第一電晶體與第二電晶體,· 電源供應(高位準電源供應)與一 供應)之間;以及 其會耦接在該第二 第三電晶體,其會耦接在 —·電晶髏的閘極電極與 汲極電極之間
    第二電晶體的共同節點 一電晶體與第三電 終端會耦接至該等第一電晶體與 Q 而且該等第一至第三電晶體係由 相同類型的電晶體來施行。 2. 如申睛專利範圍第1項之反相器電路,其中,該等第 一至第三電晶體係由p型電晶體來施行,該第一電晶體係 耦接在該第一電源供應與該輸出終端之間,而該 ^ —电日日 體係搞接在該第二電源供應與該輸出終端之間。 3. 如申請專利範圍第1項之反相器電路,其中,該等第 一至第三電晶體係由N型電晶體來施行,該第一電晶體係 ❹ 耦接在該第二電源供應與該輸出終端之間,而該第二電晶 體係耗接在該第一電源供應與該輸出終端之間。 4. 如申請專利範圍第1項之反相器電路,其進—步包 括:一第一電容器,其會耦接在該第二電晶體的閘極電極 與源極電極之間。 5. 如申請專利範圍第1項之反相器電路,其中,該第— 電晶體中所提供的通道層寬度長度比(W1/L1)會形成以大 14 200945782 於該第二電晶體中所提供的通道層寬度長度比(W2/L2)。 、圖式· (如次頁)
    15
TW98110605A 2008-03-31 2009-03-31 Inverter circuit TW200945782A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080029757A KR20090104362A (ko) 2008-03-31 2008-03-31 인버터 회로

Publications (1)

Publication Number Publication Date
TW200945782A true TW200945782A (en) 2009-11-01

Family

ID=41377706

Family Applications (1)

Application Number Title Priority Date Filing Date
TW98110605A TW200945782A (en) 2008-03-31 2009-03-31 Inverter circuit

Country Status (3)

Country Link
KR (1) KR20090104362A (zh)
TW (1) TW200945782A (zh)
WO (1) WO2009145441A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102208169A (zh) * 2010-03-31 2011-10-05 索尼公司 倒相电路及显示器

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101599716B1 (ko) * 2014-03-11 2016-03-04 건국대학교 산학협력단 트랜지스터의 문턱전압에 관계없이 안정적인 출력 신호를 생성하기 위한 인버터 회로
US10067000B2 (en) 2014-12-01 2018-09-04 Mediatek Inc. Inverter and ring oscillator with high temperature sensitivity
KR101694247B1 (ko) * 2015-11-27 2017-01-09 현대오트론 주식회사 차량용 배터리-그라운드 단락 방지 보호 회로 및 그 동작 방법
KR102613131B1 (ko) * 2021-12-24 2023-12-13 호서대학교 산학협력단 Cmos 인버터 회로
KR102577282B1 (ko) * 2022-03-30 2023-09-12 호서대학교 산학협력단 출력특성이 개선된 인버터 및 부트스트랩 인버터

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004153577A (ja) * 2002-10-30 2004-05-27 Matsushita Electric Ind Co Ltd インバータ回路
KR100505371B1 (ko) * 2002-12-26 2005-08-04 재단법인서울대학교산학협력재단 저전력 인버터 및 이를 이용한 레벨 쉬프터
JP4321266B2 (ja) * 2003-10-16 2009-08-26 ソニー株式会社 インバータ回路および表示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102208169A (zh) * 2010-03-31 2011-10-05 索尼公司 倒相电路及显示器
CN102208169B (zh) * 2010-03-31 2015-02-11 索尼公司 倒相电路及显示器

Also Published As

Publication number Publication date
WO2009145441A2 (ko) 2009-12-03
KR20090104362A (ko) 2009-10-06
WO2009145441A3 (ko) 2010-01-21

Similar Documents

Publication Publication Date Title
US8098791B2 (en) Shift register
TWI376097B (en) Level shift circuit
WO2013174118A1 (zh) 移位寄存器、驱动装置及显示器
US7772884B2 (en) Capacitive coupling type level shift circuit of low power consumption and small size
US8139708B2 (en) Shift register
TW201251332A (en) Level shifter
KR101894199B1 (ko) 스캐닝 구동 회로 및 그 낸드 논리 연산 회로
TW200945782A (en) Inverter circuit
TW200425641A (en) Level shift circuit
TW200418253A (en) Negative charge pump with BULK biasing
TW200832323A (en) Power supplying and discharging circuit
TWI360297B (en) I/o circuit
TW200937863A (en) Level shifter circuit
TWI230506B (en) Level shifter
CN102545560A (zh) 一种功率开关驱动器、ic芯片及直流-直流转换器
JP2004153577A (ja) インバータ回路
JP2023067760A (ja) レベルシフト回路
US7701253B2 (en) Booster circuits for reducing latency
TWI231648B (en) High output voltage transfer apparatus
TWI493855B (zh) 電壓轉換電路
EP2933922A1 (en) Transistor circuit of low shutoff-state current
KR100943708B1 (ko) 레벨 시프트 회로
CN216649654U (zh) 一种衬底偏置电路
CN110971221B (zh) 一种延时电路
US7746159B1 (en) Polarity conversion circuit