TW200917221A - Driver chip - Google Patents
Driver chip Download PDFInfo
- Publication number
- TW200917221A TW200917221A TW097110798A TW97110798A TW200917221A TW 200917221 A TW200917221 A TW 200917221A TW 097110798 A TW097110798 A TW 097110798A TW 97110798 A TW97110798 A TW 97110798A TW 200917221 A TW200917221 A TW 200917221A
- Authority
- TW
- Taiwan
- Prior art keywords
- level
- shift
- buffer
- shifter
- level shifting
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Logic Circuits (AREA)
Description
200917221 rw-01 22718twn.d〇c/n 九、發明說明: 【發明所屬之技術領域】
本發明是關於-種顯示面板的驅動晶片,且 於一種驅動晶片之位準移位器與其控制方法。 疋P 【先前技術】 在液晶顯示器⑴㈣cWtal display)的源極驅動哭 或閉極驅動器中,均需要進行電壓位準的轉換,= 位準移位器同時進行電壓轉態時,會產生很 、= 由於在導通路徑上會具有寄生電阻,因此當漏 地端的電壓鱗便會被提高,進而影響電路的正常 才呆作與位準移位器的轉態能力。 動電:tot匕圖1為糊1統技術之驅動電路圖。驅 一已括夕個位準移位移位器U1〜ll9, =用^表示接地端GND路徑上的寄生電阻。當二产號 严⑽V!生電壓轉態時(例如由高電壓位準轉換為:ΐ 堡位準或由低電壓位轉料㈣為低电 111〜119mn〜 Μ位準)’位準移位器 電壓位m : 轉態動作以改變輪入信號VI〜V9的 電壓位準。—般而言,轉態的 準移位單元同時轉#Η治^產生漏電流’命多位 111〜119所產生更大的漏電流。位準移位器 的漏電流會在私電1^R1上1生壓降, 长阿位準移位器lu 王綺 位器⑴〜⑽的轉態能力接仏電壓,進而影響位準移 在電路設計中’例如液晶顯 由多個位準移位單 恤動4,通㊉疋 早”同壓緩衝益所組成,在進行轉態 200917221 一-rw_01 22718twn.d〇c/n 時i戶i導通的電流更大’對接地端的壓降也就更大。此時, 轉'悲'能力較差的位準移位單元也就更容易受到影響而無法 順利完成轉態動作。 【發明内容】 本,明的目的是在提供一種驅動晶片,可依序進行位 >移位㈣轉態’避朗畴態而造成大電流,確保每個 位準移位器都能順利完成轉態。 本么月的又目的是提供一種驅動晶片,利用多個開 二:控制拾鎖器的拾鎖時間,讓拴鎖ϋ可以依序拾鎖信 S以避免位準移位1㈣發㈣態,雜每個位準移位 為都能順利完成轉態。 夕 多個位是提供一種驅動晶片,可依序致能 能。準私位以確保每個位準移位器都能順利完成轉 小— 多^,且與弟一移位組。第一移位組包括至 以接收第-輪入信號。第二移位組則包 a μ Jl*4 11,以接收第二輸人信號n胃 信穿位組與第二移位組,以依序轉換第-輸入 U'、第—輸入4§號的電壓位準。 移位;二硯=:鎖„出-種驅動晶片,包括 哭Λ 弟拴鎖早兀具有多個第一於鎖 又私位暫存益的控制來接收多個信號。第二拾鎖單元 200917221 •rw-01 22718twn.d〇c/n 一拾鎖益’這些第二掩鎖器是用來拾鎖第把 ==述::開::,,一二 元。其中,當第-於^检鎖早凡耗接到多個位準移位單 ^吏多個第二拾鎖器的j個=依序導 單:,換二輪 移位暫存器、第-拾鎖單提出—種驅動晶片,包括 位單元。其中,第—::;元== ^ Ϊ位暫存器控制以接收多個信號。第二拾^择鎖單 ί:二=,、,這些第二拾鎖器是用來軸第 ,成同 _操作在正常的工作電壓範圍中, ⑽為下讓 作詳細說明如下。例,並配合所附圖式, 【實施方式】 圖2為根據本發明-較佳實施例之驅動晶片之 200917221 ^…一 rW-01 22718twn.doc/n 電路圖,此驅動晶片200包括複數個位準移位器,並 劃分為兩組:第一移位組210與第二移位組220。在第 一移位組中包括了多個第一位準移位器211〜219, 以接收第一輸入信號F1〜F9。同時,在第二移位組 220中,則包括了多個第二位準移位器221〜229,以 接收第二輸入信號S1〜S9。當第一位準移位器221 〜229與第二位準移位器221〜229所接收的第一輸 入信號F1〜F9與第二輸入信號S1〜S9發生轉態 時,驅動晶片200依序致能第一移位組210與第二移 位組220,以依序轉換第一輸入信號F1〜F9與第二 輸入信號S1〜S9的電壓位準。因為所有的位準移位 器不是同時進行轉態,所以可避免先前技術中,因電 流路徑通過太大電流而影響接地位準,進而造成轉態 失敗的問題。 圖3為根據本發明另一實施例之驅動晶片之電 路圖,驅動晶片300包括一個第一移位組210與一個 第二移位組220、開關SW11〜SW19、SW21〜SW29、 開關SW31〜SW39以及SW41〜SW49。開關SW11〜SW19 耦接於第一輸入信號F1〜F9與第一位移組210之間, 開關SW21〜SW29耦接於第二輸入信號S1〜S9與第二 位移組220之間。開關SW31〜SW39耦接於第一移位 組210中之複數個第一位準移位器2Π〜219與工作電壓 VDD之間,而開關SW41〜SW49則耦接於第二移位組220 中之複數個第二位準移位器221〜229與工作電壓VDD之 200917221 …η叫;W-01 22718twn.doc/n 間。 ^第—移位組21〇與第二位移組220轉換第—輸入 信號F1〜F9與第二輸入信號S1〜S9之電壓位準&, 輸出至顯示面板23〇以用來驅動顯示面板23〇。在實 際f用中,位準移位器可應用於源極驅動器或閘極二 動器中’用以改變輸人信號的電壓位準。 動器為^則第—輸入信號F1〜F9與第二輪入原= S1〜S9是顯示面板23〇於一個晝框時間内之—^ 線的資料。 ^卞 在本實施例中,避免第一移位組210與第二移位組22〇 ,時轉態的方式有兩種,而且可以搭配使n種實施方式 是先導通開關SW11〜SW19,接著再導通開關SW21〜 SW29 ’也就是先進行第—輸人信號心押的 進行第二輸入信號S1〜颂的轉態。 ^ 第一種實施方式是控制開關SW31〜SW39及SW41〜 SW49’使第-位準移位器211〜219及第二位準移位器η 二229的致能時間不同。當第一位準移位器 211〜219致能 h ’則進订第一輸入信號F1〜F9的電壓位準轉換,當第二位 準移位器221〜229致能時,則進行第二輸入信號S1〜S9 的電壓位準轉換。 此外上述第一種實施方式與第二種實施方式可配合使 用’當第一位準移位器211〜219致能時,開關SWU〜SW19 可同步v通,當第二位準移位器221〜229致能時,開關 SW21〜SW29可同步導通。 200917221 扣 rW-01 22718tAvn.doc/n 此外’第三種實施方式是將開關SWll〜SW19、 .SW21-29的導通時間分別錯開,也就是先導通8”11、再導通 SW12··.最後導通SW29。將信號錯開輸人此些第—位準移位 •器211〜219與第二位準移位器221〜229以避免位準移位 器同時轉態。 由於第一移位組210與第二移位組22〇的轉態時間不同, 因此可避免產生瞬間的大電流而造成接地端的壓降,確保第一 f'.位準移位器211〜219與第二位準移位器221〜229可以正 常轉態。 圖4為根據本發明另一實施例之驅動晶片4〇〇之電銘 圖,本實施例之驅動晶片400包括移位暫存器41〇、第一 拾鎖單兀42G、第二栓鎖單元44〇、多綱關請51〜8奶9 及多個位準移位單元451〜459。第—拾鎖單元侧包括第 拴鎖杰421〜429 ’受控於上述的移位暫存器41〇以接收 多個信號S1〜S9。第二拴鎖單元包括第二拴鎖器私i 用來栓鎖第一拾鎖器421〜429的輸出。多個開關 ,〜SW59分別耦接於第一拴鎖器421〜429鱼第二拴 之間’第二栓鎖器441〜449的輸出端職 接到多個位準移位單元451〜459。 當第-拾鎖單元420接收到拾鎖信號81〜汹後 關SW51〜SW59依序導通,使第-洛雜留― 第矜通便弟—拾鎖早兀440依序拾鎖 弟拴鎖β 421〜429的輸出,並經由位準移位單元牦卜 依序轉換信號S1〜S9的電壓位準。 勝卿不是同時導通,所以位準二== 200917221 --rW-01 22718twn.d〇C/n 不會在同一時間進行轉態。 在-般的電路架構中,除了位準移位器轉態 較大的漏電流外,缓衝器也有囉的情況,上述實施例之 技術手段亦可應祕具有缓翻的轉移位單元。接下 二j二〗θ位準移位單A之電路架構’請參照如圖5 ’ 圖、為根據本發明另—實施例之驅動晶片之電路圖,圖5與圖 差別在於位準移位單元纽〜物。以位準移位單元收 jT- § 單元451包括低壓緩衝11511、位準移位器 间£緩衝器531以及開關SW61,其中位準移位哭521 511的輸出端’而開關SW61叙接。於位 丰移位斋521與高壓緩衝器531之間。其餘位準移位單 452〜459之電路架構皆相同,不再累述。早凡 …開關SW61〜SW69會在相對應的位準移位器521〜529 =丁轉,4%關閉,而在完捕態後導通以延遲 53卜别進行轉態的時間。以位準移位單元4 521進行轉態時關閉,並二= 門,避%通’崎遲高壓緩_ 531進行轉態的時 521與高壓緩衝器531同時轉態而導致較 而影響位準移位器521的正常轉態。圖5實施例之 八餘操作細岭參照圖4實施例之說明,在此不加累述。 曰片本發明另—實施例之驅動晶片之電路圖。驅動 ::片_包括移位暫存器_、第一栓鎖單元咖 :。;:準移位單元641〜649。第-拾鎖單上= 夕個弟一检鎖器切〜629,並受控於移位暫存器6 11 200917221 -rw-0l 22718twn.doc/n = 二拾鎖單7^㈣包括多個第二拾⑶〜 〜649 ^ $鎖單元⑽的輪出,而位準移位單元641 649耦接至弟二栓鎖單元6s〇的輪出。 在本實施例中,經由控制位準移位 時間(提供電源的時間)來調整個別位準移64= 〜致匕 =間:第二拾鎖單元⑽拾鎖住第一拾鎖單元62。 晶片_依序致能位準移位單以41〜_, 依序轉換域的位準。在致能的順序方面,可分 ==能’只要避免同時致能過多的位準移位單元即: 序或同時致能的位準移位單元數目。 一牛! - : 1實施例之驅動晶片之電路圖,在圖7中進 步繪不位準移位單元641〜649的 說明當位準移位單元641〜649中具有低壓緩3 器時之操作方式。 昼緩衝 巧準移位單元641為例’請參照圖7’位準移位單元64ι = 、位準移位器721、開關SW71以及高壓 緩衝J3 i ’低壓緩衝器7!丄耦接於相對應的第 =多位器㈣接於低壓緩衝器711的緩: 接於位準移位_的輸出二 關SW71在位準移位器721進行轉態時 ^完成轉態後導通,以延遲高壓緩衝器731進;== =早兀642〜649之電路架構與操作方式均相似,在此不加累 12 200917221 rw-0l 22718twn.doc/n 至於位準移位單元641〜649的致能方式,可藉由控制位 準移位721〜729的電源供應方式來達成,並可配合開關 SW71〜SWT79的導通時間以及第—栓鎖單元62()、第二拴鎖單 =630的訊號傳遞時序,來調整位準移位器641〜649、低壓 緩衝器711〜719以及高壓缓衝器731〜739的轉態時間,避免 同時轉態而影響接地端的壓降。 八上述實施例提出了多種避免同時轉態的實施方式,例如以 二、.且方式(5月參照圖2、圖3之說明)’或控制栓鎖器的信號 ,時序(請參賴4之說明),以及利關關來控制高壓緩 的轉恕日守間(請參照圖5),而在圖6、圖7中則說明以 =能時間來分___方式。上述實施方式可獨立使用或 漏均具有避朗時觀之技術效果,可有效避免瞬間的 哭白:接地端的電壓位準,進而影響部分位準移位 i,技動1域具錢常知識,經由本發明之揭 路’ ^可㈣推知麵时式,在料加累述。 的位發明利用不同步轉態的方式,避免大量 移位5或緩衝II同時觀而造成 地端的電壓位準。嫿目士々 句徒呵接 操作在正常的:作ΐί多個位準移位器的驅動電路可以 力。吊的作電魏圍中,維持位準移位器的轉態能 雖然本發明已以較佳實關揭露如上, 限定本發明,住材张厘二 ’、、、,、並非用以 離本發明之精神和範圍:了在不脫 此本發更動與潤飾,因 耗圍*視後附之申請專利範圍所界定者為 13 200917221 --------------W-〇i 22718twn.doc/n 準。 【圖式簡單說明】 圖1繪示為傳統的驅動晶片電路圖。 ' 圖2為根據本發明一實施例以分組方式實施之驅動晶片 之電路圖。 圖3為根據本發明另一實施例以分組方式實施之驅動晶 片之電路圖。 Γ 圖4為根據本發明另一實施例以控制拴鎖時序實施之驅 動晶片之電路圖。 ' 圖5為根據本發明另一實施例以開關控制轉態時間實施 之驅動晶片之電路圖。 圖6為根據本發明一實施例以控制致能時間實施之驅動 晶片之電路圖。 ' 圖7為根據本發明另一實施例以控制致能時間實施之驅 動晶片之電路圖。 ' ~ 【主要元件符號說明】 100、200、300、400、600 :驅動晶片 111〜119、451〜459、641〜649 :位準移位單元 210 :第一移位組 - 220 ··第二移位組 211〜219:第一位準移位器 221〜229 :第二位準移位器 230:顯示面板 °° 410、610 :移位暫存哭 14 200917221 rw-01 22718twn.doc/n 420、620 :第一拴鎖單元 421〜429、621〜629 :第一拴鎖器 440、630 :第二拴鎖單元 441〜449、631〜639:第二拴鎖器 511〜519、711〜719 :低壓緩衝器 521〜529、721〜729 :位準移位器 531〜539、731〜739 :高壓缓衝器 F1〜F9、S1〜S9、VI〜V9 :信號 R1 :寄生電阻 SW11〜19、SW21〜29、SW31〜39、SW41〜49、SW51 〜59、SW61 〜69、SW71 〜79 :開關 VDD :工作電壓 15
Claims (1)
- 22718twn.d〇c/n 200917221 rw-〇i 申謗專利範面: 1.- 種驅動晶片,包括: ml第Γ移位组,包括至少―第—位準移位器,該第— 準私,态接收對應之一第一輸入信號;以及 DX 器,該第 一第二移位組,包括至少一第二位準移位 位準移位裔接收對應之一第二輸入信號; 其中,該驅動晶片依序致能該第一移位組盥該 t準以依序轉換該第一輸入信號與該第二輪入信號㈣ 2.如申請專利範圍第丨項所述之驅動晶片, =一第-開關’輕接於該至少一第一位準移位器盘該第 為導=叙間,當致能該第一移位組時,該第—開關是 少一i如2專=圍第1項所述之驅動晶片’更包括至 付述第二位特位輯_二輸入 U之間’自致此該第二移位組時,該 4.如申__丨销叙_^:^更通勺° 個,,分別控制該第—位準移位器與該第二位-第二位準移位器。 該些弟一位準移位器與該些 5_如申請專利範圍第丨項所述之 顯示面板,該第-輸入信號與= =h叙為該如面板於—晝框時㈣之一水平線的資 料。 、 16 200917221 TW-Ol 22718twn.doc/n 6.—種驅動晶片,包括: - —移位暫存器; 該些第-技鎖^出具有複數個第二掩鎖器,用叫鎖 複數個開關,分別耦接 拴鎖器之間;以及 錢。亥些弟一掩鎖器與該些第二 複數個位準移位單元,分…一 其中,當該第一拾鎖單— h二弟—拾鎖器; 依序導通,使該些第二拾‘讀f ’該些開關 輸出,並經由該些位準移位單^库^些第—拾鎖器的 準。 早凡’依序轉換該些信號的位 λ如申請專利範圍第6 該些位準移位單元包括:、^之驅動晶片’其令每— 一低壓缓衝器,耦接 —; '士應之該些第二拴鎖器之 二,移位器,耦接於該低壓緩衝 —尚壓緩衝器,耦接於 的輪出,以及 8.如申請專利範圍第器的輪出。 該些位準移位單元更包括··、处動晶片,其令每— 第㈤關’轉接於該位準移位哭愈分_ 二其中該第一開關在該位準移位器壓緩衝器之 。亥位準移位器完成轉態後導通;夺關閉,並 遲該尚壓緩衝器進 17 200917221 1 22718twn.doc/n 行轉態的時間。 9.一種驅動晶片,包括: 一移位暫存器; 第拾鎖單元,包括複數個輸出,該第一 受控麟移㈣抑以触魏個诚; 拾鎖單元 該二二器’用•鎖 輸出複數個位準移位單元,分別輕接至該第二拾鎖單元的 其中,當該第二拴鎖單元拴鎖該第— 二’該驅動晶片依序致能該些位準移位、,、=庠^出 該些信號的位準。 从依序轉換 些位圍第9項所之_晶片,其中每1 一;低麼緩衝器,輕接於相對應之該些第二拾鎖器之 一位準移位H,墟於該錢 =衝器,接於該位準移位=出’以及 一該些位準移位單元更包括·· ’動曰曰片,其中每 —第—開關,耦接於該位準移位哭 間,其中該第—開關在該位準移位哭緩衝器之 於該位準移位器完成轉態後導通,:=!;夺闕閉,並 行轉態的時間。 怂遲該南壓緩衝器進 18
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/868,424 US20090091367A1 (en) | 2007-10-05 | 2007-10-05 | Level shifter concept for fast level transient design |
Publications (1)
Publication Number | Publication Date |
---|---|
TW200917221A true TW200917221A (en) | 2009-04-16 |
Family
ID=40522739
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW097110798A TW200917221A (en) | 2007-10-05 | 2008-03-26 | Driver chip |
Country Status (2)
Country | Link |
---|---|
US (1) | US20090091367A1 (zh) |
TW (1) | TW200917221A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI398850B (zh) * | 2009-11-30 | 2013-06-11 | Ili Technology Corp | 驅動電路及其驅動方法 |
TWI684970B (zh) * | 2018-12-28 | 2020-02-11 | 大陸商北京集創北方科技股份有限公司 | 在低壓區設置態樣電壓插入功能的驅動晶片及顯示裝置 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102025858B1 (ko) * | 2012-10-17 | 2019-09-27 | 삼성디스플레이 주식회사 | 표시 장치 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3858486B2 (ja) * | 1998-11-26 | 2006-12-13 | セイコーエプソン株式会社 | シフトレジスタ回路、電気光学装置および電子機器 |
JP3473745B2 (ja) * | 1999-05-28 | 2003-12-08 | シャープ株式会社 | シフトレジスタ、および、それを用いた画像表示装置 |
TW538400B (en) * | 1999-11-01 | 2003-06-21 | Sharp Kk | Shift register and image display device |
JP2002175036A (ja) * | 2000-12-07 | 2002-06-21 | Sanyo Electric Co Ltd | アクティブマトリクス型表示装置 |
JP4747426B2 (ja) * | 2001-03-14 | 2011-08-17 | 日本テキサス・インスツルメンツ株式会社 | 駆動回路 |
TWI225237B (en) * | 2003-12-04 | 2004-12-11 | Hannstar Display Corp | Active matrix display and its driving method |
JP4140528B2 (ja) * | 2004-01-30 | 2008-08-27 | 株式会社デンソー | A/d変換装置 |
TWI239496B (en) * | 2004-04-08 | 2005-09-11 | Au Optronics Corp | Data driver for organic light emitting diode display |
-
2007
- 2007-10-05 US US11/868,424 patent/US20090091367A1/en not_active Abandoned
-
2008
- 2008-03-26 TW TW097110798A patent/TW200917221A/zh unknown
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI398850B (zh) * | 2009-11-30 | 2013-06-11 | Ili Technology Corp | 驅動電路及其驅動方法 |
TWI684970B (zh) * | 2018-12-28 | 2020-02-11 | 大陸商北京集創北方科技股份有限公司 | 在低壓區設置態樣電壓插入功能的驅動晶片及顯示裝置 |
Also Published As
Publication number | Publication date |
---|---|
US20090091367A1 (en) | 2009-04-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6897696B2 (en) | Duty-cycle adjustable buffer and method and method for operating same | |
CN207518573U (zh) | 可重配置发射机 | |
US7991104B1 (en) | Modular low power gray code counter | |
KR100315610B1 (ko) | 스태틱 클럭 펄스 발생기, 공간 광변조기 및 디스플레이 | |
TWI241771B (en) | Input buffer structure with single gate oxide field of the invention | |
US11466685B2 (en) | Driver circuit equipped with power gating circuit | |
TW200405256A (en) | Display device driving circuit and display device | |
CN107016971A (zh) | 一种扫描电路单元、栅极驱动电路及扫描信号控制方法 | |
US6937173B2 (en) | Serializer and method of serializing parallel data into serial data stream | |
US7723867B2 (en) | Power gating of circuits | |
JPH11506286A (ja) | ネットワークにおける波形合成のための、高速の低電力cmosd/aコンバータ | |
CN112671414B (zh) | 一种新型并串转换电路 | |
CN109672444A (zh) | 一种多通道时钟交织的超高速数模转换器 | |
TW200917221A (en) | Driver chip | |
US20200312402A1 (en) | Serializer | |
CN100550651C (zh) | 薄膜晶体管型液晶显示屏源驱动芯片的多阈值数模转换器 | |
CN101741374B (zh) | 无相位失真的电压电平转换器 | |
US8749268B2 (en) | High-speed driver circuit | |
JP6878745B2 (ja) | マーチングメモリ及び計算機システム | |
CN100555397C (zh) | 电平转换装置及具备该装置之面板显示装置 | |
Rafique et al. | A 4.6 v, 6-bit, 64gs/s transmitter in 22nm fdsoi cmos | |
Jeong et al. | 0.37 mW/Gb/s low power SLVS transmitter for battery powered applications | |
CN201928246U (zh) | 一种移相器相位控制装置 | |
Park et al. | A 32Gb/s/pin 0.51 pJ/b Single-Ended Resistor-less Impedance-Matched Transmitter with a T-Coil-Based Edge-Boosting Equalizer in 40nm CMOS | |
JP4412788B2 (ja) | パラレル−シリアル変換回路 |