TW200910763A - Data transmission device and method thereof - Google Patents

Data transmission device and method thereof Download PDF

Info

Publication number
TW200910763A
TW200910763A TW097117708A TW97117708A TW200910763A TW 200910763 A TW200910763 A TW 200910763A TW 097117708 A TW097117708 A TW 097117708A TW 97117708 A TW97117708 A TW 97117708A TW 200910763 A TW200910763 A TW 200910763A
Authority
TW
Taiwan
Prior art keywords
receiving
wafer
data
line
transmission
Prior art date
Application number
TW097117708A
Other languages
English (en)
Inventor
Jang-Jin Nam
Tae-Jin Kim
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200910763A publication Critical patent/TW200910763A/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0278Arrangements for impedance matching

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

200910763 九、發明說明: 【發明所屬之技術領域】 本發明是關於資料傳輸,且更明確地說,是關於含有 終端電阻(terminal resistance )之資料傳輸裝置。
i) 本申請案根據35 USC § 119規定主張於2〇〇7年5月 15曰在韓國智慧財產局(KIp〇)申請之韓國專利申請案 第2007.469Μ號的優先權,該專利申請案之揭露内容以 全文引用之方式併入本文中。 【先前技術】 士諸如平板顯不裝置之資料傳輪裝置可使用若干個晶片 同喊接至共同頻道以增加資料傳輪容量的多點組態。 圖1為說明多點組態之習知資料傳輸裝置的方塊圖。 參看圖1 ’習知資料傳輸裝置可包括傳輸單元1〇、連 ,器20、多個傳輸線30、多個接收單元21至28以及終端 早几60。接收單元21可經由通道接觸(*鳴⑷4〇 5G而連接至傳輸線3Q。終端單元6q可包括一或 夕個終端電阻器Rt且可連接至多個傳輸線3〇。 兆位收21至28之資料接收頻寬寬達每秒幾百 資料接收裝置—^ 傳匕30之特性阻抗失配議 制傳輸頻道之頻寬。_於接收單元u ^各’即使傳輸線3G之特性阻抗㈤可設 计成雜料電阻,終端電阻器Rt之有效阻抗仍可 200910763 =小^特性阻抗(Zg),由於在印刷電路板之終 取之^施例,終端效應的降級亦可限制傳輸頻^器 在終端電_ Rt接近於最末之魏單元Μ頻,。 終端電阻Rt之接收單元的雜訊可歸 而j離 單元與終端電阻_之_轉献舰^與接收 通道接觸4〇之不連續性以及短線5 限制傳輸通道之頻寬。 Γ 圖2為說明多點組態之另一習知資料傳輪裝置的方塊 圖。 參看圖2 ’習知資料傳輸裝置可包括傳輸單元ιι〇、連 12〇、傳輸線130以及135 ’以及終端單元17〇。傳輸 早兀110可包括傳輸晶片112以及114,其中傳輪線13〇 可將傳輸晶片112與接收單元121以及122連接,且傳輸 線135可將傳輸晶片114與接收單元123以及124連接。 接收單元m可經由通道接觸140以及短線15〇而連接至 傳輸線130。接收單元122、123以及124可以與接收單元 G 121之連接相同的組態,而連接至相應傳輪線13〇以及 135。終鳊單元170可包括一或多個終端電阻器沿且可連 接至相應傳輸線130以及135。 在多點匯流排中’可採用兩種方法來增加資料頻寬。 第一種方法可為增加資料線之數目且第二種方法可為減少 連接至多點匯流排之晶片的數目。 即使每資料線之傳輸速度不增加,第一種方法仍可藉 由增加資料線之數目來增加系統之有效資料傳輸頻寬。第 200910763 且 見然而,第一種方法亦可引起終端電阻器、通道接觸以 及短線之阻抗匹配問題。 【發明内容】 相關技術之限制 因此,實例實施例可提供避免歸因於 以及劣勢之一或多個問題。 實例實施例可提供-種僅在一個接收資料之接收晶片 中含有一個終端電阻的資料傳輪歩署 實例實施例可提供二種= 输接收晶片中僅 含有終端電阻的資料傳輸裝置。 根據實例實施例’一種資料傳輸裝置可包括傳輸晶 片、多個接收晶片及/或-對傳輸線。傳輸晶片可經組態以 傳輸資料。多個接收晶片可經組態以自傳輸晶片接收資料 且提供終端電阻。在接收晶片巾之—者接收資料時,接收 晶片中之者可提供終端電阻。傳輸線可祕於傳輸晶 片與接收晶片之間,且傳輸線可具有雛菊鏈組態 (daisy-chain configuration )。 接收晶片中之每一者可包括一對輸入線、終端電阻、 緩衝器及/或連接開關。輸入線可分別自傳輸線分出支路。 終端電阻供應單元可連接於輸入線之間.緩衝器可自輸入 線接收負料。連接開關可將接收晶片連接至相鄰接收晶片。 終端電阻供應單元可包括第一終端電阻器、第二終端 電阻器及/或終端開關。第一終端電阻器可連接至輸入線之 200910763 第一終端電阻器之電阻可等於第二終端電 t線。第二終端電阻器可連接至輸人線之第二線。終端 錢可將第—終端電阻器與第二終端電阻料接。、、 阻 阻器之電 通電等 終端開關與連接開關可相對於彼此而互補地斷開或閉 合。 〆 a僅多個接收晶片中之一晶片目前可包括符記,多個接 收晶片中之該一晶片經組態以自傳輸晶片接收資料。 可將符記自傳輸晶片連續地提供至多個接收晶片。 在夕個接收晶片中之第二接收晶片目前包括符記且多 個,收晶片中之第—接收晶片在第二接收晶片之前包括符 記時,第一接收晶片可電連接至第二接收晶片。 在接收晶片之第一接收晶片目前包括符記且多個接收 曰曰片之第一接收晶片將在第一接收晶片後包括符記時,第 一接收晶片可與第二接收晶片電斷開。 接收晶片中之每一者可更包括經組態以控制符記之定 時器。 ° 傳輸晶片可以點對點組態來與接收晶片連接。 傳輸線可具有多點組態。 根據實例實施例,資料傳輸裝置可更包括經組態以將 傳輪晶片之輸出端子與第一傳輸線以及第二傳輸線連接的 連接器。傳輪晶片可包括一對輸入端子以及一對輸出端 200910763 子。多個接收晶片可經組態以聊性地提供終端電阻。傳 輸線可包括呈雛菊鏈組態之第—傳輸線以及第二傳輸線。 接收晶片中之每一者可包括第一輸入線、第二輸入 線、驅動器、第一開關電路及/或第二開關電路。第一輸入 線以及第二輸人線可分別自傳輸線以及第二傳輸線分 出支路。驅動器可連接至第―輸人線以及L線。驅 動器可經_以自傳輸線接收資料。第—開關電路 於第-輸人線與第二輸人線之間。第―開_路可經組態 以基於接收晶#之資料接收㈣擇性地·以提供終端 阻。第二_電路可經組態以基於接收晶片之資料接收而 選擇性地將接收晶片連接至相鄰接收晶片。 第-開關電路可包括第一電阻器、第 ^關。第-電阻器可連接至第—輸人線。第二電阻^ f接至第二輸人線。終端開關可基於接收晶片之資料接 收,而選擇性地將第-電阻器與第二電阻器連接。 終端開關與第二_電路可彼此互補地斷開以及閉 合 根據實例實施例’—種傳輸資料 =Θ::Γ者處接收資料;僅在接收= ==接及/或停用接收資料之接收晶片與相鄰 電二:ί,置可提供阻抗匹配之固定終端 為了讓本發明之上述和其他目的、特徵和優點能更明 200910763 '易懂,下文特舉其較佳實施例,並配合所附圖式 細έ兄明如下。 【實施方式】 將參看附圖來更充分地描述實例實施例。然而 實施例可崎多不_絲體現且不應轉為限於本文所 ρ土述之實施例4確她說’提供實例實施例,使得此揭 露案將為詳盡且完整的,且將辦充分傳達給熟習此項技 術者。相同參考數字在本申請針始終錢相同元件。、 應理解,雖然在本文中可使用術語第一、第二等來描 述各種元件,但此等元件不應受此等術語所限制。此等^ 語用於將-元件與另-it件區分開。舉例而言,在不脫離 實例實施例之齡之情況下,第—元件可被稱作第二元 件,且類似地,第二元件可被稱作第一元件。如本文所使 用’術語「及/或」包括相_之列出項中之—或多者的任 何以及所有組合。 應理解,當元件被稱作「連接」或「耦接」至另一元 件時,其可直接連接或1¾接至另一元件或可存在介入元 件。相反,當元件被稱作「直接連接」或「直接耦接」至 另一元件時,不存在介入元件。應以相似方式來解釋用以 描述元件之間的關係的其他詞語(例如,「在……之間」對 「直接在......之間」、「相鄰」對「直接相鄰」等)。 本文所使用之術語是出於描述特定實施例之目的且不 意欲為對實例實施例之限制。除非上下文另有清楚指示, 否則如本文所使用,單數形式「―(a/an)」以及「所述」 11 200910763 意欲亦包括複數形式。應進一步理解,術語「包含 (C〇mPrises/comprising)」及/或「包括(indudes/i她_)」 在本文枝用時指定蚊特徵、整數、步驟、操作、元件 及/或組件之存在,但不排除一或多個其他特徵、整數、步 驟、操作、70件、組件及/或其群組之存在或添加。 ^除非另有定義,否則本文所使用之所有術語(包括技 術術#及科學術語)皆具有與由—般熟習實例實施例所屬 於之技術者所通常理解之涵義相同的涵義。應進一步理 解,否則諸如常用詞典中所定義之彼等術語的術語應被解 釋為具有與其在相關技術之上下文中之涵義一致的涵義且 將不在理想化或過度正式之意義上來加以解釋,除非本文 明確地如此定義。 圖3為說明根據實例實施例之資料傳輸裝置的方塊 圖。 參看圖3,資料傳輸裝置300可包括傳輸晶片310 ;多 個接收晶片340、350以及360 ;以及一對傳輸線330。資 料傳輪裝置300可更包括將傳輸晶片310與傳輸線330連 接之連接器320。 傳輸晶片310可傳輸資料,且接收晶片340、350以及 360可經由傳輸線330自傳輸晶片310接收資料。傳輸線 330可呈雛菊鏈組態。 接收晶片340、350以及360中之每一者可包括一對輪 入線342、352以及362,終端電阻供應單元344、354以 及364,緩衝器346、356以及366,以及連接開關348、 12 200910763 358以及368。若接收晶片360為最末之晶片,則可省略連 接開關368。 輸入線342、352以及362中之每一者可分別自傳輸線 330分出支路。終端電阻供應單元344、354以及364中之 每一者可連接於輸入線342、352以及362之間。緩衝器 346、356以及366中之每一者,可藉由連接至輸入線342、 352以及362而接收資料。連接開關348、358以及368中 之每一者’可將接收晶片中之每一者連接至相鄰接收晶片。 終端電阻供應單元344,可包括第一終端電阻器347、 第二終端電阻器349以及終端開關343。第一終端電阻器 347可連接至輸入線342之第一線,第二終端電阻器349 可連接至輸入線342之第二線’且終端開關343可將第一 終端電阻裔347與第二終端電阻器349連接。其他終端電 阻供應單元354以及364中之每一者的組態可類似於終端 電阻供應單元344之組態。 弟一終端電阻器347之電阻,可等於第二終端電阻器 349之電阻。終端電阻供應單元344之電阻,可等於傳輸 線330之特性阻抗。 關於接收晶片340、350以及360,判定哪一接收晶片 接收資料可藉由自傳輸晶片310提供之符記來判定。 舉例而言,僅一接收晶片可包括符記,且因此接收資 料。又,僅接收資料之接收晶片可藉由閉合相應終端開關 343、353或363來啟動終端電阻。 可將符記自傳輸晶片310連續地提供至接收晶片 13 200910763 340、350以及360’且接收晶片34〇、350以及36〇中之每 -者可包括用於控制符記之定時ϋ。定時H可 组 態。 、’ 在接收晶片340、350以及360中之第二接收晶片目前 包括符記且接收晶片340、350以及360中之第一接收晶片 先丽在第二接收晶片之前包括符記時,第一接收晶片可電 連接至第二接收晶片。 在第二接收晶片目前包括符記,且接收晶片340、350 以及360中之第二接收晶片在第二接收晶片後包括符記 時,第二接收晶片可與第三接收晶片電斷開。 終端開關343與連接開關348可互補地斷開或閉合。 在接收晶片340目前包括符記,且接收晶片35〇將在 接收晶片340後包括符記時,終端開關343可閉合,且因 此終端電阻供應單元344可提供等於傳輸線之特性阻 抗的2Rs + RSW之終端電阻(其中Rsw為終端開關343之 導通電阻)。因為連接開關348為斷開的,所以不可引起除 終端電阻供應單元344之阻抗外的額外阻抗。 在終端電阻供應單元354之終端開關353閉合且接收 晶片350之連接開關358斷開時,資料傳輸裝置3〇〇之終 端電阻可為2RS + RSW。在接收晶片35〇接收資料時,接 收晶片340之連接開關348可閉合,且終端電阻供應單元 344之終端開關343可斷開。亦即,在接收晶片34〇、35〇 以及360中之任一者接收資料時,資料傳輸裝置3〇〇之終 端電阻可為2Rs + RSW。因此’由於終端電阻可僅提供於 14 200910763 接收貧料之接收晶片中,故資料傳輸裝置3〇〇可提供 傳輸線330之特性阻抗的終端電阻。 ; 圖4為說明包括兩個接收單元之習知資料傳輸裝置的 方塊圖。 參看圖4,習知資料傳輸裝置4〇〇可包括傳輸單元 410,連接器420 ;傳輸線LI、L2、L3以及L5 ;通道連接 430;短線L4;第一接收單元440;第二接收單元45〇;以 及終端f元460。終端單元460可包括終端電阻器Rt。第 一接收單7L 440以及第二接收單元450可為平板顯示裝置 中之源極驅動器。 圖5為說明根據實例實施例的包括兩個接收晶片之資 料傳輸裝置的方塊圖。 、 參看圖5,資料傳輸裝置500可包括傳輸晶片51〇:連 接器520 ;傳輸線LI、L2以及L3 ;第一接收晶片530以 及第二接收晶片540。 第一接收晶片530可包括一對輸入線534、終端電阻 ( 供應單元536、緩衝器538以及連接開關532。終端電阻供 應單元536可包括第一終端電阻器531、第二終端電阻器 533以及終端開關535。第二接收晶片540可包括一對輸入 線544、終端電阻供應單元546、緩衝器548以及連接開關 542。終端電阻供應單元546可包括第一終端電阻器541、 第二終端電阻器543以及終端開關545。資料傳輸裝置500 中之每一組件的操作可等於資料傳輸裝置300中之相應組 件的操作。 15 200910763 在下文中,可描述模擬結果,其中傳輪線L 為0.5 cm ’傳輸線L2之長度為37⑽,傳輪線乙 = 為7.4 cm,傳輸線L4之長度為15⑽,且傳輸線u = 度1 cm。 々衣 圖6為說明習知資料傳輸裝置4〇〇中之第 一 440 1及第二接收單元45〇之輸出電壓特性的模擬圖f 參看圖6,遠離終端電阻器沿之第一接收單元 輸出電壓特性可受到降級。振鈴雜訊可根據管= (package mductance )之增加而增加。 心 圖7為說明根據實例實施例之資料傳輸裝置%
第一接收晶片530以及第-垃讲曰μ A 的模擬圖表。及第一接收晶片540之輪出電壓特性 之=看圖7,雖'然管殼電感增加,但第—接收晶片530 因阻1實質上等於第二接收晶片54G之終端電阻。 至第-i至^二接收晶片54G之傳輸制長度可長於連接 之片53G之傳輸線,所以與第二接收晶片540 可目比:第一接收晶片530之輪出電壓特性 义雖然官殼電感增加,但振鈴雜訊可未曾增加。 ,8A至圖8C為用於根據傳輸速度之增加而 與第—接以日片53G,以及第二接收單元_ 8C中,僅說=月片圖5540中的輸,出電壓之眼圖的模擬圖表。在圖 片圖8A至圖8C ’在傳輸速度增力口時,第二接收晶 片540之眼圖可比第一接收晶片53〇之眼圖差。然而,= 16
X 200910763 管傳輸速度在圖8A中為約150 MHz、在圖8B中為約200 MHz且在圖8C中為約280 MHz,但是資料傳輸裝置5〇〇 可提供約50%或更高比率之眼圖。 圖9為說明根據實例實施例之具多點組態之資料傳輪 裝置的另一方塊圖。 參看圖9,資料傳輸裝置600可包括傳輸晶片61〇、連 接器620、第一傳輸線625、第二傳輸線630以及多個接收 晶片640、650以及660。 傳輸晶片可包括一對輸入端子612以及一對輸出端子 614。 連接器620可將輸出端子614連接至第一傳輪線625 以及第二傳輸線630。 接收晶片640可包括第一輸入線641、第二輸入線 642、第一開關電路643、第二開關電路647以及驅動器 648。第一輸入線641可自第一傳輸線625分出支路,且^ -輸入線642可自第二傳輸線630分出支路。 G 第一開關電路643可連接於第一輸入線641與第二輸 入線642之間。第一開關電路643可包括第一電阻器644、 第二電阻器645以及終端開關646。第一電阻器644可連 接至第一輸入線641且第二電阻器645可連接至第二輸入 線642。在接收晶片640接收資料時,終端開關646可將 第一電阻器644與第二電阻器645連接。第一電阻器644 之電阻可等於第二電阻器645皆為RS。 ^ 第二開關電路647可基於接收晶片64〇之資料接收而 17 200910763 選擇性地將接收晶片640與相鄰接收晶片65〇連接。亦 在接收晶片640接收資料時,第二開關電路647可將接 晶片640與相鄰接收晶片65〇電斷開。因此,終端開關_ 與第二關電路647可相對於彼此而互補地斷開或閉合。 換言之,若一開關閉合,則另一開關可斷開。 接收晶4 650以及660之組態以及操作可類似於接收 晶片640之彼等組態以及操作。 在接收晶片640目前包括符記且接收資料時,欲端開 關646可閉合且第二開關電路647可斷開。因此,終端^ 阻可為約2Rs+Rsw (其中RSW《終端開關祕之導通電 阻)。在終端電阻等於傳輸線625以及63〇之特性阻抗時, ^經由此阻抗隨來防止反射波,且可增加傳輸速度。儘 官接收晶片640、650以及660之任何接收晶片可接收資 料,但是可判定終端電阻實質上為相同值。 傳輸晶片610可以點對點組態來連接至接收資料之接 收晶片。包括符記之接收晶片可接收資料,且可將符記自 傳輪晶片610連續地提供至接收晶片64〇、65〇以及66〇。 如上所述,資料傳輸裝置可以雛菊鏈組態將傳輸晶片 j多個接收晶片連接,其中僅多個接收晶片中接收資料之 二者可提供終端電阻。接收晶片中之每—者可包括用於控 制,端電阻之開關’且僅包括符記之接收晶片可接收資料 且提供終端電阻。根據實例實施例之資料傳輸裝置,可以 …、占對點組態將傳輸晶片與接收晶片連接且增加操作速度。 因此,資料傳輸裝置可減少傳輸線之數目、印刷電路板之 18 200910763 大小及/或傳輸晶片之輪出插腳。 雖然已經揭露本發明的較佳實施例,然 定本發明’任何熟習此技藝者,在不脫離本發明理: 精神的情況下,當可作此_ #叙因卜 ’、 罐斗更本發明的權利保 濩範圍备視後附之申請專利範圍所界定者為準。 【圖式簡單說明】 圖1為說明多點組態之習知資料傳輪裝置的方塊圖。 圖圖2為說明多點組態之習知資料傳輪裝置的另一方塊 圖 圖3為說明根據實例實施例之資料傳輸裝置的方塊 圖4為說明包括兩個接收單元之習知資料傳輸褒置的 方塊圖。 —ΐ 5為說明根據實例實補之包括兩個接收晶片之資 料傳輪裝置的方塊圖。 —一圖6為說明習知資料傳輸裝置中的第一接收單元以及 第二接收單元之輸出電壓特性的模擬圖表。 圖7為說明根據實例實施例之資料傳輸裝置中的第一 接收b曰片以及第二接收晶片之輸出電壓特性的模擬圖表。 -圖8A至圖8C為用於比較根據傳輸速度之增加的輪 電壓之眼圖(eye-pattern)的模擬圖表。 圖9為說明根據實例實施例之具多點組態之資料 裝置的另一方塊圖。 别 19 200910763 【主要元件符號說明】 1〇 :傳輸單元 20 :連接器 21 :接收單元 22 :接收單元 23 :接收單元 24 :接收單元 25 :接收單元 26 :接收單元 27 ··接收單元 28 :接收單元 30 :傳輸線 40 :通道接觸 50 :短線 60 :終端單元 110 :傳輸單元 112 .傳輸晶片 114 ·傳輸晶片 120 :連接器 121 :接收單元 122 :接收單元 123 :接收單元 124 :接收單元 130 :傳輸線 200910763 135 :傳輸線 140 :通道接觸 150 :短線 170 :終端單元 300 :資料傳輸裝置 310 :傳輸晶片 320 :連接器 330 :傳輸線 340 :接收晶片 342 :輸入線 343 :終端開關 344 :終端電阻供應單元 346 :緩衝器 347 :第一終端電阻器 348 :連接開關 349 :第二終端電阻器 350 :接收晶片 352 :輸入線 353 :終端開關 354 :終端電阻供應單元 356 :緩衝器 358 :連接開關 360 :接收晶片 362 :輸入線 21 200910763 363 :終端開關 364 :終端電阻供應單元 366 :緩衝器 368 :連接開關 400 :習知資料傳輸裝置 410 :傳輸單元 420 :連接器 430 :通道連接 440 :第一接收單元 450 :第二接收單元 460 :終端單元 500 :資料傳輸裝置 510 :傳輸晶片 520 :連接器520 530 :第一接收晶片 531 :第一終端電阻器 532 :連接開關 533 :第二終端電阻器 534 :輸入線 535 :終端開關 536 :終端電阻供應單元 538 :緩衝器 540 :第二接收晶片 541 :第一終端電阻器 22 200910763 542 :連接開關 543 第二終端電阻器 544 輸入線 545 終端開關 546 終端電阻供應單元 548 緩衝器 600 資料傳輸裝置 610 傳輸晶片 612 輸入端子 614 輸出端 620 連接器 625 第一傳輸線 630 第二傳輸線 640 接收晶片 641 第一輸入線 642 第二輸入線 643 第一開關電路 644 第一電阻器 645 第二電阻器 646 終端開關 647 第二開關電路 648 驅動器 650 接收晶片 660 接收晶片 23 200910763 U、L2、L3、L5 :傳輸線 L4 :短線/傳輸線 Rt :終端電阻器
24

Claims (1)

  1. 200910763 十、申請專利範圍: L一種資料傳輸裝置,其包含: 傳輪晶片,其經組態以傳輸資料; 夕個接收晶片,其經組態以自所述傳輸晶片接收所 述資料且提供終端電阻,其中在所述多個接收晶片中之 一者接收所述資料時,所述多個接收晶片中之所述一者 提供所述終端電阻;以及 一對傳輸線’其耦接於所述傳輸晶片與所述接收晶 片之間’所述傳輸線具有雛菊鏈組態。 2. 如申請專利範圍第1項所述之資料傳輸裝置,其中 所述多個接收晶片中之每一者包括, 一對輸入線,其分別自所述傳輸線分出支路; 終端電阻供應單元,其連接於所述輸入線之間; 緩衝器’其經纽態以自所述輸入線接收所述資料; 以及 連接開關’其經組態以將所述接收晶片連接至相鄰 接收晶片。 3. 如申請專利範圍第2項所述之資料傳輸裝置,其中 所述終端電阻供應單元包括, 第一終端電阻器,其連接至所述輸入線之第一線; 第二終端電阻器,其連接至所述輸入線之第二線; 以及 終端開關,其經組態以將所述第一終端電阻器與所 述第二終端電阻器連接。 25 200910763 f 4第如圍第3項所述之資料傳輪袭置,1中 戶斤述第一終知電阻斋之餘等於所述第二終端電阻器2 阻。 〜电 5. 如申請專利範圍第4 所述第一終端電阻器二貝料傳輸裝置,其中 開關之導通電阻的串聯電 绩 6. 如申請專利範圍第3二所】性阻抗。
    所述連接開關,是相對於=補$ 僅二,置,其中 收晶片㈣述一者,所述多個接 資料。 、、且九、以自所述傳輸晶片接收所述 二t申:f利乾圍第7項所述之資料傳輸裝置,其中 所,付心疋自所述傳輸晶片連續地提供至所述多個接收 晶片。
    9.如申'專利㈣第8項所述之資料傳輸裝置, 在所收晶片中之第二接收晶片目前包括所述符 記,且所述多個接收晶片中之第一接收晶片在所述第二接 收晶另之前包括所述符記時,所述第—接收 所述第二接收晶片。 10.如申請專利範圍第8項所述之資料傳輸農置,里中 在所述接收晶片中之第-接收晶片目前包括所述符記y且 所述多個接收晶片中之第二接收晶片將在所述第—接收晶 26 200910763 一接收晶片與所述第二接 片之後包括所述符記時,所述第 收晶片電斷開。 11. 如申請專利範圍第7項所述之資料傳輸裝置,其中 所述接收晶片中之每-者更包括經組態以控制所述符記之 定時器。 12. 如申請專利範圍第3項所述之資料傳輸裝置,其中 所述傳輸晶片與所述多個接收晶片以點對點組態連接。 ί \
    13. 如申請專利範圍第丨項所述之資料傳輸裝置,其中 所述傳輸線具有多點組態。 14. 如申請專利範圍第13項所述之資料傳輸裝置,其 更包含: 連接器’其經組態以將所述傳輸晶片之輸出端子與第 一傳輸線以及第二傳輸線連接,其中 所述傳輸晶片包括一對輸入端子以及一對輪出端子; 所述多個接收晶片經組態以選擇性地提供所述終端電 阻;且 所述傳輸線包括呈所述雛菊鏈組態之所述第一傳輸線 以及所述第二傳輸線。 15.如申請專利範圍第14項所述之資料傳輸裝置,其 中所述接收晶片中之每一者包括, 第一輸入線以及第二輸入線,其分別自所述第一傳輸 線以及所述第二傳輸線分出支路; 驅動器,其連接至所述第一輸入線以及所述第二輸入 線,所述驅動器經組態以自所述傳輸線接收所述資料; 27 200910763 第開關電路’其連接於所述第一輪入線與所述第二 輸入線之間,所述第一開關電路經組態以基於所述接收晶 片之所述資料接收·而選擇性地閉合以提供所述終端電 阻;以及 一、第一開關電路,其經組態以基於所述接收晶片之所述 資料接收,而選擇性地將所述接收晶片連接至相鄰接收晶 片。
    16.如申请專利範圍第項所述之資料傳輸裝置,其 中所述第一開關電路包括, 弟電阻器’其連接至所述第一輸入線; 電阻器,其連接至所述第二輸入線;以及 、、-、' h開關,其經組態以基於所述接收晶片之所述資料 接收,而選擇性地將所述第—電阻賴所述第二電阻器連 月專利範圍第16項所述之資料傳輸裝置,其 :=蠕_與所述第二_電路,是相對於彼此而互 補地斷開以及閉合。 請,範㈣16項所述之資料傳輸m ^ 餘&之冑阻特所述帛二餘胃 時,所述第—開關電路之電阻等於所 边第傳輪線以及所述第二傳輸線之特性阻抗。 如申請專利範圍第^ ^ 中所晶片與所述接收晶片以點: 如申請專利範圍第14項所述之資料傳輸裝置,其 28 200910763 中僅所述多個接收晶月中之一者目前包拉符記’所述^ 接收晶片中之所述一者,經組態以自所述傳輪晶片接收所 述資料。 21.—種傳輪資料之方法,其包含: 在多個接收晶片中之一者處接收資料; 僅在接收所述資料之所述接收晶片處啟動終端電阻; 以及 ’ 間的連接 連^接收所速貝料之所述接收晶片與相鄰接收晶片 之 29
TW097117708A 2007-05-15 2008-05-14 Data transmission device and method thereof TW200910763A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070046914A KR100901394B1 (ko) 2007-05-15 2007-05-15 데이터 전송 장치 및 방법

Publications (1)

Publication Number Publication Date
TW200910763A true TW200910763A (en) 2009-03-01

Family

ID=40135846

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097117708A TW200910763A (en) 2007-05-15 2008-05-14 Data transmission device and method thereof

Country Status (4)

Country Link
US (1) US20080315914A1 (zh)
KR (1) KR100901394B1 (zh)
CN (1) CN101350805A (zh)
TW (1) TW200910763A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI403937B (zh) * 2010-06-03 2013-08-01 Au Optronics Corp 觸控顯示器及其觸控顯示基板

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9374174B1 (en) * 2015-01-22 2016-06-21 Infineon Technologies Ag Pulse width modulated (PWM) sensor interface using a terminated symmetrical physical layer
CN110808774B (zh) * 2018-11-16 2022-04-15 中国船舶重工集团公司第七一九研究所 兼容LoRa的多模式散射通信系统
WO2022039063A1 (ja) * 2020-08-21 2022-02-24 株式会社村田製作所 蓄電システム

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5422885A (en) * 1992-06-01 1995-06-06 Motorola, Inc. Contention free local area network
KR0119915B1 (ko) * 1994-12-07 1997-10-30 양승택 백플레인을 통한 신호 전송에서 변화하는 선로 특성 임피던스에 정합되는 가변 종단 장치
JP3605204B2 (ja) * 1995-11-22 2004-12-22 アイホン株式会社 監視テレビカメラ装置
JP4052697B2 (ja) * 1996-10-09 2008-02-27 富士通株式会社 信号伝送システム、および、該信号伝送システムのレシーバ回路
US5953540A (en) * 1997-06-26 1999-09-14 Compaq Computer Corporation SCSI cable with two cable segments having a first resistor coupled to a Y-connection from each segment and a second resistor coupled to one corresponding conductor
KR100241125B1 (ko) * 1997-09-25 2000-02-01 고제섭 자동차 시분할 직렬다중 통신장치
US6308232B1 (en) * 1999-09-01 2001-10-23 Rambus Inc. Electronically moveable terminator and method for using same in a memory system
US6687780B1 (en) * 2000-11-02 2004-02-03 Rambus Inc. Expandable slave device system
US6934785B2 (en) * 2000-12-22 2005-08-23 Micron Technology, Inc. High speed interface with looped bus
US6653893B2 (en) * 2001-06-29 2003-11-25 Intel Corporation Voltage margin testing of a transmission line analog signal using a variable offset comparator in a data receiver circuit
KR100389928B1 (ko) * 2001-07-20 2003-07-04 삼성전자주식회사 액티브 터미네이션 제어를 위한 반도체 메모리 시스템
US6930904B2 (en) * 2002-11-22 2005-08-16 Sun Microsystems, Inc. Circuit topology for high-speed memory access
US7355438B2 (en) * 2003-09-26 2008-04-08 Moore Industries-International, Inc. Electronic circuit
US7106094B2 (en) * 2004-05-14 2006-09-12 International Business Machines Corporation Method and topology for improving signal quality on high speed, multi-drop busses
JP4301079B2 (ja) 2004-05-20 2009-07-22 パナソニック電工株式会社 インターホンシステム
KR100691583B1 (ko) * 2004-12-31 2007-03-09 학교법인 포항공과대학교 다중 종단 저항들을 갖는 멀티 드롭 버스 구조의 메모리시스템
US7558980B2 (en) * 2007-01-04 2009-07-07 Montage Technology Group Limited Systems and methods for the distribution of differential clock signals to a plurality of low impedance receivers

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI403937B (zh) * 2010-06-03 2013-08-01 Au Optronics Corp 觸控顯示器及其觸控顯示基板

Also Published As

Publication number Publication date
US20080315914A1 (en) 2008-12-25
CN101350805A (zh) 2009-01-21
KR100901394B1 (ko) 2009-06-05
KR20080100906A (ko) 2008-11-21

Similar Documents

Publication Publication Date Title
JP4417112B2 (ja) 制御可能なインピーダンスおよび遷移時間を有する単一端シグナリングおよび差動シグナリングを選択的に提供する方法および装置
TWI301358B (en) Low voltage differential signaling drivers including branches with series resistors
CN106415516B (zh) 无开关的usb c连接器的集线器
EP3001564B1 (en) Controller area network bus transmitter with complementary source follower driver
US7368936B2 (en) Impedance match circuit
US20040153597A1 (en) Communication control semiconductor device and interface system
TWI353112B (en) Apparatus and method for matching output impedance
TW200910763A (en) Data transmission device and method thereof
US9136801B2 (en) Semiconductor integrated circuit device, electronic device, and radio communication device
JP2008072693A (ja) 動的伝送路の終端
CN114690882A (zh) 低功率嵌入式USB2(eUSB2)中继器
JP2000232397A (ja) 同時双方向データ伝送システムおよび方法
US20030120847A1 (en) Dual purpose PCI-X DDR configurable terminator/driver
US7711939B2 (en) Serial link apparatus, method, and system
JP3442273B2 (ja) バスシステムおよび回路基板
CN101331723B (zh) 差动信号传送装置和差动信号接收装置
US20020130680A1 (en) Method and apparatus for terminating emitter coupled logic (ECL) transceivers
US9620051B2 (en) Display bridge with support for multiple display interfaces
CN108984449A (zh) 电路装置以及电子设备
US6788099B2 (en) System and method for effectively implementing an active termination circuit in an electronic device
TW200538947A (en) Blade server system
JP3304716B2 (ja) プリチャージ機能を備えた電気接続器、電源装置および電子機器
US20070043893A1 (en) Bus communication apparatus and bus communication method
TW200417870A (en) Low cross-talk design and related method for co-layout of different buses in an electric board
US20240220435A1 (en) Power Consumption Control for Transmitters of Retimers in High Speed Data Communication