CN108984449A - 电路装置以及电子设备 - Google Patents
电路装置以及电子设备 Download PDFInfo
- Publication number
- CN108984449A CN108984449A CN201810528930.2A CN201810528930A CN108984449A CN 108984449 A CN108984449 A CN 108984449A CN 201810528930 A CN201810528930 A CN 201810528930A CN 108984449 A CN108984449 A CN 108984449A
- Authority
- CN
- China
- Prior art keywords
- circuit
- signal
- signal wire
- resistance value
- terminating resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/54—Systems for transmission via power distribution lines
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4072—Drivers or receivers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/28—Impedance matching networks
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B2203/00—Indexing scheme relating to line transmission systems
- H04B2203/54—Aspects of powerline communications not already covered by H04B3/54 and its subgroups
- H04B2203/5404—Methods of transmitting or receiving signals via power distribution lines
- H04B2203/5425—Methods of transmitting or receiving signals via power distribution lines improving S/N by matching impedance, noise reduction, gain control
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Dc Digital Transmission (AREA)
- Information Transfer Systems (AREA)
Abstract
本发明提供电路装置以及电子设备。该电路装置(10)包含:发送电路(20),其在发送期间内对信号线(SLP、SLN)进行电流驱动,由此发送信号;接收电路(30),其通过在与发送期间不同的接收期间内,接收作为通信对象的发送电路(120)通过对信号线(SLP、SLN)进行电流驱动而发送的信号;以及终端电阻电路(SVP、SVN),其能够与信号线(SLP、SLN)连接,该终端电阻电路在发送期间的电阻值被设定为比接收期间的电阻值小的值。
Description
技术领域
本发明涉及电路装置以及电子设备等。
背景技术
以往,已知有实现USB(Universal-Serial-Bus)的数据传输控制的电路装置。作为这样的电路装置的现有技术,例如存在专利文献1公开的技术。
在US7573298中公开了对构成差动信号线的第1信号线和第2信号线进行电流驱动的发送电路。该发送电路包含:恒流电路,其向第1信号线、第2信号线供给电流;电流控制电路,其控制该电流值;第1终端电阻电路,其与第1信号线连接;以及第2终端电阻电路,其与第2信号线连接,电流控制电路与第1终端电阻电路、第2终端电阻电路的电阻值对应地控制恒流电路向第1信号线、第2信号线供给的电流的电流值。
在USB中,在认证测试时进行眼图的测量。因此,USB的HS模式用的发送电路需要输出能够通过与眼图相关的USB标准的认证测试的发送信号。但是,在发送信号的信号路径中存在寄生电容或寄生电阻,因此,可能由于该寄生电容或寄生电阻而难以通过眼图的认证测试。
作为改善发送时的眼图的方法,例如可考虑通过调整发送电路的参数(例如终端电阻的电阻值、恒流电路的电流值等)来调整眼图的特性(例如信号的振幅、上升或者下降的倾斜度等)的方法。但是,在发送和接收中共用电路的一部分(例如终端电阻等),因此,在对应于发送时而调整电路的参数后,可能无法在发送时和接收时实现适当的眼图。例如,在减小了终端电阻的电阻值的情况下,接收时的信号的振幅下降,可能无法通过与眼图相关的USB标准的认证测试。
另外,不限于USB,即使在通过对信号线进行电流驱动来进行信号的发送的串行通信中,也可能产生与上述相同的问题。
发明内容
根据本发明的几个方式,可提供能够在发送时和接收时实现适当的眼图的电路装置和电子设备等。
本发明的一个方式涉及一种电路装置,该电路装置包含:发送电路,其在发送期间内对信号线进行电流驱动来发送信号;接收电路,其在与所述发送期间不同的接收期间内,接收作为通信对象的发送电路通过对所述信号线进行电流驱动而发送的信号;以及终端电阻电路,其能够与所述信号线连接,该终端电阻电路在所述发送期间的电阻值被设定为比所述接收期间的电阻值小的值。
根据本发明的一个方式,能够将发送期间的终端电阻电路的电阻值设定为比接收期间的电阻值小的电阻值。由此,能够提高发送期间的发送信号的信号质量。此外,在发送期间内减小终端电阻电路的电阻值,因此,能够在通信对象进行发送的接收期间内降低在发送期间内减小终端电阻电路的电阻值的影响。这样,能够在发送期间和接收期间实现适当的眼图。
此外,在本发明的一个方式中,也可以,所述发送电路包含:恒流电路,其向所述信号线供给电流;以及控制电路,其将所述恒流电路供给的恒定电流的电流值设定为与所述终端电阻电路的电阻值对应的电流值。
在本发明的一个方式中,在接收期间和发送期间改变终端电阻电路的电阻值,但发送信号的振幅根据终端电阻电路的电阻值而发生变动。因此,在发送期间,发送信号的振幅可能不会成为适当的振幅。关于这一点,根据本发明的一个方式,恒流电路向信号线供给的恒流设定为与终端电阻电路的电阻值对应的电流值。由此,在发送期间内能够将发送信号的振幅调整为适当的振幅。
此外,在本发明的一个方式中,也可以,所述恒流电路供给的电流的电流值和所述终端电阻电路的电阻值被设定成使得信号的振幅落入所述信号线的串行通信标准中的眼图的最小振幅与最大振幅之间。
由此,在发送期间中,比接收期间更减小终端电阻电路的电阻值,因此,能够改善发送信号的下降和下降时的波形。而且,通过设定恒流电路供给的恒定电流的电流值,能够将由于减小电阻值而下降的信号的振幅调整为适当的振幅。
此外,在本发明的一个方式中,也可以是,所述发送电路将构成差动信号线的第1信号线和第2信号线作为所述信号线进行电流驱动,由此发送信号,所述接收电路接收作为通信对象的发送电路通过对所述第1信号线和所述第2信号线进行电流驱动而发送的信号,设置与所述第1信号线连接的第1终端电阻电路、以及与所述第2信号线连接的第2终端电阻电路作为所述终端电阻电路,所述第1终端电阻电路和所述第2终端电阻电路在所述发送期间的电阻值能够设定为比所述接收期间的电阻值小的值。
这样,本发明的一个方式能够应用于差动的串行通信。而且,通过在接收期间和发送期间改变与第1信号线连接的第1终端电阻电路及与第2信号线连接的第2终端电阻电路的电阻值,能够实现适当的眼图。
此外,在本发明的一个方式中,也可以是,电路装置包含:第1信号端子,其用于与所述第1信号线连接,第2信号端子,其用于与所述第2信号线连接,所述发送电路包含:恒流电路,其向所述第1信号线和所述第2信号线供给恒定电流;第1开关元件,其设置在所述第1信号端子与所述恒流电路的输出节点之间;以及第2开关元件,其设置在所述第2信号端子与所述恒流电路的输出节点之间。
由此,能够利用恒流电路供给的恒定电流进行差动的电流驱动。而且,在本发明的一个方式中,通过在接收期间和发送期间变更恒流电路供给的电流、以及第1终端电阻电路、第2终端电阻电路的电阻值,能够在差动的发送信号中实现适当的眼图。
此外,在本发明的一个方式中,也可以是,电路装置包含第2发送电路,该第2发送电路通过对所述第1信号线和所述第2信号线进行电压驱动来发送信号,在所述信号线的串行通信标准的第1通信模式中,所述发送电路进行所述发送,所述第2发送电路输出低电位侧电源电压,在数据传输速率比所述第1通信模式低的所述串行通信标准的第2通信模式中,所述第2发送电路进行所述发送,所述第1终端电阻电路设置于所述第1信号端子与所述第2发送电路的第1输出节点之间,所述第2终端电阻电路设置于所述第2信号端子与所述第2发送电路的第2输出节点之间。
由此,能够将在第2通信模式中发送信号的第2发送电路的输出节点处设置的电阻共用为第1通信模式中的终端电阻电路。在数据传输速率更高的第1通信模式中,比第2通信模式更难通过与眼图相关的认证测试,但在本实施方式中,在第1通信模式中,在接收期间和发送期间变更终端电阻电路的电阻值,能够提高眼图的特性。
此外,在本发明的一个方式中,也可以是,所述终端电阻电路的电阻值在所述接收期间内被设定为满足所述信号线的串行通信标准的电阻值。
在接收期间,通信对象发送发送信号,因此,电路装置侧无法知道通信对象发送何种信号(无法从电路装置侧控制通信对象侧的发送电路的参数)。在本发明的一个方式中,能够调整终端电阻电路的电阻值,但通过在接收期间将该电阻值设定为满足信号线的串行通信标准的电阻值,能够适当地接收来自通信对象的发送信号。
此外,在本发明的一个方式中,也可以是,电路装置包含控制电路,该控制电路将所述发送期间的所述终端电阻电路的电阻值设定为多个电阻值中的任意一个电阻值。
由此,通过在发送期间选择多个电阻值中的任意一个电阻值,能够在接收期间和发送期间改变终端电阻电路的电阻值。
此外,在本发明的一个方式中,也可以是,所述信号线是USB标准的信号线。
由此,能够在USB标准的串行通信中,在发送期间和接收期间实现适当的眼图。
此外,在本发明的一个方式中,也可以是,电路装置包含第2发送电路,该第2发送电路通过对所述信号线进行电压驱动来发送信号,在HS模式中,所述发送电路进行所述发送,在FS模式中,所述第2发送电路进行所述发送,在所述HS模式中,所述终端电阻电路在所述发送期间的电阻值能够设定为比所述接收期间的电阻值小的值。
HS模式的数据传输速率比FS模式高,因此,比FS模式更难以通过与眼图相关的认证测试。关于这一点,在本实施方式中,通过在HS模式中的接收期间和发送期间变更终端电阻电路的电阻值,能够提高HS模式中的眼图的特性。
另外,本发明的另一方式涉及电子设备,该电子设备包含上述任意一项所述的电路装置。
附图说明
图1是本实施方式的电路装置的结构例。
图2是USB的认证测试中的眼图的说明图。
图3是本实施方式的电路装置的详细结构例。
图4是电阻值和电流值的设定值的一例。
图5是电阻值和电流值的“接收时”的发送信号的波形例。
图6是电阻值和电流值的“电阻小”的发送信号的波形例。
图7是电阻值和电流值的“电阻小、电流大”的发送信号的波形例。
图8是终端电阻电路的详细结构例。
图9是恒流电路的详细结构例。
图10是电路装置的变形例。
图11是电子设备的结构例。
具体实施方式
以下,针对本发明的优选实施方式详细地进行说明。另外,以下说明的本实施方式并非对权利要求书中记载的本发明的内容进行不当限定,在本实施方式中说明的所有结构作为本发明的解决手段不是必需的。
例如,以下,作为串行通信标准的一例,以USB为例进行说明,但能够将本发明应用于通过对信号线进行电流驱动来进行信号的发送的串行通信标准。
1.电路装置
图1是本实施方式的电路装置的结构例。图1的电路装置10包含物理层电路11、处理电路15。此外,电路装置10可以包含信号端子TPA、TNA。物理层电路11包含发送电路20(发送器)、接收电路30(接收器)、终端电阻电路RVN、RVP(可变电阻电路)。另外,电路装置不限于图1的结构,可以实施省略其构成要素的一部分或追加其他构成要素等各种变形。例如,在图1中以收发差动信号的情况为例进行说明,但本发明的应用对象不限于此,还能够将本发明应用于收发单端信号的情况。
电路装置10经由构成USB标准(串行通信标准)的总线的信号线SLP、SLN与外部装置100连接,进行经由该信号线SLP、SLN的USB标准的通信。电路装置10例如由集成电路装置实现。信号线SLP、SLN与电路装置10的信号端子TPA、TNA(例如半导体芯片的焊盘)及外部装置100的信号端子TPB、TNB连接。信号端子TPA、TNA例如是半导体芯片的焊盘。外部装置100是进行USB标准的信号的收发的装置,包含物理层电路111、处理电路115。物理层电路111包含发送电路120、接收电路130、终端电阻RN、RP。例如,外部装置100是主控制器(主机控制器)、USB集线器、外围设备等。
物理层电路11由物理层的逻辑电路构成。例如,作为HS(High Speed)用的发送电路的发送电路20以及接收电路30是物理层的逻辑电路。此外,可以包含FS(Full Speed)用的发送电路、各种检测电路、上拉电阻电路等作为物理层的逻辑电路。例如,对应于USB的收发器宏单元中的链路层等的电路包含在处理电路15中,发送电路、接收电路、检测电路等逻辑电路包含在物理层电路11中。
处理电路15是进行各种控制处理、信息处理等的电路,能够由门阵列等基于自动配置布线的逻辑电路等实现。在将电路装置10应用于USB集线器的情况下,电路装置10可以包含第2物理层电路,处理电路15进行物理层电路11与第2物理层电路之间的数据传输处理等。例如,处理电路15包含将经由USB而接收到的串行数据转换为并行数据的串行/并行转换电路、将并行数据转换为串行数据的并行/串行转换电路、以及NRZI电路等相当于链路层的电路。另外,可以利用CPU、MPU等处理器实现处理电路15。
发送电路20是通过在发送期间内对信号线SLP、SLN进行电流驱动来进行信号发送的电路。具体而言,发送电路20是USB标准的HS模式的发送电路,向信号线SLP(信号端子TPA)输出电流IQP,向信号线SLN(信号端子TNA)输出电流IQN。
例如,在输出正极的差动信号(逻辑电平“1”)的情况下,输出电流IQP,将电流IQN设定为零,在输出负极的差动信号(逻辑电平“0”)的情况下,输出电流IQN,将电流IQP设定为零。电流IQP利用电路装置10的终端电阻电路RVP及外部装置100的终端电阻RP转换为电压,信号线SLP的电压成为IQP×RVP×RP/(RVP+RP)。同样,电流IQN利用电路装置10的终端电阻电路RVN和外部装置100的终端电阻RN转换为电压,信号线SLN的电压成为IQN×RVN×RN/(RVN+RN)。外部装置100的接收电路130利用该信号线SLP、SLN的电压接收信号。
接收电路30是在与发送期间不同的接收期间内接收作为通信对象的发送电路120通过对信号线SLP、SLN进行电流驱动而发送的信号的电路。通信对象是电路装置10进行基于USB标准的通信的对象(通过信号线SLP、SLN连接的对象),在图1中是外部装置100。与电路装置10的发送电路20的情况同样,发送电路120输出到信号线SLP、SLN的电流利用外部装置100的终端电阻RP、RN及电路装置10的终端电阻电路RVP、RVN转换为电压。接收电路30利用该电压接收信号。
终端电阻电路RVP、RVN能够与信号线SLP、SLN连接,其电阻值可变。具体而言,终端电阻电路RVP的一端与信号端子TPA连接,另一端与低电位侧电源电压(例如,地)的节点连接。终端电阻电路RVN的一端与信号端子TNA连接,另一端与低电位侧电源电压(例如,地)的节点连接。另外,终端电阻电路RVP、RVN的另一端无需与低电位侧电源直接连接,例如,如后所述,也可以,通过使终端电阻电路RVP、RVN的另一端与FS模式的发送电路的输出节点连接,该发送电路输出低电位侧电源电压,来使终端电阻电路RVP、RVN的另一端与低电位侧电源间接连接。
终端电阻电路RVP、RVN的发送期间(发送电路20进行发送的发送时)的电阻值设定为比接收期间(接收电路30进行接收的接收时)的电阻值小的值。具体而言,终端电阻电路RVP、RVN的电阻值在发送时设定为第1电阻值,在接收时设定为第2电阻值。第1电阻值例如能够设定为多个可设定的电阻值中的任意的电阻值。第2电阻值例如是固定的电阻值。固定的电阻值例如是根据USB标准而确定的电阻值。而且,可设定为第1电阻值的多个电阻值包含小于第2电阻值的电阻值,通过将第1电阻值设定为该电阻值,从而将第1电阻值设定为小于第2电阻值的电阻值。例如,第1电阻值是比按照USB标准确定的终端电阻的电阻值小的电阻值。
另外,发送时的第1电阻值可以是小于接收时的第2电阻值的1个(固定的)电阻值。此外,在能够选择多个电阻值中的任意一个作为第1电阻值的情况下,该多个电阻值可以包含高于接收时的第2电阻值的电阻值。
图2是USB的认证测试中的眼图的说明图。AR1、AR2、AR3表示信号的波形的禁止区域,该禁止区域AR1、AR2、AR3按照USB的标准而确定。USB的发送电路(HS)要求A1所示的发送信号(DP、DM)的波形不与该禁止区域AR1、AR2、AR3重叠。
但是,例如在由于与发送电路连接的电缆变长或者与信号线连接的电路(例如充电电路、静电保护电路、短路保护电路等)而产生寄生电容等时,A1所示的发送信号的信号质量下降。例如,发送信号的上升(信号电平从低电平变化为高电平时的倾斜度)或下降(信号电平从高电平变化为低电平时的倾斜度)不再急剧,信号的波形可能与禁止区域AR1重叠。
关于这一点,根据本实施方式,能够将发送时的终端电阻电路RVP、RVN的电阻值设定为小于接收时的电阻值的电阻值。由此,能够提高发送信号的信号质量。即,通过使终端电阻电路RVP、RVN的电阻值下降,能够使发送信号的上升或下降变得急剧,能够使发送信号的波形不与禁止区域AR1重叠。
这里,假设在接收时也维持减小了终端电阻电路RVP、RVN的电阻值的状态。在电路装置10进行接收的情况下,外部装置100进行发送,因此,该驱动电流成为在外部装置100侧设定的驱动电流。例如,该驱动电流成为这样的电流值:假设终端电阻电路RVP、RVN的电阻值与接收时的电阻值(例如USB标准的电阻值)相同。因此,在终端电阻电路RVP、RVN的电阻值较小的情况下,可能发送信号的振幅变小,其波形与禁止区域AR1重叠。
关于这一点,根据本实施方式,将发送时的终端电阻电路RVP、RVN的电阻值设定为小于接收时的电阻值,因此,在接收时终端电阻电路RVP、RVN的电阻值不下降。由此,在接收时(作为通信对象的发送电路通过电流驱动而发送信号时),能够确保发送信号的振幅,能够使发送信号的波形不与禁止区域AR1重叠。如上所述,在本实施方式中,在发送时和接收时能够提高发送信号的信号质量。
2.详细结构例
图3是本实施方式的电路装置的详细结构例。图3的电路装置10包含HS用的发送电路20、FS用的发送电路40、接收电路30、控制电路50、电阻控制电路60、信号端子TPA、TNA。
发送电路20包含:恒流电路21,其向信号线SLP、SLN供给恒定电流;以及控制电路50,其可变地控制恒流电路21供给的恒定电流的电流值。而且,控制电路50将恒流电路21供给的恒定电流调整为与终端电阻电路RVP、RVN的电阻值对应的电流值。
具体而言,恒流电路21将由控制电路50设定的电流值的恒定电流IQ输出到节点NIQ。即,在由控制电路50设定了电流值时,在变更该设定之前,按照该电流值输出恒定的电流,在变更了电流值的设定后,按照该电流值输出恒定的电流。在HS模式的发送时,恒定电流IQ作为电流IQP、IQN经由后述的开关元件SW1、SW2输出到发送电路20的输出节点NTP、NTN。电流IQP、IQN分别分支为2个电流,其一方流入终端电阻电路RVP、RVN,另一方经由信号线SLP、SLN流入外部装置100的终端电阻RP、RN。
控制电路50在HS模式的发送时,设定多个可设定的电阻值和电流值的组合中的任意一个组合,将该设定信息输出到终端电阻电路RVP、RVN和恒流电路21。此外,在FS模式的发送时和接收时,设定给定的电阻值(例如按照USB标准设定的电阻值),将该设定信息输出到终端电阻电路RVP、RVN。终端电阻电路RVP、RVN被设定为由设定信息指示的电阻值。此外,恒流电路21输出由设定信息指示的电流值的恒定电流IQ。
例如,控制电路50具有寄存器51,在该寄存器51中,从电路装置10的外部处理装置经由未图示的接口写入设定信息。控制电路50根据写入寄存器51中的设定信息来设定电阻值和电流值。或者,也可以是,电路装置10包含未图示的非易失性存储器,在制造电路装置10时等,在非易失性存储器中写入设定信息,控制电路50根据写入到非易失性存储器中的设定信息来设定电阻值和电流值。另外,也可以将控制电路50构成为独立控制终端电阻电路RVP、RVN的电阻值、及恒流电路21输出的恒定电流IQ的电流值。
在本实施方式中,在接收时和发送时(HS发送时)改变终端电阻电路RVP、RVN的电阻值,但发送信号的振幅根据终端电阻电路RVP、RVN的电阻值而发生变动。因此,在发送时,发送信号的振幅(眼图的波形的振幅)可能不会成为适当的振幅。关于这一点,根据本实施方式,恒流电路21向信号线SLP、SLN供给的电流被调整为与终端电阻电路RVP、RVN的电阻值对应的电流。由此,在发送时能够将发送信号的振幅调整为适当的振幅。
具体而言,如图2所示,以使信号的振幅SPK落入USB标准(信号线的串行通信标准)中的眼图的最小振幅AMIN与最大振幅AMAX之间的方式,设定恒流电路21供给的电流的电流值、及终端电阻电路RVP、RVN的电阻值。
眼图的最小振幅AMIN是禁止区域AR1的上限与下限之差。此外,眼图的最大振幅是禁止区域AR2的下限与禁止区域AR3的上限之差。信号的振幅SPK是信号转变为高电平侧时的电压与信号转变为低电平侧时的电压之差。例如是信号转变为高电平侧时的最大电压与信号转变为低电平侧时的最小电压之差。
由此,即使在接收时和发送时改变了终端电阻电路RVP、RVN的电阻值的情况下,也能够提高发送时的发送信号的质量。具体而言,在发送时,比接收时更减小终端电阻电路RVP、RVN的电阻值,因此,能够改善发送信号的下降和下降时的波形。而且,通过调整恒流电路21供给的电流,能够将由于减小电阻值而下降的信号的振幅调整为适当的振幅。即,能够使信号的振幅SPK落入USB标准(信号线的串行通信标准)中的眼图的最小振幅AMIN与最大振幅AMAX之间。
图4是上述的调整中的电阻值和电流值的设定值的一例。图5~图7是各设定值中的发送信号的波形例。
如图4所示,“接收时”是电路装置10从外部装置100接收信号的情况下的设定值的例子。在该“接收时”,电路装置10的终端电阻电路RVP、RVN的电阻值设定为45Ω。这时,输出发送信号的是外部装置100,外部装置100的终端电阻RP、RN的电阻值是45Ω,外部装置100的恒流电路的电流值是17.8mA。如图5所示,发送信号的振幅成为((45×45)/(45+45))Ω×17.8mA=400mV。400mV相当于满足USB标准的振幅的范围的中央值。
如图4所示,“电阻小”是在电路装置10向外部装置100发送信号的情况下以“接收时”的设定值为基准变更了终端电阻电路的电阻值时的设定值的例子。在“电阻小”时,电路装置10的终端电阻电路RVP、RVN的电阻值设定为35Ω(<45Ω),恒流电路21的恒定电流IQ设为17.8mA(与外部装置的恒流电路的电流值17.8mA相同)。通过减小终端电阻电路RVP、RVN的电阻值,如图6的B1所示,发送信号的下降和下降时的波形变得急剧。但是,发送信号的振幅成为((35×45)/(35+45))Ω×17.8mA=350mV,小于满足USB标准的振幅的范围的中央值400mV。在发送信号的振幅变小时,例如由于工艺、温度引起的眼图波形的变动(偏差),眼图的波形可能与禁止区域AR1重叠。
如图4所示,“电阻小、电流大”是本实施方式中的设定值的例子,是在电路装置10向外部装置100发送信号的情况下以“接收时”的设定值为基准变更了终端电阻电路的电阻值和恒流电路的电流值时的设定值的例子。在“电阻小、电流大”时,电路装置10的终端电阻电路RVP、RVN的电阻值设定为35Ω(<45Ω),恒流电路21的恒定电流IQ设定为20.3mA(>17.8mA)。通过减小终端电阻电路RVP、RVN的电阻值,如图7的C1所示,发送信号的下降和下降时的波形变得急剧。并且,发送信号的振幅成为((35×45)/(35+45))Ω×20.3mA=400mV,能够设为相当于满足USB标准的振幅的范围的中央值的振幅。
如上所述,在本实施方式中,通过在HS模式的发送时调整终端电阻电路RVP、RVN的电阻值和恒流电路21的电流值,可输出能够通过与眼图相关的USB标准的认证测试的发送信号。此外,在接收时,通信对象输出驱动电流,无法从电路装置10侧进行控制。因此,通过将终端电阻电路RVP、RVN的电阻值设定为遵循USB标准的电阻值(45Ω),能够确保眼图的振幅。
此外,在本实施方式中,如图3所示,发送电路20通过对构成差动信号线的第1信号线SLP和第2信号线SLN进行电流驱动来发送信号。接收电路30接收作为通信对象(外部装置100)的发送电路120通过对第1信号线SLP和第2信号线SLN进行电流驱动而发送的信号。作为终端电阻电路,设置有与第1信号线SLP连接的第1终端电阻电路RVP、以及与第2信号线SLN连接的第2终端电阻电路RVN。而且,第1终端电阻电路RVP和第2终端电阻电路RVN的发送期间(发送电路20进行发送的发送时)的电阻值能够设定为小于接收期间(接收电路30进行接收的接收时)的电阻值的值。
这样,本实施方式能够应用于USB那样的差动串行通信。而且,通过在接收时和发送时改变与第1信号线SLP连接的第1终端电阻电路RVP及与第2信号线SLN连接的第2终端电阻电路RVN的电阻值,能够实现适当的眼图。另外,具体而言,第1终端电阻电路RVP的电阻值能够设定为发送时比接收时小的电阻值,第2终端电阻电路RVN的电阻值能够设定为发送时比接收时小的电阻值。这时,优选发送时的第1终端电阻电路RVP、第2终端电阻电路RVN的电阻值相同,接收时的第1终端电阻电路RVP、第2终端电阻电路RVN的电阻值相同。但是,第1终端电阻电路RVP、第2终端电阻电路RVN的电阻值可以设定为不同的电阻值。
此外,在本实施方式中,第1信号端子TPA是用于与第1信号线SLP连接的端子,第2信号端子TNA是用于与第2信号线SLN连接的端子。恒流电路21是向第1信号线SLP和第2信号线SLN供给电流的电路。第1开关元件SW1设置在第1信号端子TPA与恒流电路21的输出节点NIQ之间。第2开关元件SW2设置在第2信号端子TNA与恒流电路21的输出节点NIQ之间。
具体而言,在驱动第1信号线SLP的情况下,第1开关元件SW1导通,第2开关元件SW2断开,来自恒流电路21的恒定电流IQ作为电流IQP输出到节点NTP(与第1信号端子TPA连接的节点)。另一方面,在对第2信号线SLN进行驱动的情况下,第1开关元件SW1断开,第2开关元件SW2导通,来自恒流电路21的恒定电流IQ作为电流IQN输出到节点NTN(与第2信号端子TNA连接的节点)。
这样,能够利用恒流电路21供给的电流进行差动的电流驱动。而且,在本实施方式中,通过在接收时和发送时变更恒流电路21供给的电流、及第1终端电阻电路RVP、第2终端电阻电路RVN的电阻值,能够实现差动的发送信号中的适当的眼图。
此外,在本实施方式中,第2发送电路40通过对第1信号线SLP和第2信号线SLN进行电压驱动来进行信号的发送。在USB标准(信号线SLP、SLN的串行通信标准)的第1通信模式中,发送电路20(第1发送电路)进行发送,第2发送电路40输出低电位侧电源电压(例如,地),在USB标准的第2通信模式中,第2发送电路40进行发送。第2通信模式是数据传输速率比第1通信模式低的通信模式。而且,第1终端电阻电路RVP设置在第1信号端子TPA与第2发送电路40的第1输出节点之间。第2终端电阻电路RVN设置在第2信号端子TPB与第2发送电路40的第2输出节点之间。
具体而言,在第1通信模式中,通过控制开关元件SW1、SW2的导通和断开,利用发送电路20将差动的发送信号输出到信号线SLP、SLN。另一方面,在第2通信模式下,开关元件SW1、SW2断开,第2发送电路40将差动电压输出到信号线SLP、SLN,由此,差动的发送信号输出到信号线SLP、SLN。
由此,能够将在第2通信模式中发送信号的第2发送电路40的输出节点处设置的电阻共用为第1通信模式中的终端电阻电路。在数据传输速率更高的第1通信模式中,比第2通信模式更难通过与眼图相关的认证测试,但在本实施方式中,在第1通信模式中在接收时和发送时变更终端电阻电路的电阻值,能够提高眼图的特性。
此外,在本实施方式中,终端电阻电路RVP、RVN的电阻值在接收期间(接收时)设定为满足USB标准(信号线SLP、SLN的串行通信标准)的电阻值。
接收期间是在上述第1通信模式和第2通信模式中接收电路30接收信号的期间。另外,在本实施方式中,在第2通信模式中的发送期间内,终端电阻电路RVP、RVN的电阻值也被设定为满足USB标准(信号线SLP、SLN的串行通信标准)的电阻值。
在接收时,通信对象发送发送信号,因此,电路装置10侧无法知道通信对象发送何种信号(无法从电路装置10侧控制通信对象侧的发送电路的参数)。因此,优选在接收时将与接收相关的参数设定为满足USB标准(信号线SLP、SLN的串行通信标准)的参数。在本实施方式中,能够调整终端电阻电路RVP、RVN的电阻值,通过在接收时将该电阻值设定为满足USB标准的电阻值,能够适当地接收来自通信对象的发送信号。
此外,在本实施方式中,控制电路50将发送期间(发送时)的终端电阻电路RVP、RVN的电阻值设定为多个电阻值中的任意一个电阻值。
另外,设定恒流电路21输出的恒定电流IQ的电流值的控制电路(设定电路)、以及设定终端电阻电路RVP、RVN的电阻值的控制电路(设定电路)可以设为单独的电路。
由此,通过在发送时选择多个电阻值中的任意一个电阻值,能够在接收时和发送时改变终端电阻电路RVP、RVN的电阻值。例如,在接收时选择多个电阻值中的给定的电阻值,在发送时选择多个电阻值中的任意一个电阻值。另外,也可以构成为能够在接收时和发送时选择相同的电阻值(给定的电阻值)。即,构成为能够在接收时发送时选择不同的电阻值即可。
此外,在本实施方式中,信号线SLP、SLN是USB标准的信号线。而且,在HS模式中,发送电路20进行发送,在FS模式中,第2发送电路40进行发送。关于终端电阻电路RVP、RVN的电阻值,在HS模式中,发送期间的电阻值能够设定为小于接收期间的电阻值的值。
HS模式对应于上述第1通信模式,FS模式对应于上述第2通信模式。另外,本发明不限于USB标准,能够应用于对信号线进行电流驱动的串行通信标准,第1、第2通信模式不限于HS、FS模式。
HS模式的数据传输速率比FS模式高,因此,比FS模式更难通过与眼图相关的认证测试。关于这一点,在本实施方式中,在HS模式中,在接收时和发送时变更终端电阻电路的电阻值,由此能够提高HS模式中的眼图的特性。
3.终端电阻电路、恒流电路
图8是终端电阻电路(RVP、RVN)的详细结构例。图8的终端电阻电路包含:电阻RK,其设置在节点NV1与节点NV2之间;设置在节点NV2与节点NV3之间的开关元件SV1~SV4以及电阻RV1~RV4。
开关元件SV1、电阻RV1串联连接,开关元件SV2、电阻RV2串联连接,开关元件SV3、电阻RV3串联连接,开关元件SV4、电阻RV4串联连接。而且,它们并列连接在节点NV2与节点NV3之间。开关元件SV1~SV4例如由MOS晶体管构成,例如是传输门。开关元件SV1~SV4的导通和断开由控制电路50控制。例如,在接收时,开关元件SV1导通,开关元件SV2~SV4断开。在发送时,开关元件SV1断开,开关元件SV2~SV4中的任意一个导通。例如,利用写入图3的寄存器51中的设定信息控制使哪个开关元件导通。电阻RV2~RV4中的至少1个电阻的电阻值为比电阻RV1的电阻值小的电阻值。在电阻RV2~RV4中包含电阻值比电阻RV1大的电阻。
图9是恒流电路的详细结构例。图9的恒流电路21包含偏压生成部22和电流输出部23。
偏压生成部22包含电流源IB、N型MOS晶体管TR1、TR2、以及P型MOS晶体管TR3。晶体管TR2与晶体管TR1进行电流镜连接,从电流源IB流入晶体管TR1的电流被镜像到晶体管TR2,该镜像后的电流流入晶体管TR3。
电流输出部23包含P型MOS晶体管TR4~TR9。晶体管TR4~TR6与偏压生成部22的晶体管TR3进行电流镜连接,流过晶体管TR3的电流被镜像到晶体管TR4~TR6。例如,晶体管TR4~TR6的尺寸不同,镜像比(通过镜像而流过的电流)不同。晶体管TR7~TR9的导通和断开由控制电路50控制。例如,晶体管TR7~TR9中的1个或者多个晶体管导通。例如,在晶体管TR7、TR8导通的情况下,在晶体管TR4、TR5中流过的电流的加法值作为恒定电流IQ输出到节点NIQ。
这样,可选择的电流值成为与终端电阻电路RVP、RVN的电阻值对应的电流值。即,能够以使发送信号的振幅满足USB标准(例如400mV)的方式,设定恒定电流IQ的电流值和终端电阻电路RVP、RVN的电阻值。另外,发送信号的振幅因信号线SLP、SLN的寄生电阻等的影响而发生变化,因此,可以构成为能够独立地设定恒定电流IQ的电流值以及终端电阻电路RVP、RVN的电阻值。在该情况下,在寄存器51中,独立地设定恒定电流IQ的电流值、以及终端电阻电路RVP、RVN的电阻值。
4.变形例
图10是电路装置的变形例。在图10中图示了物理层电路,省略了处理电路的图示。图10的电路装置10包含HS模式的发送电路20、FS模式的发送电路40、接收电路30、终端电阻电路70、72、74(可变电阻电路)、电阻RSP、RSM、RSA、信号端子TPA、TNA。另外,对与已说明的结构要素相同的结构要素标注相同的标号,并适当省略说明。
发送电路20包含恒流电路21、开关元件SW1~SW3、控制电路50。在开关元件SW1、SW2均断开的情况下,开关元件SW3导通,在电阻RSA和终端电阻电路74中流过来自恒流电路21的恒定电流IQ。由此,在恒流电路21流出恒定电流IQ的期间,电流流过开关元件SW1~SW3中的任意一个,电流路径不会消失,能够使恒流电路21输出的恒定电流IQ稳定。
在HS模式的发送时,电阻RSP和终端电阻电路70作为信号线SLP的终端电阻发挥作用,电阻RSM和终端电阻电路72作为信号线SLN的终端电阻发挥作用。这时,发送电路40的输出例如成为高阻抗状态。在接收时,电阻RSP和终端电阻电路70的分割节点TN1的电压、以及电阻RSM和终端电阻电路72的分割节点TN2的电压输入到接收电路30。而且,控制电路50在接收时和HS模式的发送时将终端电阻电路70、72的电阻值设定为不同的电阻值。
在FS模式中,例如,终端电阻电路70、72设定为高阻抗状态,利用经由电阻RSP、RSM的电压驱动进行收发。
5.电子设备
图11是包含本实施方式的电路装置的电子设备的结构例。该电子设备300包含本实施方式的电路装置10和主控制器200(处理装置)。主控制器200和电路装置10经由USB标准(串行通信标准)的总线连接。在图11的例子中,电路装置10相当于外围设备。作为外围设备,例如能够假想便携型终端装置等,但不限于此。外围设备也可以是可佩戴设备等。
主控制器200例如利用CPU或者MPU等处理器来实现。或者,也可以利用各种ASIC的电路装置来实现主控制器200。此外,主控制器200也可以利用安装有多个电路装置(IC)或电路部件的电路基板来实现。
电子设备300还可以包含存储部310、操作部320、显示部330。存储部310存储数据,其功能可通过RAM、ROM等半导体存储器或HDD(硬盘驱动器)等实现。操作部320用于供用户进行输入操作,可通过操作按钮、触摸面板显示器等操作设备来实现。显示部330用于显示各种信息,可通过液晶、有机EL等的显示器来实现。另外,在使用触摸面板显示器作为操作部320的情况下,该触摸面板显示器兼具操作部320和显示部330的功能。
作为由本实施方式实现的电子设备300,例如能够假想车载设备、打印装置、投影装置、机器人、头部佩戴型显示装置、生物体信息测量设备、计测距离、时间、流速或流量等物理量的计测设备、基站或者路由器等网络关联设备、发布内容的内容提供设备、或者数字照相机或摄像机等影像设备等各种设备。
另外,在图11中,以将本发明的方法应用于外围设备的情况为例进行了说明,但本发明的应用例不限于此。例如,本发明的方法也可以应用于主控制器。或者,也可以应用于经由总线与主控制器连接的USB集线器。在该情况下,外围设备经由总线与USB集线器连接。本发明的方法可以应用于USB集线器的上游端口和下游端口双方,也可以应用于一方。
另外,如上述那样对本实施方式进行了详细说明,而对本领域技术人员而言,应能容易理解未实际脱离本发明的新事项和效果的多种变形。因此,这样的变形例全部包含在本发明的范围内。例如,在说明书或者附图中,至少一次与更加广义或者同义的不同用语一同描述的用语在说明书或者附图的任意部分都可以置换为该不同用语。此外,本实施方式和变形例的所有组合也包含于本发明的范围内。此外,电路装置、外部装置、电子设备的结构或动作等也不限于本实施方式中说明的内容,可实施各种变形。
Claims (11)
1.一种电路装置,其特征在于,该电路装置包含:
发送电路,其在发送期间内对信号线进行电流驱动来发送信号;
接收电路,其在与所述发送期间不同的接收期间内,接收作为通信对象的发送电路通过对所述信号线进行电流驱动而发送的信号;以及
终端电阻电路,其能够与所述信号线连接,该终端电阻电路在所述发送期间的电阻值被设定为比所述接收期间的电阻值小的值。
2.根据权利要求1所述的电路装置,其特征在于,
所述发送电路包含:
恒流电路,其向所述信号线供给电流;以及
控制电路,其将所述恒流电路供给的恒定电流的电流值设定为与所述终端电阻电路的电阻值对应的电流值。
3.根据权利要求2所述的电路装置,其特征在于,
所述恒流电路供给的电流的电流值和所述终端电阻电路的电阻值被设定成使得信号的振幅落入所述信号线的串行通信标准中的眼图的最小振幅与最大振幅之间。
4.根据权利要求1~3中的任意一项所述的电路装置,其特征在于,
所述发送电路将构成差动信号线的第1信号线和第2信号线作为所述信号线进行电流驱动,由此发送信号,
所述接收电路接收作为通信对象的发送电路通过对所述第1信号线和所述第2信号线进行电流驱动而发送的信号,
设置与所述第1信号线连接的第1终端电阻电路、以及与所述第2信号线连接的第2终端电阻电路作为所述终端电阻电路,
所述第1终端电阻电路和所述第2终端电阻电路在所述发送期间的电阻值能够设定为比所述接收期间的电阻值小的值。
5.根据权利要求4所述的电路装置,其特征在于,该电路装置包含:
第1信号端子,其用于与所述第1信号线连接,
第2信号端子,其用于与所述第2信号线连接,
所述发送电路包含:
恒流电路,其向所述第1信号线和所述第2信号线供给恒定电流;
第1开关元件,其设置在所述第1信号端子与所述恒流电路的输出节点之间;以及第2开关元件,其设置在所述第2信号端子与所述恒流电路的输出节点之间。
6.根据权利要求5所述的电路装置,其特征在于,
该电路装置包含第2发送电路,该第2发送电路通过对所述第1信号线和所述第2信号线进行电压驱动来发送信号,
在所述信号线的串行通信标准的第1通信模式中,所述发送电路进行所述发送,所述第2发送电路输出低电位侧电源电压,在数据传输速率比所述第1通信模式低的所述串行通信标准的第2通信模式中,所述第2发送电路进行所述发送,
所述第1终端电阻电路设置于所述第1信号端子与所述第2发送电路的第1输出节点之间,
所述第2终端电阻电路设置于所述第2信号端子与所述第2发送电路的第2输出节点之间。
7.根据权利要求1~6中的任意一项所述的电路装置,其特征在于,
所述终端电阻电路的电阻值在所述接收期间内被设定为满足所述信号线的串行通信标准的电阻值。
8.根据权利要求1~7中的任意一项所述的电路装置,其特征在于,
该电路装置包含控制电路,该控制电路将所述发送期间的所述终端电阻电路的电阻值设定为多个电阻值中的任意一个电阻值。
9.根据权利要求1~8中的任意一项所述的电路装置,其特征在于,
所述信号线是USB标准的信号线。
10.根据权利要求9所述的电路装置,其特征在于,
该电路装置包含第2发送电路,该第2发送电路通过对所述信号线进行电压驱动来发送信号,
在HS模式中,所述发送电路进行所述发送,在FS模式中,所述第2发送电路进行所述发送,
在所述HS模式中,所述终端电阻电路在所述发送期间的电阻值能够设定为比所述接收期间的电阻值小的值。
11.一种电子设备,其特征在于,该电子设备包含权利要求1~10中的任意一项所述的电路装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017-107490 | 2017-05-31 | ||
JP2017107490A JP2018207195A (ja) | 2017-05-31 | 2017-05-31 | 回路装置及び電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108984449A true CN108984449A (zh) | 2018-12-11 |
CN108984449B CN108984449B (zh) | 2023-08-18 |
Family
ID=64460613
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810528930.2A Active CN108984449B (zh) | 2017-05-31 | 2018-05-29 | 电路装置以及电子设备 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10326437B2 (zh) |
JP (1) | JP2018207195A (zh) |
CN (1) | CN108984449B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113971147A (zh) * | 2020-07-22 | 2022-01-25 | 精工爱普生株式会社 | 电路装置、电子设备以及移动体 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111052610A (zh) * | 2018-08-13 | 2020-04-21 | 深圳市汇顶科技股份有限公司 | 数据接口、芯片和芯片系统 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1114802A (zh) * | 1994-02-15 | 1996-01-10 | 株式会社日立制作所 | 适用于快速信号传输的信号发送设备 |
CN1702640A (zh) * | 2004-05-24 | 2005-11-30 | 精工爱普生株式会社 | 发送电路、数据传输控制装置及电子设备 |
CN1734518A (zh) * | 2004-07-27 | 2006-02-15 | 松下电工株式会社 | 用于远程监视和控制系统的终端设备 |
US20120262200A1 (en) * | 2011-04-12 | 2012-10-18 | Jong-Shin Shin | High definition multimedia interface (hdmi) apparatus including termination circuit |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5578943A (en) * | 1995-01-05 | 1996-11-26 | Bell-Northern Research Ltd. | Signal transmitter and apparatus incorporating same |
KR100539267B1 (ko) * | 2004-06-14 | 2005-12-27 | 삼성전자주식회사 | 한쌍의 전송라인을 통해 전송되는 한쌍의 차동신호를안정적으로 종단시키는 구조를 갖는 메모리 시스템 |
JP4957100B2 (ja) | 2005-11-25 | 2012-06-20 | セイコーエプソン株式会社 | 送信回路、データ転送制御装置及び電子機器 |
US7646215B2 (en) * | 2008-03-24 | 2010-01-12 | Sony Corporation | Efficient method for implementing programmable impedance output drivers and programmable input on die termination on a bi-directional data bus |
US7786754B2 (en) * | 2008-09-09 | 2010-08-31 | Hitachi Global Storage Technologies Netherlands B.V. | High speed digital signaling apparatus and method using reflected signals to increase total delivered current |
KR101789077B1 (ko) * | 2010-02-23 | 2017-11-20 | 삼성전자주식회사 | 온-다이 터미네이션 회로, 데이터 출력 버퍼, 반도체 메모리 장치, 메모리 모듈, 온-다이 터미네이션 회로의 구동 방법, 데이터 출력 버퍼의 구동 방법 및 온-다이 터미네이션 트레이닝 방법 |
-
2017
- 2017-05-31 JP JP2017107490A patent/JP2018207195A/ja active Pending
-
2018
- 2018-05-02 US US15/969,655 patent/US10326437B2/en active Active
- 2018-05-29 CN CN201810528930.2A patent/CN108984449B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1114802A (zh) * | 1994-02-15 | 1996-01-10 | 株式会社日立制作所 | 适用于快速信号传输的信号发送设备 |
CN1702640A (zh) * | 2004-05-24 | 2005-11-30 | 精工爱普生株式会社 | 发送电路、数据传输控制装置及电子设备 |
CN1734518A (zh) * | 2004-07-27 | 2006-02-15 | 松下电工株式会社 | 用于远程监视和控制系统的终端设备 |
US20120262200A1 (en) * | 2011-04-12 | 2012-10-18 | Jong-Shin Shin | High definition multimedia interface (hdmi) apparatus including termination circuit |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113971147A (zh) * | 2020-07-22 | 2022-01-25 | 精工爱普生株式会社 | 电路装置、电子设备以及移动体 |
Also Published As
Publication number | Publication date |
---|---|
JP2018207195A (ja) | 2018-12-27 |
US20180351544A1 (en) | 2018-12-06 |
CN108984449B (zh) | 2023-08-18 |
US10326437B2 (en) | 2019-06-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104798006B (zh) | 低摆幅电压模式驱动器 | |
TW455804B (en) | Signal transmission with reduced ringing of signals | |
US8988100B2 (en) | Driver calibration methods and circuits | |
TWI279981B (en) | Low supply voltage differential signal driver and method of operating the same | |
CN105761696B (zh) | 显示面板及其阵列基板行驱动电路的过流保护电路 | |
CN103283148B (zh) | 具有预加重的电压模式驱动器 | |
CN100394413C (zh) | 发送电路、数据传输控制装置及电子设备 | |
US7671630B2 (en) | USB 2.0 HS voltage-mode transmitter with tuned termination resistance | |
US8692573B2 (en) | Signal lines with internal and external termination | |
CN108984449A (zh) | 电路装置以及电子设备 | |
US20120187978A1 (en) | Methods and Circuits for Calibrating Multi-Modal Termination Schemes | |
CN104583791A (zh) | 用于测试装置的接口电路 | |
US20130257491A1 (en) | Driver with resistance calibration capability | |
US8443125B2 (en) | Single pin read-write method and interface | |
TW201031129A (en) | Transmitter for differential voltage driving scheme, and transmitter, receiver and interface system capable of selective adoption of differential current driving scheme and differential voltage driving scheme | |
CN110321311A (zh) | 电路装置、电子设备以及线缆束 | |
JP2015122656A (ja) | データ受信装置 | |
TW200837773A (en) | High-speed memory device easily testable by low-speed automatic test equipment and input/output pin control method thereof | |
TW201946040A (zh) | 源極驅動器及其操作方法 | |
CN100397377C (zh) | 发送电路、数据传输控制装置及电子设备 | |
CN110321308A (zh) | 电路装置、电子设备以及线缆束 | |
US20150280713A1 (en) | Data output circuit of semiconductor apparatus | |
EP2464009B1 (en) | Differential signal termination circuit | |
TW200910763A (en) | Data transmission device and method thereof | |
CN102541783B (zh) | 时序模拟系统及其方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |