TW200533058A - Switched capacitor circuit capable of minimizing clock feedthrough effect and having low phase noise and method thereof - Google Patents

Switched capacitor circuit capable of minimizing clock feedthrough effect and having low phase noise and method thereof Download PDF

Info

Publication number
TW200533058A
TW200533058A TW094107159A TW94107159A TW200533058A TW 200533058 A TW200533058 A TW 200533058A TW 094107159 A TW094107159 A TW 094107159A TW 94107159 A TW94107159 A TW 94107159A TW 200533058 A TW200533058 A TW 200533058A
Authority
TW
Taiwan
Prior art keywords
node
switching element
negative
positive
item
Prior art date
Application number
TW094107159A
Other languages
English (en)
Other versions
TWI272764B (en
Inventor
En-Shiang Yeh
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Publication of TW200533058A publication Critical patent/TW200533058A/zh
Application granted granted Critical
Publication of TWI272764B publication Critical patent/TWI272764B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/02Details
    • H03B5/04Modifications of generator to compensate for variations in physical values, e.g. power supply, load, temperature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range

Landscapes

  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
  • Electronic Switches (AREA)

Description

200533058 九、發明說明: 【發明所屬之技術領域】 本發明提供一種切換式電容電路,尤指一種具有較低相位雜 訊,可使用於電壓控制振盪器内的切換式電容電路,用來減低時 脈饋通效應,也因此可以防止於頻率校正階段以及頻率合成器鎖 相階段時電壓控制振盪器的頻率飄移現象。 【先前技術】 電壓控制振盪器(voltage controlled oscillator,VCO)是一個常使 用於無線通 afL 糸統(wireless commuiiicatioii systems )中,執行頻 率合成(frequency synthesis)工作的元件。例如Wdland等人於美 國專利第6,226,506號的專利中所述,無線通訊系統通常需要在接 收路徑電路(receiving path circuitry )以及傳送路徑電路 (transmitting path circuitry )上執行頻率合成的工作。 第1圖為習知技術一電壓控制振盪器的示意圖。圖中用於一頻 率合成器(frequency synthesizer)中的LC式電壓控制振盪器包含 有一共振腔(resonator) 10,基本的共振腔結構則包含有一電感 12,連接於一第一振盪節點0SC—P與一第二振盪節點〇sc— 間。一連續式(continuously)可變電容14以及複數個離散式 200533058 (discretely)可變電容16與電感12並聯。連續式可變電容14係用 來對一目標電容值進行微調的工作(fine tuning),至於複數個離 散式可變電容16則是用來進行粗調的工作(coarse tuning)。而由 電感12與電容14、16並聯所造成的電阻損失(㈣姐於丨⑽)則 由一負電阻值產生器(negativeresistance generator) 18進行補償, 以維持系統的振|。 在戎專離散式可變電容16中的每一個離散式可變電容皆構成 一個切換式電容(switched_capacit〇r)電路2〇,每一個切換式電容 電路20皆受一獨立的控制訊號(SWJ〜SW—N)所控制。依據一 控制訊號SW一N,一切換式電容電路2〇可以選擇性地讓一電容24 連上或不連上(connect〇rdisc〇nnect)電壓控制振盪器之共振腔 10。這些切換式電容電路的不同斷路/導通組合可以使此一 式 共振腔10具有較大的電容值變動範圍,因此即可增大電麼控制振 盪器可振盪的頻率範圍。 第2圖為習知技術-切換式電容電路施的示意圖。一電容邓 係連接於第-振絲點〇SC—P以及—節點A之間。—開關元件 32可選擇㈣獅點A連上或不連上接地點,針關元件% 係受-控制訊號SW所控制。當開關元件32被導通時, 與電容30相關的電容值會被加到賴控制振妓之共振腔⑺的 200533058 整體電容值内 當 節點osrp丢、開關元件32被斷路(tUm〇ff)時,自第一振盪 —進去的電容值就變成電容30之電容值串聯上開關 元件32在崎_之寄生電容值。 、第3圖H知技術一差動切換式電容電路施的示意圖。由於 差動式的賴財1 饼料__扯(_m_>den〇ise rejectionratiG)’ gj此常被廣泛的使用在高速積體電路的環境中。 在差動切換式電容電路施中,-正端(positiveside)電容4〇係 連接於第振盪即點〇sc—p與一節點A之間。一正端開關元件 (switch element) 42選擇性地讓接節點a連上或不連上接地點。 -負端電容44係連接於第二振蘯節點〇sc—N以及一節點b之 間。-負端開關元件46選擇性地讓節點b連上或不連上接地點。 14兩個開關το件42、46皆受相同的控制訊號sw所控制。當開關 兀件42、46被導通時,正端電容4〇與負端電容44之電容值的串 聯組合就會被加到電壓控制振盪器之共振腔1〇的整體電容值。當 開關元件42、46被斷路時,差動式的輸入電容值即變成正端電容 40、負端電容44以及開關元件42、46之寄生電容(與咖脱 capacitance)的串聯組合。整體的輸入電容值在所有的開關元件 42、46皆被斷路時會低於所有的開關元件42、46被導通時的值。 200533058 f / II則為習知技術—第二差動切換式電容電路施的示意 圖。第二差動切換式電容電路20c除了包含有與第一差動切換式 $奋电路20c相同的几件之外,另包含有一中央開關元件糾,用 來降低連接於節點Α與節點k間整體的開關導通電阻值“⑽ 。tch resistance)。攻二個開關元件42、46、48皆受相同的控制訊 號S二所控制。當開關元件42、46、48被導通時,正端電容 ”負端電4 44之電容值的串聯組合就會被加到電驗偷盈器之 共振腔10的整體電容值。至於當開關元件42、46、招被斷路時, 差動式的輸人電容鱗變成正容.貞端電容Μ與開關元件 2 46 48之寄生電容的串聯組合。整體的輸入電容值在所有的 開關兀件42、46、48皆被斷路時會低於所㈣開關元件n 48被導通時的值。 -不娜使用的是第2圖所示的單端式架構或是第3圖及第4圖所 示縣動式架構,當切換式電容電路观、勘或施被斷路時, 在節點A上(在第3圖及第4_差動式架構帽有祕⑴會 產生-瞬時階躍電壓變動(m_nt町她卿_冰琴)。上述 的瞬時階躍電壓變動會造成整體電容值產生不該有的擾動,最 隻亦le成了电麼控制振蘯器之頻率產生不該有的飄移。由於在 第2圖、二、四中的例子係使用了麵〇S開關’因此瞬時階躍電 顯動係為當_元件32、42、46、48被斷料職生的電壓下 200533058 降(voltage drop)。錄在使用pM〇s開關的情形下,瞬時階躍電 壓變動則會變成是當_元件32、42、46、48被斷路時所產生^ 電壓突升(voltage spike)。 以第2圖所示的單端式架構為例,當開關元件32被斷路時, 帶電載子(chargee町iers)會被注人〇nject)連接於開關元件幻 第-端與第二端之間的接面電容(細etiGneapadt_)之中。而 帶電載子躲騎造絲電雜阻抗(eapadtiveimped_)兩端 產生階躍電壓魏,而以節點A上電壓下降的形式出現。上述的 效應即為所謂的時脈饋通效應(cl〇ck feedtr〇ugh effect),並且以控 制訊號SW自開關元件32的控制端饋通(feedtr〇ugh)到開關元件 32的第-端與第二端上的形式出現。當開關元件32從斷路變成導 通時,由於谛點A係連接於接地點,因此控制訊號8|的饋通不 會造成任何影響。然而,當開關元件32從導通變成斷路時,控制 訊號SW的饋通會造成—階躍電壓(在第2 _架構下係為電壓 下降)發生於節點A上。而由於節點a產生了電壓下降的情形, 由開關元件32的N+擴散子(N+ diffusion )以及P型的基板(P _ substrate )所形成的二極體在斷路狀態下會有些許的順偏壓 (forwardbiased),並會產生洩漏電流(leakagecurrent)。接下來, 接面一極體的漏電流(leakagecurrent)會緩慢地對節點a進行 充電’之後節點A的電位才會恢復到接地點電位。於節點a產生 200533058 的電^降低以及恢復的動作會改變電壓控制振蓋器之共振腔10的 負載電容值(lGadedeapadtanee),也就造成了電餘槪盪器產 生了不希望有的瞬時頻賴移(m_nt吻㈣⑽卿drift)。 j目似地,當第4圖所示的差動切換式電容電路20c斷路時,其 ^即點A及節點B上亦會遇到相_時脈饋通效應_題。正端 二』A會因為正端開關元件42以及中央開關元件48㈣脈饋通 效應產生_電壓變動。負端節點B亦會因為負端開關元件奶以 及^央開關元件48的時脈饋通效應產生階躍電壓變動。於節點A 及節點B產生的階躍縣變動與恢復都會改魏馳制振盪器之 ’、振腔10的電容值,而造成vc〇之頻率產生瞬時的飄移狀況。 【發明内容】
因,此本發明的目的之…在提供—種切換式電容電路,可抑制 時脈饋通效應,啸決f知技射f馳制缝騎面臨瞬時頻 率飄移的問題。 依據本發明之-申請專利範圍,係揭露一種切換式電容電 ^其包含有:—電容、一第—_元件、以及-域電路。該 弟一開關元件伽來依據-控制職,選擇性地讓—第—節點連 上或不連上—第二節點,其中該第—節點係連接至該電容。該充 12 200533058 電電路係連接至該第-節點,用來連接該第—節點至—第三節 點,並控制處於斷路狀態的該第—_猶兩端間的—電壓: 近一預設充電電壓。 依據本發明之另-申請專利範圍,係揭露—種切換式電容電 ^其包含有:-正端電容、一負端電容、一第—正端開關元件、 -第-負端_元件、以及—充電電路。該第—正端開關元件係 用來依據-控制訊號’選擇性地讓—第—正端節點連上或不連上 -第二節點’其中該第—正端節點係連接至該正端電容。該第一 負端開關7L件係用來依據該控制訊號,選擇性地讓一第—負端節 點連上或不連上該第二節點,其中該第—負端節點係連接至該I =電容。錄該充電電路職接至該第—正端節點與該第一負端 節點’用來連接該第-正端節點以及該第—負端節點至_第三節 點’並控制處於斷路狀態的該第—正端關元件兩關的一第一 電壓差以及處於斷路狀態的該第—負端開關元件_間的一第二 電壓差接近一預設充電電壓。 依據本發明之又-申請專利細,_露—種㈣—切換式電 容電路的方法。該方法包含有以下步驟:提供一電容與一第一開 關元件;依據-控制訊號,使用該第—開關元件分斷—第一節點 與-第二節點’其中該第一節點係連接至該電容;以及,連接該 13 200533058 第-節點至-第三節點,以控制處於斷路狀態的該第—開關元件 兩端間的一電壓差接近一預設充電電壓。 依據本發明之再-巾請專利範圍,係揭露—種控制—切換式電 容電路的方法。财法包含扣下步驟:提供_正端電容與 一正端開關元件;提供-負端電容與—第—負端開關元件;依據 一控制訊號,分別使用該第-正端開關元件以及該第—負端開關 I元件來將一第一正端節點以及一第一負端節點與一第二節點分 斷,其中該第一正端節點係連接至該正端電容,該第一負端節點 係連接至該負端電容;以及,連接該第一正端節點以及該第一負 端節點至-第三節點,以使得處於斷路狀態的該第一正端開關元 件兩端_-第-電壓差以及處於斷雜態的辟—負端開關元 件兩端間的一第二電壓差接近一預設充電電壓。 200533058 兀件504係用來依據一控制訊號SW,選擇性地讓節點A連上或 不連上一第二節點(在本實施例中,第二節點係為一接地點)。充 電電路506係連接於節點A,用來當控制訊號SW斷路(switch off) 切換式電谷電路500時,將節點A連接至一供應電麼VDD。 當欲將切換式電容電路500切換至斷路狀態時,控制訊號sw 會下降至一低邏輯值(logic 1〇wvalue),此時充電電路5〇6會將節 # 點A連接至供應電壓vdd,亦即會對節點A充電,故可防止節 點A上的電位因為時脈饋通效應而產生瞬時階躍電壓變化。另 外,由於充電電路5〇6會讓第一開關元件5〇4的兩端具有固定的 電壓差,因此由處於斷路狀態的第一開關元件5〇4所形成之寄生 二極體所相關的寄生電容會被減至最低,故電壓控制振盛器電路 中的相位雜訊(phasenoise)亦會因此減低。此處需注意的是,由 與本實施财第二關元件的酿與汲極絲路在—起,故 此處其功能相當於-個二極體。因此,此處亦可以用—二極體來 取代第5圖中的第二開關元件5〇8。 第6圖為由第5圖中斷路狀態下的第-開關元件504,在等效 上所形成的寄生二極體_之示意圖。寄生二極體_的作用 似於連接於即點A與第二節點(在第5圖的實施例中第二節點 為接地點)之間的-變容二極體(varaeto) 。變容二極體_ 15 200533058 具有-寄生電容值Cp ’ Cp的值則與第5圖中節點A的電壓%有 關0 第7圖為第6圖之變容二極體6〇2的電容值與反向電壓( voltage)間的關係曲線圖。當變容二極體6〇2兩端的反向電壓(μ 改變時’相關的寄生電容值Cp亦會改變。然@,上述的改變並非 線性的改變。反向電壓Va健在第—開關元件谢的間電壓 (threshold voltage) _Vth至Vth間時寄生電容值Cp有最大的變化 情形。反之,反向電壓、值大於閥電壓%時,寄生電容值Cp 有最平緩的變化情形。本發明即利用此—特點,將節點A充電至 一個遇大於第-開關元件5〇4之閥電壓%的某一電位⑼如 咖)。适也就意味著,當節點A上的電荷經由第一開關元件$⑽ 漏茂(leak)至接地點時,寄生電容值可大致保持不變。如此一來, 電壓控制振盪器的鎖相時段(lGddngperiGd)可以縮的更短,故本 發明提出的_可以使得鮮合成減起f知技蚁快達到穩定 狀態。 …π㈣第8圖’第8圖所示係為—等效卿元件_與一等效 電C控制振盪$ 8〇2的示意圖。由第5圖處於斷路狀態的第一開 關轉5〇4所形成之等效開闕元件_包含有一寄生電阻心、前 述的寄生電容(^、以及—雜訊麵㈤隨臓)% (此處的雜 16 200533058 而流 :係:因於基板雜訊與熱雜訊)。等蝴控制振盪 有一⑽心其值相當於賴㈣缝轉路_雜抗:w 經節點A的電流In則由以下方程式所決定··
K 1 方程式1 其中,f是縣控制振盈器的振率、Vnl是整體的雜訊 即電壓控制振盪器電路於節點入上所看到的相位雜訊。 、 透過方程式1可以計算出整體相位雜訊Vni,如以下方程式所 νηλ =- {R, ^Rp +1—) 方程式 2 p ¥-cp) 由以上的絲式可以看出,當頻率f具有—固定值時(例如 1GHz),只要能將等效卩元件_料生電容Cp最小化,就能 约將整體雜訊Vnl減至最低。耻此處在理想上最好驗況是具有 後小的寄生電容Cp。因此’本發明在變容二極體6〇2的兩端提供 〜固定的反向偏壓vA,此種作法可以產生—較小的Cp值,故可 以減低相位雜訊。而藉由將節點A連接至一固定的供應電壓,節 點A上的電壓VA會接近一固定值(VDD—V5i〇一v5〇8),其中v 17 200533058 與V%8分別是開關元件5丨〇與5〇8上的電壓差。此外,相較於, %10會是一個很小的值,因此Va大致上會等於VDD—v测。如此 一來,本發明之切換式電容電路5〇〇所面臨的相位雜訊就會小於 習知技術所面臨的相位雜訊。只要能確保反向偏壓%的值大於一 預设閥值’本發明的電路就可以降低節點A上的雜訊Vni,因此 可將電壓控制振盪器的相位雜訊降低到可接受的程度。 凊麥閱第9圖’第9圖為本發明之切換式電容電路的第二實施 例示意圖。本實施例中的切換式電容電路900有差 其包含有-正端電容902、_負端電容904、_第_正端^=牛 906、一第一負端關元件908、一中央開關元件910、以及一充 電電路912。充電電路912耽含有一第二正端開關元件916、一 第二負端開關元件918、以及一第三開關元件914。 正端電容902係連接於第一振盪節點〇SC-p與一節點a之 間,負端電容904係連接於第二振盪節點〇8€一N與一節點8之 間。第-正端開關元件906係用來依據一控制訊號sw,選擇性地 讓節點A連上或不連上接地點。第—負端關元件係用來依 據控制訊號SW ’選雛輯節點b連上或不連上接地點。此外, 中央開關元件910係用來依據控制訊號sw,選擇性地讓節點A 連上或不連上節點B。然而,在本發明其他的實施例中,亦可以 18 200533058 不用包含有中央開關元件910。 充電電路9!2係連接於節點a與節點B,用來當控制訊號, 斷路切換式f容_9GG時,將_ A、B充電至—充電電壓。 在本實施㈣,此-充電縣灯上鱗·定賴應電壓犯〇 減去第三開關元件914以及第二正端與負端開關元件916、918上 的龍下降值(讀agedrop)。然而,這並*限定本發曰月的範圍, 其他的值亦可以用來作為此處的充電電壓。在充電電路 中’第二開關兀件914侧來依據控制訊號sw,選擇性地讓一節 點C連上或不連上供應電壓wd。第二正端開關元件的問極 與沒極係連接至節點c,源極則連接至節點A。相似地,第二負 端開關元件918 _極無極係連接至_ c,源極則連接至節 點B 〇 力員似於第5圖所示的單端式架構,當欲將差動切換式電容電路 900切換至斷路狀態時,控制訊號sw會下降至一低邏輯值(logic low value ),此時充電電路912會將節點a與節點b連接至供應電 β D ’亦即對節點A與節點B充電,故可防止節點A與節點b 上的電位因為時脈饋通效應而產生瞬時階躍電壓變化。更明確地 說\第三開關元件914會將節點C連接至固定的供應電壓VDD(減 去第三開關元件914兩端點間些微的壓降),第二正端與負端開關 19 200533058 元件916、918則形成順偏的二極體,以將節點c連接至節點a 與節點B (故需分別減去第二正端與負端開關元件9i6、⑽兩端 點間些微的壓降)’。此外,由處與斷路狀態的第一正端開關元件 9〇6、第一負端開關元件9〇8與中央開關元件91〇所形成之變容二 極體602所相關的寄生電容Cp會被減低,因而可降低電壓控制振 盪器整體的相位雜訊。 請參閱第10圖,第10圖為本發明之切換式電容電路的第三實 施例示意圖。本實施例中的差動切換式電容電路1〇〇〇包含有與第 9圖所示之切換式電谷電路9⑻大致相同的組成元件,不同之處在 於,第9圖中的第二正端開關元件916與第二負端開關元件918 在第1〇圖中分別被-第-二極體麵與一第二二極體祕所取 代由於在苐9圖中’苐一正端開關元件916的閘極與汲極係連 接在-起’且第二負端開關元件918的閘極與汲極亦連接在一起, 故當切換電容處於斷路狀態時,第二正端與貞端剩元件9i6、9i8 相當於順偏壓的二極體。在第1〇圖中,第一二極體1〇〇4與第二 二極體1006的陰極(cathode )分別連接至節點a與B;陽極(獅和) 則皆透過第三開關元件914連接至固㈣電源供應電壓。在 此種架構下,當差動切換式電容電路麵處於斷路狀態時(由控 制訊號SW所控制),充電電路可以確保第一正端與負端開關元件 906、908兩端的電壓差相等於—ο減去第二開關元件914的兩 20 200533058 端的私麗降、再分職去第-與第二二極體1_、1G()6的電壓降。 明庄思’ |本發明其他的實施例中,亦可以用以外的電壓值 來作為此處固定的VDD值。 明多閱弟11圖’第11圖為本發明用以控制一切換式電容電路 之方法的流糊,以下將詳述第11圖中的各個步驟: 步驟110G ·提供-電容與—開關元件。該電容的—端係連接至一 第一節點,該第一節點係連接至該開關元件。 v驟1102 ·使用該開關元件分斷該第一節點與一第 二節點。 步驟1104 :將該第-節點連接至—第三節點,以控制該處於斷路 狀悲(off-state)的該開關元件兩端的電壓差會大於一 預設的充電電壓。該充電電壓可以大致上等於一固定 的電壓值,例如VDD (或是減去一些相關的電壓降 值),或是其他的電壓值(可以確保該開關元件的寄生 電容Cp可以被減至最小)。如此一來,即可消除時脈 饋通效應,電壓控制振盪器的鎖相時段可以縮的更 短,亦可以消除電壓控制振盪器的相位雜訊。 21 200533058 明注思’雖然在上述實施例中皆使用Mos電晶體來作為本發 明所使用的開關元件,實際上BJT電晶體或其他義的電晶財 可以使用於本發明中作為_元件。在使用肌電晶體的情形 下,只要將第二開關元件的基極與集極連接在一起,其即會 具有二極體的架構。此外,以正邏輯(pg础吻ie)或是負· (哪細作為控制· sw中_發_是可行的作法。 在使用控制訊號SW中的低邏輯值來將電壓控制觀器中的切換 式電谷電路與電容分斷時(如前述的各個卿妹),第一正端鱼 負端開關元件504、鶴、_皆為Μ電晶體,第三開關元件510、 914則為Ρ型電晶體,第二節點為接地點,第三節點則為固定的供 應電壓。至於在使用控制訊號撕中的高邏輯值來將電壓控継 盪器中的切換式電容電路與電容分斷時(如前述的各個圖所繪 不第-正端與負端開關元件5〇4、9〇6、9〇8皆為ρ型電晶體, 第三開關元件51〇、914則為Μ電晶體,第二節點為固定的供應 電壓’第三節點則為接地點。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範 圍所做之均㈣化與修飾1顧本發狀涵蓋範圍。 22 200533058 【圖式簡單說明】 第1圖為習知技術_賴控偷盪叫示意圖。 第2圖為習知技術_切換式電容電路的示意圖。 T 3圖為f知技術—差動讀式電容f路的示意圖。 Ϊ 4 吨剌—差動切換式電容電路的示意圖。 ^圖為本發批讀式餘電料—實關的示意圖。 弟円6圖為由第5圖中斷路著的開關元件所形成的寄生二極體 不思圖。 · 線圖。'為第圖H極體的電容值與反向電顧的關係 5圖的一等效開關元件與等效電壓控制振 =9圖為本發明之婦式電容電路第二實施綱示意圖。
第8圖為相對應於第 盪器的示意圖。 ★ 10圖為本發明之切換式電容電路第三實施例的示意圖。 第11圖為本發明控制—切換式電容電路的方法流程圖。 23 200533058 【主要元件符號說明】 10 共振腔 12 電感 14 連續式可變電容 16 離散式可變電容 18 負電阻值產生器 20、20a、20b、20c、500、900、1000 切換式電容電路 24、30、502 電容 32、504、508、510、914 開關元件 40、902 正端電容 42、906、916 正端開關元件 44、904 負端電容 46、908、918 負端開關元件 48、910 中央開關元件 506、912、1002 充電電路 600 寄生二極體 602 變容二極體 800 等效開關元件 802 等效電壓控制振盪器 1004 、 1006 二極體 24

Claims (1)

  1. 200533058 十、申明專利範圍: 1· 一種切換式電容電路,包含有: 一電容; 一第一開關元件,用來依據一控制訊號,選擇性地讓—第一節 點連上或不連上一第二節點,其中該第—節點係連接至 該電容;以及 一充電電路,連接至該第—節點,用來連接該第—節點至一第 三節點,並控制處於斷路狀_該第―開關元件兩端間 的一電壓差接近一預設充電電壓。 2·如巾轉利範圍第1項所述之切換式電容電路,其中該充電 電路係依據該控制訊號,選擇性地讓該第一節點連上或不連 上該第三節點。 3·如中請專利範圍第2項所述之切換式電容電路,其中該充電 電路包含有: ~ 一二極體,連接於該第一節點與一第四節點之間·,以及 一第二開關元件,用來依據該控制訊號,選擇性地讓該第四節 點連上或不連上該第三節點。 25 200533058 4. 如申請專利範圍第3項所述之切換式電容電路,其中: 該二極體係由基極與集極相互連接、或閘極與汲極相互連接的 一第一電晶體所構成。 5. 如申請專利範圍第3項所述之切換式電容電路,其中: 該第一開關元件係為一Ν型電晶體; 該第三開關元件係為一Ρ型電晶體; 該第二節點係為接地點;以及 該第三節點係連接至一固定供應電壓。 6. 如申請專利範圍第3項所述之切換式電容電路,其中·· 該第一開關元件係為一Ρ型電晶體; 該第三開關元件係為一Ν型電晶體; 該第二節點係連接至一固定供應電壓;以及 該第三節點係為接地點。 7. 一種切換式電容電路,包含有:. 一正端電容; 一負端電容; 一第一正端開關元件,用來依據一控制訊號,選擇性地讓一第 一正端節點連上或不連上一第二節點,其中該第一正端 26 200533058 節點係連接至該正端電容; 一第—負端開關元件,用來依據該控制訊號,選擇性地讓一第 —負端節點連上或不連上該第二節點,其中該第一負端 節點係連接至該負端電容;以及 一充電電路,連接至該第—正端節點與該第—負端節點,用來 連接該第一正端節點以及該第一負端節點至一第三節 點’並控制處於斷路狀態的該第—正端開關元件兩端間 的一第-賴差以及處於斷路狀態職第—負端開關元 件兩^間的一第一電壓差接近一預設充電電壓。 如申π專利範圍第7項所述之切換式電容電路,其中該充電 電路係依據該控制訊號,選擇性地讓該第一正端節點以及該 弟負%郎點連上或不連上該第三節點。 •如申明專利範圍第8項所述之切換式電容電路,其中該充電 電路包含有: h極體連接於該第_正端節點與一第四節點之間; 負端一極體’連接於該第—負端節點與該第四節點之間;以 及 -第三_元件,絲依據該控舰號,選擇性地讓該第四節 點連上或不連上該第三節點。 27 200533058 如申請專利細第9項所述之切換式電容 該正端二極體係由基極與集極相互連接、 接的一第一電晶體所構成;以及 各電路,其中·· 或閘極與汲極相互連 或閘極與汲極相互連 該負端二極體係絲極與絲相互連接、 接的一第二電晶體所構成。 如申請專利範圍第9項所述之切換式電容電路,其中 該苐一正端開關元件係為一N型電晶體; - 該第一負端開關元件係為一電晶體; 該第二開關元件係為一P型電晶體; 該第一節點係為接地點;以及 该第三節點係連接至一固定供應電壓。 如申明專利範圍第9項所述之切換式電容電路,其中 "亥第一正端開關元件係為一 P型電晶體; 該第一負端開關元件係為一P型電晶體; 該第三開關元件係為一N型電晶體; 該第二節點係連接至一固定供應電壓;以及 該第三節點係為接地點。 28 200533058 η.如申請專利範圍第7項所述之切換式電容電路,其另包含有 一中央關元件,用來依據該控她號,選擇性地讓該第一 正端節點連上或不連上該第一負端節點。 κ :種控制-切換式t容電路的方法,該方法包含有以下步驟: 提供一電容與一第一開關元件; 依據-控制訊號’使職第—開關元件分斷—第—節點與一第 —節點,其中該第一節點係連接至該電容;以及 連接為第—g卩點至—第三節點,以控制處於斷路狀態的該第一 開關元件兩端間的-電壓差接近一預設充電電壓。 η.如申請專利範圍第14項所述之方法,其另包含有: 依據該蝴職,選雜地賴第—節點連上或不連上該第三 節點。 人一 16.如中請細_ b項所述之方法,其中依據該控制訊號選 擇性地讓娜1點連上料連上該第三_的步驟另包含 有·· 提供一二極體’連接於該第一節點與一第四節點之間;以及 &供-第三_元件,絲依據該控制訊號,選擇性地讓該第 四靖點連上或不連上該第三節點。 29 200533058 17. 如申請專利範圍第16項所述之方法,其中: 該二極體係由基極鱼隹 卜 一市極相互連接、或閘極與汲極相互連接的 第一電 曰曰 體所構成 I8.如申請專利範圍第1δ項所述之方法,其中: 該第-開關元件係為-Ν型電晶體;、 .該第三開關元件係為-Ρ型電晶體; 5亥第二節點係為接地點;以及. . 該第三節_連接至—固定供應電壓。 I9·如申請專利範圍帛10項所述之方法,其中: §亥第一開關元件係為—ρ型電晶體; 該第三開關元件係為一Ν型電晶體; 該第二節點係連接至—固定供應電壓;以及 該第二節點係為接地點。 種控制切換式電容電路的方法,該方法包含有以下步驟: 提(、正‘電容與—第—正端開關元件; 提供-負端電容與件; 依據-控她號,分職_第—正端酬元件以及該第一負 端開關元件來將一第一正端節點以及一第一負端節點與 30 200533058 一第二節點分斷,其中該第—正端節點係連接至該正端 包奋’韻―負端節點係連接至該負端電容;以及 連接該第—正端節點以及該第—負端節點至—第三節點,以使 2處於斷路狀態的該第_正端開關元件邮間的—第— 電壓差以及處於斷路狀態的該第一負端開關元件兩端間 的一第二電壓差接近一預設充電電壓。 儿如申請專利範圍第2〇項所述之方法,其另包含有·. 依據該控制訊號,選擇性地讓該第—正端節點以及該第一負端 即點連上或不連上該第三節點。 22· ==利_21項所述之方法,其中依據該控制娜 第一!讓該第—正端節點與該第—負端節點連上或不連七 弟一郎點的步驟另包含有: 提供:正端二極體’連接於該第—正端節點與一第四節點之 厂曰], 提供=端二極體,連接於該第點與該第 間;以及 ^么、苐二開關元件,用來依據兮加^ 四〜“干用糊職控制訊號,選擇性地讓該; 即2連上或不連上該第三節點。 31 200533058 23.如申請專利範圍第22項所述之方法,其中: 該正端二極體係由基極與集極相互連接、或閉極與汲極相互連 接的一第一電晶體所構成;以及 該負端二極體係自基極與集極被連接、或閉極與沒極相互連 接的一第二電晶體所構成。 24·如申請專利範圍第23項所述之方法,其中·· 該第一正端開關元件係為一N型電晶體; ^ 該第一負端開關元件係為一N型電晶體; 5亥弟二開關元件係為一 p型電晶體· 该第一卽點係為接地點;以及 该第二蜻點係連接至一固定供應電壓。 25·如申明專利範圍第23項所述之方法,其中·· 該第一正端開關元件係為一P型電晶體; 该第一負端開關元件係為一 p型電晶體; 該第三開關元件係為—N型電晶體; 該第二節點係連接至一固定供應電壓;以及 該第二節點係為接地點。 32 200533058 26.如申請專利範圍第20項所述之方法,其另包含有: 利用一中央開關元件。依據該控制訊號,選擇性地讓該第一正 端節點連上或不連上該第一負端節點。 十一、圖式:
    33
TW094107159A 2004-03-19 2005-03-09 Switched capacitor circuit capable of minimizing clock feedthrough effect and having low phase noise and method thereof TWI272764B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/708,700 US7002393B2 (en) 2004-03-19 2004-03-19 Switched capacitor circuit capable of minimizing clock feedthrough effect and having low phase noise and method thereof

Publications (2)

Publication Number Publication Date
TW200533058A true TW200533058A (en) 2005-10-01
TWI272764B TWI272764B (en) 2007-02-01

Family

ID=34985620

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094107159A TWI272764B (en) 2004-03-19 2005-03-09 Switched capacitor circuit capable of minimizing clock feedthrough effect and having low phase noise and method thereof

Country Status (3)

Country Link
US (1) US7002393B2 (zh)
CN (1) CN1671051B (zh)
TW (1) TWI272764B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10720907B2 (en) 2018-11-20 2020-07-21 Realtek Semiconductor Corp. Switched capacitor circuit and method thereof

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7084713B2 (en) * 2004-03-29 2006-08-01 Qualcomm Inc. Programmable capacitor bank for a voltage controlled oscillator
US7271673B2 (en) * 2005-06-30 2007-09-18 Intel Corporation Voltage controlled oscillator (VCO) tuning
JP4210867B2 (ja) * 2006-12-27 2009-01-21 ソニー株式会社 可変容量回路
KR101677752B1 (ko) * 2008-06-13 2016-11-18 코닌클리케 필립스 엔.브이. 용량성 근접 디바이스 및 용량성 근접 디바이스를 포함하는 전자 디바이스
US7888980B2 (en) * 2009-07-20 2011-02-15 Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. Charge pump with low charge injection and low clock feed-through
US8970315B2 (en) 2011-09-09 2015-03-03 Analog Devices, Inc. Low noise oscillator having passive impedance network
CN103117742B (zh) * 2011-11-17 2016-02-10 沈阳工业大学 Gps/北斗双模卫星时钟晶体振荡器驯服系统
CN103117744B (zh) * 2013-02-01 2016-05-04 苏州云芯微电子科技有限公司 一种可优化vco相位噪声性能的开关结构
DE102014102940A1 (de) 2013-03-13 2014-09-18 Analog Devices, Inc. Oszillator mit LC-Primär- und Sekundärschwingschaltungen
CN103117745A (zh) * 2013-03-19 2013-05-22 苏州朗宽电子技术有限公司 一种具有低相位噪声的压控振荡器
JP6158732B2 (ja) * 2014-03-07 2017-07-05 ソニーセミコンダクタソリューションズ株式会社 回路、電圧制御発振器および発振周波数制御システム

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4404525A (en) * 1981-03-03 1983-09-13 American Microsystems, Inc. Switched capacitor gain stage with offset and switch feedthrough cancellation scheme
JPS58187015A (ja) * 1982-04-26 1983-11-01 Nippon Telegr & Teleph Corp <Ntt> スイツチト・キヤパシタ回路
JP3132064B2 (ja) * 1991-08-02 2001-02-05 株式会社デンソー スイッチトキャパシタ回路
US6903991B2 (en) * 1995-08-31 2005-06-07 Micron Technology, Inc. Circuit for programming antifuse bits
US6353368B1 (en) * 1999-11-09 2002-03-05 Vlsi Technology, Inc. VCO circuit using negative feedback to reduce phase noise
US6812802B1 (en) * 2003-04-22 2004-11-02 Freescale Semiconductor, Inc. Method and apparatus for controlling a voltage controlled oscillator

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10720907B2 (en) 2018-11-20 2020-07-21 Realtek Semiconductor Corp. Switched capacitor circuit and method thereof
US10734973B2 (en) 2018-11-20 2020-08-04 Realtek Semiconductor Corp. Switched capacitor circuit and method thereof
TWI715222B (zh) * 2018-11-20 2021-01-01 瑞昱半導體股份有限公司 切換式電容電路及其控制方法

Also Published As

Publication number Publication date
US20050206434A1 (en) 2005-09-22
CN1671051B (zh) 2012-07-11
CN1671051A (zh) 2005-09-21
US7002393B2 (en) 2006-02-21
TWI272764B (en) 2007-02-01

Similar Documents

Publication Publication Date Title
TW200533058A (en) Switched capacitor circuit capable of minimizing clock feedthrough effect and having low phase noise and method thereof
US20190097612A1 (en) Low Noise Charge Pump Method and Apparatus
JP5329082B2 (ja) 温度安定化された電圧制御発振器
US20030193372A1 (en) Low phase noise voltage controlled oscillator circuit
US8085087B2 (en) Switched capacitor circuit capable of minimizing clock feedthrough effect and having low phase noise and method thereof
JP2011528870A (ja) 低ノイズ高効率バイアス生成回路及び方法
KR101209405B1 (ko) 저위상 노이즈 증폭기 회로
US20070085620A1 (en) Semiconductor integrated circuit device
US20030231036A1 (en) Low power voltage to current converter
CN107809223A (zh) 低温度系数时钟信号发生器
TWI255095B (en) Switched capacitor circuit capable of minimizing clock feed through effect in a voltage controlled oscillator circuit and method thereof
CN104038084A (zh) 整流电路
TW578385B (en) High-speed high-current programmable charge-pump circuit
US20040246040A1 (en) Switched capacitor circuit capable of minimizing clock feedthrough effect in a voltage controlled oscillator circuit
JP2001501047A (ja) 4層ダイオードのcmos等価物を使用して複雑さ軽減の弛張発振器
JP4030291B2 (ja) 電圧供給回路
JP2011239226A (ja) 同期回路
JPH07202644A (ja) 発振回路
JP3876594B2 (ja) 温度補償発振器
CN110858767B (zh) 一种用于锁相环的转换电路以及形成转换电路的方法
JP2021527988A (ja) 電圧を4倍にし、低位相雑音を有する超低電圧用途向けの完全に集積された発振器
JP2000514638A (ja) 発振器用電圧レギュレータ
US11368124B1 (en) Oscillator with bulk-acoustic wave (BAW) resonator and series-resonance topology
US20030145152A1 (en) Voltage controlled oscillator capable of linear operation at very low frequencies
JP3852924B2 (ja) 発振回路