TW200428873A - Method and system for changing the frame rate to be optimal for the material being displayed while maintaining a stable image throughout - Google Patents

Method and system for changing the frame rate to be optimal for the material being displayed while maintaining a stable image throughout Download PDF

Info

Publication number
TW200428873A
TW200428873A TW093106753A TW93106753A TW200428873A TW 200428873 A TW200428873 A TW 200428873A TW 093106753 A TW093106753 A TW 093106753A TW 93106753 A TW93106753 A TW 93106753A TW 200428873 A TW200428873 A TW 200428873A
Authority
TW
Taiwan
Prior art keywords
frame rate
video
frame
patent application
display system
Prior art date
Application number
TW093106753A
Other languages
English (en)
Other versions
TWI371961B (en
Inventor
Steve Selby
Peter Dean Swartz
Original Assignee
Genesis Microchip Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Genesis Microchip Inc filed Critical Genesis Microchip Inc
Publication of TW200428873A publication Critical patent/TW200428873A/zh
Application granted granted Critical
Publication of TWI371961B publication Critical patent/TWI371961B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0112Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level one of the standards corresponding to a cinematograph film standard
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/147Scene change detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • H04N7/0132Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter the field or frame frequency of the incoming video signal being multiplied by a positive integer, e.g. for flicker reduction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/02Graphics controller able to handle multiple formats, e.g. input or output formats
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Television Systems (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

200428873 Π) 玖、發明說明 【發明所屬之技術領域】 本發明大體上關於框率轉換,更具體地關於改變視頻 顯示系統的框率,以達最理想的顯示內容。 【先前技術】 一 通常視頻顯示的內容最初係以不同的框率產生。典型 地’具有不同框率的內容被轉換爲共同框率進行顯示。現 在請參閱下文,說明不同類型之視頻內容的顯示及框率轉 換。 顯示特性 顯示可區分爲類比及數位兩大類。每一顯示類型名^胃 優點與缺點。 類比顯示 類比顯示或陰極射線管(CRT )包括依序型及交§昔g 兩子類。依序型顯示係顯示完整訊框,例如電腦營幕。它 們連續地畫出影像的每一條線。它們畫出線1、線2 '線3 等。對交錯型顯示而言’例如傳統電視機,影像被劃分爲 兩個場域。第一個場域包含奇數線,通常稱爲奇數域,第 一個場域包含偶數線’通常稱爲偶數域。交錯型顯示執行 奇數及偶數域的短暫交錯,以產生完整影像。 兩種顯示類型具有類似的特性。水平顯示時序必須保 -5- (2) (2)200428873 持常數。由於水平偏斜電路中所使用之鎖相迴路(PLL ) 的頻寬極窄,所以水平時序的瞬間改變可能導致視頻資訊 發亮。由於垂直偏斜電路不使用PLL,且可即時重置,所 以垂直顯示時序可容許些微變化。由於CRT之輸出光的易 波動特性(低短暫塡滿因子),所以低框率的作業將可見 到大區域的閃爍。此似乎是整個影像的閃燦。因此,CRT 典型地以較其他顯示類型爲高的框率作業。 數位顯示 例如液晶顯示器(LCD )面板及電漿面板等裝置,被 視爲數位顯示。渠等顯示典型地取決於畫素。即,渠等顯 示特定的每一條線之畫素數及每一訊框之線數。數位顯示 典型地顯示依序型影像。交錯型影像在影像顯示前必須轉 換爲依序型影像。該等顯示的一些典型特性如下: 水平有效視頻(有效畫素數)必須保持常數, 垂直有效視頻(有效畫素數)必須保持常數, 總水平時序可改變, 總垂直時序可改變。 由於若干數位顯示(特別是LCD )之輸出光線的範例 及所保有特性(高短暫塡滿因子),以低框率作業通常沒 有大區域閃爍的副作用。 內容特性 有不同類型的材料內容,例如影片內容,及不同類型 * 6 - (3) (3)200428873 的視頻內容。 影片內容 圖1描繪影片內容及所顯示的影像。影片內容傳統以 24Hz速率拍攝及顯示。此意即每秒顯示24幅影像。每幅影 像立即顯示所有的內容,極似一張相片。典型地’電影院 中每一影片訊框的快門頻率爲4 8 Η z或7 2 Η z,以避免大區 域閃爍。 視頻內容 視頻內容以兩種格式顯示,交錯型及依序型。在交錯 型格式中,每一視頻或訊框包括兩個場域,奇數域及偶數 域。奇數域包含影像的奇數線,偶數域包含影像的偶數 線。渠等場域係暫時地及空間地交錯。圖2描繪視頻訊框 10劃分爲場域12及14。 訊框快照中虛線爲影像的奇數範例線。訊框快照中實 線爲影像的偶數範例線。當交錯顯示裝置畫出影像時,在 第一場域時槽中畫出奇數線,並在第二場域時槽中,以便 將偶數線置於奇數線之間的方式畫出偶數線。 對如同美國等60Hz的國家而言,視頻框率爲30Hz。 對如同德國等50Hz的國家而言,視頻框率爲25Hz。典型 的交錯型視頻系統使用4 8 0i及1 080i (國家電視標準委員 會制,NTSC ) 、5 76i (歐洲國家電視標準制,PAL )及 1 0 8 0i ( PAL )。 (4) (4)200428873 對依序型影像而言,每一影像是完整的。影像的每一 條線,奇數及偶數,是依序畫出的。除了以水平掃瞄線格 式,亦即以線取樣之外,其與影片顯示的方式類似。例如 電腦顯示,典型地便使用此格式。在4 8 0P及720P的視頻域 中,便以此種方式作業。 不論影像爲交錯型或依序型,兩種格式共享有效視頻 相對於總體視頻的觀念。圖3描繪完整視頻訊框1 1。其係 由有效視頻及空白兩元件組成。中央所顯示的白色區域爲 有效視頻13。其係由HACTIVE及VACTIVE兩參數所定 義。HACTIVE定義構成所顯示影像之每線的畫素數。 VAC TIVE定義構成所顯示影像之線數。黑色區域係指空白 間隔15。水平空白定義爲每線的畫素數(HTOTal)減去 每線的有效畫素數(H A C TIV E )。垂直空白間隔定義爲每 場域/訊框的線數(VTOTAL )減去每場域/訊框的有效 線數(VACTIVE )。 視頻框率轉換 視頻的框率轉換以最簡單的話說,即爲從一個影像速 率轉換爲另一個。有許多不同類型的訊框轉換,範圍從最 簡單的卸洛/重複法’至複雜的動態補償法。通常使用該 簡單的卸洛及重複法’因其最容易完成一系統且最符成本 效益。 爲更詳細地說明該簡單的卸落及重複法,首先必須討 6RB 1¾率。視頻糸’T充有δ午多類型的框率。如前述視頻常用的 -8 - (5) (5)200428873 兩種框率爲25Hz ( PAL)及30Hz (NTSC)。國內的視頻 內容,例如運動事件或新聞節目,係採用每1/5〇秒或]/6〇 秒的場域快照產生。每一場域包括及時獨特點的主題影 像。 由於影片內容最初係以24 Hz產生,所以必須加以修改 以便用於該視頻範圍。對例如美國等6 〇 H z的國家而言,使 用已知的3 : 2下拉式轉換程序。第一影片訊框顯示於三個 視頻場域’第二影片訊框顯示於二個視頻場域。想像訊框 AB CD的影片順序。每一訊框在前一個之後的1/24秒被擾 取。當轉換爲視頻時,順序如同Ac)dd、Aeven、AQdd、 Beven、Badd、Ceven、C〇dd、Ceven、Dodd、Deven,其中下標 符號係指奇數域或偶數域,每一項各包括依序型影片訊框 的奇數線或偶數線。上述顯示於圖6中。對例如德國等 5 0 Η z的國家而言,使用2 ·· 2下拉式轉換程序。在此例中, 每一影片訊框顯示於二個視頻場域。在2 : 2下拉式轉換程 序中’想像上述相同的影片順序。該視頻順序如同A()dd、 Aeven、B〇dd、Beven、C〇dd、Ceven、D0(jd、Deven° 現在參照3 : 2框率,可依據訊框爲卸落或重複而產生 不同的向上或向下轉換。當以6 : 5的比率進行向上轉換 時,如同AAABB之3:2順序可轉換爲AAAABB或 AAABBB。當以4:5的比率進行向下轉換時,相同順序的 可能輸出包括AAAB及AABB。上述兩向上及向下轉換看來 極爲不同。對對稱的向上及向下轉換AAABBB及AABB而 言,與輸入相比,動態晃動減少。動態晃動即眼睛預期影 -9 - (6) (6)200428873 像出現的位置與影像實際出現的位置間的差異。在渠等範 例中,每一影片影像係以確實相同的時間量顯示。對非對 稱序列AAAABB及AAAB而言,與輸入相比,動態晃動增 加。所以進行非對稱影片內容的向上或向下轉換時必須注 意,以便不增加動態晃動量。此程序將於下述進行較完整 的說明。 向上轉換 在向上轉換或重複訊框作業時,若前一輸出訊框在次 一輸入訊框可看見以進行讀取之前便完成顯示,那麼便會 再晝一次前一輸入訊框。此爲框率向上轉換的方法。圖4 描繪框率向上轉換。請注意訊框A顯示兩次。重複的訊框 以陰影強調。對向上轉換而言,輸入訊框之一在輸出處重 複。在輸入順序符合3 : 2下拉式圖樣的範例中,可有利地 藉由重複在輸入處出現頻率最低之訊框,執行向上轉換。 因而該輸入順序可由3 ·· 2轉換爲3 ·· 3。保持輸出順序的對稱 性,如此一來可減少不利之動態晃動的出現。對不符合 3 : 2下拉式圖樣的內容而言,例如視頻,向上轉換將產生 週期性的動態晃動,此係不欲見到的。 向下轉換 當顯示框率低於輸入框率時,吾人需要定期地卸落進 入場域。此爲框率向下轉換的方法。圖5描繪框率向下轉 換。 -10- (7) (7)200428873 對框率向下轉換而言,輸入訊框之一自輸出順序卸 落。此係當前一輸出訊框完整顯示前,兩輸入訊框便準備 進行讀取時進行。接著如圖5中所示,只有使用最後一個 輸入訊框’較早的那個訊框便卸落。可見到由陰影強調之 輸入訊框D,已自輸出訊框順序卸落。 在輸入順序符合3 : 2下拉式圖樣的範例中,可有利地 藉由卸落在輸入處出現頻率最高之訊框,執行向下轉換。 因而,輸入順序將3 : 2轉換爲2 : 2,甚至例如1 : 1。此將降低 觀看者可見到之動態晃動的量。在不符合3 : 2的內容執行 向下轉換,例如國內的視頻內容,將產生週期性的動態晃 動,此係不欲見到的。 動態補償 一種較複雜的框率轉換法包括動態補償。在此技藝 中,預估一訊框中每一畫素或成群畫素的動態向量,可顯 示有多少影像內容可由一訊框移至次一訊框。此資訊接著 可用於短暫交錯一完整的新訊框,此顯示在兩最接近的輸 入訊框之間,及時的一點的鏡頭狀態。因而,相對於簡單 卸落或重複的訊框所產生之斷斷續續的動態影像,此訊框 係以精準之正確的短暫流程產生。雖然其可提供較佳的效 能,但由於其極高的成本,所以此技術在顧客裝置中較不 普遍。 影片框率轉換 -11 - (8) (8)200428873 電視節目及廣告常包括視頻及影片的混合。例如,當 電影向電視觀眾播放時,廣告及新聞事件便於電影中插 播。現在我們有框率內容的混合。最初以24Hz拍攝之影片 的電影被轉換爲視頻,而新聞事件則製成國內的視頻。若 顯示裝置以視頻框率作業,那麼電影將以次佳的狀況顯 不’動態晃動將很明顯’同時新聞事件將完美地顯示。相 反地,若顯示裝置以電影的最適速率作業,那麼新聞事件 將發生動態晃動。 因此,當影片部分與視頻部分結合提供視頻顯示時, 依據視頻以3 : 2框率顯示,該視頻的顯示將發生晃動。當 不同框率的視頻內容結合時,亦將發生晃動的問題。因而 需要處理具有不同框率的加總內容,較佳地可消除或減少 晃動5及不顯示人工修補畫面。在此之前,並沒有系統可 提供具有不同框率之內容的最佳視頻顯示。此系統與方法 必須符合成本效益、容易完成並適用於現有視頻顯示系 統。 因此,所需要的是一種顯示具有不同框率內容之最佳 視頻顯示的系統及方法。本發明將滿足該等需求。 【發明內容】 揭露一種視頻顯示系統。該視頻顯示系統包括一顯示 產生器,以提供顯示時序信號;及一框率轉換器,以接收 輸入視頻資料、輸入視頻時序,並提供輸出視頻資料。該 系統包括控制邏輯操作,可接收框率指示信號、視頻輸入 -12- 200428873 Ο) 時序信號及視頻顯示時序信號。該控制邏輯操作依據節目 的國內框率,改變該顯示產生器的顯示框率,如此一來可 維持全程的穩定影像。 【實施方式】 本發明大體上關於框率轉換,更具體地關於改變視頻 顯示系統的框率,以達最理想的顯示內容。下列所呈現的 說明,係爲使本技藝中一般技巧者可完成並使用本發明, 並提供專利應用及其需求說明。較佳實施例的各種修改, 及文中所說明的一般原理與特性,對熟悉本技藝的人士而 言將是顯而易見的。因此,本發明不希望侷限於所顯示的 實施例,而是符合包括文中所說明之一般原理與特性的最 大範圍。 依據本發明的一種方法及系統,顯示在最適於內容之 框率下的一系列影像。在一較佳實施例中,具有非對稱影 片圖樣的內容被轉換爲對稱圖樣,影片以此方式於電影院 中播放。相反地對每一獨特的影像而言,便以國內的速率 播放。現在參閱下列與附圖相結合的描述,以進行本發明 之特性的較詳細說明。 簡言之,顯示的框率是動態變化以便動作的最適重 現。對影片而言,此意即改變框率,以便將原本的非對稱 圖樣顯示爲對稱圖樣。典型地,對影片而言必須掌控兩種 圖樣。看似AAABBCCCDD順序的傳統3:2圖樣,及看似 A A A B B C C D D D的變化3 : 2 : 2 : 3圖樣。在任一例中,輸出將 -13- (10) (10)200428873 爲以24Hz之整數倍(即48Hz、72Hz等)框率顯示的對稱 圖樣。對視頻內容而言,此演算法保持以國內的框率顯示 該內容,典型的爲50Hz或60Hz。框率間所進行的轉換, 觀眾是看不見的。 圖7描繪一用於材料內容之無縫框率轉換的系統〗〇 〇。 該系統中包括三個元件,卸落及重複框率轉換器(FRC ) 102、顯示產生器104及控制邏輯操作區塊106。下文將討 論不同的元件及其間互動。 卸落及重複框率轉換器(FRC) i 〇2 卸落及重複框率轉換器1 0 2的作用,是一直提供影片 材料之非對稱輸入訊框順序的對稱輸出順序。例如從 AAABB到AAABBB或AABB或甚至AB。當發現輸入爲視頻 時,卸落及重複框率轉換器1 0 2亦需轉換回國內速率的非 框率轉換器模式。此轉換不可產生任何圖片崩潰。FRC作 業的控制來自於FRC邏輯操作區塊1〇6。 顯示產生器1〇4 顯示產生器1 〇 4界定輸出影像的時序。其可改變線的 時序、每一訊框的線數及每秒的訊框數。顯示產生器1 〇 4 必須可於兩不同框率間轉換,以便不致造成視頻走樣,或 顯示裝置無法顯示影像。 接著,可改變的三種參數爲:輸出時脈頻率、每一線 的畫素總數或每一訊框的線總數。渠等參數或渠等參數的 -14 - (11) (11)200428873 結合係依據顯示裝置而變。例如液晶顯示器(L c D )面板 等數位顯示裝置,通常容許在輸入信號之時間基礎方面的 瞬間變化。對該等裝置而言,可便於使時脈頻率及每一訊 框的線總數保持固定,並改變每一線的畫素總數,以達所 需框率。線中的有效畫素數典型地將保持相同,而每線的 畫素總數將經由無效期間(水平遮沒)增加或減少畫素數 而予以改變。此改變將在適當的時間即時進行,例如在依 循垂直同步脈衝的第一條線展開。 爲適於若干顯示裝置的時序需求,較方便的是保持固 定的每線之時脈及每訊框之線,並改變時脈頻率以達所需 框率。在此例中,時脈頻率可於兩時脈期間的交界處即時 改變,或時脈可在有限時段內極慢地改變。若時脈係使用 鎖相迴路(P L L )予以合成,那麼由於p l L的迴路頻寬, 將需要一有限的時間。 雖然當框率依據特定陰極射線管(CRT )偏斜系統的 特性進行轉換時,可能發生若干不規則,但上述技術亦可 應用於CRT顯示裝置的範例中。由於水平震盪器的特性, C R T偏斜系統通常無法容許在水平時序(線時序)中改 變。然而,它們可容許在垂直時序中改變,因爲垂直偏斜 系統可在任何瞬間重置。因而,避免在C R T上轉換人工修 補畫面之框率的一種方式,是保持固定的畫素時脈頻率及 每線之畫素數,接著並藉由改變有效色調數或改變無效線 數,而改變每訊框的總線數。在任一範例中,亦需要進行 光束電流中相稱的改變,以維固定亮度。若有效線的數量 -15- (12) (12)200428873 改變,那麼首先便須重新數位地衡量垂直方向的影像,以 便產生所需線數。其進一步需要調整垂直偏斜,以便保持 該影像的固定垂直尺寸。 控制邏輯操作106 控制邏輯操作1 06具有三項輸入:框率指示信號、輸 入視頻時序及顯示視頻時序。邏輯操作1 0 6將最終修改框 率轉換器102及顯示產生器104。框率指示信號係用於界定 內容的最適框率,若爲影片則係界定輸入訊框順序。依據 該框率指示信號、輸入時序及輸出時序,控制邏輯操作 1 06將控制框率轉換器1 02,以確保發生對稱框率轉換。控 制邏輯操作106亦界定顯示產生器104的框率。 依據內容之框率的最適內容 爲提供特定非對稱輸入的對稱輸出,可採行三項動 作:修改寫入FRC記憶體者,修改讀取自FRC記憶體者, 或修改在顯示產生器之框率的訊框交界所改變者。渠等修 改係由控制邏輯操作106指定。 最終,該區塊判斷該卸落或重複訊框的何處與該非對 稱輸入順序相關。其將修改FRC寫入或FRC讀取,以確保 輸出爲對稱的影片。若爲視頻便驅使顯示產生器1 04進入 一模式,使得未發生框率轉換,而且所有的輸入資訊均於 輸出顯示。現在請參閱下列與附圖結合之討論,以便進一 步說明控制邏輯操作1 〇6的作業。 -16 - (13) 200428873 爲確保非對稱輸入順序的適當轉換 拉式比率,並注意哪一訊框卸落及哪一訊 範例的順序AA ABB而言,當卸落訊框時 一個A訊框。結果爲一 AABB對稱輸出順 時,吾人希望重複一個B訊框。結果爲一 出順序。 由於框率係依據內容的最適顯示框率 入視頻與輸出視頻間的暫時關係爲不斷地 影響框率轉換器將卸落或重複訊框。圖 流。第一種流爲輸入視頻。第二種流爲輸 與輸入相同。請注意有關該二種流有些微 出流約落後輸入流1 Μ訊框。第三種流爲 率作業的輸出視頻。在此例中比率爲6 : 5 生簡單框率轉換,吾人可見到訊框A 1顯: 較輸入更不對稱的輸出圖樣。 圖9顯示如圖8中第一線上相同的輸入 線顯示輸出順序,其中框率與輸入相同 3 /4訊框。第三種流顯示6 : 5框率向上轉換 的訊框爲B 1,產生了對稱的輸出順序。 該控制邏輯操作區塊係用於檢查輸入 之間的時序關係,之後將依據差距判斷哪 卸落,並修改寫入FRC者、讀取自FRC者 所改變的框率,以確保對稱的輸出圖樣。 輯操作區塊的一個實施例。在該實施例中 ,影片使用3 : 2下 框重複。對作爲 ,吾人希望卸落 序。當重複訊框 AAABBB對稱輸 而改變,所以輸 改變。此變化性 8顯不二種視頻 出視頻,其框率 的暫時差距。輸 以高於輸入之框 。在此例中若發 示兩次。此導致 影片順序。第二 ,惟較輸入落後 。在此例中重複 訊框與輸出訊框 一場域應重複或 ,或實際上顯示 下列爲該控制邏 ,當顯示產生器 -17- (14) (14)200428873 改變框率時,該控制邏輯操作區塊進行修改以確保適當的 作業。本發明不希望侷限於所顯示的實施例,而是以本文 中所說明之原理及特性的最寬範圍爲主。 圖1〇爲控制邏輯操作106的方塊圖。控制邏輯操作106 包括一相對輸入輸出訊框差距檢測器202、一區域檢測器 204及一顯示改變邏輯操作20 8。下列將更詳細的討論每一 元件。 輸入/輸出訊框差距檢測器202 差距檢測器202以精確的畫素時脈測量輸入相對於輸 出的落後。計數器在輸入垂直時序信號w_vSynC的下降邊 緣重置。該計數器與輸入時脈w_c lk同步增加。 輸出垂直時序信號r_vsync與輸入時脈\^_^11<:域重新同 步以避免不穩定。在該信號的下降邊緣,鎖定畫素準確的 計數器値。該鎖定値作爲差距傳輸至區域檢測器204。 該計數器可替代地增加線數而非畫素數。此範例中需 注意輸入/輸出時序不可落於改變點的線中,否則將產生 錯誤。替代地,可使用非同步時脈或輸出時脈而非輸入時 脈0 區域檢測器2 0 4 區域檢測器204檢查輸入及落後訊框的相對時序。當 框率信號走高時便鎖定差距値。與預設値相較以判斷框率 模式開始時的時序情況。每一區域係指後續訊框順序中將 -18- (15) (15)200428873 被卸落或重複的特定訊框。在此實施例中,一旦區域確定 而進入特定框率模式後,顯示改變信號便通知顯示產生 器,使用適當的框率。 考量圖1 1中的各流。前兩個流與圖8及9中相同。在第 三流中’框率於B〗輸入訊框期間改變。在圖丨丨中,描繪當 框率改變時控制邏輯操作的界定。在此例中,控制邏輯操 作於輸入訊框B 1期間改變框率。其中產生一對稱輸出圖 樣。 顯不改變邏輯操作2 〇 8 依據區域檢測結果、影片類型及相對於影片順序圖樣 之目前訊框處,顯示改變邏輯操作2 0 8修改框率轉換作 業。其可界定哪一視頻訊框將寫入FrC記憶體,及顯示框 率何時改變’其可通知框率轉換器哪—訊匡將自記憶體讀 取’及顯示框率何時改變,或其僅可通知顯示產生器顯示 框率何時改變。 實施例 上述核心邏輯操作可經由其本身,或與其他元件結合 而提供一系統。該系統可採用數位化的原始資料,或動態 專業組格式(MPEG )解碼器的解碼視頻或視頻。該系統 亦可採用依序型輸入或交錯型輸入。該系統可接收來自於 外部源、內部MPEG解碼器或內部解碼器的改變框率指示 信號(上述實施例中所說明的一影片指示信號)。對交錯 -19- (16) (16)200428873 型輸入而言,可在框率轉換前或框率轉換後執行動態適應 解交錯作業。可選擇地,可附加掃瞄轉換器以改變每線的 畫素數、每訊框的線數或甚至影像的形式。該系統的輸出 可爲數位或類比的。 依據本發明的一種方法及系統,可藉由動態轉換框 率,而按內容顯示最佳影像。在一較佳實施例中,一影像 顯示3/60秒而次一影像顯示2/60秒的一非對稱影片圖樣, 被轉換爲一對稱圖樣,其中每一影像顯示相同的時間量, 例如2 /4 8秒或3 / 7 2秒(二者均爲1 /2 4秒,在電影院中播放 的影片係有效地以2或3倍速進行拍攝)。相反地每一影像 均爲獨特之視頻內容係以其國內速率加以顯示。 雖然本發明已依據所顯示之實施例進行說明,但本技 藝中一般技巧的人士將輕易地理解,渠等實施例可有許多 變化’而該些變化均在本發明的精神及範圍內。 例如,使用固定頻率時脈並藉由改變HTOTAL的値, 便可控制框率。使用固定頻率時脈並藉由改變VTOTAL的 値,便可控制框率。使用固定的HTOTAL及VTOTAL値, 並藉由改變時脈速率,便可控制框率。此外,視頻顯示系 統可爲液晶顯示器(LCD )、數碼光處理顯示器 (DLP )、電漿顯示器(PDP )或其他畫素相關顯示裝 置’其中框率可無人工修補畫面地即時轉換。 框率轉換可進行修改以確保對稱輸出,包括修改寫入 FRC者、自FRC讀取者或框率修改發生的時間。 該視頻顯示系統亦可爲陰極射線管(CRT )或其他水 -20- (17) (17)200428873 平掃瞄線顯示裝置,其中框率可在有限的時間間隔內無人 工修補畫面地逐步轉換。此外,可依據內容係源自於影片 或視頻,進行框率控制。最後,框率轉換器可將非對稱圖 樣轉換爲對稱圖樣。因此,本技藝中一般技巧的人士可在 不偏離申請專利的精神及範圍下,進行許多修改。 【圖式簡單說明】 圖1描繪影片內容及所顯示的影像。 圖2描繪劃分至各場域的視頻訊框。 圖3描繪一有效的視頻視窗。 圖4描繪框率向上轉換。 圖5描繪框率向下轉換。 圖6描繪影片3:2轉換爲視頻。 圖7描繪一用於依據本發明材料內容之無縫框率轉換 的系統。 圖8描繪一特定框率向上轉換作業。 圖9描繪第二種框率向上轉換作業,其中輸入與圖8中 相同。 圖1 〇爲一控制邏輯操作的方塊圖。 圖1 1描繪一框率轉換作業,其中輸入與圖8中相同, 而且該框率於B 1輸入訊框中改變。 【符號說明】 1 0、】1 ::視頻訊框 -21 - (18) (18)200428873 1 2、1 4 ::場域 1 3 :有效視頻 1 5 :空白間隔 1 〇 〇 :系統 102 :卸落及重複框率轉換器 1 04 :顯示產生器 106 :控制邏輯操作區塊 2 02 :輸入輸出訊框差距檢測器 204 :區域檢測器 2 0 8 :顯示改變邏輯操作 - 22-

Claims (1)

  1. 200428873 (υ 拾、申請專利範圍 1 · 一種視頻顯示系統,包括: 一顯示產生器,以提供顯示時序信號; 一框率轉換;’以接收輸入視頻資料、輸入視頻時 序,並提供輸出視頻資料;及 控制邏輯操作,以接收框率指示信號、視頻輸入時序 信號及視頻顯示時序信號,其中該邏輯操作係依據節目的 國內框率,改變該顯示產生器的顯示框率,如此一來可維 持全程的穩定影像。 2 ·如申請專利範圍第1項之視頻顯示系統,其中該框 率係使用固定的頻率時脈,並藉由改變每線的畫素數 (HTOTAL)之値而進行控制。 3 ·如申請專利範圍第1項之視頻顯示系統,其中該框 率係使用固定的頻率時脈,並藉由改變每場域/訊框的線 數(VT0TAL )之値而進行控制。 4.如申請專利範圍第1項之視頻顯示系統,其ψ _丰匡 率係使用固定的HT0TAL及VT0TAL,並藉由改變時脈速 率而進行控制。 5 ·如申請專利範圍第1項之視頻顯示系統,# φ _ _ 示裝置可爲液晶顯示器(LCD )、數碼光處理顯示器 (DLP )、電漿顯示器(PDP )或其他畫素相關顯示裝 置,其中框率可無人工修補畫面地即時轉換。 6·如申請專利範圍第1項之視頻顯示系統,_ φ _ _ 示裝置爲陰極射線管(CRT )或其他水平掃陷線顯示裝 -23- (2) (2)200428873 置,其中框率可在有限的時間間隔內無人工修補畫面地轉 換。 7 .如申請專利範圍第1項之視頻顯示系統,其中該框 率的控制係依據內容源自於影片或視頻。 8 ·如申請專利範圍第1項之視頻顯示系統,其中該框 率轉換器可將一非對稱圖樣轉換爲一對稱圖樣。 9.如申請專利範圍第〗項之視頻顯示系統,其中寫入 框率轉換器(FRC )的資料被修改,以提供一對稱輸出。 1 0·如申請專利範圍第i項之視頻顯示系統,其中自 FRC讀取的資料被修改,以提供一對稱輸出。 1 1 ·如申請專利範圍第i項之視頻顯示系統,其中該框 率改變點在適當的場域或訊框交界被修改,以提供一對稱 輸出。 12.如申請專利範圍第1項之視頻顯示系統,其中該框 率指示包括一影片指示信號。 1 3 ·如申請專利範圍第1項之視頻顯示系統,其中該控 制邏輯操作包括: -差距檢測器,測量輸入相對於輸出訊框的落後·, —區域檢測器,檢查輸入及落後訊框的相對調諧;及 顯示改變邏輯操作,界定框率何時改變。 14·如申請專利範圍第1項之視頻顯示系統,其中該控 制邏輯操作檢測輸入與輸出時序之間的特定短暫關係,並 適應地調整回應之框率。 -24-
TW093106753A 2003-05-27 2004-03-12 Method and system for changing the frame rate to be optimal for the material being displayed while maintaining a stable image throughout TWI371961B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/446,330 US7158186B2 (en) 2003-05-27 2003-05-27 Method and system for changing the frame rate to be optimal for the material being displayed while maintaining a stable image throughout

Publications (2)

Publication Number Publication Date
TW200428873A true TW200428873A (en) 2004-12-16
TWI371961B TWI371961B (en) 2012-09-01

Family

ID=33131561

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093106753A TWI371961B (en) 2003-05-27 2004-03-12 Method and system for changing the frame rate to be optimal for the material being displayed while maintaining a stable image throughout

Country Status (7)

Country Link
US (1) US7158186B2 (zh)
EP (1) EP1482732A3 (zh)
JP (1) JP2004357295A (zh)
KR (1) KR20040102320A (zh)
CN (1) CN1574952B (zh)
SG (1) SG157948A1 (zh)
TW (1) TWI371961B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8736759B2 (en) 2008-08-05 2014-05-27 Mediatek Inc. Methods and related apparatus making effective use of bandwidth of storage device to generate interpolated frames

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040257434A1 (en) * 2003-06-23 2004-12-23 Robert Davis Personal multimedia device video format conversion across multiple video formats
JP2005027068A (ja) * 2003-07-03 2005-01-27 Pioneer Electronic Corp 映像信号変換装置及び方法
KR100553893B1 (ko) * 2003-10-14 2006-02-24 삼성전자주식회사 타임 시프트와 움직임 보상을 이용한 프레임 레이트 변환장치 및 그 방법
US20050104873A1 (en) * 2003-11-14 2005-05-19 Mallinath Hatti Last frame repeat
US7420618B2 (en) * 2003-12-23 2008-09-02 Genesis Microchip Inc. Single chip multi-function display controller and method of use thereof
KR20050081730A (ko) * 2004-02-16 2005-08-19 엘지전자 주식회사 움직임 보상 기반의 영상 신호 프레임율 변환 방법
TWI250801B (en) * 2004-11-17 2006-03-01 Realtek Semiconductor Corp Method for generating a video clock and an associated target image frame
KR100622351B1 (ko) * 2005-01-07 2006-09-19 삼성전자주식회사 비디오 화소 클록 생성방법 및 이를 이용한 비디오 화소클록 생성장치
US20080030615A1 (en) * 2005-06-29 2008-02-07 Maximino Vasquez Techniques to switch between video display modes
US8072443B2 (en) * 2005-06-29 2011-12-06 Intel Corporation Techniques to switch between video display modes
US7508449B1 (en) * 2005-07-08 2009-03-24 Pixelworks, Inc. Film mode judder elimination circuit and method
TWI268708B (en) * 2005-08-12 2006-12-11 Realtek Semiconductor Corp Video processing method capable of preventing rough movement of video object, and related device
JP4887727B2 (ja) * 2005-10-20 2012-02-29 ソニー株式会社 画像信号処理装置、カメラシステム、および画像信号処理方法
KR100662616B1 (ko) * 2006-01-17 2007-01-02 삼성전자주식회사 필름 영상 제공방법 및 그 필름 영상을 제공하는영상표시장치
JP2007192919A (ja) * 2006-01-17 2007-08-02 Olympus Corp 画像表示装置
JP4847165B2 (ja) * 2006-03-09 2011-12-28 株式会社日立製作所 映像記録再生方法及び映像記録再生装置
JP4254811B2 (ja) * 2006-05-29 2009-04-15 ソニー株式会社 画像表示装置、信号処理装置、および画像表示方法、並びにコンピュータ・プログラム
WO2008018015A1 (en) * 2006-08-09 2008-02-14 Koninklijke Philips Electronics N.V. Image rate increasing
US8401081B2 (en) 2006-08-11 2013-03-19 Thomson Licensing Accurate motion portrayal for display and digital projectors
JP5002249B2 (ja) * 2006-11-30 2012-08-15 株式会社東芝 フレーム内挿装置及びフレーム内挿方法並びに画像表示装置
WO2008099639A1 (ja) 2007-02-13 2008-08-21 Fujitsu Ten Limited ドライブレコーダ、ドライブレコーダシステム、車載用映像記録装置及び車載用映像記録方法
US20090161011A1 (en) * 2007-12-21 2009-06-25 Barak Hurwitz Frame rate conversion method based on global motion estimation
JP4374047B2 (ja) * 2007-12-26 2009-12-02 株式会社東芝 映像信号処理装置および映像信号処理方法
JP4869218B2 (ja) * 2007-12-28 2012-02-08 オリンパス株式会社 撮像表示装置
US8749703B2 (en) * 2008-02-04 2014-06-10 Broadcom Corporation Method and system for selecting interpolation as a means of trading off judder against interpolation artifacts
JP5183231B2 (ja) * 2008-02-05 2013-04-17 キヤノン株式会社 映像再生装置及び制御方法
US8451298B2 (en) 2008-02-13 2013-05-28 Qualcomm Mems Technologies, Inc. Multi-level stochastic dithering with noise mitigation via sequential template averaging
JP4517311B2 (ja) * 2008-04-08 2010-08-04 ソニー株式会社 情報処理装置および方法、並びにプログラム
JP4558059B2 (ja) * 2008-04-18 2010-10-06 富士通テン株式会社 ドライブレコーダ
JP4578535B2 (ja) * 2008-04-18 2010-11-10 富士通テン株式会社 ドライブレコーダシステム及びドライブレコーダ
US8760574B2 (en) * 2008-04-30 2014-06-24 Broadcom Corporation Image processing methods and systems for frame rate conversion
EP2124446B1 (en) * 2008-05-19 2020-08-05 Saab Ab A control device and a method for adjusting the frame rate of a video image sequence
CN101345892B (zh) * 2008-08-19 2012-10-31 北京中星微电子有限公司 一种视频显示方法及其系统
GB2503833B (en) * 2008-12-09 2014-04-30 Snell Ltd Motion image rendering system
TWI500329B (zh) * 2009-01-23 2015-09-11 Realtek Semiconductor Corp 去交錯之視訊處理裝置及其相關方法
CN101808217B (zh) * 2009-02-12 2012-05-23 瑞昱半导体股份有限公司 视频处理方法与装置
TWI384865B (zh) * 2009-03-18 2013-02-01 Mstar Semiconductor Inc 影像處理之方法及電路
TWI406264B (zh) * 2009-04-29 2013-08-21 Sunplus Technology Co Ltd 增加影像顯示頻率的增頻系統
US8843957B2 (en) * 2010-06-21 2014-09-23 Accenture Global Services Limited Frame accurate content insertion system
JPWO2012137269A1 (ja) * 2011-04-01 2014-07-28 パナソニック株式会社 映像信号のフレームレート変換装置及びその方法、そのフレームレート変換を用いた映像処理装置
US8749709B2 (en) * 2012-04-02 2014-06-10 Crestron Electronics Inc. Video source correction
US9275603B2 (en) * 2012-04-23 2016-03-01 Intel Corporation Driving displays at cinematic frame rates
EP2959693B1 (en) * 2013-02-21 2017-11-22 Altiostar Networks, Inc. Systems and methods for coordinating transmission of data packets based on frame type detection in a base station
US9967581B2 (en) 2014-05-29 2018-05-08 Apple Inc. Video quality adaptation with frame rate conversion
US10373582B2 (en) 2014-10-24 2019-08-06 Nec Display Solutions, Ltd. Display control device and control method therewith
US9940896B2 (en) 2015-03-03 2018-04-10 Apple Inc. Telecine judder removal systems and methods
JP6362116B2 (ja) * 2016-11-30 2018-07-25 キヤノン株式会社 表示装置及びその制御方法、プログラム、記憶媒体
TWI664852B (zh) 2018-03-19 2019-07-01 瑞昱半導體股份有限公司 影像處理裝置及影像處理方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950012664B1 (ko) * 1993-08-18 1995-10-19 엘지전자주식회사 1050라인 비월주사식 모니터 디스플레이 영상포맷을 갖는 에치디티브이(hdtv)수신장치
GB9404190D0 (en) * 1994-03-04 1994-04-20 Snell & Wilcox Limited Video Video signal processing
JP3617573B2 (ja) * 1996-05-27 2005-02-09 三菱電機株式会社 フォーマット変換回路並びに該フォーマット変換回路を備えたテレビジョン受像機
US6222589B1 (en) 1996-08-08 2001-04-24 Yves C. Faroudja Displaying video on high-resolution computer-type monitors substantially without motion discontinuities
US5739867A (en) * 1997-02-24 1998-04-14 Paradise Electronics, Inc. Method and apparatus for upscaling an image in both horizontal and vertical directions
US6549240B1 (en) * 1997-09-26 2003-04-15 Sarnoff Corporation Format and frame rate conversion for display of 24Hz source video
US6118486A (en) * 1997-09-26 2000-09-12 Sarnoff Corporation Synchronized multiple format video processing method and apparatus
US6111610A (en) 1997-12-11 2000-08-29 Faroudja Laboratories, Inc. Displaying film-originated video on high frame rate monitors without motions discontinuities
BE1012172A5 (nl) * 1998-09-15 2000-06-06 Barco Naanloze Vennootschap Werkwijze en inrichting voor videoverwerking.
US6542198B1 (en) * 1999-03-30 2003-04-01 Ati International Srl Method and apparatus for optimizing video playback at arbitrary refresh rates
US6522363B1 (en) * 1999-07-30 2003-02-18 Thomson Licensing S.A. Display frame rate adaptation
JP2001218172A (ja) * 2000-01-31 2001-08-10 Nec Corp 動画像復号器におけるフレームレート変換装置、フレームレート変換方法、およびその記録媒体、集積回路装置
US6894726B2 (en) * 2002-07-05 2005-05-17 Thomson Licensing S.A. High-definition de-interlacing and frame doubling circuit and method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8736759B2 (en) 2008-08-05 2014-05-27 Mediatek Inc. Methods and related apparatus making effective use of bandwidth of storage device to generate interpolated frames

Also Published As

Publication number Publication date
CN1574952A (zh) 2005-02-02
US20040239803A1 (en) 2004-12-02
EP1482732A3 (en) 2007-12-05
SG157948A1 (en) 2010-01-29
JP2004357295A (ja) 2004-12-16
CN1574952B (zh) 2010-05-26
EP1482732A2 (en) 2004-12-01
US7158186B2 (en) 2007-01-02
KR20040102320A (ko) 2004-12-04
TWI371961B (en) 2012-09-01

Similar Documents

Publication Publication Date Title
TW200428873A (en) Method and system for changing the frame rate to be optimal for the material being displayed while maintaining a stable image throughout
JP4690636B2 (ja) 入力ビデオ信号と出力ビデオ信号を垂直にロックさせるための方法および装置
JP3902667B2 (ja) 複数のビデオ及びグラフィック源の低速pll手法を用いたディスプレイへの同期
JP4947874B2 (ja) インターフェースプログレッシブビデオ変換のための方法及び装置
JP2004159191A (ja) 画像データに応じたフレームレートの変換
KR20060047515A (ko) 동기화 신호 발생기, 비디오 변환 회로, 동기화 신호 발생방법 및 비디오 변환 방법
US7508449B1 (en) Film mode judder elimination circuit and method
US8570435B2 (en) Video processing method and device thereof
US8274604B2 (en) Image display unit
JP2006227442A (ja) 映像信号処理装置、及び該装置を備えた映像表示装置
US8031265B2 (en) System and method for combining interlaced video frames
TWI245198B (en) Deinterlace method and method for generating deinterlace algorithm of display system
Schu et al. 16.2: System-on-Silicon Solution for High Quality HDTV Video Deinterlacing and Frame Rate Conversion for Flat Panel Displays
JP5056913B2 (ja) 画像表示装置
JP2002215110A (ja) 表示装置および表示方法
KR100759224B1 (ko) 디스플레이 장치의 영상 표시방법
JP3642181B2 (ja) 倍速映像表示方法、表示装置及びテレビジョン受像機
Adachi High Quality Picture Technology for LCD TV AQUOS LC-37BD5
JP2004274124A (ja) 画像処理装置および方法、記録媒体、プログラム、並びに表示装置
JP2007293360A (ja) 表示装置および表示方法
JP2000341583A (ja) 映像信号処理装置
JP2016189030A (ja) 画像表示装置
JP2011237501A (ja) 画像表示装置
JPH09233403A (ja) 画像表示装置
JPH06292147A (ja) 映像信号処理回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees