TW200428384A - Magnetic memory cell sensing with first and second currents - Google Patents

Magnetic memory cell sensing with first and second currents Download PDF

Info

Publication number
TW200428384A
TW200428384A TW092135808A TW92135808A TW200428384A TW 200428384 A TW200428384 A TW 200428384A TW 092135808 A TW092135808 A TW 092135808A TW 92135808 A TW92135808 A TW 92135808A TW 200428384 A TW200428384 A TW 200428384A
Authority
TW
Taiwan
Prior art keywords
voltage
capacitor
memory cell
logic state
threshold voltage
Prior art date
Application number
TW092135808A
Other languages
English (en)
Inventor
Frederick A Perner
Kenneth K Smith
Original Assignee
Hewlett Packard Development Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Development Co filed Critical Hewlett Packard Development Co
Publication of TW200428384A publication Critical patent/TW200428384A/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)

Description

200428384 玖、發明說明: 【日月戶斤頁 發明領域 本發明大致係關於磁性記憶體之領域。更明確而t, 5 本發明係關於一種利用第一及第二電流感測儲存於一磁性 記憶體晶胞内之一邏輯狀態的技術。 L· «tr ]1 發明背景 磁性隨機存取記憶體(MRAM)係一種包括磁性記憶 10 體晶胞的非易失性磁性記憶體。一典型的磁性記憶體包括 一層其中磁性膜的磁化強度係可改變的磁性膜,以及一層 其中磁化強度以一特定方向固定或“壓住,,的磁性膜。該 具有可變磁化強度的磁性膜典型指參考層。 一種典型的磁性記憶體包括一陣列的磁性記憶體晶 15胞。字組線沿著成列的磁性記憶體晶胞延伸,且位元線沿 著成行的磁性記憶體延伸。各磁性記憶體晶胞係位於一字 組線與一位兀線的交點上。一磁性記憶體晶胞通常藉由施 加會旋轉其貧料儲存層中之磁化方向的外部磁場被寫成一 個想要的邏輯狀態。一磁性記憶體晶胞的邏輯狀態係以依 20據其資料儲存與參考層中的磁化相對方位的電阻值來表 示。磁性記憶體晶胞的磁化方位假定為在任何給定時間二 個穩定方位的其中之_個方位。此二個穩定的方位係指 平行及反平行”方位。利用平行方位,資料儲存層 中的磁化方位大體上沿著簡單軸與參考層中的磁化平行, 5 200428384 且忒磁性圮憶體晶胞處於一個以R值表示的低電阻狀態。 以反平行方位,資料儲存層内的磁化方位大體上沿著簡單 軸與芩考層中的磁化反平行,且該磁性記憶體晶胞處於一 個以R+ ? R值表示的高電阻狀態。一個感測放大器可以 5用來感測一選取的磁性記憶體晶胞的電阻狀態來決定記憶 體晶胞内儲存的邏輯狀態。 感測被選取之磁性記憶體晶胞的電阻狀態有可能不可 罪。磁性記憶體晶胞資料儲存層在尺寸或形狀或是厚度或 晶體異向性上的製造變化可能造成記憶體晶胞中晶圓尺及 10 R + ?R電阻值的改變。磁性記憶體諸如溫度的操作條件 上的變化亦會造成記憶體晶胞中R&R + ? R電阻值的改 變。 【發明内容】 發明概要 15 本發明之一實施例係提供一種磁性記憶體,其包括一 記憶體晶胞及一與該記憶體晶胞耦合的感測放大器。該感 測放大器包含一組於一第一電壓與一第二電壓之間工作的 電容器;該第一電壓係由以一第一方向流動的一第一感測 電流所建立,該第二電壓係由以一第二方向流動的一第二 2〇感測電流所建立。該第一感測電流對應於記憶體晶胞之一 未知邏輯狀態,而該第二電壓對應於記憶體晶胞之一已知 邏輯狀態。該感測放大器亦包含檢測邏輯,其建構來將該 第二電壓與一上及下臨限電壓作比較,以及倘若該第二電 壓小於該上臨限電壓且大於該下臨限電壓時提供該已知邏 6 200428384 輯狀態,且倘若該第二電壓等於或大於該上臨限電壓或是 等於或小於該下臨限電壓時提供一個與該已知邏輯狀態相 反的一個邏輯狀態。 圖式簡單說明 5 帛1圖係—說明根據本發明之-種磁性記憶體之示範 實施例的圖; 第2 A及2 B圖係-說明一磁性記憶體晶胞之平行與 反平行磁性方位的圖; 第3圖係-說明第1圖之磁性記憶體之感測放大器的 10 一示範實施例的圖; 第4圖係-說明-電容器開關電路之一示範實施例的 圖; 第5圖係-言兒明於記憶體晶胞讀#運算期間產生之信 號的一示範實施例的圖; 15 帛6 A — 6 D圖係說明於磁性記憶體晶胞讀取運算期 間電容器電壓的示範圖。 L實施方式3 較佳實施例之詳細說明 於下列本案較佳實施例之詳細說明中,係參照構成說 20明書-部分的附圖,且其中係藉由對可以實施本發明之特 定實施例的說明加以顯示。
第1圖係一說明根據本發明之一種磁性記憶體之示範 實施例的圖。磁性記憶體8包括一陣列10的磁性記憶體晶 胞12。磁性s己憶體晶胞12成行成列的方式配置,列沿著X 7 200428384 車由方向延伸而行沿著γ軸延伸。只有顯示相當少數的磁性 記憶體晶胞以簡化磁性記憶體8的描述。在不同的實施例 中,可使用任何適合大小的陣列。 作為字組線14的線跡沿著在記憶體晶胞陣列忉其中— 5側上的平面中Χ軸延伸。作為字元線_線跡沿著㈣己情 體晶胞陣列1〇之-此連側上的平面y輛延伸。陣列職: 列有-字組線U,而陣列10的各行有一字元線16。各記憶 體晶包12位於對應的字組線14與字元線“的相交點上。 磁性記憶體晶胞12並不限於任何特定型式的裝置。礤 1〇性記憶體晶胞12可以是,例如,自旋相依穿隧(“SDT”) 接面裝置,異向磁阻(AMR)裝置,巨磁阻(GMR)裝置, 龐磁阻裝置,異常磁阻裝置或非常大磁阻裝置。 磁性記憶體8包括一列解碼電路18。於讀取運算期 間,列解碼電路18施加一固定陣列電壓(Vs)或是一地電 15位給字組線14。在一實施例中,固定陣列電壓(Vs)係由 一外部電路所提供。 磁性記憶體8包括-寫入電路,用以於寫入運算期間 對延取之磁性記憶體晶胞12的磁化定位。該寫入電路並未 予以顯示以便簡化磁性記憶體晶胞8的說明。 2〇 磁性記憶體晶胞8包括一讀取電路20,用以感測於讀 取運异期間選取之磁性記憶體晶胞12的電阻狀態。讀取電 路20包括多數個轉向電路22及感測放大器24。多位元線16 係連接到各轉向電路22。雖然圖中只有一條位元線16連接 到各轉向電路22,在其它實施例中,任何適合數目的位元 8 200428384 線16可以連接到各轉向電路22。在說_實施财,各轉 向電路22包括-組連接各位元線邮—感測放大器%的開 關。感測放大器24的一輸出被徂$ —,,土 侧広饭供至一貧料暫存器26,而資 料暫存器26依次耦合至一輸入,輸出墊28。 磁性§己憶體8亦包括一控制雷软^ 0 市』尾路32,用以產生的信號 包括一電容器電荷信號(CHG)、_仞、 ) 位址廷通信號(STR)、 一控制感測放大器24之重置、 (SA),以及控制該等讀取運算 預置、準備及儲存的信號 之“結算,,及“積分,,相位 ίο 15 的積分器控制信號(INT)。控制電路32產生立它㈣用以 控制磁性記憶體8之讀取與寫人運算,為簡化磁性記憶體 8的說明並未將其予讀示朗。在其中—個實施例中, 控制電路32係以-實際接近記狀關器來實 施。於其它實施例中,-外部記憶體控制器係用以產生諸 控制信號。於其它實施例中’―微處理器或—微控制器係 用以產生諸控制信號。 20 第2 A及2 B圖係-說明—磁性記憶體晶胞^之平行 與反平行磁性方位的圖。於該說明實施财,磁性記憶體 晶胞12係-STD接面裳置。磁性記憶體晶胞12包括—被稱 為資料儲存層34之-磁性層、—被稱為參考層38之磁性 層、以及-配置於資料料層%與參考層%之間的隨道隔 層36。資料儲存層34係被稱為一 “自由,,層,因其具有— 不被固定且能以沿著在-平面上之簡易_二個 -方向定位的磁化方位。參考層38被稱為―“固定“層, 因其具m於-平面上的磁化方向但卻是固定的^ 9 200428384 便不會因在一範圍的影響内施加一磁場而旋轉。第2 A圖 以前號說明當該自由與固定層34與38的磁化方位於同一方 向時的“平行,,方位。第2 B圖以箭號說明當該自由與固 疋層34與38的磁化方位於相反方向時的“反平行,,方位。 5 絕緣的隧道隔層36能使在該自由與固定層間發生量子 力學的穿隧效應。此穿隧現象係電子自旋,使自旋穿隧裝 置的電阻為該自由與固定層34與38之相對磁化方位的函 數。倘若該自由與固定層34與38的磁化方位係平行如第2 A圖所示,則磁性記憶體晶胞12的電阻係一第一值R。當 10 磁化方向從平行改變成反平行如第2 B圖所示時,則磁性 記憶體晶胞12的磁阻增加至一第二值R +? R。 資料係藉沿著對自由層34的簡易軸定位磁化方向而儲 存於磁性記憶體晶胞12。於一實施例中,一 “〇,,的邏輯 狀態係藉著對自由層34的磁化方向定位而儲存於磁性記憶 15 體晶胞12,故磁化方位是平行的,且一 “ 1,,的邏輯狀態 係藉著對自由層34的磁化方向定位而儲存於磁性記憶體晶 胞12,故磁化方位是反平行的。於另一個實施例中,一 “ 1 ”的邏輯狀態係藉著對自由層34的磁化方向定位而儲 存於磁性記憶體晶胞12,故磁化方位係平行的,且一 “ 〇,, 20 的邏輯狀態係藉著對自由層34的磁化方向定位而儲存於磁 性記憶體晶胞12,故磁化方位係反平行的。 第3圖係一說明第1圖之磁性記憶體之感測放大器24 的一示範實施例的圖。於示範實施例中,感測放大器24包 括一直接注入電荷放大器40、一電容器開關電路42及檢測 10 200428384 邏輯44。一轉向電路開關46將電荷放大器40與電容器開關 電路42耦合至選取的位元線16。一開關50,其係感測放大 器24的一部分,將電容器開關電路42耦合至供應一 \^即電 壓的電壓源。其它被選取的位元線16及未被選取的字組線 5 W係保持在一陣列電壓Vs上。 於二個讀取運算的第一個運算期間,一電容器54藉著 施加充電器電荷信號C H G使開關5 0打開至一導電狀態而充 電至一初始參考電壓VREF。該電容器以一流經電容器54及 流經一正在儲存一未知邏輯狀態之被選取記憶體晶胞12的 10 一第一感測電流充電或放電,而保持被選取的位元線16處 於陣列電壓Vs。倘若記憶體晶胞的電阻狀態是R,則電容 器54將會比記憶體晶胞的電阻狀態為r +?尺時更快速充 電或玫電。 對於第二讀取運算,一已知的邏輯狀態係儲存於被選 15取的记憶體12或是另一個記憶體晶胞12内。電容器54藉由 以一第二方向流經電容器54以及流經正在儲存該已知邏 ,狀恕的圮憶體晶胞12的第二感測電流利用一第二讀取運 :來充電或放電,且在電容器54上的最終電壓與初始參考 電壓VREF比較。倘若電容器%上的最終電壓並未在一來自 的臨限電壓範圍内,則該未知及已知邏輯狀態被視為 才=(例如’第一及第二讀取運算係針對尺電阻狀態或r • R電阻狀態執行)。僻若最終電容器54電壓不在來自 限電壓範圍内’則該未知及已知邏輯狀態被視為 不同(例如’第一及第二讀取運算係分別針對R及R+ ? 11 R電阻狀態’或是R+ ? 電阻狀態執行)。因為具有 R電阻狀態或R+?R電阻狀態的記憶體晶胞⑽電阻會 改變,臨限電壓範圍應該會相當大,所以當第一及第二讀 取運算在記憶體晶胞12進行時,最終電壓係在臨限電壓範 5圍内。 電荷放大器40包括—運算放大器62及一控制電晶體 64。放大器62控制電晶體64的閘極以將被選取的位元線16 的電壓維持在電壓Vs。 電容器開關電路42包括電容器54、充電電路56及58、 〇以及一充電控制電路60。電容器開關電路42能使充電電容 為54耦合至電荷放大器4〇並以一第一及第二方向從電荷放 大器40充電。充電控制電路6〇針對第一方向選取充電電路 56或58以將電容器54連接到線52,並針對第二方向選定選 疋充電電路58或56以將電容器54連接到線52。於其它實施 5例中,電容器開關電路42包括一或多個建構來以第一或第 二方向對電容器54充電或放電的鏡電流源。於此等實施例 中’在線52的電壓準位大於陣列電壓vs。 檢測邏輯44包括比較器66與68及一及閘70。比較器66 與68將電容器54上的最終Vcap電壓與一上臨限電壓值γΤΗ 20及一下臨限電壓VTL值作一比較。倘若最終VcAP電壓介於 VTH與vTL之電壓值之間,則比較器66與68二者皆提供一輸 出。倘若隶終VCAP電壓大於VTH,只有比較器68提供一輸 出。倘若電壓VCAp小於Vtl,只有比較器66提供一輸出。倘 若比較器66與68二者皆提供一輸出因而指示出最終VcAp 12 電壓介於Vth與VTL的臨限電壓值之間,則及閘7〇提供一輸 出。於示範性實施例中,參考比較電路72將及閘7〇的輸出 Η來自第二讀取運异之已知邏輯狀態作比較並提供一輸出 給暫存器26。於一個實施例中,參考比較電路72儲存該已 知遇輯狀悲。於一個實施例中,該已知邏輯狀態係儲存於 磁性記憶體8内的另一個位置,或是儲存於磁性記憶體8 卜4 ° 一閘控緩衝為74係包括在該示範性實施例中以便於 4脤(CP)顯示時將有效資料從比較電路72傳到輸出暫存 器26 〇 1〇 於說明的實施例中,磁性記憶體8係利用互補金屬氧 化半導體(CMOS)製程製造。於其它實施例中,磁性記憶 體8係以其它合適的製程製造。 第4圖係一說明一電容器開關電路之一示範實施例的 圖。5亥電谷裔開關電路係142表示,且包括充電控制電路 6〇、電谷裔54、包括開關8〇與86的充電電路58、以及包括 開關82與84的充電電路56。充電控制電路60分別透過開關 或開關84將電容器54轉合至線52,及透過開關82或開關 86將電容器54的另一端耦合至電壓Vref或地。在其它的實 %例中,一電壓控制電路係包括在線52與開關80及84之間 以將線52上的電壓維持在一個大於電壓%的準位。 於說明的實施例中,電容器54的第一端88係連接於開 關82與84之間,且電容器μ的第工端如係連接於開關8〇與 86之間。跨電容器54的電壓係以A*表示且係為第 一端88與 弟二端90之間的電壓。於該說明的實施例中,第一端骀 13 200428384 的極性相對於第二端90而言是正的。在其它實施例中,第 二端90的極性相對於第一端88而言是正的。於一個實施例 中,充電控制電路60將開關84與86打開至一導電狀態,故 第一端88係接到電荷放大器40而第二端係接到地。第一感 5 測電流在第一端88與電荷放大器40之間是導電的。充電控 制電路60將開關84與86關閉而將開關80與82打開至一導電 狀態,故第二端90接到電荷放大器40而第一端88接到電壓 VREF。第二感測電流以一穿過電容器54而與第一感測電流 相反的方向,在第二端90與電荷放大器40之間是導電的。 10 於一第二實施例中,充電控制電路60將開關80與82打開至 一導電狀態故第二端90接到電荷放大器40而第一端88接到 電壓Vref。第一感測電流在弟二端90與電荷放大40之間 是導電的。充電控制電路60將開關80與82關閉並將開關84 與86打開至一導電狀態,故第一端88接到電荷放大器40而 15 第二端90接到地。第二感測電流以一穿過電容器54而與第 一感測電流相反的方向,在第一端88與電荷放大器40之間 是導電的。 在其它實施例中,使用其它電容器開關電路,其等能 將第一與第二感測電流導向相反的方向穿過電容器54。於 20 其它實施例中,充電控制電路60係由控制電路32控制或是 藉由磁性記憶體8外部的裝置所控制。於其它的實施例 中,並未使用充電控制電路60,而開關80、82、84及86係 由控制電路32控制或是由磁性記憶體8外部的裝置所控 制。 14 第5圖係一說明於記憶體晶胞讀取運算期間產生之作 唬的一不範實施例的圖。於該示範實施例中,一第一讀取 運异讀取儲存於被選定的磁性記憶體晶胞12内的—未知邏 輯狀態或未知的電阻狀態,且一第二讀取運算讀取儲存= 相同被選定之磁性記憶體晶胞12内之一已知邏輯狀或電阻 狀悲。於另-實施例中,第二讀取運算自另一個磁性記憶 體晶胞12讀取第二邏輯狀態或第二電阻狀態。 10 20 於该不範性實施例中,一位址的選取係藉由將—被選 取的字組線14接到地電位,且位址選取選通信號s 丁^設 疋X等子、、且、、泉位址。一選定的位元線被耦合到電荷放大 器4〇且一子集的未被選定的位元線16與未被選取的字組線 18餘口到陣列電壓%。施加到未被選取的位元線Μ與未 被選取的字組線18的電壓Vs具有與施加到被選取之位元線 16上的電壓有相同的大小。接著,m算相位說明 15的結算相位係藉著將線52上之電荷放大器⑽的輸出連接到 參考電壓VREF而開始。充電控制電路6〇將在二個位置中之 第個位置上的電容器54轉合到線52,故電容器可以被 充電到第-方向的參考電位電壓VREF。施加到開關50之問 極的CHGL 5虎將私谷為54執合至^電壓源一段足以將電 容器54充電到V卿電壓準位的時間。電荷放大器4〇將調整 的電壓VS加到被選取的位元線16。第一結算相位致使所有 在感測放大杰内的電壓及雷At » ^ 土及窀流暫態在第一感測電流被感測 到之前結算到-適合的低準位。於一實施例中,電荷放大 器40係理想的且不會有任何偏移,故第_感測電流立即變 15 200428384 成穩定且第一感測電流被感測到而不會有結算相位。於不 同的實施例中,不同適合長度的結算相位週期電流在感測 電流被感測之前被使用。於該說明的實施例中,電荷放大 器40具有偏移,會造成第一感測電流中的暫態。 5 一旦暫態已被結算下來,一繪示為一第一積分相位的 積分相位便開始。然而,就在該第一積分相位開始之前, 感測放大器24被控制信號SA重置、預置並準備。積分相位 的開始係利用第一感測電流藉由對積分電容器54放電與充 電而開始。於該繪示說明的實施例中,電容器54被放電。 10 在積分電容器54上的電壓V54以一個與被選取之記憶體晶 胞12之電阻值相依的速率衰退。倘若被選取之記憶體晶胞 12具有一較高電阻R + ? R,則電容器電壓V54將會較緩慢 下降,且倘若被選取之記憶體晶胞12具有一較低的電阻 R,則電容器電壓V54將會較快速下降。 15 第一積分相位具有一合適的週期,在第一積分相位結 束時,使vCAP保持在一個大於陣列電壓vs的值。於該示範 實施例中,進行一寫入運算,將一第二已知邏輯狀態或電 阻狀態寫入進行過第一讀取運算之相同的被選取的磁性記 憶體晶胞。由於跨陣列10之記憶體晶胞12電阻R及R + ? 20 R的變化,從相同記憶體晶胞讀取第一及第二邏輯狀態或 電阻狀態的作業減少了此等變化的效用。於其它的實施例 中,第二邏輯狀態或電阻狀態被寫入一個耦合到感測放大 器24之不同的磁性記憶體晶胞12内。寫入已知記憶體晶胞 邏輯狀態的寫入運算並未繪示於第5圖中,係為簡化對於 16 $取運算期間所產生之諸信號的說明之故。 於該示範實施例中,第二讀取運算讀取被寫入到相同 破選取之記憶體晶胞12的已知邏輯狀態(或第二邏輯狀態 或第二電阻狀態),其中未知邏輯狀態(或第一邏輯狀態或 5 第 〜電阻狀態)從記憶體晶胞12讀取。正在儲存第二邏輯 <怒或電阻狀態之被選取的記憶體晶胞12的位址的選取係 轉由將一被選取之字組線14連接到地電位,其中位址選取 選通信號STR設定字組線位址。被選取之位元線16被耦合 到電荷放大器40的輸入端,而未被選取之位元線16的子集 與未被選取之字組線18與陣列電壓Vs耦合。 於第二結算相位期間,電容器54被高阻抗80、82、84 及%隔離且開關50以信號CHG打開以便節點VCAP連接到 VRbf,以供應電流到感測放大器40。一旦暫態已被結算, 且在第二積分相位開始之前,感測放大器24被控制信號SA 15 重置、預置及準備。在第二積分相位開始時,開關50以信 號CHG關閉而開關80及82被打開。在第二積分相位開始之 際的電容器電壓V54係處於與第一積分相位結束時相同的 準位,且被設成VCAP減V54。 於第二積分相位期間,電容器54利用現在以第二方向 20 流經電容器54的第二感測電流充電。於其它的實施例中, 電容器54於第二積分相位期間被放電。在積分電容器54上 的電壓V54以一個與被選取之記憶體晶胞12之電阻值相依 的速率增加。倘若被選取之δ己丨思體晶胞12具有較而的電阻 R +? R則電容器電壓V54將會較緩慢增加,且倘若被選 17 L體阳胞12具有一較低的電阻R,則電容器電壓v54 將會較快速增加。 與第在第:相位積分結束之際,在電容器上的最終電壓 積^相位開始之際的初始參考電壓v54作比較,以決 5 才目同、 一 # — °不同的記憶體晶胞邏輯狀態或電阻狀態於第
第矛貝刀相位期間被量測到。二個臨限值被定義為一 上臨限準位v R 千β ΤΗ^—下臨限準位VTL。此二臨限值界定了臨 包壓的範圍。倘若最終v54電壓在此範圍之内,則第二讀 、"果係供相同的記憶體晶胞邏輯狀態或電阻狀態作 為第#取運异結果。第二邏輯狀態或電阻狀態係儲存於 參=比較電路72内,故可以決定第一讀取運算期間的邏輯 狀態或電阻狀態。於第5圖中,線92說明在一示範實施例 中之電壓Vs4,其中第一與第二讀取運算結果係相同的且記 憶體晶胞邏輯狀或電阻狀態為R + ? R。線94說明在—示 15範貫施例中之電壓V54,其中第一與第二讀取運算結果係相 同的且記憶體晶胞邏輯狀態或電阻狀態為R。對於線92與 94二者而言,最終v54電壓係在上臨限準位vTH及一下臨限 準位VTL之間,其說明第一讀取運算結果係與第二讀取運算 結果相同且第一邏輯狀或電阻狀態係與第二邏輯狀態或電 20 阻狀態相同。 於該示範實施例中,第二積分相位結束之際,比較器 66與68提供一個將最終V54電壓與上臨限電壓vTH及下臨限 電壓VTL比較的結果。於第5圖的說明中,因為在該示範實 施例中的最終V54電壓係在VTH與vTL的臨限電壓之間, 18 200428384 比較器66與68二者皆提供一輸出。於該示範實施例中,因 為比較器66與68正在提供一個輸出,及閘70提供一輸出。 由於第一讀取運算結果與第5圖中說明的第二讀取運算結 果相同,供第一讀取運算之被儲存的邏輯狀態係已知。於 5 該示範實施例中,時脈C P在第二積分相位結束之際被啟 動而供第一讀取運算的邏輯狀被傳到暫存器26。於該示範 實施例中,倘若第二讀取運算結果並不與被選取之記憶體 晶胞12之第一讀取運算結果相同,則被儲存供第一讀取運 算結果的邏輯狀態被重寫入相同被選取之記憶體晶胞12 10 内。 第6 A — 6 D圖係說明於磁性記憶體晶胞12讀取運算 期間電容器電壓的示範圖。於示範圖第6A — 6D圖中, 第一積分相位對應時間T〇與時間之間的時間。第二結算 相位對應時間與時間T2之間的時間。第二積分相位對應 15 時間Τ2與時間Τ3之間的時間。示範圖第6 A — 6 D圖說明 讀取運算。 於第6A圖的示範圖中,第一及第二讀取運算讀取相 同被儲存的記憶體晶胞狀態,其中被選取的記憶體晶胞具 有電阻狀態R。相較於如果記憶體晶胞具有較高電阻R 20 + ? R時,電容器電壓V54下降與上升更快速。在時間T3的 最終v54電壓係位於VTH與VTL之間,此表示第一及第二讀取 運算係供相同的記憶體晶胞狀態。由於被儲存供第二讀取 運算的記憶體晶胞狀態是已知的,供第一讀取運算的記憶 體晶胞狀態是已知的。 19 200428384 於第6 B圖的示範圖中,第一及第二讀取運算讀取不 同之被儲存的記憶體狀態。第一讀取運算讀取對應於電阻 R的記憶體晶胞狀態,而第二讀取運算讀取對應於電阻R + ? R的記憶體晶胞狀態。電容器電壓V54於讀取電阻狀態 5 R時的第一積分相位期間下降快速,而於讀取電阻R+ ? R時上升緩慢。因為較高的電阻導致一較低的感測電流, 在時間T3的最終V54電壓較小於VTL,此代表了第一及第二 讀取運算係針對不同的記憶體晶胞狀態。因為被儲存供第 二讀取運算的記憶體晶胞狀態是已知的,供第一讀取運算 10 的記憶體晶胞狀態是已知的。 於第6C圖的示範圖中,第一及第二讀取運算讀取不 同之被儲存的記憶體晶胞狀態。第一讀取運算讀取對應於 電阻R+ ? R的記憶體晶胞狀態,而第二讀取運算讀取對 應於電阻R的記憶體晶胞狀態。電容器電壓V54於讀取電阻 15 狀態R+ ? R時的第一積分相位期間下降緩慢,而於讀取 電阻R時上升快速。於此說明圖中,因為於第二積分相位 期間的較低電阻允許一較高的感測電流來改變電容器電 壓’在時間T3的V54電壓較大於在時間的初始V54參考電 壓。在時間t的最終V54電壓較大於VTL,此代表了第一及 2〇第二讀取運算係針對不同的記憶體晶胞狀態。因為被儲存 供第二讀取運算的記憶體晶胞狀態是已知的,供第一讀取 運^r之σ己彳思體晶胞狀態是已知的。 於第6D圖的示範圖中,第一及第二讀取運算讀取相 同之被儲存的記憶體晶胞狀態。被選取的記憶體晶胞具有 20 200428384 電阻狀態R + ? R。電容器電壓V54相較於如果記憶體晶胞 具有較低電阻R時下降與上升更緩慢,如第6 A圖所說明 者。在時間T3的最終V54電壓係位於VTH與VTL之間,此意謂 著第一及第二讀取運算係針對相同的記憶體晶胞狀態。因 5 為被儲存供第二讀取運算的記憶體晶胞狀態是已知的,供 第一讀取運算的記憶體晶胞狀態是已知的。 雖然第6 A — 6 D圖的示範圖說明電容器於第一積分 相位期間被放電以及於第二積分相位期間被充電,於其它 的實施例中,電容器可以於第一積分相位期間被充電而於 10 第二積分相位期間被放電。 I:圖式簡單說明3 第1圖係一說明根據本發明之一種磁性記憶體之示範 實施例的圖; 第2 A及2 B圖係一說明一磁性記憶體晶胞之平行與 15 反平行磁性方位的圖; 第3圖係一說明第1圖之磁性記憶體之感測放大器的 一示範實施例的圖; 第4圖係一說明一電容器開關電路之一示範實施例的 圖; 20 第5圖係一說明於記憶體晶胞讀取運算期間產生之信 號的一示範實施例的圖; 第6 A — 6 D圖係說明於磁性記憶體晶胞讀路取運算 期間電容器電壓的示範圖。 21 200428384 【圖式之主要元件代表符號表】 8.. .磁性記憶體 12.. .記憶體晶胞 14.. .字組線 16.. .位元線 18.. .列解碼電路 20.. .讀取電路 22.. .轉向電路 24.. .感測放大器 26.. .貢料暫存為 28…輸入/輸出墊 32.. .控制電路 34.. .資料儲存層 36…隧道隔層 38.·.參考層 40…電荷放大 42.. .電容器開關電路 44.. .檢測邏輯 46·.·轉向電路開關 50…開關 52 ···線 54.. .電容器 56…充電電路 58.. .充電電路 60.. .充電控制電路 62.. .運算放大器 64.. .控制電晶體 66···比較器 68…比較器 70.. .及閘 72···參考比較電路 74.. .閘控緩衝器 80…開關 82…開關 84…開關 86…開關 88…第一端 90.. .第二端 142…電容器開關電路
22

Claims (1)

  1. 200428384 拾、申請專利範圍: 1. 一種記憶體晶胞,包含: 一記憶體晶胞,以及 一感測放大器,其耦合到記憶體晶胞,其中該感測放 5 大器包括: 一組於一第一電壓與一第二電壓之間工作的電 容器,一第一電壓係由以一第一方向流動的一第一感 測電流所建立,一第二電壓係由以一第二方向流動的 一第二感測電流所建立,該第一感測電流對應於記憶 10 體晶胞之一未知邏輯狀態,且該第二感測電流對應於 記憶體晶胞之一已知邏輯狀態;以及 檢測邏輯,其建構來將該第二電壓與一上及下 臨限電壓作比較,且倘若該第二電壓小於該上臨限電 壓且大於該下臨限電壓時提供該已知邏輯狀態,且倘 15 若該第二電壓等於或大於該上臨限電壓或等於或小 於該下臨限電壓時提供一個與該已知邏輯狀態相反 的邏輯狀態。 2. 如申請專利範圍第1項所述之磁性記憶體,其中該檢測 邏輯包括: 20 一第一比較器,其建構來將該上臨限電壓與該第二 電壓作比較,且倘若該第二電壓小於該上臨限電壓時提 供一第一輸出;以及 一第二比較器,其建構來將該第二電壓與該下臨限 電壓作比較,且倘若該第二電壓大於該下臨限電壓時提 23 200428384 供一第二輸出。 3. 如申請專利範圍第2項所述之磁性記憶體,其中該檢測 邏輯包括: 耦合到該第一及第二比較器的比較邏輯,其建構來 5 於如果該第一及第二比較器正在提供該第一及第二輸出 時提供該已知邏輯,以及如果該第一比較器並不正在提 供該第一輸出或者該第二比較器並不正在提供該第二輸 出時提供與該已知邏輯狀態相反的邏輯狀態。 4. 如申請專利範圍第3項所述之磁性記憶體,其中該檢測 10 邏輯係建構來儲存該第二邏輯狀態。 5. 如申請專利範圍第1項所述之磁性記憶體,其中以該第 一方向流經該電容器的該第一感測電流減少在電容器上 的一電壓,以及以該第二方向流經該電容器的該第二感 測電流增加在該電容器上的電壓。 15 6.如申請專利範圍第1項所述之磁性記憶體,其中以該第 一方向流經該電容器的該第一感測電流增加在電容器上 的一電壓,以及以該第二方向流經該電容器的該第二感 測電流減少在該電容器上的電壓。 7. 如申請專利範圍第1項所述之磁性記憶體,其中該感測 20 放大器包括一搞合到該記憶體晶胞的電荷放大器,其建 構來引導該第一感測電流與第二感測電流。 8. —種檢測儲存於一記憶體晶胞内之第一邏輯狀的方法, 包含: 利用以第一方向通過電容器在電容器與第一記憶 24 200428384 體晶胞間流動的一第一感測電流,將電容器上一電壓從 一初始參考電壓(vREF)改變; 儲存一第二邏輯狀態於該記憶體晶胞内; 利用以第二方向通過電容器在電容器與第二記憶 5 體晶胞間流動的一第二感測電流,將電容器上電壓改變 到一第二電壓;以及 將該第二電壓與該參考電壓(VREF)作比較以決定 該第二電壓是否位於來自該參考電壓(VREF)的一臨限 範圍内,其中倘若在電容器上的第二電壓係在來自該參 10 考電壓(vREF)的一臨限範圍内,則該第一邏輯狀等於 該第二邏輯狀態。 9. 如申請專利範圍第8項所述之方法,其中將該第二電壓 與該參考電壓(vREF)作比較的方法包含將該第二電壓 與一上及下臨限電壓作比較,其中該上與下臨限電壓間 15 的一差額界定該臨限電壓範圍。 10. 如申請專利範圍第9項所述之方法,其中將該第二電壓 與該蒼考電壓(VreF )作比較的方法包括. 比較該上臨限電壓與該第二電壓; 比較該第二電壓與該下臨限電壓;以及 20 倘若該第二電壓小於該上臨限電壓且大於該下臨 限電壓時則提供該第二邏輯狀態,且倘若該第二電壓不 小於該上臨限電壓或不大於該臨限電壓時則提供一與 該第二邏輯狀相反的邏輯狀態。 25
TW092135808A 2003-06-02 2003-12-17 Magnetic memory cell sensing with first and second currents TW200428384A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/452,755 US6826094B1 (en) 2003-06-02 2003-06-02 Magnetic memory cell sensing with first and second currents

Publications (1)

Publication Number Publication Date
TW200428384A true TW200428384A (en) 2004-12-16

Family

ID=32655767

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092135808A TW200428384A (en) 2003-06-02 2003-12-17 Magnetic memory cell sensing with first and second currents

Country Status (3)

Country Link
US (1) US6826094B1 (zh)
GB (1) GB2402823B (zh)
TW (1) TW200428384A (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6873543B2 (en) * 2003-05-30 2005-03-29 Hewlett-Packard Development Company, L.P. Memory device
US7042783B2 (en) * 2003-06-18 2006-05-09 Hewlett-Packard Development Company, L.P. Magnetic memory
WO2006085459A1 (ja) * 2005-02-08 2006-08-17 Nec Corporation 半導体記憶装置及び半導体記憶装置の読み出し方法
US7372753B1 (en) * 2006-10-19 2008-05-13 Unity Semiconductor Corporation Two-cycle sensing in a two-terminal memory array having leakage current
US7379364B2 (en) * 2006-10-19 2008-05-27 Unity Semiconductor Corporation Sensing a signal in a two-terminal memory array having leakage current
US7719876B2 (en) 2008-07-31 2010-05-18 Unity Semiconductor Corporation Preservation circuit and methods to maintain values representing data in one or more layers of memory
JP2010055692A (ja) * 2008-08-28 2010-03-11 Toshiba Corp 読み出し回路及び読み出し方法
US7830701B2 (en) * 2008-09-19 2010-11-09 Unity Semiconductor Corporation Contemporaneous margin verification and memory access for memory cells in cross point memory arrays
EP2748820A4 (en) 2011-08-26 2014-12-24 Hewlett Packard Development Co CIRCUIT AND METHOD FOR READING A RESISTANCE SWITCHING DEVICE IN AN ARRAY
US9202554B2 (en) 2014-03-13 2015-12-01 International Business Machines Corporation Methods and circuits for generating physically unclonable function

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61142591A (ja) * 1984-12-13 1986-06-30 Toshiba Corp 半導体記憶装置
US5349302A (en) * 1993-05-13 1994-09-20 Honeywell Inc. Sense amplifier input stage for single array memory
FR2756409B1 (fr) * 1996-11-28 1999-01-15 Sgs Thomson Microelectronics Circuit de lecture pour memoire
US6259644B1 (en) * 1997-11-20 2001-07-10 Hewlett-Packard Co Equipotential sense methods for resistive cross point memory cell arrays
US6462584B1 (en) * 1999-02-13 2002-10-08 Integrated Device Technology, Inc. Generating a tail current for a differential transistor pair using a capacitive device to project a current flowing through a current source device onto a node having a different voltage than the current source device
US6188615B1 (en) * 1999-10-29 2001-02-13 Hewlett-Packard Company MRAM device including digital sense amplifiers
DE10014387C1 (de) * 2000-03-23 2001-09-27 Infineon Technologies Ag Integrierter Speicher mit Bitleitungsreferenzspannung und Verfahren zum Erzeugen der Bitleitungsreferenzspannung
US6317376B1 (en) * 2000-06-20 2001-11-13 Hewlett-Packard Company Reference signal generation for magnetic random access memory devices
US6317375B1 (en) * 2000-08-31 2001-11-13 Hewlett-Packard Company Method and apparatus for reading memory cells of a resistive cross point array
FR2814583A1 (fr) * 2000-09-22 2002-03-29 St Microelectronics Sa Procede de lecture d'une cellule memoire et circuit de lecture associe
KR100432879B1 (ko) * 2001-03-05 2004-05-22 삼성전자주식회사 강유전체 랜덤 액세스 메모리 장치의 데이터 감지 방법
US6829188B2 (en) * 2002-08-19 2004-12-07 Micron Technology, Inc. Dual loop sensing scheme for resistive memory elements
US6707710B1 (en) * 2002-12-12 2004-03-16 Hewlett-Packard Development Company, L.P. Magnetic memory device with larger reference cell

Also Published As

Publication number Publication date
GB0411144D0 (en) 2004-06-23
US6826094B1 (en) 2004-11-30
GB2402823A (en) 2004-12-15
US20040240276A1 (en) 2004-12-02
GB2402823B (en) 2006-01-11

Similar Documents

Publication Publication Date Title
US7852665B2 (en) Memory cell with proportional current self-reference sensing
TW459227B (en) Magnetic random access memory with a reference memory array
EP1612801B1 (en) Power-saving reading of magnetic memory devices
US6317375B1 (en) Method and apparatus for reading memory cells of a resistive cross point array
US7881094B2 (en) Voltage reference generation for resistive sense memory cells
TWI489453B (zh) 自我參考讀出電路、mram記憶陣列,以及讀出mram位元晶格之未知邏輯態的方法
EP2399259B1 (en) Spin-transfer torque memory self-reference read method
JP2001325791A (ja) 磁気ランダムアクセスメモリ回路
KR102316937B1 (ko) 셀렉터 전압 보상 기능을 갖는 자기 랜덤-액세스 메모리
TW200305878A (en) Resistive cross point memory arrays having a charge injection differential sense amplifier
WO2006085459A1 (ja) 半導体記憶装置及び半導体記憶装置の読み出し方法
TW201110119A (en) Memory and write control method
US20100246250A1 (en) Pipeline Sensing Using Voltage Storage Elements to Read Non-Volatile Memory Cells
US20230326507A1 (en) Current steering in reading magnetic tunnel junction
TW200428384A (en) Magnetic memory cell sensing with first and second currents
US8638597B2 (en) Bit line charge accumulation sensing for resistive changing memory
US7116576B2 (en) Sensing the state of a storage cell including a magnetic element
WO2007124205A2 (en) Mram array with reference cell row and method of operation
US20170103794A1 (en) Apparatuses and methods for setting a signal in variable resistance memory
US11521665B2 (en) Non-volatile memory having write detect circuitry
KR20150144208A (ko) 부성 저항을 이용한 자기 저항 메모리 장치