TW200414357A - Semiconductor device processing - Google Patents

Semiconductor device processing Download PDF

Info

Publication number
TW200414357A
TW200414357A TW92126976A TW92126976A TW200414357A TW 200414357 A TW200414357 A TW 200414357A TW 92126976 A TW92126976 A TW 92126976A TW 92126976 A TW92126976 A TW 92126976A TW 200414357 A TW200414357 A TW 200414357A
Authority
TW
Taiwan
Prior art keywords
layer
conductive
channel
region
forming
Prior art date
Application number
TW92126976A
Other languages
English (en)
Other versions
TWI263279B (en
Inventor
Ling Ma
Adam Amali
Siddharth Kiyawat
Ashita Mirchandani
Donald He
Naresh Thapar
Ritu Sodhi
Kyle Spring
Daniel Kinzer
Original Assignee
Int Rectifier Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Int Rectifier Corp filed Critical Int Rectifier Corp
Publication of TW200414357A publication Critical patent/TW200414357A/zh
Application granted granted Critical
Publication of TWI263279B publication Critical patent/TWI263279B/zh

Links

Landscapes

  • Electrodes Of Semiconductors (AREA)

Description

200414357 玖、發明說明: 相關申請案 本申請案是根據2002年九月30成案之美國臨時申請案 第60/415302號,標題為“具有光界定的接觸溝槽式金屬氧化 5 半導體場效電晶體(Trench MOSFET)之自我排列的新近源 極”和2003年一月29成案之美國臨時申請案第60/444.064 號,題為“用於直流電•直流電轉換器應用之溝槽式金屬氧 化半導體場效電晶體(Trench MOSFET)技術”,並主張其利 益,其在此處做優先權之主張。 10 【發明戶斤屬之技術領域】 本發明係有關於半導體裝置處理方法。 L· ]1 發明背景 至今越來越多對於更有效的電力供應以及持續更長的 15 電池電力之電子裝置的需求在工程師最大的挑戰領域之一 的電力管理系統上已有更大的效率。因此,改善離散的電 力裝置,諸如被用於電力管理系統的電力驅動金屬氧化半 導體場效電晶體,持續推動製造者生產具有較低導通阻抗 (〇N-resistance)、較低的閘電荷和較高的電流供給能力之裝 20 置。 一種依據本發明的方法會明顯地降低在電力裝置中該 些特徵的尺寸,因而導致降低導通路阻抗、降低閘電荷, 並且增加電流運載能力。結果,依據本發明製造的裝置, 諸如電力驅動金屬氧化半導體場效電晶體,可以被使用在 5 200414357 高頻的應用,例如1百萬赫茲,而沒有不當的熱量產生。因 此,依據本發明製造的裝置在電力轉換上可以呈現改良的 特性。 依據本發明的一實施例製造的電力驅動金屬氧化半導 5 體場效電晶體是一溝槽變化的金屬氧化半導體場效電晶 體,其中該作用區域包括多數的溝槽,每一個都支撐一閘 極結構,而且每一個都在生長於單石半導體(monolithic semiconductor)基材上之蠢晶層(epitaxial layer)中形成。配 置在裝置之該作用區域周圍的是一終端結構。該終端結構 10 是形成在作用區域周圍的凹口,並且包括一沈積在該凹口 的表面上之場氧化物層、一沈積在該場氧化物上的導電 層,而且有一低溫氧化物形成在該導電層上方。一接觸層 可形成在該低溫氧化物上方,並且通過該低溫氧化物而被 連接到該終端結構之導電層。 15 該終端結構可顯著地降低群集在該終端處之電場,因 而消除植入沒有包含該裝置之擊穿電壓(breakdown voltage) 和強固之導環。在一DPAK中之晶片而言,對於此終端結構 測得的一般雪崩能量(avalanche energy)是1焦耳(J)。 在該終端結構中的場氧化物,舉例來說,是在該終端 20 凹口已經被蝕刻之後使用局部氧化隔離(LOCOS)程序生 長。因為該場乳化物是在该晶片的頂端表現下面’在活化 溝槽微影階段的晶圓平整性被大幅地改善。在溝槽微影階 段中許多改良的晶圓表慢平整性使溝槽寬度可能進一步減 少多達20%。舉例來說,此一在尺寸上的縮小可能增加該 6 200414357 些溝槽的密度,因而增加通道密度同時保持低閘電荷,尤 其是Qgd和Qswitch。為增加該裝置的效能’該些通道的珠 度可能也被減少。 一種依據本發明的程序包括在已經進行高溫步驟之後 5 形成源極區域。結果,源極區域的尺寸能被縮減到最小, 其使得該通道區域的深度縮減是可能的,因而縮短該裝置 中之通道。該些較短的通道依次改善該裝置之導通阻抗。 除此之外,與先前技藝之裝置比較,較短的通道需要一個 0 比較薄的蠢晶層,因而減少該裝置的成本,也進一步藉由 10 縮短該裝置之共同的傳導區域而降低該導通阻抗。 一種依據本發明的程序包括下列的特徵:利用氮化物 硬遮罩定義該終端凹口與活化區域溝槽;透過一隔板氧化 物將該通道摻雜物植入該磊晶層中;在該些活化區域溝槽 的底部形成厚氧化物;以及在該閘極結構形成之後形成源極。 15 本發明之其他特徵與優點由下列本發明之說明及參考 該些伴隨圖式而將變得顯而易見。 鲁 【發明内容】 本發明係有關於一種用於製造半導體裝置的方法,包 含·· 20 提供一具有第一傳導性之通道接收層之半導電性材料 的半導體晶片; 在該通道接收層之上形成一耐氧化材料層; 在該通道接收層的一個區域中之該通道接收層内形成 溝槽; 7 200414357 在該些溝槽周圍形成一終端凹口,該終端凹口具有半 導電型材料的暴露表面, 在該各溝槽之側壁與底部上形成另一耐氧化材料層;和 在該終端凹口之暴露表面上生長一氧化物層。 5 本發明係有關於一種用於製造金屬氧化物調控的半導 體轉換裝置的方法,包含: 提供一具有第一傳導性之通道接收區域的半導體晶片; 在該通道接收區域中形成第二傳導性之通道區域; φ 在延伸通過該通道區域之該半導體晶片中形成至少一 10 個溝槽; 在該至少一個溝槽中形成一閘極結構;和形成該閘極 結構之後,在該通道區域中鄰接該溝槽的每一邊形成一個 該第一傳導性之導電區域。 圖式簡單說明 15 第la圖顯示依據本發明之半導體裝置的一部份之截面 圖示。 ⑩ 第1 b圖顯示依據本發明之半導體裝置的另一實施例的 一部份之截面圖示。 第2a-2u圖說明一種依據本發明的程序。 20 第3a-3h圖說明一種依據本發明的另一實施例的程序。 I[實施方式】 較佳實施例之詳細說明 參考第la圖,一種依據本發明之半導體裝置被形成在 包括第一導電型式的汲極區域10與輕微摻雜導電型式與汲 8 發明之半導體裝置包括多數由該晶片5上表面延伸至及極 區域10的溝槽14。顏14在其中沈積諸如摻雜的多晶系之 導電材料以形成閘極電極16。開極電極16藉由氧化物_ 通道區域12電氣絕緣。氧化_生成在每—溝抑的該些 側壁上。應綠意的是厚氧化物15是被形成在每—溝样的 底部。依據本發明之半導體裝置也包括自我排列的驗區 域2〇 ’、其配置在每-溝槽14的相對側,並且延展至小於通 逼區域12的深度之預定深度。自我排列的源極區域加是以 與汲極區域10相同的傳導性之摻雜劑摻雜。 每-閘極電極已在其上表面上配置閣絕緣層22。配 置在每-間絕緣層2 2上表面上的是—低溫絕緣材料⑽。 由通道區域12之上表面延伸至較好小於相鄰的源極區域2〇 的深度’相鄰的每-源極區域20,是—具有與在通道區域 12中之摻雜物相同傳導性之摻雜物摻雜的高接雜接觸區域 %。高摻雜接觸區域26是形成在晶片5的上表面上之凹地的 底部。一般是由鋁合金組成之源極接觸層28被配置在該晶 片5的上表面上方,與源極區域2〇和接觸區域%歐姆接觸, 藉此短路源極區域20和接觸區域26。可能是由三金屬戋一 些其他適合焊接的接觸金屬組成之汲極接觸層3〇被配置在 該晶片上面對源極接觸層28之自由表面,並且與及極區域 10歐姆接觸。 在依據遠弟^一貫施例之半導體中,如第1 b圖所示,高 摻雜接觸區域26被形成在晶片5的上表面。 第la和lb圖只顯示依據本發明製造之半導體裝置的一 200414357 部份。熟悉該技藝者會瞭解在一實際的半導體裝置中,該 活化區域會包含許多數目的溝槽14。 第la和lb圖顯示的半導體裝置是溝槽變化。溝槽型式 的裝置是藉由將電壓施加它的閘極電極16,以反轉該些緊 5 鄰氧化物18的區域,如此電氣連接其源極區域20與其汲極 區域10來運作。第la和lb圖顯示的半導體裝置是N-通道裝 置。藉由反轉在每一區域中之該些摻雜劑的極性,可以在 每一情況中獲得P-通道裝置。 在較佳實施例中之晶片5是由單石矽基材2組成,其有 10 —形成在它的上表面上方之蠢晶層。如上面說明的溝槽14 是在蠢晶層中形成。此處說明疼〉及極區域10是指被配置在 基材2與通道區域12之間的飄移區域14。熟悉該技藝者應該 瞭解到沒有偏離本發明之其他材料或結構的半導體晶片可 以被使用。 15 第la圖顯示的半導體裝置是依據下列的程序製造。 首先參考第2a圖,最初墊氧化物32是在該有第一傳導 性型式之換雜劑換雜的碎晶片5的上方蠢晶層3形成。在顯 示之該實施例中,該第一傳導性型式之摻雜劑N型摻雜劑。 然後導電型式與該第一導電型式(P型)相反之掺雜劑被植入 20 遍佈墊氧化物32,以形成將變成通道區域12 (第1圖)之通 道植入區域34,將於稍後說明。 然後參考第2b圖,氮化物層36被沈積在墊氧化物32頂 上。一包含被沈積在大部分的氮化物層36上方,只留終端 區域被暴露出來的作用遮罩。然後,如第2c圖所示,使用 10 光阻38做為遮罩,舉例來說,終端凹口是藉由傳統已知的 乾li刻技術或一些其他合適的刻蝕方法而形成。然後光阻 38被移除,且在該淺通道植入區域34中之該些摻雜劑在一 擴散運動中被驅動以形成如第2d圖顯示之通道區域12。應 該注意的是雖然沒有顯示,終端凹口 42是配置在該裝置之 作用區域周圍。 然後參考第2e圖,場氧化物44在終端凹口 42中形成, 藉此提供一凹陷的場氧化物終端結構。 接下去參考第2f圖,溝槽遮罩46被放置在氮化物36和 場氧化物44的上方。溝槽遮罩46包含開孔48以確定將被形 成在晶片5中之溝槽14(第1圖)的位置。然後,溝槽14被形成 在晶片5本體中與開孔48—致的位置,如第2g圖所示。溝槽 14疋藉由乾姓刻形成,並且由晶片$的上表面延伸通過通道 區域12而至飄移區域4的預定深度。應該注意的是它也可能 使溝槽14在飄移區域4下面延伸。也應該注意的是溝槽14可 能是平行條狀物的形式、六角形的或一些其他的形狀,雖 然條狀物是較好的,其中條狀物可以進一步降低導通阻抗。 在溝槽14形成之後,一犧牲的氧化物層生長在溝槽14 的侧壁與底部,然後被蝕刻。其後溝槽遮罩46被移除。接 下來’塾氧化物被形成在溝槽14内,如第2h圖所示。 再一次參考第2h圖,藉由氮化物層沈積,使氮化物層 在溝槽14内的墊氧化物32上方延伸。 苓考第21圖,之後配置在每一溝槽14底部之氮化物部 分’舉例來說,藉由乾蝕刻而被移除,並且厚氧化物15在 200414357 每一溝槽14底部生長。配置在每一溝槽14之該些側壁上的 氮化物36是一耐氧化劑,其避免氧化物在溝槽14的側壁上 生長,同時允許厚的氧化物在每一溝槽的底部生長。結果, 每一溝槽的該些側壁可以被非常薄的氧化物層覆蓋,同時 5 因為厚氧化物15,其底部將被完全絕緣。 然後,如第2j圖所示,覆蓋溝槽14的側壁之氮化物36 部分,舉例來說,透過濕钱刻而被移除,而且閘氧化物層 18生長在每一溝槽14的内部。然後多晶矽層被沈積,使得 溝槽14充滿多晶矽。 10 然後參考第2k圖,多晶矽遮罩52被形成,以至少覆蓋 該終端區域40。然後,形成閘極電極16,多晶矽層50被蝕 刻以使得每一溝槽14内部有在其底部與通道部分12上方的 位置之間延伸之多晶矽本體。結果,在多晶矽遮罩52下之 多晶矽層50將被留下,然後其將變成該裝置之終端結構的 15 —部份,如第21圖所示。 接著參考第2m圖,在每一溝槽14中的閘極電極16上表 面被氧化,例如熱氧化,而形成絕緣層22。然後,實質上 所有的氮化物36是藉由,舉例來說,濕蝕刻移除,只留下 小部分接近該半導體裝置的終端結構之氮化物36,如第2n 20 圖所示。 隨著氮化物36之實質的移除,用於源極區域20之形成 的摻雜劑被植入,以形成源極植入區域54,如第2〇圖所示。 源極植入區域54的形成之後接著是在晶片的整個上表面上 沈積一低溫氧化物層24,如第2p圖所示。應該注意的是源 12 極植入區域54是在該多㈣熱氧化形成絕緣層批後被形 成。在熱氧化程序之後,藉由植人源極摻雜物,該源極區 域2〇的最終深度能夠㈣在—最小值。結果,通道區域12 的冰度,以及磊晶層3的厚度也能夠能減到最小,藉此在該 裝置中該裝置之湘縮短該些通道以及減少該飄移區域4 的厚度,而降低導通阻抗。 八、、:後,源極接觸遮罩56在低溫氧化物24上形成,如第 叫圖所示。源極接觸遮罩56是藉由在已知方式下使光阻層 產生圖案以包含開孔58而被產生。開孔58首先被使用於錐 形㈣低溫氧化物層24的部分,使得該_的區域在該源 極接觸遮罩56下側向延伸,而^直延伸至小於低溫氧化 物24厚度的深度。織,使用在源極接觸鮮56中的開孔 58,持續垂直蝕刻以產生延伸至源極植入區域“以下的一 深度之凹地25,如第2r圖所示。一旦該源極接觸被形成, 该初始的錐形14刻會改善step c〇verage。 然後,源極接觸遮罩56被移除,而且使在該源極植入 區域54中之該些摻雜劑進行擴散運動以形成源極區域2〇, 如第2s圖所不。該源極擴散運動之後,高摻雜接觸區域%, 如第2t圖所示,透過一植入步驟,使用低溫氧化物24做為 遮罩,接著進行擴散運動,而被形成在源極區域2〇之間。 然後,低溫氧化物24可以被蝕刻掉以暴露在晶片5之上表面 的源極區域20部分。 然後,源極接觸28被配置在晶片5之上表面上,而且汲 極接觸30被形成在晶片5的下表面,如第2U圖所示。除了該 200414357 些先如的步驟之外,在源極接觸28形成之前或之後,可以 進行傳統已知的步驟,以在晶片5的上表面上形成一閘接觸 結構(未顯示)。 具有如第lb圖所示之自我排列的源極區域之半導體裝 置可以依據下列各項而被處理。 參考弟3a圖’在參照第2a圖說明的通道植入步驟之 後鼠化物J 6被形成在晶片5的上表面之上。然後,一低溫 氧化物層24被形成在氮化物層36之上。可能是約5〇〇a厚, 而且低溫氧化物24可能是大約3000 A厚。
10 接著蒼考第3b圖,溝槽遮罩46被配置在低溫氧化物24 之上,而且溝槽14被形成在晶片5中,如稍早參考第2f和2g 圖祝明的。依據本發明的一個觀點,由溝槽14的邊緣蝕刻 掉低溫氧化物24,而暴露被放置在溝槽14的邊緣與低溫氧 化物24層之間的氮化物36之上表面部分。 15 接者芩考第3c圖,溝槽遮罩46被移除,然後墊氧化物 34被形成在曰曰片5之上,包含溝槽14的側壁與底部。墊氧化 物4可%疋約24GA。然後,氮化物36被沈積在墊氧化物%
20 之上。氮化物36可能是約2〇〇Α厚。 妾著/考第3捐’然後藉由钱刻由低溫氧化物%之上 表面舆4些溝槽14的底部移除氮化㈣。然後,每一溝槽 14的^部被减’而且閑極電極娜閘隔絕層u被形成, :先前參考第2心圖說明的,以獲得第>圖中顯示的結 米H主意的是由於上面參考第3b圖說明之該敍刻,緊 卞溝才曰14的上邊緣有肩狀物被形成。使用在低溫氧化 14 物24中之開孔做為遮罩,摻雜劑被植入遍及相鄰於溝槽i4 勺上邊、’彖之肩狀物,以形成源極植入區域$ 4。然後,然後 在源極植入區域54中之該些摻雜劑在擴散運動中被驅動以 形成源極區域20,如第3f圖所示。其後,另外的低溫氧化 物24層可以被形成在晶片5的上表面之上。 接著參考第3g圖,源極接觸遮罩58放置在晶片5的上表 面之上。源極接觸遮罩58是藉由,舉例來說,光微影與蝕 刻而形成,以提供與源極接觸28(參見第lb圖)和晶片5之間 用於電氣接觸之位置一致的開孔。在接觸遮罩58中每一開 孔的底部之低溫氧化物24層被姓刻,以暴露在晶片5之上 表面上的接觸區域,然後高度摻雜與該些通道區域12之摻 雜劑有相同極性之摻雜劑。然後該些摻雜劑在擴散運動中 被驅動以形成高度摻雜的接觸區域26。該高度摻雜接觸區 域26形成之後接著是低溫氧化物24的蚀刻,以暴露源極區 域20。在接觸遮罩58之下的低溫氧化物24之頂端部分也被 蝕刻,如第3g圖所示。其後,源極接觸28被沈積在晶片5的 上表面之上’而與源極區域20和高摻雜的接觸區域26電氣 接觸’如第3 h圖所示。 然後,如眾所周知的,汲極接觸30被形成在晶片5的背 面。除了該些前述步驟之外,在該源極接觸28形成之前或 之後,可以進行傳統已知的步驟,以在晶片5的上表面形成 一閘接觸結構(未顯示)。 雖然本發明已經說明其相關的特別實施例,但是許多 其他的變化和修正與其他用途對於熟悉該技藝者將變得顯 200414357 而易見。因此,本發明較好不限制於此處之特定說明,而 是僅受該些附錄的申請專利範圍所限。 【圖式簡單說明】 第la圖顯示依據本發明之半導體裝置的一部份之截面 5 圖示。 第lb圖顯示依據本發明之半導體裝置的另一實施例的 一部份之截面圖示。 第2a-2u圖說明一種依據本發明的程序。 · 第3a-3h圖說明一種 10 【圖式之主要元件代表符號表】 2···單石石夕基材 30···汲極接觸區域 3…蠢晶層 32···塾氧化物 4·· ·飄移區域 34···通道植入區域 5···矽晶片 36…氮化物層 10及極區域 3 8…光阻 12···通道區域 40···終端區域 14···溝槽 42···終端凹口 15···厚的氧化物 44…場氧化物 16…閘極電極 46…溝槽遮罩 18···氧化物 48···開孔 20···自我排列的源極區域 50···多晶石夕層 22···閘極絕緣層 52…多晶石夕遮罩 24···低溫絕緣材料/低溫氧化物 54···源極植入區域 26···接觸區域 56···源極接觸遮罩 28···源極接觸區域 58…開孔/接觸遮罩 16

Claims (1)

  1. 200414357 拾、申請專利範圍: 1. 一種用於製造半導體裝置的方法,包含: 提供一具有第一傳導性之通道接收層之半導電性 材料的半導體晶片; 5 在該通道接收層之上形成一耐氧化材料層; 在該通道接收層的一個區域中之該通道接收層内 形成溝槽; 在該些溝槽周圍形成一終端凹口,該終端凹口具有 · 半導電型材料的暴露表面, 10 在該各溝槽之側壁與底部上形成另一耐氧化材料 層;和 在該終端凹口之暴露表面上生長一氧化物層。 2. 如申請專利範圍第1項的方法,進一步包含在形成該耐 氧化劑材料層之前,在該通道接收層中植入第二傳導性 15 之通道摻雜物,並且在形成該耐氧化劑材料層之後,擴 散該通道摻雜物,以形成一通道區域。 鲁 3. 如申請專利範圍第2項的方法,進一步包含由該些溝槽 的底部去除該耐氧化劑材料,留下該些溝槽之該些側壁 上的耐氧化劑材料;在該些溝槽之該底部形成一底部氧 20 化物層;由該些溝槽之該些側壁去除該耐氧化劑材料; 和在該些溝槽之該些側壁上形成一閘氧化物層;其中該 底部氧化物層比該閘氧化物層更厚。 4. 如申請專利範圍第3項的方法,進一步包含在該每一個 溝槽中形成一閘極電極;在該閘極電極之上形成一絕緣 17 200414357 層’·和在該通道區域中植入該第—傳導性之摻雜劑。 5·如申請專利範圍第4項的方法,其中該些間極電極是藉 由將1極電極材料層沈積在至少充滿該㈣槽,並^ 在祕端凹σ巾的該氧化物層之上延伸;去除該問極電 極材料’只留下在該些溝槽内部中之間極電極材料,沒 有去除配置在該終端凹口之上的閘極電極材料而形成。 6·如_料利範圍第4項的方法,進—步包含在該些溝槽 ίο 、及λ 而凹口之上开》成一低溫氧化層;圖案化該呈有 延伸至該半導體晶片之開孔的該低溫氧化物層,並” 下在該些閉極電極之上的低溫氧化物;並且驅動該第__
    傳導性之轉雜物’以形成鄰接該㈣槽之該第一傳導 性的導電區域。 7.如申請專賴圍第6項的方法,其中關紋化包括在該 低溫氧化物之上形成具有遮罩開孔之鮮,以確認將被 15 移除之該低溫氧化物的區域,而在該低溫氧化物中形成開孔’和包含在該遮罩開孔以下該低溫氧化物之側向移 除部分,然後垂直移除低溫氧化物以產生該些開孔,因 此在該低溫氧化物中之該些開孔將範圍更狹小的鄰接 該半導體晶片。
    20 8·如申請專利範圍第6項的方法 與鄰近該些溝槽之該第一傳 觸之接觸層。 ,進一步包含形成延伸並 導性的該導電區域電氣接 9.如申請專利範圍第6項的方法 道區域。 其中該些開孔暴露該通 18 200414357 10·如申請專利範圍第9項的古、么、任 貝的方法,進一步包含在被該些開 孔暴露之該些通道區域中植入該第二傳導性型式之摻 雜齊彳,以增加其該摻雜劑之漠度。 η·如申請專利範圍第9項的方法,進—步包含去除在該每 一開孔的底部之半導體W部分’以產生暴露該通道區 域的凹地。 α如申請專利範圍第9項的方法,進—步包含在被該此開 孔暴露之該些通道區域中植入該第二傳導性型式之摻 雜劑,以增加其該摻雜劑之濃度。 ίο 13. Μ請專利範圍第1項的方法,其中該耐氧化劑材料是 氮化物。 14·=_請第1項的方法,其中該通道接收層是一 石曰 早石基材之上形成的第一傳導性的 邱晶層0 15 15·如申請專利範圍第1項的方、本计+ 严H 負的方法,其中該半導體裝置是金 屬虱化物場效電晶體。 ^種^製造金騎化物输⑽導體轉換裝置的方 法,包含: 提供一具有第一僂墓料 20 晶片; • 、¥丨生之通這接收區域的半導體 在該通道接收區域中形成第二傳導性之通道區域; 少—=:通過該_域之該半導體…形成至 在°亥至y個溝槽中形成—閘極結構;和形成該閘 19 17.200414357 極結構之後,在料道區域巾鄰接㈣槽的每—邊形 一個該第一傳導性之導電區域。 乂 如申請專利範圍第16項的方法,其中該形成該導電區域 5 包含在該通道區域中植入該第一傳導性之摻雜劑;施力 一用於在該半導體晶片之上形成—金屬制,以作騎 ^電區域的外料接之接觸料;使贱料_ —j 穿該導電區域而到達該通道區域的凹地;在該凹地的: 部植入第二傳導性之摻雜劑,並且在-擴散運動令擴1 10 :第-傳導性之該摻雜劍,以形成該些導電區域/ Μ·如申請專利範圍第〗6項 個溝槽之該此側壁上Μ 進—步包含在該至少— 溝槽的底特成—柄氧化物。 在。亥 19·如申請專利範圍第16項的方法,進 15 晶片恤-終端結構,該終端結構包== 導體晶片__口。 稱U开》成在該半 2。:=_16項的方法,其_極,_ =層而與該些溝槽侧壁絕緣之 ; 、巴緣層是在形成該導電區域之«由__成 20
TW92126976A 2002-09-30 2003-09-30 Semiconductor device processing TWI263279B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US41530202P 2002-09-30 2002-09-30
US44406403P 2003-01-29 2003-01-29

Publications (2)

Publication Number Publication Date
TW200414357A true TW200414357A (en) 2004-08-01
TWI263279B TWI263279B (en) 2006-10-01

Family

ID=37966317

Family Applications (1)

Application Number Title Priority Date Filing Date
TW92126976A TWI263279B (en) 2002-09-30 2003-09-30 Semiconductor device processing

Country Status (1)

Country Link
TW (1) TWI263279B (zh)

Also Published As

Publication number Publication date
TWI263279B (en) 2006-10-01

Similar Documents

Publication Publication Date Title
US6921699B2 (en) Method for manufacturing a semiconductor device with a trench termination
JP4843204B2 (ja) 集積型fet及びショットキー装置
US9117836B2 (en) Silicon carbide semiconductor device and manufacturing method thereof
US8034686B2 (en) Method of manufacturing a trench MOSFET having trench contacts integrated with trench Schottky rectifiers having planar contacts
JP2007528598A (ja) トレンチ・ゲート・トランジスタ及びその製造
JP2000252468A (ja) 埋め込みゲートを有するmosゲート装置およびその製造方法
JP2004507092A (ja) シリコンにおけるトレンチ構造底部の厚い酸化層
CN111244164A (zh) 碳化硅器件、半导体器件及用于形成它们的方法
JP2005064520A (ja) トレンチ側壁にひずみ層を有するトレンチ型mosゲート素子
US11195921B2 (en) Semiconductor device with silicon carbide body
JP4139408B2 (ja) Dc−dcコンバータ利用のためのトレンチmosfet技術
CN114744044A (zh) 一种三重保护栅氧化层的沟槽型碳化硅mosfet及其制备方法
CN114429906A (zh) 沟槽型功率器件的制造方法
TWI236090B (en) Trench power MOSFET and method for fabricating the same
CN111524974B (zh) 半导体器件及其制造方法
TWI803288B (zh) 集成的平面-溝道閘極功率mosfet
JP2006510216A (ja) トレンチ・ゲート型半導体デバイスの製造方法
TWI653672B (zh) 半導體裝置及其製造方法
CN110993690A (zh) 沟槽型mosfet器件及其制造方法
CN114512545A (zh) 沟槽型功率器件及其制造方法
JP2023545549A (ja) スプリットゲート構造の半導体デバイス及びその製造方法
TW200414357A (en) Semiconductor device processing
CN113497115A (zh) 半导体装置
US11222974B2 (en) Trench gate semiconductor device and method of manufacture
CN111710608B (zh) 沟槽mosfet及其制造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees