TW200301926A - Forming a structure on a wafer - Google Patents

Forming a structure on a wafer Download PDF

Info

Publication number
TW200301926A
TW200301926A TW091137486A TW91137486A TW200301926A TW 200301926 A TW200301926 A TW 200301926A TW 091137486 A TW091137486 A TW 091137486A TW 91137486 A TW91137486 A TW 91137486A TW 200301926 A TW200301926 A TW 200301926A
Authority
TW
Taiwan
Prior art keywords
wafer
forming
layer
depositing
polymer
Prior art date
Application number
TW091137486A
Other languages
English (en)
Other versions
TWI283438B (en
Inventor
Axel Brintzinger
Barbara Vasquez
Harry Hedler
Original Assignee
Infineon Technologies Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies Ag filed Critical Infineon Technologies Ag
Publication of TW200301926A publication Critical patent/TW200301926A/zh
Application granted granted Critical
Publication of TWI283438B publication Critical patent/TWI283438B/zh

Links

Classifications

    • H10W72/071
    • H10W72/20
    • H10P74/277
    • H10W72/019
    • H10W72/251
    • H10W72/90
    • H10W72/942

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Micromachines (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Description

(i) (i)200301926 玖、發明說明 (發明說明應敘明:_發明所屬士 、、、、 、 〜技術頃域、先前技術、内容、實施方式及圖式簡單說明) 技術領域 本發明係關於丰道;^制 千才植製造程序,尤其係關於在晶圓上製 造結構。 先前技術 使用晶圓階段封奘姑^ 炎 w (wafer level packaging ; WLP),半 導體製造程序不用在穑髀而放_ 豆兒路晨個別測試和預燒(burn_ in),而可於晶圓階段就太·f Γ重 又尤在iC襄進行。這樣的晶圓階段測試 (wafer level test ; WLT)和晶圓階 .. 又丁貝、燒(wafer level burn-in, WLBI)通常係把晶圓置於測試板 攸上。但在WLP中,如重佈 線層之類的額外特徵亦可在基板 ^ 成 "、〃而製造。14些重佈線層 是精細而脆弱的特徵。可於晶圓頂a a “而女裝一壓縮止檔,在 測試、預燒、搬運時保護互連元件 、 开。壓縮止檔塊的物理防 護可阻止對順從元件之進一步壓捽 土 ^丨。過去,係將一柔軟或 堅硬的純化層沈積於最外側的金Μ昆 屬層上,以在製造時保護 1C 〇 順從結構係用來減小熱量和晶圓血 Μ與測試板之間的機械摩 擦,並且協助導電,以便積體電路伴产曰门 τ Α把在晶圓型態下進行測 試。由於順從結構係有彈性的,故芒夕 石又取多可延著三度空間移 動它們。換言之,在高溫環境下,順γ处碰 fc 項k結構可減小晶圓與 測試板由於熱膨脹係數不同而以不间、占t 1、 U逑率擴張所產生的應 力。
通常,在晶圓上形成壓縮止擋、順γ U ’ k几件、重佈線層爹 少需要三道微影蝕刻步驟。 200301926 (2) 發明說明續頁 發明内容 本發明係致力於在一積體電路(I C)上形成結構。本發明 特別係關於在晶圓表面使用單一微影I虫刻步驟形成壓縮止 擋、重佈線層、順從元件。該方法包括在該晶圓表面配置 材料,並使該材料形成與該結構相應之形狀。此方法也可 包含以下一種或一種以上之具體實施例。該方法包含在晶 圓上沈積材料(如石夕樹脂、聚乙晞、聚丙晞、聚硫亞胺、 環氧樹脂、介電材料等等)。在其他具體實施例中,該方 法包括在晶圓及聚合物表面沈積種晶層和在晶圓上沈積一 抗蝕劑。其他具體實施例中還包括在晶粒層上沈積金屬 層、移除抗蚀劑、触刻種晶層、触刻材料。 在其他具體實施例中該結構係壓縮止擋、順從元件或重 佈線層或上述之組合。在其他具體實施例中,該方法包括 於晶圓表面印刷材料。在其他具體實施例中,使材料成型 的方法包括輕壓(embossing)該材料。在其他具體實施例中, 使材料成型的方法包括在晶圓表面印刷材料一次以上。其 他具體實施例中該方法還包括將該結構焊接於基板上。本 發明的優點之一係其方法只通過單一微影蝕刻步驟即製成 壓縮止擔、順從元件和重佈線層。此外,該方法可以在晶 圓上任一處安裝壓縮止擔。 實施方式 參考圖1和圖4,程序30係形成一帶有壓縮止擋、重佈線 層及順從元件之結構,包括在含焊墊14的晶圓18之外層面 上沈積聚合物12 (例如,碎樹脂、聚乙晞、聚丙晞、聚硫 (3) (3)200301926 發明說明續頁 亞胺、環氧樹脂、絕緣材料等等)Γ - ν知42)。聚合物12為了 作為一順從元件,故彈性係數較低。 參考圖2和圖3,程序30利用一稂▲ # α匕 柄為換板印刷(步騾42)的 印刷程序沈積材料。聚合物丨2置於 1万、挺板上。例,模板2 係不銹鋼板,上有孔隙4。一橡膠到刀6通過孔隙4將聚合 物12壓在晶圓18上。橡膠刮刀6以方向8穿過模板]。 參考圖4,通常模板印刷程序做出形狀27要經過五次操 作。每一次操作之後,立即將聚 ,訂氷ϋ物12硫化,否則聚合物 12之黏性甚低。 參考圖1和圖5,程序3 0包括沈積(例如噴濺)種晶層2〇(例 如鉻、鈦、金、銅)到晶圓和聚合物12表面(步驟44)。種晶 層20有助於之後的鍍金步驟’為將要沈積的金屬層提供了 黏性表面。 程序30亦包括一微影蝕刻步驟,此時一抗蚀劑層22、一 負性抗蝕劑塗於聚合物12之上(步驟46)。該微影蝕刻步驟 亦包括在晶圓體1 8上置一光罩並使該晶圓體在光線,如紫 外線(ultraviolet light ; UV)下曝光(步驟46)。位於金屬層區 域上的抗蝕劑層22之一部分對光線起反應並解聚 (depolymerized)(步驟46)。解聚後的抗蝕劑易於用顯影液移 除(步驟50),其結果顯示在圖6之中。其他具體實施例中, 抗蚀劑以化學蚀刻法移除(例如濕式法或乾式法)。其他具 體實施例中,微影蝕刻步驟使用正性抗蝕劑代替負性抗触 劑。 - 再參考圖1,程序30包括金屬層24(如金、銅)在晶圓18上 200301926 Μ、 I發明說明續頁 的沈積(例如濺射),該晶圓1 8包含圖7中所示的種晶層20(步 驟 48)。 參考圖1和圖8,程序3 0亦包括通過對光阻材料曝光,如 紫外線,來移除剩餘之抗蝕劑層22(步驟50)。其他具體實 施例中,抗蚀劑係以化學I虫刻法移除(例如濕式法或乾式 法)。
參考圖1和9,程序3 0還包括用蝕刻法移除抗蝕劑層22下 的晶粒層20之多餘部分(步驟52)。參考圖1和10,程序30包 括用蝕刻法(例如化學蝕刻)移除聚合物12之剩餘部分,以 使結構40保留下來(步驟54)。結構40包括一件壓縮止擋36, 一件順從元件34,和金屬層32。 這樣程序30只使用了一次微影蝕刻步驟就形成了該結 構,因此省去了至少兩項用以製造壓縮止擋、順從元件和 金屬層的額外步驟。另外,本發明之印刷處理技術使此結 構可在晶圓上任意一處形成。
參考圖11和12,在其他具體實施例中,此結構常用輥壓 技術而非印刷技術製造。程序50包括用一輥壓工具輥壓一 透明聚合物1 12 (步驟7 4 ),其結果示於圖1 3。該輕壓工具係 堅硬材料(如金屬、陶瓷)製成,與所需結構形狀相反。該 輥壓工具置於晶圓之上,通過透明聚合物材料112觀察, 將該輥壓工具對準一組結構或定位記號。擠壓輥壓工具將 其相反形狀壓於聚合物11 2上。當壓花工具撤去,即在聚 合物112上留下一個凹痕126,形成圖13中的結構形狀。給 予輥壓工具的壓力恰好夠其到達晶圓118之表面。因此聚 200301926 (5) 發明說明續頁 合物112並未在該晶圓11 8輥壓時全部移除,因為焊墊1 1 4上 的聚合物有部分位於該晶圓表面之下。 再次參考圖11,程序50包括用一種蝕刻法(如乾式化學蝕 刻)移除焊墊H4上多餘之聚合物12(步驟76),其結果示於 圖14。 根據圖11和圖1 5,程序5 0包括沈積(例如喷藏)種晶層 1 2 0 (例如路、欽、金、銅)到晶圓和聚合物11 2表面(步驟7 8)。
程序50亦包括一微影蝕刻步驟,此時一抗蝕劑層122、 一負性抗蝕劑塗於聚合物11 2之上(步驟80)。該微影蝕刻步 騾亦包括在晶圓118上置一光罩並使該晶圓體在光線,如 紫外線(ultraviolet light ; UV)下曝光(步驟60)。位於金屬 層區域上的抗蝕劑層1 22之一部分對光線起反應並解聚(步 驟80)。解聚後的抗蝕劑易於用顯影液移除(步驟80),其結 果顯示在圖1 6之中。在其他具體實施例中,微影蝕刻步騾 使用正性抗敍劑代替負性抗I虫劑。
再參考圖11,程序50包括金屬層124(如金、銅)在晶圓18 上的沈積(例如濺射),該晶圓包含圖17中所示的種晶層 120(步驟 82)。 參考圖11和圖1 8,程序50亦包括通過對抗蝕劑材料曝光, 如紫外線,來移除剩餘之抗蝕劑層122(步驟84) 參考圖11和19,程序50還包括用蝕刻法移除抗蝕劑層122 下的種晶層120之多餘部分(步驟86)。參考圖11和20,程序50 包括用蚀刻法(例如化學I虫刻)移除聚合物112之剩餘部分, 以使結構140保留下來(步驟88)。結構140包括一件壓縮止 -10- 200301926 (6) 發明說明續頁 擋136,一件順從元件134,和金屬層132。其他具體實施例 中,鐳射切除及模制技術也能用於制出此結構。 參考圖2 1,也是在其他具體實施例中,用一塊焊球1 50 把晶圓11 8焊接於基板1 60上。這一方法使用傳統焊接技術 即可完成。 其他具體實施例都屬於下列申請專利範圍的範疇内。 圖式簡單說明 圖1為形成壓縮止擋、順從元件和重佈線層的程序之流 程圖; 圖2係於印刷前之印刷程序的斷面圖; 圖3係於印刷中之印刷程序的斷面圖, 圖4係晶圓在聚合物印刷於其表面之後的斷面圖; 圖5係晶圓在種晶層沈積後之斷面圖; 圖6係晶圓在抗蝕劑沈積後之斷面圖; 圖7係晶圓在金屬層沈積後之斷面圖; 圖8係晶圓在抗蝕劑移除後之斷面圖; 圖9係晶圓在種晶層部分移除後之斷面圖; 圖1 0係晶圓上一結構在聚合物移除後之斷面圖; 圖11為另一具體實施例中輥壓法形成壓縮止擋、順從元 件和重佈線層的程序之流程圖; 圖12係晶圓與聚合物層之斷面圖; 圖1 3係晶圓在聚合物層辕壓後之斷面圖; 圖14係晶圓在焊板上額外的聚合物移除後之斷面圖; 圖1 5係晶圓在種晶層沈積後之斷面圖; 200301926 m I發明說明續頁 圖1 6係晶圓在抗蝕劑沈積後之斷面圖; 圖17係晶圓在金屬層沈積後之斷面圖; 圖1 8係晶圓在抗姓劑移除後之斷面圖; 圖19係晶圓在種晶層部分移除後之斷面圖; 圖20係晶圓上一結構在聚合物移除後之斷面圖; 圖2 1係圖2 0中晶圓上之結構的斷面圖,該晶圓已焊接於 —基板上。
圖式代表符號說明
2 模板 4 孔隙 6 橡膠刮刀 8 方向 12 聚合物 14 焊墊 18 晶圓 20 種晶層 22 抗#劑層 24 金屬層 27 形狀 30 > 50 程序 32 金屬層 34 順從元件 -12 - 200301926 發明說明續頁 (8) 36 壓縮止擔 40 結構 112 透明聚合物 114 焊墊 118 晶圓 120 種晶層 122 抗蚀劑層 120 種晶層 140 結構 136 壓縮止擔 134 順從元件 132 金屬層 150 焊球 160 基板
-13 -

Claims (1)

  1. 200301926 拾、申請專利範圍 1. 一種在一積體電路(1C)晶圓上製造一結構之方法,其包 括: ’ 於該晶圓之一表面上塗佈一材料;以及 · 使該材料形成與該結構相應之形狀。 2. 如申請專利範圍第1項之方法,其中配置該材料包括於 該晶圓表面上沈積該材料。 3. 如申請專利範圍第1項之方法,進一步包括移除該材料籲 之一額外部分。 4. 如申請專利範圍第3項之方法,進一步包括: 在該材料上沈積種晶層,以及 在該晶圓上沈積一抗I虫劑。 5. 如申請專利範圍第4項之方法,進一步包括在該種晶層 表面沈積一金屬層。 6. 如申請專利範圍第5項之方法,進一步包括移除該抗蝕 劑。 7. 如申請專利範圍第6項之方法,進一步包括触刻該種晶 〇 8. 如申請專利範圍第7項之方法,進一步包括蝕刻該材料。 9. 如申請專利範圍第1項之方法,其中形成該材料包括選 · 擇該凹陷的形狀,以在該結構上形成一壓縮止擔。 · 10. 如申請專利範圍第1項之方法,其中形成該材料包括選 擇該凹陷的形狀,以在該結構上形成一重佈線層。 11. 如申請專利範圍第1項之方法,其中形成該材料包括選 200301926 申請專利範菌續頁 擇該凹陷的_形狀,以在該結構上形成一順從元件。 12. 如申請專利範圍第1項之方法,其中形成該材料包括選 擇該凹陷的形狀,以在該結構上形成一壓縮止擔、一順 從元件和一重佈線層。 13. 如申請專利範圍第1項之方法,其中形成該材料包括選 擇一聚合物作為該材料。
    14. 如申請專利範圍第1 3項之方法,其中選擇該聚合物包括 使用聚甲基丙晞酸甲酯(polymethyl methacrylate ; PMMA) 作為該聚合物。 15. 如申請專利範圍第2項之方法,其中於該晶圓表面沈積 該材料包括印刷該材料。 16. 如申請專利範圍第2項之方法,其中形成該材料包括輥 壓該材料。 17. 如申請專利範圍第1 5項之方法,其中形成該材料包括於 晶圓表面印刷該材料一次以上。
    18. 如申請專利範圍第1項之方法,進一步包括焊接該結構 於一基板上。
TW091137486A 2002-01-10 2002-12-26 Forming a structure on a wafer TWI283438B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/044,136 US6638870B2 (en) 2002-01-10 2002-01-10 Forming a structure on a wafer

Publications (2)

Publication Number Publication Date
TW200301926A true TW200301926A (en) 2003-07-16
TWI283438B TWI283438B (en) 2007-07-01

Family

ID=21930691

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091137486A TWI283438B (en) 2002-01-10 2002-12-26 Forming a structure on a wafer

Country Status (4)

Country Link
US (1) US6638870B2 (zh)
EP (1) EP1327605A3 (zh)
KR (1) KR20030061319A (zh)
TW (1) TWI283438B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6870272B2 (en) * 1994-09-20 2005-03-22 Tessera, Inc. Methods of making microelectronic assemblies including compliant interfaces
US6211572B1 (en) 1995-10-31 2001-04-03 Tessera, Inc. Semiconductor chip package with fan-in leads
US6284563B1 (en) * 1995-10-31 2001-09-04 Tessera, Inc. Method of making compliant microelectronic assemblies
JP2008512465A (ja) * 2004-09-08 2008-04-24 シーブイ・セラピューティクス・インコーポレイテッド 脂肪酸酸化阻害剤としての置換ピペラジン化合物およびその使用
EP1851798B1 (en) 2005-02-25 2016-08-03 Tessera, Inc. Microelectronic assemblies having compliancy
US7749886B2 (en) 2006-12-20 2010-07-06 Tessera, Inc. Microelectronic assemblies having compliancy and methods therefor
US20090324906A1 (en) * 2008-06-26 2009-12-31 Marcoux Phil P Semiconductor with top-side wrap-around flange contact
US7858512B2 (en) 2008-06-26 2010-12-28 Wafer-Level Packaging Portfolio Llc Semiconductor with bottom-side wrap-around flange contact

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5734547A (en) * 1995-02-13 1998-03-31 Iversen; Arthur H. Power switchgear
US6054337A (en) * 1996-12-13 2000-04-25 Tessera, Inc. Method of making a compliant multichip package
WO1998052224A1 (en) * 1997-05-15 1998-11-19 Formfactor, Inc. Lithographically defined microelectronic contact structures
US5937758A (en) * 1997-11-26 1999-08-17 Motorola, Inc. Micro-contact printing stamp
US6337445B1 (en) * 1998-03-16 2002-01-08 Texas Instruments Incorporated Composite connection structure and method of manufacturing
JP2000077477A (ja) * 1998-09-02 2000-03-14 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法並びにこれに用いる金属基板
US6221750B1 (en) * 1998-10-28 2001-04-24 Tessera, Inc. Fabrication of deformable leads of microelectronic elements
DE10014300A1 (de) * 2000-03-23 2001-10-04 Infineon Technologies Ag Halbleiterbauelement und Verfahren zu dessen Herstellung

Also Published As

Publication number Publication date
US6638870B2 (en) 2003-10-28
US20030129841A1 (en) 2003-07-10
EP1327605A2 (en) 2003-07-16
KR20030061319A (ko) 2003-07-18
EP1327605A3 (en) 2006-05-17
TWI283438B (en) 2007-07-01

Similar Documents

Publication Publication Date Title
US5643831A (en) Process for forming solder balls on a plate having apertures using solder paste and transferring the solder balls to semiconductor device
TWI469229B (zh) 製造積體電路系統的方法
US7157310B2 (en) Methods for packaging microfeature devices and microfeature devices formed by such methods
JP3096061B2 (ja) フリップチップ実装のためのマイクロバンプの製造方法
TW200301926A (en) Forming a structure on a wafer
CN115373215B (zh) 一种采用光刻方法制备薄膜掩模版的方法及其应用
JP3549017B2 (ja) フリップチップ実装方法
CN102479686B (zh) 处理基板的方法
TWI784089B (zh) 半導體裝置之製造方法
US6750073B2 (en) Method for forming a mask pattern
US20030171001A1 (en) Method of manufacturing semiconductor devices
TWI260046B (en) Temperature-sensing wafer position detection system and method
US20080258297A1 (en) Method of making solder pad
US6331449B1 (en) Method of forming a dicing area of a semicondutor substrate
JP2597396B2 (ja) シリコーンゴム膜のパターン形成方法
EP3683824A1 (en) Thin film electrode separation method using thermal expansion coefficient
WO2005074052A1 (ja) 圧電素子の製造方法
WO2019152512A1 (en) Flexible and stretchable interconnects for flexible systems
JP3804534B2 (ja) リードフレームの製造方法
JP4083350B2 (ja) バンプ付きメンブレンリングの製造方法
TWI238456B (en) Composite layer method for minimizing PED effect
US6509208B1 (en) Method for forming structures on a wafer
KR20070053452A (ko) 볼 그리드 어레이 및 웨이퍼레벨 반도체 패키지용 솔더볼범핑 툴 및 그 제조 방법
JP4588493B2 (ja) 粘着シート及びこの粘着シートを用いた半導体装置の製造方法
JP2007073919A (ja) 突起電極の製造方法およびそれに用いられるベーク装置ならびに電子装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees