TH83400A - วงจรลูปแบบล็อคเฟสและวิธีการควบคุมลูปแบบล็อคเฟส - Google Patents

วงจรลูปแบบล็อคเฟสและวิธีการควบคุมลูปแบบล็อคเฟส

Info

Publication number
TH83400A
TH83400A TH601003902A TH0601003902A TH83400A TH 83400 A TH83400 A TH 83400A TH 601003902 A TH601003902 A TH 601003902A TH 0601003902 A TH0601003902 A TH 0601003902A TH 83400 A TH83400 A TH 83400A
Authority
TH
Thailand
Prior art keywords
phase
pattern
locked loop
error
signal
Prior art date
Application number
TH601003902A
Other languages
English (en)
Other versions
TH83400B (th
Inventor
ซาโอะ นายฮุย
ปาร์ค นายฮุน-ซู
Original Assignee
นายธเนศ เปเรร่า
นางสาววิภา ชื่นใจพาณิชย์
นางวรนุช เปเรร่า
Filing date
Publication date
Application filed by นายธเนศ เปเรร่า, นางสาววิภา ชื่นใจพาณิชย์, นางวรนุช เปเรร่า filed Critical นายธเนศ เปเรร่า
Publication of TH83400A publication Critical patent/TH83400A/th
Publication of TH83400B publication Critical patent/TH83400B/th

Links

Abstract

DC60 วงจรลูปแบบล็อคเฟสและวิธีการควบคุมลูปแบบล็อคเฟสในระบบถอดแบบแผ่นดิสก์แบบ ทำงานด้วยแสงซึ่งมีสภาพที่มี ISI ในระดับสูงสามารถตรวจจับค่าผิดพลาดเฟสและค่าผิดพลาดความถี่ของ สัญญาณเข้าได้โดยอาศัยแบบแผน อาทิเช่น แบบแผนการประสานเวลา ซึ่งมีการกระจายสม่ำเสมอที่ กำหนดไว้ล่วงหน้าตลอดทั้งช่วง วงจรลูปแบบล็อคเฟสมีส่วนที่เป็นเครื่องสุ่มตัวอย่างซึ่งสุ่มตัวอย่าง สัญญาณเข้าตามสัญญาณออกของนาฬิกาสุ่มตัวอย่างจากวงจรลูปแบบล็อคเฟส, มีหน่วยกำเนิดค่าผิดพลาด สัญญาณ/เฟสในการตรวจจับแบบแผนซึ่งกำเนิดสัญญาณตรวจจับแบบแผนที่บ่งบอกการตรวจจับแบบ แผนที่กำหนดไว้ล่วงหน้า, ตรวจจับค่าผิดพลาดเฟสระหว่างสัญญาณเข้าที่สุ่มตัวอย่างมากับจุดตัดข้ามศูนย์ ของสัญญาณเข้าถ้าสัญญาณเข้าที่สุ่มตัวอย่างมาซึ่งถูกส่งออกจากเครื่องสุ่มตัวอย่างมีแบบแผนที่กำหนดไว้ ล่วงหน้า และส่งค่าผิดพลาดเฟสที่ถูกตรวจจับออกมา และมีหน่วยกำเนิดนาฬิกาสุ่มตัวอย่างซึ่งกำเนิด นาฬิกาสุ่มตัวอย่างโดยอาศัยสัญญาณตรวจจับแบบแผนและค่าผิดพลาดเฟส โดยที่แบบแผนที่กำหนดไว้ ล่วงหน้าเป็นแบบแผนซึ่งมีการกระจายอย่างสม่ำเสมอตลอดทั้งช่วงที่สัญญาณเข้าสามารถถูกป้อนเข้าไป ได้ วงจรลูปแบบล็อคเฟสและวิธีการควบคุมลูปแบบล็อคเฟสในระบบถอดแบบแผ่นดิสก์แบบ ทำงานด้วยแสงซึ่งมีสภาพที่มี ISI ในระดับสูงสามารถตรวจจับค่าผิดพลาดเฟสและค่าผิดพลาดความถี่ของ สัญญาณเข้าได้โดยอาศัยแบบแผน อาทิเช่น แบบแผนการประสานเวลา ซึ่งมีการกระจายสม่ำเสมอที่ กำหนดไว้ล่วงหน้าตลอดทั้งช่วง วงจรลูปแบบล็อคเฟสมีส่วนที่เป็นเครื่องสุ่มตัวอย่างซึ่งสุ่มตัวอย่าง สัญญาณเข้าตามสัญญาณออกของนาฬิกาสุ่มตัวอย่างจากวงจรลูปแบบล็อคเฟส, มีหน่วยกำเนิดค่าผิดพลาด สัญญาณ/เฟสในการตรวจจับแบบแผนซึ่งกำเนิดสัญญาณตรวจจับแบบแผนที่บ่งบอกการตรวจจับแบบ แผนที่กำหนดไว้ล่วงหน้า,ตรวจจับค่าผิดพลาดเฟสระหว่างสัญญาณเข้าที่สุ่มตัวอย่างมากับจุดตัดข้ามศูนย์ ของสัญญาณเข้าถ้าสัญญาณเข้าที่สุ่มตัวอย่างมาซึ่งถูกส่งออกจากเครื่องสุ่มตัวอย่างมีแบบแผนที่กำหนดไว้ ล่วงหน้า และส่งค่าผิดพลาดเฟสที่ถูกตรวจจับออกมา และมีหน่วยกำเนิดนาฬิกาสุ่มตัวอย่างซึ่งกำเนิด นาฬิกาสุ่มตัวอย่างโดยอาศัยสัญญาณตรวจจับแบบแผนและค่าผิดพลาดเฟส โดยที่แบบแผนที่กำหนดไว้ ล่วงหน้าเป็นแบบแผนซึ่งมีการกระจายอย่างสม่ำเสมอตลอดทั้งช่วงที่สัญญาณเข้าสามารถถูกป้อนเข้าไป ได้

Claims (1)

1. วงจรลูปแบบล็อคเฟส ซึ่งมีส่วนประกอบดังต่อไบนี้ เครื่องสุ่มตัวอย่างซึ่งสุ่มตัวอย่างสัญญาณเข้าตามสัญญาณออกของนาฬิกาสุ่มตัวอย่าง หน่วยกำเนิดค่าผิดพลาดสัญญาณ/เฟสในการตรวจจับแบบแผนซึ่งกำเนิดสัญญาณตรวจ จับแบบแผนที่บ่งบอกการตรวจจับแบบแผนที่กำหนดไว้ล่วงหน้า, ตรวจจับค่าผิดพลาดเฟสระหว่าง สัญญาณเข้าที่สุ่มตัวอย่างมากับจุดตัดข้ามศูนย์ของสัญญาณเข้าถ้าสัญญาณเข้าที่สุ่มตัวอย่างมาซึ่งถูกส่ง ออกจากเครื่องสุ่มตัวอย่างมีแบบแผนที่กำหนดไว้ล่วงหน้า และส่งค่าผิดพลาดเฟสออกแท็ก :
TH601003902A 2006-08-15 วงจรลูปแบบล็อคเฟสและวิธีการควบคุมลูปแบบล็อคเฟส TH83400B (th)

Publications (2)

Publication Number Publication Date
TH83400A true TH83400A (th) 2007-03-01
TH83400B TH83400B (th) 2007-03-01

Family

ID=

Similar Documents

Publication Publication Date Title
WO2007106712A3 (en) Brownout detector system and method
EP1376285B1 (en) Trouble detection method, trouble detection apparatus, and temperature controller
TW200718026A (en) An improved lock detect circuit for a phase locked loop
CN105676627A (zh) 守时系统主备主钟无缝切换系统与方法
US10436856B2 (en) Magnetic sensor apparatus and current sensor apparatus
WO2013070836A3 (en) Methods and apparatus for determining power distribution system topology using disturbance detection
TW200741217A (en) Testing apparatus, testing method, jitter filter circuit, and method of jitter filtering
DK2005125T3 (da) Fremgangsmåde og system til overvågning af tilstanden og periodisk bevægende genstande
CN106842243B (zh) 一种卫星导航半周跳变检测方法及装置
TW200709570A (en) Phase locked loop circuit and phase locked loop control method
CN103986454A (zh) 一种数字数据信号的采样方法及装置
JP2005210297A (ja) ノイズ検出装置
EP4199354A1 (en) Clock drift monitor
US8565271B2 (en) Multiplexer lane alignment for high-speed data systems
TH83400A (th) วงจรลูปแบบล็อคเฟสและวิธีการควบคุมลูปแบบล็อคเฟส
CN101897094B (zh) 故障方向确定
US8570078B2 (en) CDR circuit
TH83400B (th) วงจรลูปแบบล็อคเฟสและวิธีการควบคุมลูปแบบล็อคเฟส
WO2008146445A1 (ja) 停電検知回路、停電検知方法、及び電源システム
TW200644437A (en) Frequency detector in phase locked loop circuit and frequency error detecting method
CN104038216A (zh) 一种高速信号中提取比特同步时钟的电路
WO2009069246A1 (ja) 位相比較器、pll回路、情報再生処理装置、光ディスク再生装置及び磁気ディスク再生装置
JP5210646B2 (ja) 被測定信号の変化点を検出する装置、方法および試験装置
JP2011176521A (ja) Pll回路のジッタ補正装置
JPWO2010137058A1 (ja) 受信装置、試験装置、受信方法および試験方法