TH5526B - ส่วนเชื่อมโยงข้อมูลแบบอนุกรม - Google Patents

ส่วนเชื่อมโยงข้อมูลแบบอนุกรม

Info

Publication number
TH5526B
TH5526B TH8901000892A TH8901000892A TH5526B TH 5526 B TH5526 B TH 5526B TH 8901000892 A TH8901000892 A TH 8901000892A TH 8901000892 A TH8901000892 A TH 8901000892A TH 5526 B TH5526 B TH 5526B
Authority
TH
Thailand
Prior art keywords
circuit
data
storage
reset
lead
Prior art date
Application number
TH8901000892A
Other languages
English (en)
Other versions
TH7911A (th
TH7911EX (th
Inventor
โบเกอร์ นายจอร์จ
กลีม นายกันเตอร์
คริทช์เลย์ นายแบร์รี่
Original Assignee
นายดำเนิน การเด่น
Filing date
Publication date
Application filed by นายดำเนิน การเด่น filed Critical นายดำเนิน การเด่น
Publication of TH7911A publication Critical patent/TH7911A/th
Publication of TH7911EX publication Critical patent/TH7911EX/th
Publication of TH5526B publication Critical patent/TH5526B/th

Links

Abstract

ส่วนเชื่อมโยงข้อมูลแบบอนุกรมใช้ในการต่อวงจรอุปกรณ์เพิ่มเติมที่รับหรือส่งข้อมูลผ่านบัสข้อมูลกับบัสข้อมูลที่ต้อง การ ส่วนเชื่อมโยงจะต้องประเมินข้อมูลที่ส่งผ่านข้อมูลโดย ใช้เกณฑ์ที่ยอมให้มีการจัดส่งไปยังวงจรอุปกรณ์เพิ่มเติมที่ ต่ออยู่ สิ่งประดิษฐ์นี้ประกอบด้วยหน่วยความจำข้อมูล (4) วงจร เปรียบเทียบ (5) วงจรควบคุม (6) วงจรตั้ง/ตั้งใหม่ภายใน (7) และตัวสร้างสัญญาณนาฬิกาภายใน (8) โดยที่ข้อมูลที่ป้อน เข้าของหน่วยความจำข้อมูล (4) สามารถต่อเข้ากับสายข้อมูล (9) ของบิสข้อมูล (3) และวงจรเปรียบเทียบ (5) ที่ติดตั้ง ณ ส่วนผลลัพธ์ของหน่วยความจำข้อมูล (4) วงจรเปรียบเทียบ (5) ตามด้วยวงจรควบคุม (6) ข้อมูลป้อนเข้าของวงจรตั้ง/ตั้งใหม่ ภายใน (7) สามารถต่อเข้ากับสายปล่อย (10) และสายสัญญาณ นาฬิกา (11) ลองบิสข้อมูล (3) และผลลัพธ์ของวงจรตั้ง/ตั้ง ใหม่ภายใน (7) ต่อเข้ากับข้อมูลที่ป้อนเข้าตั้ง/ตั้งใหม่ ของหน่วยความจำข้อมูล (4) วงจรเปรียบเทียบ (5) และวงจรควบคุม (6) นอกเหนือจากนี้ ข้อมูลที่ป้อนเข้าของตัว สร้างสัญญาณนาฬิกาภายใน (8) สามารถต่อเข้ากับสารปล่อย (10) และสายข้อมูล (11) ของบิสข้อมูล (3) และผลลัพธ์ของตัวสร้าง สัญญาณนาฬิกาภายใน (8) ต่อเข้ากับสัญญาณนาฬิกาที่ป้อนเข้า ของหน่วยความจำข้อมูล (4) วงจรเปรียบเทียบ (5) และวงจรควบ คุม (6) ส่วนเชื่อมโยงข้อมูลแบบอนุกรมตามสิ่งประดิษฐ์นี้จะ เหมาะอย่างยิ่งสำหรับการต่อวงจรอุปกรณ์เพิ่มเติมโดยใช้บิส ข้อมูลที่เป็นไปตามข้อกำหนดของ

Claims (7)

1. ส่วนเชื่อมโยงข้อมูลแบบอนุกรม (1) สำหรับการเชื่อมต่อกันของบัสข้อมูลที่ทราบแล้ว (3) กับวงจรรอบข้าง (2), ในที่ นี้วงจรรอบข้างกลุ่มหนึ่งจะเชื่อมต่อกับกลุ่มของส่วนเชื่อม โยงข้อมูลซึ่งสอดคล้องกันและบัสข้อมูลประกอบด้วยสายนำข้อ มูล (9) สายนำเปิดทาง (10) และสายนำสัญญาณพัลส์นาฬิกา (11), ทำให้ เป็นลักษณะเฉพาะโดย: -หน่วยเก็บข้อมูล (4) จะให้เชื่อมต่อกับสายนำข้อมูลสำหรับ การเก็บข้อมูลแบบเรียงลำดับของคำบรรจุข้อมูลที่มีความยาว ของคำเท่ากันหรือต่างกันที่ส่งไปบนสายนำข้อมูล/ -วงจรเปรียบเทียบ (5), ซึ่งตรวจหาเลขที่อยู่สำหรับวงจรรอบ ข้างที่สามารถมีอยู่ได้ในคำบรรจุข้อมูลและนำไปเปรียบเทียบ กับเลขที่อยู่ของวงจรรอบข้างที่เชื่อมต่อในขณะนั้น, จะให้ เชื่อมต่อกับหน่วยเก็บข้อมูล -วงจรควบคุม, ซึ่งทำการเปรียบเทียบความยาวของคำของคำบรรจุ ข้อมูลกับความยาวของคำที่กำหนดไว้ล่วงหน้าก่อนแล้วและต่อ จากนั้น, ทำการพิจารณาสัญญาณที่ส่งไปบนสายนำเปิดทาง, ซึ่ง ยอมให้เฉพาะการถ่ายโอนต่อไปของคำบรรจุข้อมูลไปที่วงจรรอบ ข้างที่เชื่อมต่ออยู่ถ้าความยาวของคำทั้งสองเท่ากันเท่า นั้น, จะให้เชื่อมต่อกับวงจรเปรียบเทียบ -เครื่องกำเนิดสัญญาณพัลส์นาฬิกาภายใน (8), ซึ่งส่ง สัญญาณพัลส์นาฬิกาให้กับหน่วยเก็บข้อมูล (4) , วงจรเปรียบ เทียบ (5) และวงจรควบคุม (6), จะให้เชื่อมต่อกับสายนำเปิด ทางและเชื่อมต่อกับสายนำสัญญาณพัลส์นาฬิกา -วงจรภายในสำหรับตั้งค่า/ตั้งค่าใหม่ (7) จะให้เชื่อมต่อ กับสายนำเปิดทางและกับสายนำสัญญาณพัลส์นาฬิกา, ซึ่งเอาต์ พุตของมันจะให้เชื่อมต่อกับอินพุตสำหรับตั้งค่าและ/หรือ ตั้งค่าใหม่ของหน่วยเก็บข้อมูล (4), วรจรเปรียบเทียบ (5) และวงจรควบคุม (6) และปล่อยไปที่เอาต์พุตเหล่านี้ของคำสั่ง งานสำหรับตั้งค่า และ/หรือ ตั้งค่าใหม่ซึ่งสอดคล้องกัน ซึ่งทำให้เกิดขึ้นด้วยสัญญาณ สำหรับตั้งค่าใหม่จากภายนอกหรือโดยใช้ผลรวมของสัญญาณที่ส่ง ออกไปบนสายนำเปิดทางกับบนสายนำสัญญาณพัลส์นาฬิกา
2. ส่วนเชื่อมโยงข้อมูลซึ่งสอดคล้องตามข้อถือสิทธิที่ 1, ทำให้เป็นลักษณะเฉพาะโดยที่, หน่วยเก็บข้อมูล (4) ประกอบ ด้วยรีจิสเตอร์เลื่อนข้อมูล ซึ่งมีเซลล์หน่วยเก็บข้อมูล (25) n เซลล์ โดยที่จำนวน n จะสอดคล้องกับจำนวนของบิดของคำ บรรจุข้อมูลที่ร่วมอยู่กับวรจรรอบข้าง (2)
3. ส่วนเชื่อมโยงข้อมูลซึ่งสอดคล้องตามข้อถือสิทธิข้อที่ 2, ทำให้เป็นลักษณะเฉพาะโดยที่, หน่วยเก็บข้อมูล (4) สามารถจัดวางวงจรสำหรับตั้งค่า/ตั้งค่าใหม่ (7) ให้อยู่ใน สถานะซึ่งเมื่อมองจากอินพุตแล้วเซลล์หน่วยเก็บข้อมูล (25) เซลล์ที่หนึ่งจะมีค่าเชิงตรรกเป็น I และเซลล์หน่วยเก็บข้อ มูล (25) ที่เหลือมีค่าเชิงตรรกเป็น 0 หรือกลับกัน
4. ส่วนเชื่อมโยงข้อมูลซึ่งสอดคล้องตามข้อถือสิทธิข้อที่ 2 หรือข้อที่ 3, ทำให้เป็นลักษณะเฉพาะที่โดยที่, เซลล์หน่วย เก็บข้อมูลเซลล์สุดท้ายของหน่วยเก็บข้อมูล (4) เมื่อมอง จากอินพุตจะเป็นส่วนประกอบของวงจรเปรียบเทียบ (5), ในที่ นี้วงจรเปรียบเทียบ (5) ยังประกอบด้วยตรรก ของการเปรียบ เทียบ (27) ที่ซึ่งเอาต์พุตของเซลล์หน่วยเก็บข้อมูลเซลล์ สุดท้ายทางอีกด้านหนึ่งและเอาต์พุตของมอดูซึ่งมาเลขที่อยู่ ของวงจรรอบข้าง (2) ในทางที่อยู่ตรงกันข้ามเชื่อมต่อเข้า ด้วยกัน
5. ส่วนเชื่อมโยงข้อมูลซึ่งสอดคล้องตามข้อถือสิทธิข้อใดข้อ หนึ่งของข้อถือสิทธิข้อที่ 2 ถึงข้อที่ 4, ทำให้เป็นลักษณะ เฉพาะโดยที่, วงจรควบคุม (7) จะก่อรูปเป็นรีจิสเตอร์เลื่อน ข้อมูลซึ่งมีเซลล์หน่วยเก็บข้อมูล (28) กลุ่มหนึ่ง, ในที่ นี้เซลล์หน่วยเก็บข้อมูล (28) จะเชื่อมต่อซึ่งกันและกันโดย ผ่านทางองค์ประกอบของการจัดหมู่เชิงตรรก (29,30,31) เอาต์ พุตของวงจรเปรียบเทียบ (5) และเอาต์พุตของวงจรสำหรับตั้ง ค่า/ตั้งค่าใหม่ (7) จะเชื่อมต่อกับอินพุตขององค์ประกอบ เชิงตรรกของการจัดหมู่ (29, 30, 31) และจะรับสัญญาณถ่ายโอน หน่วยเก็บ LATCH กับสัญญาณบันทึก/อ่าน WRITE ได้ที่เอาต์ พุตของวงจรควบคุม (6)
6. ส่วนเชื่อมโยงข้อมูลซึ่งสอดคล้องตามข้อถือสิทธิข้อที่ 5, ทำให้เป็นลักษณะเฉพาะโดยที่, วงจรควบคุม (6) สามารถปรับ ตั้งได้ด้วยวงจรสำหรับตั้งค่า/ตั้งค่าใหม่ (7) ให้อยู่ใน สถานะซึ่งเมื่อมองจากอินพุตแล้ว เซลล์หน่วยเก็บข้อมูล (28) เซลล์ที่หนึ่งจะมีค่าเชิงตรรกเป็น I และเซลล์หน่วยเก็บข้อ มูล (28) ที่เหลือมีค่าเชิงตรรกเป็น O หรือกลับกับ
7. ส่วนเชื่อมโยงข้อมูลซึ่งสอดคล้องตามข้อถือสิทธิข้อที่ 5 หรือข้อที่ 6, ทำให้เป็นลักษณะเฉพาะโดยที่, เอาต์พุตซึ่ง ลำเลียงสัญญาณบันทึก/อ่าน WRITE ของวงจรควบคุม (6) จะ เชื่อมต่อกับตรรกของการควบคุม (29) ของวงจรเปรียบเทียบ (5) โดยอาศัยวิธีการเช่นนี้ เซลล์หน่วยเก็บข้อมูล (26) ของวงจร เปรียบเทียบ (5) ในแบบวิธีสำหรับการบันทึกสามารถต่อเพิ่ม เป็นวงจรนับ และเอาต์พุตของวงจรนับนั้นจะเชื่อมต่อกับองค์ ประกอบหนึ่งขององค์ประกอบเชิงตรรกของการจัดหมู่ (29) ซึ่ง อยู่ระหว่างเซลล์หน่วยเก็บข้อมูล (28) ของวงจรควบคุม (6) (ข้อถือสิทธิ 7 ข้อ, 3 หน้า, 10 รูป)
TH8901000892A 1989-08-30 ส่วนเชื่อมโยงข้อมูลแบบอนุกรม TH5526B (th)

Publications (3)

Publication Number Publication Date
TH7911A TH7911A (th) 1990-07-02
TH7911EX TH7911EX (th) 1990-07-02
TH5526B true TH5526B (th) 1996-05-08

Family

ID=

Similar Documents

Publication Publication Date Title
KR100196091B1 (ko) 주변장치 선택 시스템
US3470542A (en) Modular system design
US4287563A (en) Versatile microprocessor bus interface
US4825404A (en) Interface system which generates configuration control signal and duplex control signal for automatically determining the configuration of removable modules
US4183086A (en) Computer system having individual computers with data filters
EP0589499B1 (en) A multistation communication bus system, and a master station and a slave station for use in such system
US5465106A (en) Generic driver interface card
CA1173929A (en) Bus system
US5526316A (en) Serial access memory device
US4922457A (en) Serial access memory system provided with improved cascade buffer circuit
US4075606A (en) Self-memorizing data bus system for random access data transfer
KR950012245A (ko) 사용자 설계 회로를 갖는 단일 칩 마이크로컴퓨터
TH5526B (th) ส่วนเชื่อมโยงข้อมูลแบบอนุกรม
TH7911A (th) ส่วนเชื่อมโยงข้อมูลแบบอนุกรม
US5821798A (en) Method for determining whether bi-directional or unidirectional data line circuits are used
KR920003112B1 (ko) 슬레이브형 인터페이스 회로
US4447813A (en) Programmable bus for the control of electronic apparatus
JPS5971526A (ja) マイクロコンピユ−タ・システム
US5822769A (en) Dual port random access memory matching circuit for versa module Europe bus (VMEbus)
RU2168856C1 (ru) Помехоустойчивый кольцевой счетчик
KR910007400B1 (ko) Dma 제어기와 결합한 인터페이스 회로
KR880002509Y1 (ko) 퍼스널 컴퓨터의 네트워크 인터페이스 회로
RU1798791C (ru) Устройство дл сопр жени интерфейсов
JPH03501072A (ja) 直列データインターフエース
SU1387042A1 (ru) Буферное запоминающее устройство