TH4822A - ระบบลูปจำกัดเฟสที่รวมถึงส่วนประกอบเชิงอุปมาและเชิงตัวเลข - Google Patents
ระบบลูปจำกัดเฟสที่รวมถึงส่วนประกอบเชิงอุปมาและเชิงตัวเลขInfo
- Publication number
- TH4822A TH4822A TH8701000315A TH8701000315A TH4822A TH 4822 A TH4822 A TH 4822A TH 8701000315 A TH8701000315 A TH 8701000315A TH 8701000315 A TH8701000315 A TH 8701000315A TH 4822 A TH4822 A TH 4822A
- Authority
- TH
- Thailand
- Prior art keywords
- signal
- numerical
- phase
- circuit
- frequency
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 claims 9
- 230000001939 inductive effect Effects 0.000 claims 9
- 238000000034 method Methods 0.000 claims 5
- 230000037361 pathway Effects 0.000 claims 5
- 230000008859 change Effects 0.000 claims 4
- 230000000052 comparative effect Effects 0.000 claims 4
- 230000010355 oscillation Effects 0.000 claims 4
- 230000009471 action Effects 0.000 claims 2
- 230000004044 response Effects 0.000 claims 2
- 235000016068 Berberis vulgaris Nutrition 0.000 claims 1
- 241000335053 Beta vulgaris Species 0.000 claims 1
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical group [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 claims 1
- 229910052804 chromium Inorganic materials 0.000 claims 1
- 239000011651 chromium Substances 0.000 claims 1
- 239000003086 colorant Substances 0.000 claims 1
- 230000000295 complement effect Effects 0.000 claims 1
- 230000006872 improvement Effects 0.000 claims 1
- 238000004519 manufacturing process Methods 0.000 claims 1
- 238000005259 measurement Methods 0.000 claims 1
- 230000009467 reduction Effects 0.000 claims 1
- 238000000926 separation method Methods 0.000 claims 1
- 238000005070 sampling Methods 0.000 abstract 1
- 238000006467 substitution reaction Methods 0.000 abstract 1
Abstract
การประดิษฐ์นี้คือ เครื่องจับเฟสแนวนอนของอุปกรณ์โทรทัศน์ซึ่งจะรับสัญญาณภาพอนาล็อกโดยทำการสุ่มตัวอย่างแล้วเปลี่ยน เป็นสัญญาณดิจิตอลในอัตราที่กำหนดให้โดยสอดคล้องกับสัญญาณ จังหวะขอบนำของสัญญาณชิ้งค์พัลส์เลียนแบบจะถูกคำนวณจาก สัญญาณดิจิตอลโดยใช้การแทนค่าเครื่องจับเฟสนี้จะรับสัญญาณ ที่สองด้วยเช่นกันซึ่งจะบ่งชี้ถึงขอบผ่านของสัญญาณตัวสั่น แนวนอนเวลาที่จะปรากฎขึ้นของขอบผ่านจะขึ้นอยู่กับส่วนของ สัญญาณแรกและสัญญาณที่สอง สำหรับส่วนแรกจะเป็นสัญญาณที่ เป็นระยะโดยมีขอบผ่านพร้อมกันกับสัญญาณจังหวะ และส่วนที่ สองจะเป็นสัญญาณสกูว์ ซึ่งจะแสดงถึงเศษส่วนของระยะของ สัญญาณจังหวะ ขอบนำของสัญญาณชิ้งค์พัลส์ที่คำนวณได้จะถูกไป เปรีบเทียบเฟสกับของผ่านของตัวสั่นเพื่อที่จะสร้างสัญญาณ ที่มีเฟสแตกต่างกัน เพื่อที่จะให้การทำงานของตัวสั่นแนวนอน เข้ากันได้
Claims (6)
1. ในระบบประมวลผลสัญญาณเชิงตัวเลข รวมถึงแหล่งกำเนิดของสัญญาณจับเวลาซึ่งอาจจะแสดงการไร้เสถียรภาพของความถี่ ระบบ ลูปจำกัดเฟสประกอบด้วย: วงจรออสซิลเลตแบบแปรผันเชิงอุปมาน ซึ่งเป็นการตอบสนองกับ สัญญาณควบคุมเชิงอุปมานสำหรับกระทำการผลิตสัญญาณออสซิลเลต ที่มีความถี่แปรผันได้: วิถีทางแปลงผันตัวเลขรวมถึงวงจรแปลงผันเชิงอุปมานเป็นเชิง ตัวเลขที่ต่อไปที่วงจรออสซิลเลตดังกล่าว สำหรับกระทำการ ผลิตสัญญาณเชิงตัวเลขรวมถึง ตัวอย่างเชิงตัวเลข N บิตทดแทน สัญญาณออสซิลเลตดังกล่าว ชั่วขณะที่อยู่ในเวลาที่ได้กำหนด โดยสัญญาณจับเวลาดังกล่าวโดยที่ N คือ อินทิเกอร์ที่มาก กว่า 1; วิถีทางเปรียบเทียบเฟสต่อไปที่วงจรแปลงผันเชิงอุปมานเป็น เชิงตัวเลขดังกล่าวสำหรับกระทำการผลิตสัญญาณเชิงตัวเลข ใน ลักษณะที่ให้เกิดความเหมาะสมกับความแตกต่างที่มีอยูในเฟสระ หว่างสัญญาณที่ผลิตขึ้นโดยวิถีทางแปลงผันตัวเลขดังกล่าว และสัญญาณอ้างอิง; และ วิถีทางแปลงผันเชิงตัวเลขเป็นเชิงอุปมาน ตอบสนองไปที่ สัญญาณเชิงตัวเลขที่ผลิตขึ้นโดยวิถีทางเปรียบเทียบเฟสดัง กลาว สำหรับกระทำการผลิตสัญญาณควบคุมเชิงอุปมานดังกล่าว สัญญาณควบคุมเชิงอุปมานดังกล่าวปรับสภาพวงจรออสซิลเลตแบบ แปรผันได้ เพื่อเปลี่ยนความถี่ของสัญญาณออสซิลเลตดังกล่าว อยู่ในเจตนารมย์ที่มีผลก่อให้สัญญาณที่จัดขึ้นโดยวิถีทาง เปรียบเทียบเฟสดังกล่าว บรรจบพอดีกับค่าที่ได้กำหนดไว้ล่วง หน้า
2. ระบบลูปจำกัดเฟสตามที่กล่าวไว้ในข้อถือสิทธิ 1 ที่ซึ่ง วิถีทางแปลงผันตัวเลขดังกล่าว นอกจากนั้นรวมถึง เครื่อง กรองแทรคที่ต่อไปที่วงจรแปลงผันเชิงอุปมานเป็นเชิงตัวเลข ดังกล่าว และตอบสนองกับสัญญาณที่จัดขึ้นโดยวิธีนั้นสำหรับ กระทำการพัฒนาสัญญาณเชิงตัวเลขต่อไปทดแทนสัญญาณออสซิลเลต ดังกล่าว และมีการแยกขนาดอย่างละเอียดกว่าสัญญาณที่จัดขึ้น โดยวงจรแปลงผันเชิงอุปมานเป็นเชิงตัวเลขดังกล่าว ที่ซึ่ง สัญญาณเชิงตัวเลขต่อไปดังกล่าวเป็นสัญญาณส่งออกไปของวิถี ทางแปลงผันตัวเลขดังกล่าว
3. ระบบลูปจำกัดเฟสตามที่กล่าวไว้ในข้อถือสิทธิ 2 ที่ซึ่ง วงจรกรองแทรคดังกล่าวรวมถึงลูปจำกัดเฟสเชิงตัวเลขที่ประกอบ ด้วย: วงจรออสซิเลลตเชิงตัวเลขตอบสนองกับสัญญาณจับเวลาดังกล่าว และสัญญาณควบคุมความถี่สำหรับกระทำการพัฒนาสัญญาณเชิงตัว เลขที่มีความถี่ส่วนใหญ่เหมือนกันกับความถี่ของสัญญาณที่ จัดขึ้นโดย วงจรแปลงผันเชิงอุปมารเป็นเชิงตัวเลขดังกล่าว และรวมถึงตัวอย่างเชิงตัวเลข M บิท โดยที่ M อิทิเกอร์ที่ มากกว่า N; วิถีทางเปรียบเทียบเฟสต่อไปที่วงจรออสซิลเลตเชิงตัวเลขดัง กล่าว และต่อไปที่วงจรแปลงผันเชิงอุปมานเป็นเชิงตัวเลขดัง กล่าว สำหรับกระทำการพัฒนาความเหมาะสมของสัญญาณไปที่ความ แตกต่างที่มีอยู่ในเฟสระหว่างโดยเฉพาะสัญญาณที่จัดขึ้นโดย วิธีนั้น; และ เครื่องกรองแบบให้ต่ำผ่านไปได้ต่อไปที่วิถีทางเปรียบ เทียบเฟสดังกล่าวสำหรับกระทำการอิทิเกรดสัญญาณแตกต่างเฟส ที่จัดขึ้นโดยวิธีนั้นเพื่อพัฒนาสัญญาณควบคุมความถี่ดัง กล่าวสำหรับวงจรออสซิลเลตเชิงตัวเลขดังกล่าว ที่ซึ่งลูปจำกัดเฟสเชิงตัวเลขดังกล่าว มีความคงที่เชิง เวลาพอเพียงต่อแทรคของการเปลี่ยนแปลงเฟสใดๆ ที่มีอยู่ใน สัญญาณออสซิลเลตที่จัดขึ้นโดยวงจรออสซิลเลตเชิงตัวเลขใน ลักษณะที่เกี่ยวข้องถึงการไร้เสถียรภาพของความถี่ที่มีอยู่ ในสัญญาณจับเวลา
4. ระบบประมวลสัญญาณวีดีโอเชิงตัวเลข รวมถึงแหล่งกำเนิด ของสัญญาณจับเวลา ซึ่งอาจจะแสดงการไร้เสถียรภาพของความถี่ และแหล่งกำเนิดสัญญาณโครมมิแนนซ์เชิงตัวเลข รวมถึงส่วน ประกอบสัญญาณเบิทอ้างอิงสี อุปกรณ์สำหรับกระทำการลดมอดูเลต สัญญาณโครมมิแนนซ์ดังกล่าว จนกระทั่งเป็นเฟสประมาณการเฟส ที่หนึ่ง และเฟสที่สองที่เกี่ยวข้องถึงสัญญาณแตกต่างสี ซึ่งประกอบด้วย วงจรออสซิลเลตแบบแปรผันได้เชิงอุปมาน ตอบสนองกับสัญญาณควบ คุมสำหรับกระทำการพัฒนา สัญญาณออสซิลเลตความถี่ที่แปรผัน ได้ ที่ซึ่งความถี่ของสัญญาณออสซิลเลตดังกล่าวส่วนใหญ่ไม่ เกี่ยวข้องกับการทำงานของสัญญาณจับเวลาดังกล่าว วิถีทางแปลงผันตัวเลขรวมถึง วงจรแปลงผันเชิงอุปมานเป็น เชิงตัวเลขที่ต่อไปที่วงจรออสซิลเลตเชิงอุปมานดังกล่าว สำหรับกระทำการพัฒนาสัญญาณเชิงตัวเลขสัญญาณที่หนึ่งรวมถึง ตัวอย่างเชิงตัวเลขหลายบิททดแทนสัญญาณออสซิลเลตดังกล่าว ชั่วขณะ ในเวลาที่ได้กำหนดไว้โดยสัญญาณจับเวลาดังกล่าว; วิถีทางต่อไปที่วิถีทางแปลงผันตัวเลขดังกล่าว สำหรับการก ระทำการพัฒนาสัญญาณเชิงตัวเลขสัญญาณที่มีความถี่ส่วนใหญ่ เหมือนกัน และเป็นเฟสประมาณการที่เกี่ยวข้องกับสัญญาณเชิง ตัวเลขสัญญาณแรก; วิถีทางคูณสัญญาณที่หนึ่ง และสัญญาณที่สองที่ต่อไป เพื่อ รับสัญญาณโครมมิแนนซ์เชิงตัวเลขดังกล่าว ที่โดยเฉพาะส่วน รับสัญญาณเข้ามาส่วนที่สองใช้สำหรับกระทำการจัดสัญญาณแตก ต่างสีสัญญาณที่หนึ่ง และสัญญาณที่สองดังกล่าว ที่โดยเฉพาะ ส่วนส่งสัญญาณออก วิถีทางตรวจวัดเฟสต่อไปที่วิถีทางคูณสัญญาณที่หนึ่ง และ สัญญาณี่สองดังกล่าวสำหรับกระทำการพัฒนาความเหมาะสมของ สัญญาณไปที่ความแตกต่างระหว่าง เฟสของผลรวมเวกเตอร์ของส่วน ประกอบของสัญญาณแตกต่างสีสัญญาณแรก และสัญญาณที่สองดัง กล่าว กระทำการสนองตอบกับสัญญาณเบิทอ้างอิงสีดังกล่าว และ ค่าเฟสอ้างอิง; วิถีทางที่ต่อไปที่วิถีทางตรวจเฟสดังกล่าว และรวมถึงวงจร แปลงผันเชิงตัวเลขเป็นเชิงอุปมานที่สนองตอบกับสัญญาณแตก ต่างเฟสดังกล่าว สำหรับกระทำการพัฒนาสัญญาณควบคุมดังกล่าว ให้กับวงจรออสซิลเลตแบบแปรผันได้เชิงอุปมานดังกล่าว เพื่อ เปลี่ยนความถี่ของสัญญาณออสซิลเลตดังกล่าวให้อยู่ในเหตุผล ซึ่งลดช่วงกว้างคลื่นของสัญญาณแตกต่างเฟสดังกล่าว
5. อุปกรณ์ตามที่กล่าวไว้ในข้อถือสิทธิ 4 ที่ซึ่งวิถีทาง แปลงผันตัวเลขดังกล่าวยิ่งกว่านั้นรวมถึงวงจรกรองแทรคที่ ต่อไปที่วงจรแปลงผันเชิงอุปมานเป็นเชิงตัวเลขดังกล่าว และ ตอบสนองกับสัญญาณที่ได้จัดขึ้นโดยวิธีนั้น สำหรับกระทำการ พัฒนาสัญญาณเชิงตัวเลข สัญญาณที่หนึ่ง และสัญญาณที่สองดัง กล่าว ทดแทนสัญญาณออสซิลเลตดังกล่าวที่มีการแยกขนาดอย่าง ละเอียดกว่าสัญญาณที่จัดขึ้นโดยวงจรแปลงผันเชิงอุปมานเป็น เชิงตัวเลขดังกล่าว ที่ซึ่งสัญญาณเชิงตัวเลขต่อไปดังกล่าว เป็นสัญญาณส่งออกไปของวิถีทางแปลงผันตัวเลขดังกล่าว
6. อุปกรณ์ตามที่กล่าวไว้ในข้อถือสิทธิ 5 ที่ซึ่งวงจร กรองแทรคดังกล่าวรวมถึงลูปจำกัดเฟสเชิงตัวเลข ที่ประกอบ ด้วย : วงจรออสซิลเลตเชิงตัวเลขตอบสนองกับสัญญาณจับเวลาดังกล่าว และตอบสนองกับสัญญาณควบคุมความถี่สำหรับกระทำการพัฒนา สัญญาณเชิงตัวเลขที่มีความถี่ส่วนใหญ่เหมือนกัน และพัฒนา จำนวนของบิทต่อตัวอย่างที่มากกว่าสัญญาณที่จัดขึ้นโดย เครื่องแปลงผันเชิงอุปมานเป็นเชิงตัวเลขดังกล่าว วิถีทางเปรียบเทียบเฟสที่ต่อไปที่วงจรออสซิลเลตเชิงตัวเลข ดังกล่าว และที่ต่อไปที่วงจรแปลงผันเชิงอุปมานเป็นเชิงตัว เลขดังกล่าว สำหรับกระทำการพัฒนาความเหมาะสมของสัญญาณไปที่ ความแตกต่างที่มีอยู่ในเฟสระหว่างโดยเฉพาะสัญญาณที่จัดขึ้น โดยวิธีนั้น; และ เครื่องกรองแบบให้ต่ำผ่านไปได้ที่ตอไปที่วิถีทางเปรียบ เทียบเฟสดังกล่าวสำหรับกระทำการอินทิเกรตสัญญาณแตกต่างเฟส ที่จัดขึ้นโดยวิธีนั้น เพื่อพัฒนาสัญญาณควบคุมความถี่ดัง กล่าว สำหรับวงจรออสซิลเลตเชิงตัวเลขดังกล่าว ที่ซึ่งลูปจำกัดเฟสเชิงตัวเลขดังกล่าวมีความคงที่เชิงเวลา พอเพียงต่อแทรคการเปลี่ยนแปลงเฟสใดๆ ในสัญญาณออสซิลเลตที่ จัดขึ้นโดยวงจรออสซิลเลตเชิงตัวเลขดังกล่าวในลักษณะที่จะ เกี่ยวข้องถึงการไร้เสถียรภาพของความถี่ที่มีอยู่ในสัญญาณ จับเวลา (ข้อถือสิทธิ 6 ข้อ, 4 หน้า, 2 รูป)
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TH4822A true TH4822A (th) | 1988-04-01 |
| TH5400B TH5400B (th) | 1996-03-28 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR890004576A (ko) | 클럭신호 발생시스템 | |
| US4368439A (en) | Frequency shift keying system | |
| KR910010931A (ko) | 입력 신호를 직접 구적 샘플링 하는 수신기 | |
| JPH0527300B2 (th) | ||
| US3472116A (en) | Device for producing frequency intervals for tuning musical instruments | |
| KR920020855A (ko) | 초고주파 위상동기루프용 디지탈 부호 위상 주파수 변환기 | |
| KR880000676B1 (ko) | 입력신호와 발진기의 출력신호의 위상을 동기화시키는 방법 및 장치 | |
| TH4822A (th) | ระบบลูปจำกัดเฟสที่รวมถึงส่วนประกอบเชิงอุปมาและเชิงตัวเลข | |
| TH5400B (th) | ระบบลูปจำกัดเฟสที่รวมถึงส่วนประกอบเชิงอุปมาและเชิงตัวเลข | |
| CA2195193A1 (en) | Digital phase locked loop | |
| EP0312672B1 (en) | Offset correction circuit for a sigma-delta coding device | |
| KR960027247A (ko) | 발진 회로 | |
| SU1385233A1 (ru) | Цифровой многофазный генератор | |
| SU1584105A2 (ru) | Синтезатор частот | |
| SU1689937A1 (ru) | Цифровой синтезатор частот | |
| SU711695A1 (ru) | Система св зи с адаптивной дельта- модул цией | |
| SU1757080A1 (ru) | Устройство дл цифрового фазового детектировани импульсных последовательностей на неравных частотах | |
| SU1420602A1 (ru) | Функциональный генератор Берсенева | |
| SU1113898A1 (ru) | Частотный манипул тор | |
| SU1109933A1 (ru) | Частотный манипул тор | |
| SU1599995A1 (ru) | Устройство дл преобразовани импульсно-кодомодулированных сигналов в дельта-модулированные сигналы | |
| SU1100734A1 (ru) | Устройство подавлени узкополосных помех | |
| SU1730719A1 (ru) | Цифровой синтезатор частоты | |
| SU879738A1 (ru) | Способ цифрового фазового детектировани импульсных последовательностей на неравных частотах и устройство дл его осуществлени | |
| GB2037523A (en) | Frequency Sensing Circuit |