TH4779B - เครื่องรับโทรทัศน์ที่มีสัญญาณสวิตชิงอยู่ในหน่วย ความทรงจำ - Google Patents

เครื่องรับโทรทัศน์ที่มีสัญญาณสวิตชิงอยู่ในหน่วย ความทรงจำ

Info

Publication number
TH4779B
TH4779B TH8801000790A TH8801000790A TH4779B TH 4779 B TH4779 B TH 4779B TH 8801000790 A TH8801000790 A TH 8801000790A TH 8801000790 A TH8801000790 A TH 8801000790A TH 4779 B TH4779 B TH 4779B
Authority
TH
Thailand
Prior art keywords
bit
signal
sample
video signal
samples
Prior art date
Application number
TH8801000790A
Other languages
English (en)
Other versions
TH9877EX (th
TH9877A (th
Inventor
โลเวลล์ แม็คนิลี่ นายเดวิด
โธมัส ฟริง นายรูสเชลล์
Original Assignee
นายโรจน์วิทย์ เปเรร่า
Filing date
Publication date
Application filed by นายโรจน์วิทย์ เปเรร่า filed Critical นายโรจน์วิทย์ เปเรร่า
Publication of TH9877EX publication Critical patent/TH9877EX/th
Publication of TH9877A publication Critical patent/TH9877A/th
Publication of TH4779B publication Critical patent/TH4779B/th

Links

Abstract

สัญญาณวิดีโอทุติยภูมิ(24)จะถูกยกตัวอย่าง ดิจิไตซและรวมเข้าด้วยกันกับสัญญาณสวิตชิงในหน่วยความจำ (SS) สัญญาณดิ จิตอล ที่รวมกันแล้วจะถูกเก็บสะสมไว้ในหน่วยความจำสัญญาณวิดีโอ ที่เข้ เข้าถึงแรนดัม(900) สัญญาณที่เก็บสะสมไว้จะถูกอ่านออกมา อย่าง ซิงโครไนสกับส่วนประกอบสัญญาณซิงโครไนสของสัญญาณวิดีโอปฐม ภูมิ สัญญาณสวิตชิงจะถูกเอากลับคืนออกมาจากหน่วยส่งสัญญาณของ หน่วย ความจำและเปรียบเทียบกับสัญญาณรหัสเนื้อหา (CSS) เพื่อ พัฒนา สัญญาณสวิตชิงเร็ว (FSS) สวิตส่งสัญญาณวิดีโอ (80) ต่อไว้ เพื่อ รับสัญญาณวิดีโอปฐมภูมิและเก็บสะสมสัญญาณวิดีโอทุติยภูมิ และตอบ สนองกับสนองสวิตชิงเร็วจ่ายเป็นสัญญาณรับเข้าที่เหมาะสม หนึ่ง สัญญาณในสองสัญญาณไปที่คิเนสโคป (94) เพื่อกำหนดภาพปลีก ย่อย ทุติยภูมิอยู่ภายในภาพปฐมภูมิขนาดใหญ่

Claims (2)

1. ระบบประมวลผลสัญญาณโทรทัศน์ (TV) ประกอบด้วยแหล่งกำเนิดของสัญญาณวีดีโอแรก FVS แหล่งกำหนิดของสัญญาณวีดีโอที่สอง SVS ส่วนที่รวมถึงส่วนสุ่มตัวอย่างที่ต่อไว้เพื่อรับสัญญาณวี ดีโอทีสองดังกล่าวและตอนสนองต่อสัญญาณจับเวลา FCS ที่มี ความถี่ fcs สำหรับพัฒนาตัวอย่างวีดีโอทีสองซิ่งเป็น สัญญาณดิจิตอล m-บิท ที่เกิดขึ้นอย่างซิงโครไนสกับสัญญาณ จับเวลาดังกล่าว โดยที m คือ เลขจำนวนเต็มบวกที่มากกว่า หนึ่ง แหล่างกำเนิดของสัญญาณสวิตชิง SS ที่มี n-บิท โดยที่ n คือเลขจำนวนเต็มบวกทีมากกว่าหนึ่ง ส่วนสำหรับเชื่อมโยงบิทของสัญญาณสวิตซิงที่มี n-บิท ดัง กล่าวเข้ากับตัวอย่างที่กำหนดไว้ล่างหน้าของสัญญาณวิดีโอ ที่สองที่เป็นตัวอย่างดังกล่าว เพื่อทำเป็นสัญญาณดิจิตอล ที่รวมกันแล้งที่ประกอบด้วยตัวอย่างที่เกิดขึ้นอย่างซิง โครไนสกับสัญญาณจับเวลาดังกล่าว ส่วนที่รวมถึงส่วนหน่วยความจำที่ตอบสนองต่อสัญญาณดังกล่าว สำหรับเก็บสะสมสัญญาณที่เป็นตัวอย่างที่รวมกันแล้วดังกล่าว และสำหรับจัดสัญญาณที่เป็นตัวอย่างที่รวมกันแล้วดังกล่าว ขึ้นที่ขั้วส่งสัญญาณของมันอย่างซิงโคไนสกับสัญญาณจับเวลา ดังกล่าว ส่วนต่อไว้เพื่อรับสัญญาณที่เป็นตัวอย่างที่รวมกันแล้วดัง กล่าวและตอบสนองต่อสัญญาณจับเวลาดังกล่าวสำหรับสร้างโครง สร้างสัญญาณวิดีโอที่สองดังกล่าวและสัญญาณสวิตซิงที่มี n-บิท ดังกล่าวขึ้นใหม่ แหล่งกำเนิดของสัญญาณรหัสเนื่อหา CCS ส่วนทางถอดรหัสต่อไว้เพื่อรับสัญญาณรณสวิตซิลโครงสร้าง ใหม่ดังกล่าว (ต่อไปจะอ้างอิงเป็น SS) และตอบสนองสัญญาณ รหัสเนื้อหาดังกล่าว CCS สำหรับให้กำเนิดสัญญาณสวิตซิงเร็ว FSS ในลักษณะซิงโครไนสกับสัญญาณจับเวลาดังกล่าว สัญญาณสวิต ซิงเร็วดังกล่าว FSS จะมีสภาพที่หนึ่งเมื่อสัญญาณสวิตซิง โครงสร้างใหม่ดังกล่าวสอดคล้องกับสัญญาณรหัสเนื้อหาดัง กล่าวและจะมีสภาพที่สองในทางกลับกันและ ส่วนสวิตซิงต่อไว้เพื่อรับสัญญาณวิดีโอแรกดังกล่ว FVS และ สัญญาณวิดีโอที่สองโครงสร้างใหม่ดังกล่ว (ต่อไปจะอ้างอิง เป็น SVS) และตอบสนองต่อสัญญษณสวิตซิงเร็วดังกล่าว FSS สำหรับจัดสัญญาณวิดีโอแรกดังกล่าว FVS และสัญญาณวิดีโอที่ สองโครงสร้างใหม่ดังกล่าว SVS ขึ้นที่ขั้วสัญญาณของมัน เมื่อสัญญาณสิวตซิงเร็วดังกล่าว FSS อยู่ในสภาพที่สองดัง กล่าวและสภาพที่หนึ่งดังกล่าวตามลำดับ 2. ระบบที่ได้ระบุไว้ในข้อถือสิทธิที่ 1 ที่ซึ่งสัญญาณวิดี โอที่สองดังกล่าวSVS คือสัญญาณวิดีโอทีทับกันที่ประกอบด้วย สนานคี่และสนามคู่ ซึ่งหน่วยความจำดังกล่าวจะรวมถึงพื้นที่ สองพื้นที่สำหรับเก็บสนามคี่และสนามคู่ของสัญญาณวิดีโอที่ สองดังกล่ว SVS ตามลำดับที่ซึ่งสัญญาณสวิตดังกล่าว SS ที่ ถูกเก็บสะสมในพื้นที่สองพื้นที่ดังกล่าวของหน่วยความจำดัก ล่าวจะเป็นตัวแทนของสนามคี่ และสนามคู่ดังกล่าวของสัญญาณวิ ดีดอที่สองดังกล่าวตามลำดับที่จะถูกจ่ายไปยังขั้วส่งสัญญาณ ของสวิตซิงดังกล่าว โดยทีสัญญาณสวิตชิง SS ที่ถูกเก็บสะสม ในพื้นที่ต่อๆ ไปขั้วสัญญาณของหน่วยความจำดังกล่าวจะเป็น ตัวแทนของการไม่ผ่านของสัญญาณวิดีโอที่สอง โครงสร้างใหม่ดังกล่าว จากหน่วยความจำดังกล่าว 3. ระบบที่ได้ระบุไว้ในข้อถือสิทธิที่ 2 ที่ซึ่งสัญญาณวิดี โอที่สองดังกล่าวSVS ประกอบด้วยสัญญาณลูมา Y และสักษณะแตก ต่างสี U และสัญญาณแตกต่างสี และ V คู่หนึ่งซึ่งส่วนดัง กล่าวทีรวมถึงส่วนสุ่มตัวอย่างดังกล่าวจะรวมถึงส่วนที่ต่อ ไว้ เพื่อรับสัญญาณวิดีโอที่สองดังกล่ว SVS สำหรับให้ กำเนิดกระแสตัวอย่างซึ่งเป็นดิจิตอล m-บิท ที่มีลำดับดัง ต่อไปนี้ Y0, UO,Y1, U0, Y2, Y3, UO, Y4,V0, Y5, VO, Y6, V0, Y7, V0, Y8, U1 ... โดยที่หมายเลชห้อยท้าย 0,1,2... จะ แทนจำนวนตัวอย่างและซึงตัวอย่างจะเกิดขึ้นที่อัตราจับเวลา FCS 4. ระบบที่ได้ระบุไว้ในข้อถือสิทธิที่ 3 ซึ่ส่วนดังกล่าว ที่รวมถึงส่วนสุ่มตัวอย่างดังกล่วยังรวมถึงส่วนที่ต่อไว้ เพื่อรับตัวอย่างสัญญาณวิดีโอที่สองที่มี m-บิท ดังกล่าว สำหรับให้กำเนิดกระแสนิบเบิล สัญญาณวิดีโอที่มี (m/2) + B -บิท โดย B เป็นเลขจำนวนเต็มที่น้อยกว่า m ซึ่งประกอบด้วย ส่วนปัดทิงที่หนึ่งซึ่งตอบสนองต่อตัวอย่างลูมาที่มี m - บิทดังกล่วสำหรับผลิตตัวอย่างลูมาที่มี m - บิท ที่มีอัตรา สุ่มตัวอย่างย่อยที่หนึ่งที่น้อยกว่าความถี่ดังกล่าว FCS ส่วนที่ตอบสนองต่อตัวอย่างลูมาที่เป็นการสุ่มตัวอย่างดัง กล่าว สำหรับผลิลำดับของตัวอย่างลูมาที่มี m/R - บิท ที่ เกิดขึ้นที่ R เท่าของอัตราสุ่มตัวอย่างย่อยที่หนึ่งดัง กล่าว R เป็นจำวนเต็ม R ที่ได้จากตัวอย่างลูมา m/R- บิท จะ มีค่า m/R ที่ใกล้กับบิทของตัวอย่างลูมาที่เป็นการสุ่มตัว อย่างย่อยดังกล่าว ส่วนปัดทิ้งที่สองซึ่งตอบสนองต่อตัวอย่างสัญญษณแตกต่างสี U และ V ที่มี m- บิทดังกล่าวสำหรับผลิตลำดับของตัวอย่าง สัญญาณแตกต่างสี้ U และ V ที่มี m-บิท สลับกันที่เกิดขึ้น ที่อัตราการสุ่มตัวอย่างย่อยที่สองซึ่งน้อยกว่าอัตราสุ่ม ตัวอย่างย่อยที่หนึ่งดังกล่าวและ ส่วนสำหรับเชื่อมโยงค่า B-บิท ของตัวอย่างสัญญาณแตกต่างสี ที่เป็นการสุ่มตัวอย่างย่อย m-บิท ดังกล่าว เข้ากับค่าที่ ได้จากการสุ่มตัวอย่างลูมาที่มี m/R บิทดังกล่าว สำหรับ ผลิตลำดับของนิบเบิลที่มี (m/R)+B- บิท และซึ่งค่าที่กำหนด ไว้ล่วงหน้าที่เกิดขึ้นตามปกติของบิบเบิลดังกล่าวจะไม่รวม บิทของตัวอย่างสัญญาณแตกร่งสีดังกล่าวที่เชื่อมโยงเข้ากับ ตัวอย่างลูมาที่มี m/R-บิท ดังกล่าว 5. ระบบที่ได้ระบุไว้ในข้อถือสิทธิที่ 4 ซึ่งส่วนดังกล่าว สำหรับการเชื่อมโยงจะรวมถึง ส่วนตอบสนองต่อสัญญาณสวิตชิง n - บิทดังกล่าวและลำดับดัง กล่าวของนิบเบิลทีมี (m-R) + B - บิท สำหรับเชือมโยงบิทของ สัญญาณสวิตชิง n-บิท ดังกล่วเข้ากับตัวอย่างลูมาที่มี m/R-บิท ของค่าที่กำหนดไว้ล่วงหน้าดังกล่าวของนิบเบิล ดังกล่วที่ไม่รวมบิทของตัวอย่างสัญญาณแตกต่างสีดังกล่าว 6. ระบบที่ได้ระบุไว้ในข้อถือสิทธิที่ 5 ซึ่งส่วนโครงสร้าง ใหม่ดังกล่าวจะรับนิบเบิลที่มี (m-R) + B - บิท ดังกล่าว ที่เกิดขึ้ยอย่างซิงโครไนสกับสัญญาณจับเวลาดังกล่าวสำหรับ ให้เกิดสัญญาณลูมาโครงสร้างใหม่ที่มี m-บิท Y สัญญาณแตก ต่างสีโครงสร้างใหม่ที่มี m-บิทคู่หนึ่ง U และ V และ สัญญาณสวิตชิงโครงสร้างใหม่ที่มี n-บิท SS 7. ระบบที่ได้ระบุไว้ในข้อถือสิทธิที่ 6 ซึ่งส่วนโครงสร้าง ใหม่ดังกล่าวส่วนที่ต่อไว้เพื่อรับสัญญาณลูมาที่เป็นดิ จิตอลโครงสร้างใหม่ m-บิทดังกล่าว และสัญญาณแตกต่างสี Y ,U และ V และตอบสนองต่อสัญญาณจับเวลาดังกล่าวสำหรับให้เกิด สัญญาณลูมาและสัญญาณแตกต่างสีที่เป็นอนาลอกโครงสร้างใหม่ 8. ระบบที่ได้ระบุไว้ในข้อถือสิทธิที่ 7 ซึ่งส่วนโครงสร้าง ใหม่ดังกล่าวยังรวมถึงส่วนทางถอดรหัสที่ต่อไว้ เพื่อรับ สัญญาณลูมาและสัญญาณแตกต่งสีทีเป็นอนาลอกโครงสร้างใหม่ดัง กล่าวสำรหับพัฒนาสัญญาณวิดีโอองค์ประกอบเบสแบนด์โครงสร้าง ใหม่ SVS ซึ่งเป็นตัวแทนของสัญญาณวิดีโอที่สองดังกล่าว สำหรับใช้กับส่วนสวิตชิงดังกล่าว 9. ระบบที่ได้ระบุไว้ในข้อถือสิทธิที่ 1 ซึ่งสัญญาณวิดีโอ ทีสองดังกล่าว SVS จะเป็นสัญญาณวิดีโอที่ทับกันที่ประกบอ ด้วยสนามคี่และคู่สลับกัน ซึ่งหน่วนความจำดังกล่าวจะจัดไว้ อย่างน้อยสามพื้นืที่ สำหรับเก็บสะสมสนามที่เข้ามาต่อ เนื่องของสัญญาณวิดีโอที่สองดังกล่าว SVS ในรูปวิธีวงกลม หรือล้อมรอบ ซึ่งสัญญาณสวิตชิงดังกล่าว SS ที่ถูกเก็บสะสม ในพื้นที่อย่างน้อยสามพื้นที่ดังกล่าวจะถูกจัดให้สภาพหนึ่ง ของหลายๆ สภาพของสวิตชิงดังกล่าวคงที่ซึ่งสัญญาณสวิตชิง ดังกล่ว SS ที่ถูกเก็บสะสมไว้ที่อื่น ๆ ในหน่วยความจำ ดังกล่วจะถูกจัดให้อยู่ในสภาวะอีกสภาพหนึ่งของสัญญาณสวิต ชิงดังกล่าว 1 0. ระบบประมวลผลสัญญาณโทรทัศน์ (TV) ประกอบด้วย แหล่งกำเนิดของสัญญาณวิดีโอที่มีองค์ประกอบสัญญาณลูมา Y และองค์ประกอบสัญญาณแตกต่างสีคู่หนึ่ง U (ad) และ V แหล่งกำเนิดของสัญญาณจับเวลา ส่วนสุ่มตัวอย่างที่ต่อไว้เพื่อรับองค์ประกอบสัญญาณวิดีโอ ดังกล่าว Y,U, และ V และตอบสนองต่อสัญญาณจับเวลาดังกล่าว สำรหับพัฒนากระแสตัวอย่างที่เป็นดิจิตอล 6-บิท ที่เกิดขึ้น อย่างชิงโครไนสกับสัญญาณจับเวลาดังกล่าวที่มีลำดับดังต่อไป นี้ Y0, UO,Y1, U0, Y2, Y3, UO, Y4,V0, Y5, VO, Y6, V0, Y7, V0, Y8, U1 ... โดยที่หมายเลชห้อยท้าย 0,1,2... จะแทน จำนวนตัวอย่างและซึงตัวอย่างจะเกิดขึ้นที่อัตราจับเวลา CK ส่วนต่อไว้เพื่อรับตัวอย่างที่มี 6-บิทดังกล่าวที่อัตรา CK ดังกล่าวสำหรับให้กำเนิดกระแสนิบเบิลดิจิตอลทีมี 4 -บิท ซึ่งเกิดขึ้นที่อัตรา CK/N โดยที่ N เป็นจำนวนเต็มที่มาก กว่าหรือเท่ากับหนึ่งรวมถึง ส่วนปัดทิ้งที่หนึ่งซึ่งตอบสนองต่อตัวอย่างที่เป็นองค์ ประกอบ Y ที่มี 6-บิท ดังกล่วสำรหับผิลตัวอย่างที่เป็นองค์ ประกอบ Y ที่มี 6-บิท ที่เกิดขึ้นที่อัตรา CK/2N ส่วนปัดทิ้งที่สองซึ่งตอบสนองต่อตัวอย่างที่เป็นองค์ ประกอบ U และ V ที่มี 6-บิทดังกล่าว สำหรับผลิตลำดับของบิท ตัวอย่าง ที่เป็นองค์ประกอบ U และ V ที่มี 6-บิทสลับกัน ซึ่งเกิดท่อัตรา CK/8N ส่วนต่อไว้กับส่วนปัดทิ้งที่หนึ่งกล่าวและตอบสนองตัวอย่าง ที่เป็นองค์ประกอบ Y ที่มี 6-บิทดังกล่าวซึ่งเกิดขึ้นที่ อัตรา GK/2N สำหรับผลิตลำดับของตัวอย่างที่เป็นองค์ประกอบ Y ทีมี 3-บิทซึ่งเกิดขึ้นที่อัตรา CK/N ทางเลือกของตัว อย่าง 3- บิทที่เกิดขึ้นที่อัตรา CK/N จะมีบิทที่สำคัญมากก ว่าว 3 บท และบิทที่สำคัญน้อยกว่า จำนวน 3 -บิท ตามลำดับ ของตัวอย่างที่เป็นองค์ประกอบ Y ที่มี 6-บิท ดังกล่าวซึ่ง เกิดขึ้นที่อัตรา CK/2N และส่วนที่ตอบสนองต่อตัวอย่างที่ เป็นองค์ประกอบ Y ที่มี 3-บิทดังกล่าว และตัวอย่างที่เป็น องค์ประกอบ U และ V ที่มี 6-บิทดังกล่วซึ่งเกิดขึ้นที่ อัตรา CK/8N สำหรับการเชื่อมโยงตัวอย่าง U และ V ดังกล่าว เข้ากับตัวอย่างที่เป็นองค์ประกอบ Y ดังกลล่าวสลับกัน เพื่อผลิตเป็นลำดับของนิบเบิลที่มี 4-บิท โดยที่บิสทเดี่ยว ของตัวอย่าง U และ V ที่มี 6-บิท ตัวที่กำหนดไว้แล้วล่วง หน้าระหว่างแต่ละกลุ่มของตัวอย่างที่ถูกเชื่อมโยงต่อมา 6 กลุ่มโดยไม่รวมถึงการเชื่อมโยงบิท U หรือ V และส่วนหน่วย ความจำสำหรับเก็บสะสมนิบเบิลที่มี 4-บิทดังกล่าว 1
1. ระบบที่กำหนดตามข้อถือสิทธิที่ 10 ยังรวมถึง แหล่งกำเนิดของสัญญาณสวิตชิงในรูปของตัวอย่างดิจิตอล 2-บิท และส่วนต่อไว้เพื่อรับนิบเบิลทีมี 4-บิทดังกล่าว และ ตัวอย่างสัญญาณสวิตชิง 2-บิทดังกล่าว และตอบสนองต่อสัญญาณ จับเวลา CK/N สำหรัยบเชื่อมโยงกับบิทเดี่ยวของตัวอย่าง สัญญาณสวิตชิง 2-บิท ดังกล่าวแต่ละบิทเข้ากับตัวอย่างที่ กำหนดไว้ล่างหน้าดังกล่าวหน้าดังกล่าวค่าที่ตรงกันของตัว อย่าง Y ที่มี 3-บิท 1
2. ระบบที่กำหนดตามข้อถือสิทธิที่ 10 ยังรวมถึง แหล่งกำเนิดของสัญญาณสวิตชิง 1-บิท ที่เกิดขึ้นแบบชิง โครไนสกับสัญญาณจับเวลาดังกล่าวและส่วนต่อไว้เพื่อรับนิบเ บิลที่มี 4-บิท ดังกล่ว และตอบสนองต่อสัญญาณจับเวลา CK/N สำหรับเชื่อมโยงแต่ละตัวอย่างสัญญาณสวิตชิง 1-บิทดังกล่าว เข้ากับตัวอย่าง Y ที่มี 3-บิทที่กำหนดไว้แล้วล่วงหน้าดัง กล่าวจำนวนหนึ่ง (ข้อถือสิทธิ 12 ข้อ, 6 หน้า, 9 รูป)
TH8801000790A 1988-09-26 เครื่องรับโทรทัศน์ที่มีสัญญาณสวิตชิงอยู่ในหน่วย ความทรงจำ TH4779B (th)

Publications (3)

Publication Number Publication Date
TH9877EX TH9877EX (th) 1991-11-01
TH9877A TH9877A (th) 1991-11-01
TH4779B true TH4779B (th) 1995-09-12

Family

ID=

Similar Documents

Publication Publication Date Title
SU1581230A3 (ru) Устройство кодировани параметров элементов изображени и устройство декодировани параметров элементов изображени
US4387364A (en) Method and apparatus for reducing DC components in a digital information signal
US4673974A (en) Image transmission system
KR890702368A (ko) 텔레비젼 수상기 신호처리 시스템
MY135697A (en) Picture coding method and picture decoding method
KR880014824A (ko) 텔레비젼 전송 시스템
JPH0721942B2 (ja) チヤンネル符号化方法
JP3661890B2 (ja) 画像データ送信方法及び画像データ受信方法
US4204199A (en) Method and means for encoding and decoding digital data
US4129882A (en) Video coder for color signals
KR910010886A (ko) 고능률 부호화장치
US5396236A (en) Converting method of vertical data/horizontal data and a circuit therefor
US4951143A (en) Memory configuration for unsynchronized input and output data streams
TH4779B (th) เครื่องรับโทรทัศน์ที่มีสัญญาณสวิตชิงอยู่ในหน่วย ความทรงจำ
TH9877A (th) เครื่องรับโทรทัศน์ที่มีสัญญาณสวิตชิงอยู่ในหน่วย ความทรงจำ
EP0674437B1 (en) Video processor with field memory for exclusively storing picture information
US4271431A (en) Scan converter utilizing discrete differentially coded signals
SE454834B (sv) Sett och anordning for digitalisering av en fergvideosignal
CA1171958A (en) Data rate reduction for digital video signals by subsampling and adaptive reconstruction
TWI234995B (en) Data recovery circuit and method and data receiving system using the same
US3582546A (en) Redundancy reduction system for use with a signal having frame intervals
JPS6471377A (en) Picture encoder
JP2509176B2 (ja) デ−タ速度変換処理回路
US5604496A (en) Data processing device using data correlation
JPS60219881A (ja) ビデオ信号用メモリ・システム