TH36010EX - การให้กำเนิดรหัสความผิดพลาดของสื่อกลางสำหรับตัวประมวลผลขนส่งแบบกลับหัวของสัญญาณภาพ - Google Patents
การให้กำเนิดรหัสความผิดพลาดของสื่อกลางสำหรับตัวประมวลผลขนส่งแบบกลับหัวของสัญญาณภาพInfo
- Publication number
- TH36010EX TH36010EX TH9401000716A TH9401000716A TH36010EX TH 36010E X TH36010E X TH 36010EX TH 9401000716 A TH9401000716 A TH 9401000716A TH 9401000716 A TH9401000716 A TH 9401000716A TH 36010E X TH36010E X TH 36010EX
- Authority
- TH
- Thailand
- Prior art keywords
- packet
- signal
- error code
- sequence
- video signal
- Prior art date
Links
Abstract
ในตัวประมวลผลขนส่งแบบกลับหัวชนิดหนึ่ง ประเภทซึ่งควบคุมทิศทางของ ส่วนบรรทุกสัญญาณภาพของสัญญาณที่ถูกจัดเป็นแพ็คเก็ตตัวหนึ่ง ไปยังที่ใน หน่วยความจำของบัฟเฟอร์ เครื่องชนิดหนึ่งได้ถูกนำมารวมไว้สำหรับเขียน รหัสความ ผิดผลาดสื่อกลางตัวหนึ่งไว้ที่ตำแหน่งในที่อยู่ของหน่วยความจำที่หนึ่ง ตามซีเควนซ์ ใน หน่วยความจำนี้ ก่อนที่จะเกิดส่วนบรรทุกของแพ็คเก็ตแต่ละตัว ในขณะเดียวกันตัว ประมวลผลตัวหนึ่งจะทำการตรววจสอบ แพคเก็ตปัจจุบันเพื่อกำหนดว่ามันเกิดขึ้นในซี เควนซ์ที่เหมาะสมหรือไม่ ถ้าหากว่าแพคเก็ตตัวหนึ่ง สูญหายไปส่วนบรรทุกนั้นก็จะ ถูกเขียนลงไปบนส่วนความจำในตำแหน่งของที่อยู่ตามซีเควนซ์ที่ติดตามมา ถ้าไม่มีการ สูญหายของแพคเก็ตตำแหน่งของที่อยู่ในหน่วยความจำที่หนึ่งตามซีเควนซ์นี้ ก็จะ เพียงแต่ถูกเขียนทับด้วยส่วนบรรทุก ของแพคเก็ตเพื่อตัดรหัสความผิดผลาดสื่อกลางที่ ไม่ต้องการออกไป บรรดารหัสความผิดผลาดสื่อกลางจึงสามารถถูกสอดเข้าไปในสาย ธารของส่วนบรรทุกของแพคเก็ตโดยไม่ทำให้เกิดอุปสรรคในการจัดเวลาต่อผู้ออกแบบ ระบบ
Claims (1)
1. เครื่องสำหรับรับสัญญาณที่เกิดขึ้นในแพคเก็ต ซึ่งแพคเก็ตมีส่วนที่เป็นส่วนบรรทุก สัญญาณตามลำดับ และข้อมูลต่อไปนี้ซึ่งจะบ่งบอกบูรณภาพของสัญญาณที่ได้รับ ซึ่งเครื่องประกอบด้วย แหล่งกำเนิดสัญญาณที่ถูกจัดเป็นแพคเก็ต หน่วยความจำ แหล่งกำเนิดรหัสความผิดพลาดสื่อกลาง วิถีทางตรวจจับที่ตอบสนองต่อสัญญาณที่ถูกจัดเป็นแพคเก็ตดังกล่าว สำหรับการกำเนิด สัญญาณควบคุมบนการเกิดขึ้นของความผิดพลาดในแพคเก็ตของสัญญาณที่ถูกจัดเป็นแพคเก็ต ดังกล่าว วงจรบริหารหน่วยความ
Publications (3)
Publication Number | Publication Date |
---|---|
TH36010EX true TH36010EX (th) | 1999-11-30 |
TH36010A TH36010A (th) | 1999-11-30 |
TH21437B TH21437B (th) | 2007-02-21 |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0473102B1 (en) | Data communication system with checksum calculating means | |
US5046000A (en) | Single-FIFO high speed combining switch | |
US4317201A (en) | Error detecting and correcting RAM assembly | |
BR9702339A (pt) | Direção estática baseada em trajetória virtual | |
US4945510A (en) | Register device | |
NL8101562A (nl) | Foutdetectieketen voor een geheugeninrichting. | |
US3659089A (en) | Error detecting and correcting system and method | |
CA2110310A1 (en) | Bus Monitor Circuit for Switching System | |
US6414941B1 (en) | Ring network supervisory system | |
TH36010EX (th) | การให้กำเนิดรหัสความผิดพลาดของสื่อกลางสำหรับตัวประมวลผลขนส่งแบบกลับหัวของสัญญาณภาพ | |
US6357033B1 (en) | Communication processing control apparatus and information processing system having the same | |
KR840003859A (ko) | 데이터 처리장치 | |
JPS592052B2 (ja) | バス制御方法 | |
EP0602770B1 (en) | Abnormal packet processing system | |
JPS5651144A (en) | Station address control system | |
JP2751983B2 (ja) | 通信データ処理用記憶回路 | |
GB2318028A (en) | A method and an arrangement relating to telecommunication systems | |
TH21437B (th) | การให้กำเนิดรหัสความผิดพลาดของสื่อกลางสำหรับตัวประมวลผลขนส่งแบบกลับหัวของสัญญาณภาพ | |
TH36010A (th) | การให้กำเนิดรหัสความผิดพลาดของสื่อกลางสำหรับตัวประมวลผลขนส่งแบบกลับหัวของสัญญาณภาพ | |
JPS6027293A (ja) | メモリチエツク方式 | |
EP0467299A2 (en) | Method and arrangement of changing destination of protocol data unit in connectionless network systems | |
CA1317384C (en) | Buffer control circuit for data processor | |
JPH02297235A (ja) | メモリデータ保護回路 | |
KR960042347A (ko) | 시스템 패리티를 기억하는 디램 에뮬레이션 칩 | |
JP3068427B2 (ja) | メッセージ制御装置 |