SU964960A1 - Устройство дл управлени реверсивным выпр мителем - Google Patents
Устройство дл управлени реверсивным выпр мителем Download PDFInfo
- Publication number
- SU964960A1 SU964960A1 SU813257559A SU3257559A SU964960A1 SU 964960 A1 SU964960 A1 SU 964960A1 SU 813257559 A SU813257559 A SU 813257559A SU 3257559 A SU3257559 A SU 3257559A SU 964960 A1 SU964960 A1 SU 964960A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- comparators
- control
- source
- voltage
- Prior art date
Links
Landscapes
- Rectifiers (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ РЕВЕРСИВНЫМ ВЫПРЯМИТЕЛЕМ
Л
Изобретение относитс к электротехнике и предназначено дл управлени реверсивным выпр мителем, состо щим из параметрического источника тока и двух встречно-параллельно включенных вентильных комплектов.
Известно устройство управлени , содержащее датчики выходных токов параметрического источника , обеспечивающее непрерывное протекание фазных токов источника через нагрузку либо через короткозамкнутый внутренний контур 1.
К недостаткам устройства относитс наличие датчиков выходных токов параметрического источника. Их введение усложн ет силовую схему, снижает надежность, усложн ет осуществление пуска вентильного преобразовател .
Наиболее близким по технической сущности к изобретению вл етс устройство дл управлени реверсивными вентильными преобразовател ми , построенное по многоканальной схеме и содержащее 2т каналов, каждый из которых состоит из последовательно включенных компаратора, конъюнктора и выходного формировател 2J.
Однако подобное. устройство предаазначено дл управлени вентильным преобразователем , питающимс от источни:са напр жени , что сужает его функциональные возможности.
Целью нзобретени вл етс расщирение функциональных возможностей устройства. Поставленна цель достигаетс тем, что устройство дл управлени реверсивным выпр мителем , состо щим из двух т-фазных мостов и параметрического источника тока,
10 содержащее два блока, каждый из которых состоит из 2т узлов, включающих последовательно соединенные компаратор, кокьюнктор и выходной формирователь, введены m датчиков анодных напр жений, датчик выход
15 ного напр жени , m вычитателей, два источника посто нного напр жени , два днзъюнктора . Два D-триггера, задатчик пол рности тока с выходом V, задатчик нулевой паузы с выходом Z и два логических узла, реали20 зующие фуикщ1и Cy+Z) и (V+Z) причем пр мые входы одних m компараторов первого 1блока и инверсные входы одних hn компараторов второго блока св заны с соответствующими датчиками анодных напр жений, а те же входы второй половины компараторов св заны с соответствующими датчиками анодных напр жений через вычитатели, вторые входы которых св заны с датчиком вь(ходного напр жени , инверсные входы компар торов первого блока св зань с первым источником посто нного напр жени , а пр мые входы компараторов вторюго блока - , с вторым источником посто нного напр жени Вь1ходы всех компараторов каждого блока св заны с входами соответствующего дизъюнк тора, выходы каждого дизъюнктора присоединены к тактовому входу соответствующего О-триггера выходы которых св заны с вторыми входами всех конъюнкторов соответствующих блоков. Задатчик пол рности тока и задатчик нулевой паузы св заны с D-входа ми триггеров через логические узлы. На фиг. 1 приведена, структурна схема устройства; на фиг. 2 - схема силовой части . Дл определенности фазность прин та m 3. Датчики анодных напр жений 1 и датчик выходного напр жени 2 присоединены к вычитател м 3, выходы которых св заны с половиной компараторов первого блока 4 и с половиной компараторов второго блока. 5, входы другой половины компараторов св заны с датчиками анодных напр жений 1. Вторые входы всех компараторов 4 св заны с первым источником посто нного напр жени 6, вторые входы компараторов 5 со вторым источником посто нного напр жени 7. К выходам компараторов первого блока через конъюнкторы 8 подключены выходные формирователи 9. К выходам компараторов второго блока через конъюнкторы 10 подклю чены выходные формирователи 11. Выходы компараторов первого блока 4 св заны через дизъюнктор 12 с С-входом D-триггера 13, а выходы компараторов второго блока 5 св заны через дизъюнктор 14 с С-входом D-три гера 15, выходы обоих триггеров св заны с конъюнкторами обоих блоков. Задатчик пол ности тока 16 и задатчик нулевой паузы 17 через логические узлы 18 и 19 св заны с D-входами триггеров 13 и 15. Схема силовой части устройства (фиг. 2) включает параметр ческий т-фазный источник тока 20 и два вентильных моста: первый (вентили 21-26) и второй (вентили 27-32), работающие на нагрузку 33. Устройство работает следующим образом. При положительной пол рности тока V 1 и отсутствии нулевой паузы Z О должны в 1шклическом пор дке включатьс вентили 21-26, между включени ми вентилей не долж но быть пауз, т.е. вентили включаютс сразу при по влении положительного напр жени на их анодах. Напр жение на вентил х 21-23 фиксируетс датчиками анодных напр жений 1, анодные .напр жени на вентил х 24-26 определ ютс как разность выходного напр жени (сигнал датчика 2) и сигнала датчиков 1, разность определ етс вычитател ми 3. Таким образом на компараторы 4 и 5 поступает сигнал, соответствующий величине анодного напр жени соответствующего вентил . Если этот сигнал превыщает некоторое напр жение задаваемой источником посто нного напр жени 6 (дл второго комплекта вентилей 7), то компараторы срабатывают и через конъюнкторы 8 (дл второго комплекта 10) передают управл ющий импульс на выходные формирователи 9 (дл второго комплекга 11). При V 1, Z О единичный сигнал только на выходе Ь-триггера 13, на выходе D-триггера 14 нулевой сигнал, конъюнкторы 10 заперты и на выходные, формирователи 11 управл ющие импульсы не поступают. При выходе D-триггера 13 нулевой сигнал, конъюикторы 8 закрыты . На выходе D-триггера 15 единичный сигнал , управл ющие импульсы с компараторов 5 поступают на выходные формирователи II, работают вентили второго комплекта (27-32). При Z 1 в нагрузке - нулева пауза тока, токи параметрического источника тока 20 замыкаютс через внутренний контур, образованный вентил ми обоих комплектов. При зтом единичные сигналы формируютс на выходах обоих D-триггеров (13 и 15), открыты конъюнкторы 8 и 10, управл ющие импульсы формируютс на выходные формирователи обоих комплектов. При включении вентил , его анодное напр жение уменьшаетс , соответствующий компаратор возвращаетс в исходное состо ние, сигнал с выходного формировател снимаетс , таким образом автоматически устанавливаетс длительность импульсов на управл ющие злектроды минимально необходима .дл включени вентил . Нами рассмотрено функционирование устройства управлени в длительно повтор ющихс режимах. При переходе из одного режима в другой дл обеспечени оптимального протекани процессов в параметрическом источнике 20 необходимо производить коммутации токовых цепей только при спаде тока данной фазы к нулю. При спаде тока данной фазы к нулю ток должен перейти на второй вентиль данной фазы (например, с вентил 21 на вентиль 24), при зтом на вентиле 24 по вл етс положительное анодное напр жение, его по вление через компаратор 4 и дизъюнктор 12 передаетс на тактирую59
щий вход, (С-вход) D-триггера 13, который может изменить свое состо ние в соответствии с сигналом на его входе. Наличие дизъюнктора 12 позвол ет подавать на вход триггера 13 информацию о смене знака тока в каждой фазе, именно эти моменты времени синхронизируют работу триггера: изменение его состо ни синхронизировано с моментами перехода фазовых . токов параметрического источника через ноль. Выходной импульс D-триггера 13 разрешает или блокирует подачу управл ющих импульсов на очередные вентили первого комплекта (вентили 21-26). Аналогично работает D-триггер 15 во втором блоке. ,
Таким образом, данное изобретение позволет осуществл ть управление вентильными преобразовател ми, содержащими параметрический источник тока.
Claims (2)
1.Авторское свидетельство СССР № 7380 кл. Н 02 Р 13/24, 1977.
2.Булатов О. Г., Чаплыгин Е. Е. Учебно пособие по курсу Преобразовательные установки , из-во МЭИ, М., 1979, с. 43-45.
Фаг.1
Фиг. 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813257559A SU964960A1 (ru) | 1981-03-12 | 1981-03-12 | Устройство дл управлени реверсивным выпр мителем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813257559A SU964960A1 (ru) | 1981-03-12 | 1981-03-12 | Устройство дл управлени реверсивным выпр мителем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU964960A1 true SU964960A1 (ru) | 1982-10-07 |
Family
ID=20946577
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813257559A SU964960A1 (ru) | 1981-03-12 | 1981-03-12 | Устройство дл управлени реверсивным выпр мителем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU964960A1 (ru) |
-
1981
- 1981-03-12 SU SU813257559A patent/SU964960A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU964960A1 (ru) | Устройство дл управлени реверсивным выпр мителем | |
SU873378A1 (ru) | Устройство дл управлени реверсивным преобразователем | |
SU1241396A1 (ru) | Электропривод посто нного тока | |
SU1363407A1 (ru) | Способ управлени двухмостовым каскадным преобразователем | |
SU1348975A1 (ru) | Способ управлени многофазным инвертором | |
SU1029378A1 (ru) | Устройство дл управлени реверсивным вентильным преобразователем | |
SU1019593A1 (ru) | Динамический Д-триггер | |
SU1432809A1 (ru) | Автоматический регул тор мощности дуговой сталеплавильной печи дл выплавки металлизированных окатышей | |
SU641345A1 (ru) | Устройство дл испытани вентил | |
US6201716B1 (en) | Controller of power supplying apparatus with short circuit preventing means | |
SU1658364A1 (ru) | Устройство дл управлени @ -фазным шаговым двигателем | |
SU1156214A1 (ru) | Устройство дл управлени однофазным реверсивным выпр мителем с параметрической стабилизацией тока | |
SU1003284A1 (ru) | Реверсивный вентильный возбудитель | |
SU1372551A1 (ru) | Трехфазный инвертор | |
SU1388973A1 (ru) | Устройство дл управлени группой N статических преобразователей частоты,включенных параллельно по входу и выходу | |
SU1615851A1 (ru) | Способ управлени инвертором напр жени | |
SU1163440A1 (ru) | Устройство дл управлени мостовым преобразователем | |
SU561272A1 (ru) | Способ фазового управлени преобразователем частоты | |
SU928603A1 (ru) | Устройство дл управлени симисторным преобразователем | |
SU1669070A1 (ru) | Способ управлени К-канальным преобразователем напр жени | |
SU1374330A1 (ru) | Регул тор тока трехфазного вентильного преобразовател | |
SU1557673A1 (ru) | Устройство управлени широтно-импульсным усилителем мощности | |
SU1262621A1 (ru) | Схема защиты дл реверсивного вентильного преобразовател ,включающего выпр мительные мосты противоположных направлений проводимости на управл емых вентил х и систему импульсно-фазового управлени | |
SU1381705A1 (ru) | Преобразователь синусно-косинусных сигналов в последовательность импульсов | |
SU1103341A1 (ru) | Устройство дл управлени токопараметрическим тиристорным преобразователем |